CN111640397A - 像素电路、显示面板及显示装置 - Google Patents
像素电路、显示面板及显示装置 Download PDFInfo
- Publication number
- CN111640397A CN111640397A CN202010478551.4A CN202010478551A CN111640397A CN 111640397 A CN111640397 A CN 111640397A CN 202010478551 A CN202010478551 A CN 202010478551A CN 111640397 A CN111640397 A CN 111640397A
- Authority
- CN
- China
- Prior art keywords
- transistor
- module
- pole
- driving
- light
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Abstract
本发明实施例公开了一种像素电路和显示面板,该像素电路包括:驱动模块、数据写入模块、存储模块、发光模块和电流补偿模块;数据写入模块用于向驱动模块的控制端写入数据电压;驱动模块和发光模块连接于第一电源线和第二电源线之间,驱动模块用于根据控制端的电压向发光模块提供驱动电流,驱动发光模块发光;存储模块连接驱动模块的控制端;电流补偿模块连接于发光模块和驱动模块控制端之间,用于在发光模块的电压升高时,控制驱动模块控制端的电压变化,以增大驱动模块输出的驱动电流。本发明实施例提供的技术方案通过电流补偿模块来增大驱动模块输出的驱动电流,从而抵消了由于发光模块电压升高而导致的驱动电流衰减,提高显示面板的使用寿命。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种像素电路、显示面板及显示装置。
背景技术
随着人们对手机多功能化的要求越来越高,为了达到更好的视觉体验,高刷新频率显示屏是大势所趋。
现有显示面板中通常包括像素电路,像素电路有包含驱动晶体管和发光二极管,驱动晶体管产生驱动发光二极管发光的驱动电流。目前,像素电路在工作工程中,随着使用时间的增加,发光二极管的电压上升,使得驱动电流出现衰减的现象,进而导致显示面板的使用寿命降低。
发明内容
本发明实施例提供一种像素电路、显示面板及显示装置,以实现在像素电路正常工作的同时,增大驱动模块输出的驱动电流,进而抵消驱动电流衰减的现象,提高显示面板的使用寿命。
第一方面,本发明实施例提供了一种像素电路,包括:驱动模块、数据写入模块、存储模块、发光模块和电流补偿模块;
所述数据写入模块连接于数据线和所述驱动模块之间,用于向所述驱动模块的控制端写入数据电压;
所述驱动模块和所述发光模块连接于第一电源线和第二电源线之间,所述驱动模块用于根据控制端的电压向所述发光模块提供驱动电流,驱动所述发光模块发光;
所述存储模块连接于所述驱动模块的控制端和所述第一电源线之间,用于在发光阶段维持所述驱动模块的控制端的电位;
所述电流补偿模块连接于所述发光模块和所述驱动模块的控制端之间,用于在所述发光模块的电压升高时,控制所述驱动模块的控制端的电压变化,以增大所述驱动模块输出的驱动电流。
可选地,所述电流补偿模块包括第一晶体管和第一电容;
所述第一晶体管的栅极与所述发光模块所连接所述驱动模块的一端连接,所述第一晶体管的第一极输入参考电压,所述第一晶体管的第二极通过所述第一电容连接所述驱动模块的控制端;
其中,所述第一电容的第一极与所述第一晶体管的第二极连接,所述第一电容的第二极与所述驱动模块的控制端连接。
可选地,在发光阶段,所述第一晶体管工作在亚阈区或饱和区。
可选地,所述第一晶体管为氧化物薄膜晶体管。
可选地,所述驱动模块包括第二晶体管,所述数据写入模块包括第三晶体管,所述存储模块包括第二电容,所述发光模块包括发光二极管;
所述第二晶体管的栅极与所述第一晶体管的第二极连接,所述第二晶体管的第一极与所述第一电源线连接,所述第二晶体管的第二端与所述发光二极管的阳极连接,所述发光二极管的阴极与所述第二电源线连接;
所述第三晶体管的栅极与第一扫描信号线连接,所述第三晶体管的第一极与所述数据线连接,所述第三晶体管的第二极与所述第二晶体管的第一极连接;所述第二电容连接于所述第二晶体管的栅极和第一极之间。
可选地,所述第一晶体管与所述第二晶体管的沟道类型不同。
可选地,本发明实施例提供的像素电路还包括第四晶体管、第五晶体管、第六晶体管、第七晶体管和第八晶体管;
所述第四晶体管的栅极和所述第五晶体管的栅极均与发光控制信号线连接,所述第四晶体管的第一极与所述第一电源线连接,所述第四晶体管的第二极与所述第二晶体管的第一极连接,所述第五晶体管的第一极与所述第二晶体管的第二极连接,所述第五晶体管的第二极与所述发光二极管的阳极连接;
所述第六晶体管的栅极与所述第一扫描信号线连接,所述第六晶体管的第一极与所述第二晶体管的栅极连接,所述第六晶体管的第二极与所述第二晶体管的第二极连接;
所述第七晶体管的栅极和所述第八晶体管的栅极均与第二扫描信号线连接,所述第七晶体管的第一极与所述第二晶体管的栅极连接,所述第七晶体管的第二极与所述第八晶体管的第一极连接,所述第八晶体管的第二极与所述发光二极管的阳极连接。
可选地,在初始化阶段,所述第七晶体管和所述第八晶体管导通。
第二方面,本发明实施例还提供了一种显示面板,包括第一方面所述的像素电路。
第三方面,本发明实施例还提供了一种显示装置,包括第二方面所述的显示面板。
本发明实施例所提供的像素电路,通过数据写入模块向驱动模块写入数据电压,驱动模块根据其控制端的电压向发光模块提供驱动电流,以驱动发光模块正常发光;并且在发光模块和驱动模块的控制端之间连接电流补偿模块,随着显示面板的使用时间增加,发光模块的电压升高时,通过电流补偿模块控制驱动模块的控制端的电位变化,来增大驱动模块输出的驱动电流,从而抵消了由于发光模块电压升高而导致的驱动电流衰减,有助于提高发光模块的使用寿命,进而提高显示面板的使用寿命。
附图说明
图1为本发明实施例提供的一种像素电路的结构示意图;
图2为本发明实施例提供的另一种像素电路的结构示意图;
图3为本发明实施例提供的另一种像素电路的结构示意图;
图4为本发明实施例提供的一种像素电路的驱动时序图;
图5为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术所述,在现有的显示面板中,存在随着使用时间的增加,驱动电流出现衰减的现象,进而导致显示面板的使用寿命降低的问题。出现上述问题的原因为:显示面板中通常采用有机材料制作发光器件,如,有机发光二极管(Organic Light EmittingDiode,OLED)。随着显示面板的使用时间增加,有机材料容易出现老化的现象,导致OLED的发光临界电压升高,即OLED阳极电压升高。在像素电路正常工作过程中,当OLED阳极电压升高时,会导致与OLED阳极连接的驱动模块一端的电压升高,在驱动模块的另一端施加的电源电压不变的情况下,与OLED阳极连接的驱动模块一端与施加至驱动模块另一端的电源电压之间的压差减小,使得驱动模块输出的驱动电流减小,OLED发光器件长期在非正常驱动电流的作用下,不利于OLED发光器件的正常发光,从而影响OLED发光器件的使用寿命,也即影响了显示面板的使用寿命。
有鉴于此,本发明实施例提供了一种像素电路,能够改善因发光模块的电压升高而出现的驱动模块输出的驱动电流衰减的现象。图1为本发明实施例提供的一种像素电路的结构示意图,参考图1,该像素电路包括:驱动模块110、数据写入模块120、存储模块130、发光模块140和电流补偿模块150;数据写入模块120连接于数据线和驱动模块110之间,用于向驱动模块110的控制端g写入数据电压Vdata;驱动模块110和发光模块140连接于第一电源线和第二电源线之间,驱动模块110用于根据控制端g的电压向发光模块140提供驱动电流,驱动发光模块140发光;存储模块130连接于驱动模块110的控制端g和第一电源线之间,用于在发光阶段维持驱动模块110的控制端g的电位;电流补偿模块150连接于发光模块140和驱动模块110的控制端g之间,用于在发光模块140的电压升高时,控制驱动模块110的控制端g的电压变化,以增大驱动模块110输出的驱动电流。
具体地,像素电路在正常工作时,至少包括数据写入阶段和发光阶段。在数据写入阶段,数据写入模块120导通,数据写入模块120将数据线上的数据电压Vdata写入到驱动模块110的控制端g,以及存储模块130的一端,该过程也即对存储模块130进行充电的过程,充电完成后,数据电压Vdata存储在存储模块130上。在发光阶段,存储模块130维持驱动模块110控制端g的电位为数据电压Vdata,在数据电压Vdata和第一电源线上的电压VDD的作用下,驱动模块110生成驱动电流以驱动发光模块140发光。发光模块140可以采用有机发光二极管,有机发光二极管的发光材料通常为有机发光材料,当发光模块140长时间点亮的情况下,由于发光模块140内部离子极性化产生电场,使得发光模块140的电压升高,驱动模块110两端的电压降低,造成驱动模块110输出的驱动电流出现衰减。通过电流补偿模块150来控制驱动模块110的控制端g的电位变化,当发光模块140的电压升高时,电流补偿模块150导通,控制驱动模块110的控制端g的电位发生变化,以增加驱动模块110输出的驱动电流,以实现驱动电流补偿效果。
本发明实施例所提供的技术方案,通过数据写入模块向驱动模块写入数据电压,驱动模块根据其控制端的电压向发光模块提供驱动电流,以驱动发光模块正常发光;并且在发光模块和驱动模块的控制端之间连接电流补偿模块,随着显示面板的使用时间增加,发光模块的电压升高时,通过电流补偿模块控制驱动模块的控制端的电位变化,来增大驱动模块输出的驱动电流,从而抵消了由于发光模块电压升高而导致的驱动电流衰减,有助于提高发光模块的使用寿命,进而提高显示面板的使用寿命。
需要说明的是,图1所示的像素电路仅为本发明实施例的一种示例结构,在实际应用中,本发明实施例的像素电路还可以是其他形式的像素电路结构,本发明实施例对此不作限制。
图2为本发明实施例提供的另一种像素电路的结构示意图,其中,图2所示的像素电路为图1所示像素电路结构的具体化。参考图2,电流补偿模块150包括第一晶体管T1和第一电容C1;第一晶体管T1的栅极与发光模块140所连接驱动模块110的一端连接,第一晶体管T1的第一极输入参考电压Vref,第一晶体管T1的第二极通过第一电容C1连接驱动模块110的控制端g;其中,第一电容C1的第一极与第一晶体管T1的第二极连接,第一电容C1的第二极与驱动模块110的控制端g连接。
驱动模块110包括第二晶体管T2,数据写入模块120包括第三晶体管T3,存储模块130包括第二电容C2,发光模块140包括发光二极管D1;第二晶体管T2的栅极与第一晶体管TI的第二极连接,第二晶体管T2的第一极与第一电源线连接,第二晶体管T2的第二端与发光二极管D1的阳极连接,发光二极管D1的阴极与第二电源线连接;第三晶体管T3的栅极与第一扫描信号线连接,第三晶体管T3的第一极与数据线连接,第三晶体管T3的第二极与第二晶体管T2的第一极连接;第二电容C2连接于第二晶体管T2的栅极和第一极之间。
示例性地,在数据写入阶段,控制数据写入模块120导通,数据电压Vdata写入驱动模块110的控制端g和存储模块130与驱动模块110的控制端g连接的一端。在发光阶段,存储模块130维持驱动模块110控制端g的电位为数据电压Vdata,在数据电压Vdata和第一电源线上的电压VDD的作用下,驱动模块110生成驱动电流以驱动发光模块140发光。当发光模块140的电压升高时,第一晶体管T1的栅极电压升高,第一晶体管T1上的电流增大,使得第一晶体管T1的栅极与第二极之间的压降减小,从而第一晶体管T1的第二极输出的电压发生变化。第一电容C1连接在第一晶体管T1的第二极与第二晶体管T2的栅极之间,用于存储第一晶体管T1输出的电压,以控制第二晶体管T2栅极的电位变化,增大驱动模块110输出的驱动电流,实现了驱动电流的补偿效果,从而抵消了由于发光模块140电压升高而导致的驱动电流衰减,有助于提高发光模块140的使用寿命,进而提高显示面板的使用寿命。
可选地,在上述方案的基础上,在发光阶段,第一晶体管T1工作在亚阈区或饱和区。
具体地,第一晶体管T1工作在亚阈区或饱和区,相当于一个可变电阻,存在压降。第二晶体管T2为驱动晶体管,用于根据自身栅极的电压和第一极输入的电源电压生成驱动电流,以驱动发光二极管D1发光。其中,第一晶体管T1与第二晶体管T2的沟道类型不同。示例性地,第一晶体管T1为n型晶体管,第二晶体管T2和第三晶体管T3均为p型晶体管。第一扫描信号线输出第一扫描信号Scan1至第三晶体管T3的栅极,当第一扫描信号Scan1为低电平时,第三晶体管T3导通,与第三晶体管T3连接的数据线上的数据电压Vdata写入第二晶体管T2的栅极,同时向第二电容C2充电;第二电容C2将第二晶体管T2栅极的电位保持在数据电压Vdata,第二晶体管T2在数据电压Vdata和第一电源线上的电压VDD的作用下生成驱动电流驱动发光二极管D1发光。当发光二极管D1长时间点亮时,如果发光二极管D1的阳极电压升高,即第二晶体管T2的第二极的电压升高,则第一晶体管T1的栅极电压升高,第一晶体管T1上的电流增大。由于在发光阶段,当第一晶体管T1工作在亚阈区或饱和区,第一晶体管T1可等效为一个可变电阻,且参考电压Vref为负压,当第一晶体管T1栅极的电流增大时,导致第一晶体管T1的压降减小,使得第一晶体管T1第二极输出的电压降低(负电压),进而将第二晶体管T2栅极的电位拉低,由于第二晶体管T2为p型晶体管,所以第二晶体管T2输出的驱动电流增大,实现驱动电流补偿的效果。
可选地,第一晶体管T1为氧化物薄膜晶体管。通常情况下,像素电路中的晶体管为低温多晶硅晶体管,由于制作工艺,使得氧化物薄膜晶体管具有漏电流较小的特性。在发光阶段,第二晶体管T2的第二极的电压升高,流过第一晶体管T1的电流增大时,由于第一晶体管T1的漏电流较小,因此改善了第一晶体管T1的漏电流对第一电容C1极板上的电位的影响,有利于提高第一晶体管T1的第二极与第一电容C1上极板连接点处的电位,从而提高了对第二晶体管T2输出的驱动电流的补偿效果。因此,第一晶体管T1输出至第二晶体管T2的栅极的电压不会出现较大的波动,有利于提高第一晶体管T2第二极处的电位稳定性。
图3为本发明实施例提供的另一种像素电路的结构示意图,在上述实施方案的基础上,该像素电路还包括第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8;
第四晶体管T4的栅极和第五晶体管T5的栅极均与发光控制信号线连接,第四晶体管T4的第一极与第一电源线连接,第四晶体管T4的第二极与第二晶体管T2的第一极连接,第五晶体管T5的第一极与第二晶体管T2的第二极连接,第五晶体管T5的第二极与发光二极管D1的阳极连接;
第六晶体管T6的栅极与第一扫描信号线连接,第六晶体管T6的第一极与第二晶体管T2的栅极连接,第六晶体管T6的第二极与第二晶体管T2的第二极连接;
第七晶体管T7的栅极和第八晶体管T8的栅极均与第二扫描信号线连接,第七晶体管T7的第一极与第二晶体管T2的栅极连接,第七晶体管T7的第二极与第八晶体管T8的第一极连接,第八晶体管T8的第二极与发光二极管D1的阳极连接。
具体地,第七晶体管T7和第八晶体管T8分别用于对发光二极管D1和第二晶体管T2进行初始化。第七晶体管T7的第二极与第八晶体管T8的第一极均输入参考电压Vref,当第七晶体管T7和第八晶体管T8根据第二扫描信号线输出的第二扫描信号Scan2导通时,参考电压Vref分别通过第七晶体管T7和第八晶体管T8写入第二晶体管T2的栅极和发光二极管D1的阳极,将第二晶体管T2栅极和发光二极管D1阳极的电位初始化为参考电压Vref。
第六晶体管T6用于实现第二晶体管T2的阈值补偿,以提高显示面板的显示效果。第六晶体管T6可以为双栅晶体管,在像素电路工作过程中,可以减少第六晶体管T6泄放至第二晶体管T2栅极的漏电流,从而进一步维持第二晶体管T2栅极电压的稳定性,有利于改善显示面板的显示效果。
第四晶体管T4和第五晶体管T5用于控制发光二极管D1发光,在发光阶段,第四体管T4和第五晶体管T5导通,第二晶体管T2在数据电压Vdata和第一电源线上的电压VDD的作用下生成驱动电流,并通过第五晶体管T5输出至发光二极管D1的阳极,以驱动发光二极管D1发光,发光二极管D1的阴极连接第二电源线,第二电源线上的电压为负值。
作为本发明实施例的一种可选实施方式,图4为本发明实施例提供的一种像素电路的驱动时序图,该驱动时序可应用于图3所示的像素电路。以图3所示的像素电路为例,结合图4具体说明本发明实施例提供的像素电路的工作原理。其中,本实施例所提供的像素电路中的第二晶体管T2至第八晶体管T8可以同为p型,也可以为n型,但需与第一晶体管的沟道类型不同。下面本发明实施例以第一晶体管T1为n型晶体管,第二晶体管T2至第八晶体管T8为p型晶体管为例进行说明。
本发明实施例所提供的像素电路包括初始化阶段t1、数据写入阶段t2和发光阶段t3。
初始化阶段t1,发光控制信号线输出的发光控制信号EM为高电平,第四晶体管T4和第五晶体管T5关断,第一扫描信号线输出的第一扫描信号Scan1为高电平,第三晶体管T3和第六晶体管T6关断。第二扫描信号线输出的第二扫描信号Scan2为低电平,第七晶体管T7和第八晶体管T8导通,参考电压Vref通过第七晶体管T7写入到第二晶体管T2的栅极,第二晶体管T2的栅极的电位被初始化为参考电压Vref的电位。参考电压Vref还通过第八晶体管T8写入至发光器件D1的阳极,发光器件D1的阳极的电位被初始化为参考电压Vref的电位。由于在初始化阶段t1,第二晶体管T2不会导通,因此无电流通过第一晶体管T1,第一晶体管T1处于关断状态,不参与初始化过程。
数据写入阶段t2,发光控制信号EM为高电平,第四晶体管T4和第五晶体管T5关断,第二扫描信号线输出的第二扫描信号Scan2为高电平,第七晶体管T7和第八晶体管T8关断,第一扫描信号线输出的第一扫描信号Scan1为低电平,第三晶体管T3和第六晶体管T6导通。数据线上的数据电压Vdata通过第三晶体管T3、第二晶体管T2和第六晶体管T6写入第二晶体管T2的栅极和第二电容C2,同时,通过第六晶体管T6实现第二晶体管T2阈值电压补偿。此时,第二电容C2将第二晶体管T2的栅极电位保持在Vdata-|Vth|,其中Vth为第二晶体管T2的阈值电压。
发光阶段t2,第二扫描信号线输出的第二扫描信号Scan2为高电平,第七晶体管T7和第八晶体管T8关断,第一扫描信号线输出的第一扫描信号Scan1为高电平,第三晶体管T3和第六晶体管T6关断,发光控制信号EM为低电平,第四晶体管T4和第五晶体管T5导通,第一电源线上的电压VDD通过第四晶体管T4、第二晶体管T2和第五晶体管T5写入至发光二极管D1的阳极;第二电源线上的电压VSS写入至发光二极管D1的阴极。第二电容C2将第二晶体管T2栅极的电位保持在Vdata-|Vth|,第二晶体管T2生成驱动电流驱动发光二极管D1发光。且在发光阶段t3,第一晶体管T1导通。随着发光二极管D1发光时间的延长,由于发光二极管D1内部离子极化或发光材料的老化可能使得发光二极管D1的电压会升高,即第二晶体管T2的第二极的电压升高,此时,第一晶体管T1上的电流会增大。由于发光阶段t3,第一晶体管T1工作在亚阈区或饱和区,第一晶体管T1可相当于一个可变电阻,存在一定的压降。第一晶体管T1为n型晶体管,当流过第一晶体管T1的电流增大后,第一晶体管T1的电阻降低,从而第一晶体管T1的压降减小。由于参考电压Vref为负值,因此第一电容C1上极板的电位下降,进而将第二晶体管T2的栅极的电位拉低,第二晶体管T2为p型晶体管,其栅极电位拉低后,在相同的电源电压下,第二晶体管T2输出的驱动电流增大,从而抵消了由于发光二极管D1电压升高而导致的驱动电流衰减,有助于提高发光二极管D1的使用寿命,进而提高显示面板的使用寿命。此外,第一晶体管T1为氧化物薄膜晶体管,具有较小的漏电流,改善了第一晶体管T1的漏电流对第一电容C1极板上的电位的影响,有利于提高第一晶体管T1的第二极与第一电容C1上极板连接点处的电位,从而提高了对第二晶体管T2输出的驱动电流的补偿效果。
本发明实施例还提供一种显示面板,包括上述任意方案所提供的像素电路。此外,本发明实施例还提供了一种显示装置,包括本发明实施例提供的显示面板。图5为本发明实施例提供的一种显示装置的结构示意图。参考图5,本发明实施例所提供的显示装置200包括:显示面板100,显示面板100包括本发明实施例所提供的像素电路。显示装置200还包括扫描驱动电路210、数据驱动电路220和驱动芯片230,数据驱动电路220集成在驱动芯片230中,以及多条数据线(D1,D2,D3……)、多条扫描线(S1,S2,S3……);扫描驱动电路210的端口与扫描线电连接,数据驱动电路220的端口与数据线电连接。图5示例性地给出了一个像素对应的像素电路的数据电压输入端Vdata、第一扫描信号输入端Scan1和第二扫描信号输入端Scan2。本发明实施例提供的显示装置,包括本发明任意实施例提供的像素电路,因此具备上述有益效果,在此不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (10)
1.一种像素电路,其特征在于,包括:驱动模块、数据写入模块、存储模块、发光模块和电流补偿模块;
所述数据写入模块连接于数据线和所述驱动模块之间,用于向所述驱动模块的控制端写入数据电压;
所述驱动模块和所述发光模块连接于第一电源线和第二电源线之间,所述驱动模块用于根据控制端的电压向所述发光模块提供驱动电流,驱动所述发光模块发光;
所述存储模块连接于所述驱动模块的控制端和所述第一电源线之间,用于在发光阶段维持所述驱动模块的控制端的电位;
所述电流补偿模块连接于所述发光模块和所述驱动模块的控制端之间,用于在所述发光模块的电压升高时,控制所述驱动模块的控制端的电压变化,以增大所述驱动模块输出的驱动电流。
2.根据权利要求1所述的像素电路,其特征在于,所述电流补偿模块包括第一晶体管和第一电容;
所述第一晶体管的栅极与所述发光模块所连接所述驱动模块的一端连接,所述第一晶体管的第一极输入参考电压,所述第一晶体管的第二极通过所述第一电容连接所述驱动模块的控制端;
其中,所述第一电容的第一极与所述第一晶体管的第二极连接,所述第一电容的第二极与所述驱动模块的控制端连接。
3.根据权利要求2所述的像素电路,其特征在于,在发光阶段,所述第一晶体管工作在亚阈区或饱和区。
4.根据权利要求2所述的像素电路,其特征在于,所述第一晶体管为氧化物薄膜晶体管。
5.根据权利要求2所述的像素电路,其特征在于,所述驱动模块包括第二晶体管,所述数据写入模块包括第三晶体管,所述存储模块包括第二电容,所述发光模块包括发光二极管;
所述第二晶体管的栅极与所述第一晶体管的第二极连接,所述第二晶体管的第一极与所述第一电源线连接,所述第二晶体管的第二端与所述发光二极管的阳极连接,所述发光二极管的阴极与所述第二电源线连接;
所述第三晶体管的栅极与第一扫描信号线连接,所述第三晶体管的第一极与所述数据线连接,所述第三晶体管的第二极与所述第二晶体管的第一极连接;所述第二电容连接于所述第二晶体管的栅极和第一极之间。
6.根据权利要求5所述的像素电路,其特征在于,所述第一晶体管与所述第二晶体管的沟道类型不同。
7.根据权利要求5所述的像素电路,其特征在于,还包括第四晶体管、第五晶体管、第六晶体管、第七晶体管和第八晶体管;
所述第四晶体管的栅极和所述第五晶体管的栅极均与发光控制信号线连接,所述第四晶体管的第一极与所述第一电源线连接,所述第四晶体管的第二极与所述第二晶体管的第一极连接,所述第五晶体管的第一极与所述第二晶体管的第二极连接,所述第五晶体管的第二极与所述发光二极管的阳极连接;
所述第六晶体管的栅极与所述第一扫描信号线连接,所述第六晶体管的第一极与所述第二晶体管的栅极连接,所述第六晶体管的第二极与所述第二晶体管的第二极连接;
所述第七晶体管的栅极和所述第八晶体管的栅极均与第二扫描信号线连接,所述第七晶体管的第一极与所述第二晶体管的栅极连接,所述第七晶体管的第二极与所述第八晶体管的第一极连接,所述第八晶体管的第二极与所述发光二极管的阳极连接。
8.根据权利要求7所述的像素电路,其特征在于,在初始化阶段,所述第七晶体管和所述第八晶体管导通。
9.一种显示面板,其特征在于,包括如权利要求1-8任一项所述的像素电路。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010478551.4A CN111640397B (zh) | 2020-05-29 | 2020-05-29 | 像素电路、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010478551.4A CN111640397B (zh) | 2020-05-29 | 2020-05-29 | 像素电路、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111640397A true CN111640397A (zh) | 2020-09-08 |
CN111640397B CN111640397B (zh) | 2021-06-01 |
Family
ID=72331308
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010478551.4A Active CN111640397B (zh) | 2020-05-29 | 2020-05-29 | 像素电路、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111640397B (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111681611A (zh) * | 2020-06-11 | 2020-09-18 | 昆山国显光电有限公司 | 像素电路和显示装置 |
CN113421514A (zh) * | 2021-06-23 | 2021-09-21 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN114023261A (zh) * | 2021-11-17 | 2022-02-08 | 厦门天马显示科技有限公司 | 显示面板和显示装置 |
CN114822415A (zh) * | 2022-05-27 | 2022-07-29 | 云谷(固安)科技有限公司 | 像素驱动电路、像素驱动电路的驱动方法和显示面板 |
WO2023201470A1 (zh) * | 2022-04-18 | 2023-10-26 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
WO2023231106A1 (zh) * | 2022-05-31 | 2023-12-07 | Tcl华星光电技术有限公司 | 像素驱动电路和显示面板 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090243979A1 (en) * | 2008-03-31 | 2009-10-01 | Yang-Wan Kim | Pixel and organic light emitting display using the same |
CN101609839A (zh) * | 2008-06-17 | 2009-12-23 | 三星移动显示器株式会社 | 像素和使用该像素的有机发光显示装置 |
US20150029079A1 (en) * | 2013-07-26 | 2015-01-29 | Japan Display Inc. | Drive circuit, display device, and drive method |
CN204577059U (zh) * | 2015-04-28 | 2015-08-19 | 陕西科技大学 | 一种amoled像素驱动电路 |
CN106023889A (zh) * | 2016-07-20 | 2016-10-12 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN108470541A (zh) * | 2018-06-22 | 2018-08-31 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN109308875A (zh) * | 2017-07-27 | 2019-02-05 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
CN110491334A (zh) * | 2019-08-30 | 2019-11-22 | 上海中航光电子有限公司 | 像素电路、像素电路的驱动方法、显示面板和显示装置 |
CN111128079A (zh) * | 2020-01-02 | 2020-05-08 | 武汉天马微电子有限公司 | 像素电路及其驱动方法、显示面板和显示装置 |
-
2020
- 2020-05-29 CN CN202010478551.4A patent/CN111640397B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090243979A1 (en) * | 2008-03-31 | 2009-10-01 | Yang-Wan Kim | Pixel and organic light emitting display using the same |
CN101609839A (zh) * | 2008-06-17 | 2009-12-23 | 三星移动显示器株式会社 | 像素和使用该像素的有机发光显示装置 |
US20150029079A1 (en) * | 2013-07-26 | 2015-01-29 | Japan Display Inc. | Drive circuit, display device, and drive method |
CN204577059U (zh) * | 2015-04-28 | 2015-08-19 | 陕西科技大学 | 一种amoled像素驱动电路 |
CN106023889A (zh) * | 2016-07-20 | 2016-10-12 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN109308875A (zh) * | 2017-07-27 | 2019-02-05 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
CN108470541A (zh) * | 2018-06-22 | 2018-08-31 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN110491334A (zh) * | 2019-08-30 | 2019-11-22 | 上海中航光电子有限公司 | 像素电路、像素电路的驱动方法、显示面板和显示装置 |
CN111128079A (zh) * | 2020-01-02 | 2020-05-08 | 武汉天马微电子有限公司 | 像素电路及其驱动方法、显示面板和显示装置 |
Non-Patent Citations (1)
Title |
---|
周雷: "《OLED像素驱动电路设计》", 《华南理工大学硕士论文》 * |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111681611A (zh) * | 2020-06-11 | 2020-09-18 | 昆山国显光电有限公司 | 像素电路和显示装置 |
CN111681611B (zh) * | 2020-06-11 | 2021-06-25 | 昆山国显光电有限公司 | 像素电路和显示装置 |
CN113421514A (zh) * | 2021-06-23 | 2021-09-21 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN114023261A (zh) * | 2021-11-17 | 2022-02-08 | 厦门天马显示科技有限公司 | 显示面板和显示装置 |
CN114023261B (zh) * | 2021-11-17 | 2023-01-31 | 厦门天马显示科技有限公司 | 显示面板和显示装置 |
WO2023201470A1 (zh) * | 2022-04-18 | 2023-10-26 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
CN114822415A (zh) * | 2022-05-27 | 2022-07-29 | 云谷(固安)科技有限公司 | 像素驱动电路、像素驱动电路的驱动方法和显示面板 |
WO2023231106A1 (zh) * | 2022-05-31 | 2023-12-07 | Tcl华星光电技术有限公司 | 像素驱动电路和显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN111640397B (zh) | 2021-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111640397B (zh) | 像素电路、显示面板及显示装置 | |
CN111508422B (zh) | 像素电路及其驱动方法、显示面板 | |
CN111883063B (zh) | 像素电路、显示面板及显示装置 | |
KR102350681B1 (ko) | 디스플레이 패널, 픽셀 구동 회로 및 이의 구동 방법 | |
CN110322842B (zh) | 一种像素驱动电路及显示装置 | |
US11694618B2 (en) | Pixel driving circuit and display panel | |
CN110599964A (zh) | 像素驱动电路及显示装置 | |
CN113744683B (zh) | 像素电路、驱动方法和显示装置 | |
CN112071275A (zh) | 像素驱动电路及方法、显示面板 | |
CN112785972A (zh) | 发光器件驱动电路、背光模组以及显示面板 | |
CN110706654A (zh) | 一种oled像素补偿电路及oled像素补偿方法 | |
CN114708838A (zh) | 像素电路及其驱动方法和显示面板 | |
CN113241036B (zh) | 像素驱动电路、像素驱动方法及显示装置 | |
CN113593475A (zh) | 像素电路、驱动方法和显示装置 | |
CN112885291A (zh) | 像素电路及其驱动方法、显示面板 | |
CN210039590U (zh) | 像素电路及显示器 | |
CN111243492B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN112435624B (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
WO2021143926A1 (zh) | 像素电路、显示基板、显示面板和像素驱动方法 | |
CN109979395B (zh) | 像素驱动电路及显示面板 | |
CN110070830B (zh) | 像素驱动电路及显示面板 | |
CN110111741B (zh) | 像素驱动电路及显示面板 | |
CN110070831B (zh) | 像素驱动电路及显示面板 | |
CN109887465B (zh) | 像素驱动电路及显示面板 | |
CN113674695A (zh) | 像素电路、显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |