CN109979395B - 像素驱动电路及显示面板 - Google Patents

像素驱动电路及显示面板 Download PDF

Info

Publication number
CN109979395B
CN109979395B CN201910321428.9A CN201910321428A CN109979395B CN 109979395 B CN109979395 B CN 109979395B CN 201910321428 A CN201910321428 A CN 201910321428A CN 109979395 B CN109979395 B CN 109979395B
Authority
CN
China
Prior art keywords
transistor
control signal
electrically connected
node
driving circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910321428.9A
Other languages
English (en)
Other versions
CN109979395A (zh
Inventor
聂诚磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201910321428.9A priority Critical patent/CN109979395B/zh
Priority to PCT/CN2019/088329 priority patent/WO2020215430A1/zh
Publication of CN109979395A publication Critical patent/CN109979395A/zh
Application granted granted Critical
Publication of CN109979395B publication Critical patent/CN109979395B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请实施例提供的像素驱动电路及显示面板,采用7T3C结构的像素驱动电路对每一像素中的驱动晶体管的阈值电压进行有效补偿,该像素驱动电路的补偿结构较为简单,操作难度较低,且发光器件在编程阶段以及发光阶段发光,增加了发光器件的发光时间,从而提升显示面板的亮度和寿命。

Description

像素驱动电路及显示面板
技术领域
本申请涉及显示技术领域,具体涉及一种像素驱动电路及显示面板。
背景技术
OLED(Organic Light Emitting Diode,有机发光二极管)显示面板具有高亮度、宽视角、响应速度快、低功耗等优点,目前已被广泛地应用于高性能显示领域中。其中,在OLED显示器面板中,像素被设置成包括多行、多列的矩阵状,每一像素通常采用由两个晶体管与一个电容构成,俗称2T1C电路,但晶体管存在阈值电压漂移的问题,因此,OLED像素驱动电路需要相应的补偿结构。目前,OLED像素驱动电路的补偿结构较为复杂,其操作难度较大,且发光器件的发光时间较短。
发明内容
本申请实施例的目的在于提供一种像素驱动电路及显示面板,能够解决现有的像素驱动电路的补偿结构较为复杂,其操作难度较大,且发光器件的发光时间较短的技术问题。
本申请实施例提供一种像素驱动电路,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第一电容、第二电容、第三电容以及发光器件;
所述第一晶体管的栅极电性连接于第一节点,所述第一晶体管的源极电性连接于第二节点,所述第一晶体管的漏极电性连接于第三节点;
所述第二晶体管的栅极电性连接于第一控制信号,所述第二晶体管的源极电性连接于所述第二节点,所述第二晶体管的漏极电性连接于所述第三节点;
所述第三晶体管的栅极电性连接于第四节点,所述第三晶体管的源极电性连接于第一电源信号,所述第三晶体管的漏极电性连接于所述第二节点;
所述第四晶体管的栅极电性连接于第二控制信号,所述第四晶体管的源极电性连接于所述第一电源信号,所述第四晶体管的漏极电性连接于所述第四节点;
所述第五晶体管的栅极电性连接于所述第一控制信号,所述第五晶体管的源极电性连接于所述第一节点,所述第五晶体管的漏极电性连接于所述第三节点;
所述第六晶体管的栅极电性连接于第四控制信号,所述第六晶体管的源极电性连接于所述第二节点,所述第六晶体管的漏极电性连接于所述第一节点;
所述第七晶体管的栅极电性连接于第三控制信号,所述第七晶体管的源极电性连接于数据信号,所述第七晶体管的漏极电性连接于所述第三电容的第二端;所述第三电容的第一端电性连接于所述第一节点;
所述第一电容的第一端电性连接于所述第二节点,所述第一电容的第二端电性连接于所述第四节点;
所述第二电容的第一端电性连接于所述第一节点,所述第二电容的第二端电性连接于所述第三节点;
所述发光器件的阳极端电性连接于所述第三节点,所述发光器件的阴极端电性连接于第二电源信号。
在本申请所述的像素驱动电路中,所述第一控制信号、所述第二控制信号、所述第三控制信号以及所述第四控制信号相组合先后对应于初始化阶段、信号输入与阈值电压探测阶段、数据信号输入阶段、编程阶段以及发光阶段;其中,所述数据信号包括参考电位和显示电位,在所述初始化阶段和所述信号输入与阈值电压探测阶段,所述数据信号的电位为所述参考电位;在所述数据信号输入阶段,所述数据信号的电位为所述显示电位。
在本申请所述的像素驱动电路中,在所述初始化阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为高电位,所述第四控制信号为高电位。
在本申请所述的像素驱动电路中,在所述信号输入与阈值电压探测阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为高电位,所述第四控制信号为低电位。
在本申请所述的像素驱动电路中,在所述数据信号输入阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为高电位,所述第四控制信号为低电位。
在本申请所述的像素驱动电路中,在所述编程阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为低电位,所述第四控制信号为低电位。
在本申请所述的像素驱动电路中,在所述发光阶段,所述第一控制信号为高电位,所述第二控制信号为低电位,所述第三控制信号为低电位,所述第四控制信号为低电位。
在本申请所述的像素驱动电路中,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管以及所述第七晶体管均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管。
在本申请所述的像素驱动电路中,所述发光器件为有机发光二极管。
本申请实施例还提供一种显示面板,包括以上所述的像素驱动电路。
本申请实施例提供的像素驱动电路及显示面板,采用7T3C结构的像素驱动电路对每一像素中的驱动晶体管的阈值电压进行有效补偿,该像素驱动电路的补偿结构较为简单,操作难度较低,且发光器件在编程阶段以及发光阶段发光,增加了发光器件的发光时间,从而提升显示面板的亮度和寿命。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的像素驱动电路的结构示意图;
图2为本申请实施例提供的像素驱动电路的时序图;
图3为申请实施例提供的像素驱动电路在图2所示的驱动时序下的初始化阶段的通路示意图;
图4为申请实施例提供的像素驱动电路在图2所示的驱动时序下的信号输入与阈值电压探测阶段的通路示意图;
图5为申请实施例提供的像素驱动电路在图2所示的驱动时序下的数据信号输入的通路示意图;
图6为申请实施例提供的像素驱动电路在图2所示的驱动时序下的编程阶段的通路示意图;以及
图7为申请实施例提供的像素驱动电路在图2所示的驱动时序下的发光阶段的通路示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请所有实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定开关晶体管的中间端为栅极、信号输入端为源极、输出端为漏极。此外本申请实施例所采用的晶体管可以包括P型晶体管和/或N型晶体管两种,其中,P型晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型晶体管为在栅极为高电平时导通,在栅极为低电平时截止。
请参阅图1,图1为本申请实施例提供的像素驱动电路的结构示意图。如图1所示,本申请实施例提供的像素驱动电路,包括:第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第一电容C1、第二电容C2、第三电容C3以及发光器件D。该发光器件D可以为有机发光二极管。也即,本申请实施例采用7T3C结构的像素驱动电路对每一像素中的驱动晶体管的阈值电压进行有效补偿,用了较少的元器件,结构简单稳定,节约了成本。该像素驱动电路中的第一晶体管T1为驱动晶体管。
其中,第一晶体管T1的栅极电性连接于第一节点a1,第一晶体管T1的源极电性连接于第二节点a2,第一晶体管T1的漏极电性连接于第三节点a3。第二晶体管T2的栅极电性连接于第一控制信号EM2,第二晶体管T2的源极电性连接于第二节点a2,第二晶体管T2的漏极电性连接于第三节点a3。第三晶体管T3的栅极电性连接于第四节点a4,第三晶体管T3的源极电性连接于第一电源信号VDD,第三晶体管T3的漏极电性连接于第二节点a2。第四晶体管T4的栅极电性连接于第二控制信号EM1,第四晶体管T4的源极电性连接于第一电源信号VDD,第四晶体管T4的漏极电性连接于第四节点a4。第五晶体管T5的栅极电性连接于第一控制信号EM2,第五晶体管T5的源极电性连接于第一节点a1,第五晶体管T5的漏极电性连接于第三节点a3。第六晶体管T6的栅极电性连接于第四控制信号CTR,第六晶体管T6的源极电性连接于第二节点a2,第六晶体管T6的漏极电性连接于第一节点a1。第七晶体管T7的栅极电性连接于第三控制信号G,第七晶体管T7的源极电性连接于数据信号Data,第七晶体管T7的漏极电性连接于第三电容C3的第二端。第三电容C3的第一端电性连接于第一节点a1。第一电容C1的第一端电性连接于第二节点a2,第一电容C1的第二端电性连接于第四节点a4。第二电容C2的第一端电性连接于第一节点a1,第二电容C2的第二端电性连接于第三节点a3。发光器件D的阳极端电性连接于第三节点a3,发光器件D的阴极端电性连接于第二电源信号Vss。
在一些实施例中,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6以及第七晶体管T7均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管。本申请实施例提供的像素驱动电路中的晶体管为同一种类型的晶体管,从而避免不同类型的晶体管之间的差异性对像素驱动电路造成的影响。
请参阅图2,图2为本申请实施例提供的像素驱动电路的时序图。如图2所示,第一控制信号EM2、第二控制信号EM1、第三控制信号G以及第四控制信号CTR相组合先后对应于初始化阶段t1、信号输入与阈值电压探测阶段t2、数据信号输入阶段t3、编程阶段t4以及发光阶段t5。其中,数据信号Data包括参考电位Vref和显示电位Vdata,且参考电位Vref的数值小于显示电位Vdata的数值。在初始化阶段t1和信号输入与阈值电压探测阶段t2,数据信号Data的电位为参考电位Vref。在数据信号输入阶段t3,数据信号Data的电位为显示电位Vdata。需要说明的是,本申请实施例的发光器件D在编程阶段t4以及发光阶段t5发光,增加了发光器件D的发光时间,从而提升显示面板的亮度和寿命。
在一些实施例中,在初始化阶段t1,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为高电位,第四控制信号CTR为高电位。
在一些实施例中,在信号输入与阈值电压探测阶段t2,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为高电位,第四控制信号CTR为低电位。
在一些实施例中,在数据信号输入阶段t3,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为高电位,第四控制信号CTR为低电位。
在一些实施例中,在编程阶段t4,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为低电位,第四控制信号CTR为低电位。
在一些实施例中,在发光阶段t5,第一控制信号EM2为高电位,第二控制信号EM1为低电位,第三控制信号G为低电位,第四控制信号CTR为低电位。
进一步的,第一电源信号VDD和第二电源信号Vss均为直流电压源,且第一电源信号VDD的电位大于第二电源信号Vss的电位。
请参阅图3,图3为申请实施例提供的像素驱动电路在图2所示的驱动时序下的初始化阶段的通路示意图。首先,结合图2、图3所示,在初始化阶段t1,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为高电位,第四控制信号CTR为高电位。此时,第一晶体管T1、第三晶体管T3、第四晶体管T4、第六晶体管T6以及第七晶体管T7打开,第二晶体管T2以及第五晶体管T5关闭。
具体的,由于第四控制信号CTR为高电位,使得第六晶体管T6打开,第一晶体管T1的栅极以及源极短接,电位基本相等。
由于第二控制信号EM1为高电位,使得第四晶体管T4打开,第一电源信号VDD经第四晶体管T4输出至第四节点a4,并存储在第一电容C1上。由于第四节点a4与第三晶体管T3的栅极电性连接,故此时第三晶体管T3打开,第一电源信号VDD再经第三晶体管T3输出至第二节点a2,并存储在第一电容C1上。也即,此时第三晶体管T3以及第四晶体管T4提供相应的电压至第一晶体管T1的栅极和源极,此时,第一晶体管T1打开。
由于第三控制信号G为高电位,使得第七晶体管T7打开,数据信号Data的参考电位Vref经第七晶体管T7输出至第三电容C3的第二端,并存储在第三电容C3上。另外,由于第一控制信号EM2为低电位,使得第二晶体管T2以及第五晶体管T5关闭。
接着,请参阅图4,图4为申请实施例提供的像素驱动电路在图2所示的驱动时序下的信号输入与阈值电压探测阶段的通路示意图。结合图2、图4所示,在信号输入与阈值电压探测阶段t2,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为高电位,第四控制信号CTR为低电位。此时,第三晶体管T3、第四晶体管T4以及第七晶体管T7打开,第二晶体管T2、第五晶体管T5以及第六晶体管T6关闭。第一晶体管T1的栅极与源极之间的压差下降至一定值后,第一晶体管T1关闭。也即,第一晶体管T1在信号输入与阈值电压探测阶段t2由打开状态转向关闭状态。
具体的,由于第三控制信号G为高电位,使得第七晶体管T7打开,数据信号Data的参考电位Vref经第七晶体管T7输出至第三电容C3的第二端,并存储在第三电容C3上。也即,此时,第三电容C3的第二端的电位仍保持初始化阶段t1时第三电容C3第二端的电位不变。
由于第二控制信号EM1为高电位,使得第四晶体管T4打开,第一电源信号VDD经第四晶体管T4输出至第四节点a4,并存储在第一电容C1上。由于第四节点a4与第三晶体管T3的栅极电性连接,故此时第三晶体管T3打开,第一电源信号VDD再经第三晶体管T3输出至第二节点a2,并存储在第一电容C1上。也即,此时第三晶体管T3以及第四晶体管T4提供相应的电压至第一晶体管T1的栅极和源极,此时,第一晶体管T1打开。
与此同时,第一晶体管T1的栅极与源极之间的压差下降至Voled+Vth后,第一晶体管T1关闭,其中,Voled为发光器件D的阈值电压,Vth为第一晶体管T1的阈值电压。也即,此时,第一晶体管T1的阈值电压被成功探测并存储在第一晶体管T1的栅极。且此时第三电容C3的第一端与第二端之间的压差为Vref-Voled-Vth。
另外,由于第一控制信号EM2和第四控制信号CTR均为低电位,使得第二晶体管T2、第五晶体管T5以及第六晶体管T6关闭。
紧接着,请参阅图5,图5为本申请实施例提供的像素驱动电路在图2所示的驱动时序下的数据信号输入阶段的通路示意图。结合图2、图5所示,在数据信号输入阶段t3,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为高电位,第四控制信号CTR为低电位。此时,第三晶体管T3、第四晶体管T4以及第七晶体管T7打开,第二晶体管T2、第五晶体管T5以及第六晶体管T6关闭。第一晶体管T1在数据信号输入阶段t3由关闭状态转向打开状态。
具体的,由于第三控制信号G为高电位,使得第七晶体管T7打开,数据信号Data的显示电位Vdata经第七晶体管T7输出至第三电容C3的第二端。由于电容耦合效应,第三电容C3的第一端也应相应变化,此时第三电容C3的第一端的电压为Vdata-Vref+Voled+Vth。也即,第一晶体管T1的栅极的电压为Vdata-Vref+Voled+Vth,至此,第一晶体管T1的阈值电压以及数据信号Data的显示电位Vdata都成功被存储在第一晶体管T1的栅极。
由于第一晶体管T1的栅极的电位跳变为Vdata-Vref+Voled+Vth,故,此时,第一晶体管T1打开。
随后,请参阅图6,图6为申请实施例提供的像素驱动电路在图2所示的驱动时序下的编程阶段的通路示意图。结合图2、图6所示,在编程阶段t4,第一控制信号EM2为低电位,第二控制信号EM1为高电位,第三控制信号G为低电位,第四控制信号CTR为低电位。此时,第一晶体管T1、第三晶体管T3以及第四晶体管T4打开,第二晶体管T2、第五晶体管T5、第六晶体管T6以及第七晶体管T7关闭。
具体的,由于第二电容C2的作用,使得第一晶体管T1的栅极的电位仍保持数据信号Data输入测阶段时第一晶体管T1栅极的电位,也即,此时,第一晶体管T1的栅极的电位仍为Vdata-Vref+Voled+Vth。
由于第二控制信号EM1为高电位,使得第四晶体管T4打开,第一电源信号VDD经第四晶体管T4输出至第四节点a4,并存储在第一电容C1上。由于第四节点a4与第三晶体管T3的栅极电性连接,故此时第三晶体管T3打开,第一电源信号VDD再经第三晶体管T3输出至第二节点a2,并存储在第一电容C1上,进而使得第三晶体管T3的栅极与漏极之间的压差慢慢调节至与发光器件D电流相适应,此时发光器件D可以正常发光。另外,由于第一控制信号EM2、第三控制信号G以及第四控制信号CTR均为低电位,使得第二晶体管T2、第五晶体管T5、第六晶体管T6以及第七晶体管T7关闭。
最后,请参阅图7,图7为申请实施例提供的像素驱动电路在图2所示的驱动时序下的发光阶段的通路示意图。结合图2、图7所示,在发光阶段t5t4,第一控制信号EM2为高电位,第二控制信号EM1为低电位,第三控制信号G为低电位,第四控制信号CTR为低电位。此时,第二晶体管T2、第三晶体管T3以及第五晶体管T5打开,第一晶体管T1、第四晶体管T4、第六晶体管T6以及第七晶体管T7关闭。
具体的,由于第三控制信号G为低电位,使得第六晶体管T6关闭。由于第一控制信号EM2为高电位,使得第五晶体管T5打开,进而使得第一节点a1与第三节点a3短接,第一晶体管T1关闭。
由于第二控制信号EM1为低电位,使得第四晶体管T4关闭。然而,由于第一电容C1的作用,使得第四节点a4的电位仍保持编程阶段t4阶段时第四节的电位。由于第四节点a4与第三晶体管T3的栅极电性连接,故此时第三晶体管T3也打开,第一电源信号VDD经第三晶体管T3输出至第二节点a2。也即,此时,第三晶体管T3的栅极与漏极之间的压差由第一电容C1维持,且第三晶体管T3的栅极与漏极之间的压差仍旧为编程阶段t4时第三晶体管T3的栅极与漏极之间的压差。从而保证流经发光器件D的电流不变。
另外,由于第一控制信号EM2为高电位,使得第二晶体管T2以及第五晶体管T5打开。由于第五晶体管T5打开,使得第一晶体管T1的栅极以及漏极短接,从而使得第一晶体管T1的栅极以及漏极之间的压差趋近于零,此时,第一晶体管T1并无应力作用。也即,流经发光器件D的电流与第一晶体管T1的阈值电压无关。由于第五晶体管T5打开,原本流经第一晶体管T1的电流现在通过第二晶体管T2流向发光器件D,不影响发光器件D的正常发光。
本申请实施例还提供一种显示面板,其包括以上所述的像素驱动电路,具体可参照以上对该像素驱动电路的描述,在此不做赘述。
本申请实施例提供的像素驱动电路及显示面板,采用7T3C结构的像素驱动电路对每一像素中的驱动晶体管的阈值电压进行有效补偿,该像素驱动电路的补偿结构较为简单,操作难度较低,且发光器件在编程阶段以及发光阶段发光,增加了发光器件的发光时间,从而提升显示面板的亮度和寿命。
以上仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (9)

1.一种像素驱动电路,其特征在于,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第一电容、第二电容、第三电容以及发光器件;
所述第一晶体管的栅极电性连接于第一节点,所述第一晶体管的源极电性连接于第二节点,所述第一晶体管的漏极电性连接于第三节点;
所述第二晶体管的栅极电性连接于第一控制信号,所述第二晶体管的源极电性连接于所述第二节点,所述第二晶体管的漏极电性连接于所述第三节点;
所述第三晶体管的栅极电性连接于第四节点,所述第三晶体管的源极电性连接于第一电源信号,所述第三晶体管的漏极电性连接于所述第二节点;
所述第四晶体管的栅极电性连接于第二控制信号,所述第四晶体管的源极电性连接于所述第一电源信号,所述第四晶体管的漏极电性连接于所述第四节点;
所述第五晶体管的栅极电性连接于所述第一控制信号,所述第五晶体管的源极电性连接于所述第一节点,所述第五晶体管的漏极电性连接于所述第三节点;
所述第六晶体管的栅极电性连接于第四控制信号,所述第六晶体管的源极电性连接于所述第二节点,所述第六晶体管的漏极电性连接于所述第一节点;
所述第七晶体管的栅极电性连接于第三控制信号,所述第七晶体管的源极电性连接于数据信号,所述第七晶体管的漏极电性连接于所述第三电容的第二端;所述第三电容的第一端电性连接于所述第一节点;
所述第一电容的第一端电性连接于所述第二节点,所述第一电容的第二端电性连接于所述第四节点;
所述第二电容的第一端电性连接于所述第一节点,所述第二电容的第二端电性连接于所述第三节点;
所述发光器件的阳极端电性连接于所述第三节点,所述发光器件的阴极端电性连接于第二电源信号;
所述第一控制信号、所述第二控制信号、所述第三控制信号以及所述第四控制信号相组合先后对应于初始化阶段、信号输入与阈值电压探测阶段、数据信号输入阶段、编程阶段以及发光阶段;其中,所述数据信号包括参考电位和显示电位,在所述初始化阶段和所述信号输入与阈值电压探测阶段,所述数据信号的电位为所述参考电位;在所述数据信号输入阶段,所述数据信号的电位为所述显示电位;所述发光器件在所述编程阶段以及所述发光阶段发光。
2.根据权利要求1所述的像素驱动电路,其特征在于,在所述初始化阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为高电位,所述第四控制信号为高电位。
3.根据权利要求1所述的像素驱动电路,其特征在于,在所述信号输入与阈值电压探测阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为高电位,所述第四控制信号为低电位。
4.根据权利要求1所述的像素驱动电路,其特征在于,在所述数据信号输入阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为高电位,所述第四控制信号为低电位。
5.根据权利要求1所述的像素驱动电路,其特征在于,在所述编程阶段,所述第一控制信号为低电位,所述第二控制信号为高电位,所述第三控制信号为低电位,所述第四控制信号为低电位。
6.根据权利要求1所述的像素驱动电路,其特征在于,在所述发光阶段,所述第一控制信号为高电位,所述第二控制信号为低电位,所述第三控制信号为低电位,所述第四控制信号为低电位。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管以及所述第七晶体管均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述发光器件为有机发光二极管。
9.一种显示面板,其特征在于,包括权利要求1-8任一项所述的像素驱动电路。
CN201910321428.9A 2019-04-22 2019-04-22 像素驱动电路及显示面板 Active CN109979395B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201910321428.9A CN109979395B (zh) 2019-04-22 2019-04-22 像素驱动电路及显示面板
PCT/CN2019/088329 WO2020215430A1 (zh) 2019-04-22 2019-05-24 像素驱动电路及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910321428.9A CN109979395B (zh) 2019-04-22 2019-04-22 像素驱动电路及显示面板

Publications (2)

Publication Number Publication Date
CN109979395A CN109979395A (zh) 2019-07-05
CN109979395B true CN109979395B (zh) 2021-09-24

Family

ID=67085455

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910321428.9A Active CN109979395B (zh) 2019-04-22 2019-04-22 像素驱动电路及显示面板

Country Status (2)

Country Link
CN (1) CN109979395B (zh)
WO (1) WO2020215430A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113808532B (zh) * 2021-08-25 2022-09-27 武汉华星光电半导体显示技术有限公司 像素电路及显示面板

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101075409A (zh) * 2006-05-18 2007-11-21 Lg.菲利浦Lcd株式会社 有机发光显示器的像素电路
CN103177687A (zh) * 2011-12-26 2013-06-26 乐金显示有限公司 发光显示设备
EP2642476A1 (en) * 2012-03-23 2013-09-25 Samsung Display Co., Ltd. Pixel circuit, method of driving a pixel circuit, and organic light emitting display device
CN104134680A (zh) * 2013-05-01 2014-11-05 三星显示有限公司 图像显示设备和控制像素电路的方法
CN106504701A (zh) * 2016-10-17 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN106847182A (zh) * 2016-12-28 2017-06-13 深圳市华星光电技术有限公司 像素驱动电路及有机发光显示装置
CN107610653A (zh) * 2017-10-30 2018-01-19 友达光电股份有限公司 一种像素单元及包含其的显示面板
EP3343552A1 (en) * 2016-12-29 2018-07-04 LG Display Co., Ltd. Electroluminescent display
CN109545146A (zh) * 2018-12-13 2019-03-29 昆山国显光电有限公司 一种oled显示面板驱动电路及oled显示面板

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101008438B1 (ko) * 2008-11-26 2011-01-14 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP5998458B2 (ja) * 2011-11-15 2016-09-28 セイコーエプソン株式会社 画素回路、電気光学装置、および電子機器
CN102411893B (zh) * 2011-11-15 2013-11-13 四川虹视显示技术有限公司 一种像素驱动电路
TWI488348B (zh) * 2012-05-24 2015-06-11 Au Optronics Corp 發光二極體顯示器之畫素電路及其驅動方法與發光二極體顯示器
CN103247262B (zh) * 2013-04-28 2015-09-02 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN104200771B (zh) * 2014-09-12 2017-03-01 上海天马有机发光显示技术有限公司 像素电路、阵列基板及显示装置
KR102320311B1 (ko) * 2014-12-02 2021-11-02 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102413874B1 (ko) * 2015-07-02 2022-06-29 삼성디스플레이 주식회사 발광제어 구동부 및 이를 포함하는 표시장치
CN108182907A (zh) * 2018-01-22 2018-06-19 昆山国显光电有限公司 像素电路及其驱动方法、显示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101075409A (zh) * 2006-05-18 2007-11-21 Lg.菲利浦Lcd株式会社 有机发光显示器的像素电路
CN103177687A (zh) * 2011-12-26 2013-06-26 乐金显示有限公司 发光显示设备
EP2642476A1 (en) * 2012-03-23 2013-09-25 Samsung Display Co., Ltd. Pixel circuit, method of driving a pixel circuit, and organic light emitting display device
CN104134680A (zh) * 2013-05-01 2014-11-05 三星显示有限公司 图像显示设备和控制像素电路的方法
CN106504701A (zh) * 2016-10-17 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN106847182A (zh) * 2016-12-28 2017-06-13 深圳市华星光电技术有限公司 像素驱动电路及有机发光显示装置
EP3343552A1 (en) * 2016-12-29 2018-07-04 LG Display Co., Ltd. Electroluminescent display
CN107610653A (zh) * 2017-10-30 2018-01-19 友达光电股份有限公司 一种像素单元及包含其的显示面板
CN109545146A (zh) * 2018-12-13 2019-03-29 昆山国显光电有限公司 一种oled显示面板驱动电路及oled显示面板

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
一种新型的OLED像素补偿驱动电路;严利民,龙云腾,郭丽媛;《液晶与显示》;20141030;第29卷(第5期);第728-732页 *
新型有源矩阵有机发光显示电流编程像素电路;周雷,张立荣,宋小锋,吴为敬,姚若河;《液晶与显示》;20130630;第28卷(第3期);第386-391页 *

Also Published As

Publication number Publication date
CN109979395A (zh) 2019-07-05
WO2020215430A1 (zh) 2020-10-29

Similar Documents

Publication Publication Date Title
US9633603B2 (en) Pixel compensating circuit and method of organic light emitting display
US10490136B2 (en) Pixel circuit and display device
US9460655B2 (en) Pixel circuit for AC driving, driving method and display apparatus
US9311852B2 (en) Pixel circuit and organic light-emitting display comprising the same
WO2017008484A1 (zh) 一种像素驱动电路及其驱动方法、显示面板和显示装置
WO2018196378A1 (zh) 显示面板、像素驱动电路及其驱动方法
US20190228708A1 (en) Pixel circuit, pixel driving method and display device
US8937489B2 (en) Inverter and scan driver using the same
CN111640397B (zh) 像素电路、显示面板及显示装置
US9318048B2 (en) Pixel circuit and display apparatus
CN111312160B (zh) 像素驱动电路及显示面板
CN113284462A (zh) 像素补偿电路、方法及显示面板
CN114120910A (zh) 像素补偿驱动电路及显示面板
CN110060627B (zh) 像素驱动电路及显示面板
CN115602108A (zh) 像素驱动电路和显示面板
WO2019227989A1 (zh) 像素驱动电路及方法、显示装置
WO2020177258A1 (zh) 像素驱动电路及显示面板
CN110322835B (zh) 像素驱动电路及显示面板
CN110349538B (zh) 像素驱动电路及显示面板
CN109979395B (zh) 像素驱动电路及显示面板
CN110070830B (zh) 像素驱动电路及显示面板
CN110070831B (zh) 像素驱动电路及显示面板
CN110111741B (zh) 像素驱动电路及显示面板
CN109887465B (zh) 像素驱动电路及显示面板
CN114038405A (zh) 发光器件驱动电路、背光模组以及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant