CN111477640A - 窄边框显示面板 - Google Patents
窄边框显示面板 Download PDFInfo
- Publication number
- CN111477640A CN111477640A CN202010382496.9A CN202010382496A CN111477640A CN 111477640 A CN111477640 A CN 111477640A CN 202010382496 A CN202010382496 A CN 202010382496A CN 111477640 A CN111477640 A CN 111477640A
- Authority
- CN
- China
- Prior art keywords
- test signal
- display panel
- narrow
- signal terminals
- bending
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012360 testing method Methods 0.000 claims abstract description 150
- 238000005452 bending Methods 0.000 claims abstract description 68
- 239000010410 layer Substances 0.000 claims description 95
- 238000004804 winding Methods 0.000 claims description 27
- 239000000758 substrate Substances 0.000 claims description 13
- 239000011229 interlayer Substances 0.000 claims description 12
- 238000002161 passivation Methods 0.000 claims description 12
- 238000009413 insulation Methods 0.000 claims description 4
- 239000011295 pitch Substances 0.000 description 8
- 238000000151 deposition Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 238000000059 patterning Methods 0.000 description 3
- 230000001154 acute effect Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
Abstract
本发明实施例提供的窄边框显示面板的非显示区内设置有测试电路,测试电路包括朝同一方向分布的测试信号端子、以及与测试信号端子连接的一测试信号走线,其中,测试信号走线包括至少一弯折图案,且弯折图案位于相邻测试信号端子之间;通过将测试信号走线的弯折图案设置在相邻测试信号端子之间,节省了窄边框显示面板非显示区的空间。
Description
技术领域
本发明涉及窄边框显示面板技术领域,尤其涉及一种窄边框显示面板。
背景技术
现有的窄边框显示面板非显示区的下边框处设置有测试电路,测试电路包括多个测试信号端子,测试信号端子连接有绕线电阻,现有的绕线电阻设置测试信号端子朝向显示区的一侧,使下边框增加了一个绕线电阻设置区域的宽度,因此,现有窄边框显示面板存在无法实现窄边框的技术问题。
发明内容
本发明实施例提供一种窄边框显示面板,可缓解现有窄边框显示面板存在无法实现窄边框的技术问题。
本发明实施例提供一种窄边框显示面板,其特征在于,包括显示区、以及位于所述显示区外的非显示区,所述非显示区内设置有测试电路,所述测试电路包括朝同一方向分布的测试信号端子,每一所述测试信号端子分别连接有一测试信号走线,所述测试信号走线的另一端连接显示驱动电路;其中,所述测试信号走线包括至少一弯折图案,且所述弯折图案位于相邻所述测试信号端子之间。
在本发明实施例提供的窄边框显示面板中,所述弯折图案为绕线电阻,所述绕线电阻的整体高度与所述测试信号端子的高度相等,所述绕线电阻的整体宽度与相邻所述测试信号端子的间隔宽度之间设置有绝缘宽度。
在本发明实施例提供的窄边框显示面板中,所述弯折图案包括一个以上的所述弯折图案,且一个以上的所述弯折图案的弯折方向相同。
在本发明实施例提供的窄边框显示面板中,所述弯折图案包括一个以上的所述弯折图案,且一个以上的所述弯折图案的弯折方向相不同。
在本发明实施例提供的窄边框显示面板中,所述测试信号端子包括衬底、设置在所述衬底上的缓冲层、设置在所述缓冲层上的栅绝缘层、以及依次层叠设置在所述栅绝缘层上方的层间绝缘层、源漏极层、钝化层、透明电极。其中,所述绕线电阻设置在所述栅绝缘层上,所述绕线电阻与栅极层同层设置。
在本发明实施例提供的窄边框显示面板中,所述层间绝缘层设置有第一过孔,所述源漏极层通过所述第一过孔与所述绕线电阻触接,所述钝化层设置有第二过孔,所述透明电极通过所述第二过孔与所述源漏极层触接。
在本发明实施例提供的窄边框显示面板中,所述绕线电阻的弯折图案呈90度弯折设置。
在本发明实施例提供的窄边框显示面板中,相邻所述测试信号端子连接的所述绕线电阻的形状、大小、长度均相同。
在本发明实施例提供的窄边框显示面板中,多个所述测试信号端子连接的所述绕线电阻呈阵列排布设置,且相邻所述测试信号端子间的间距相等。
在本发明实施例提供的窄边框显示面板中,相邻所述测试信号端子连接的所述绕线电阻呈轴对称设置。
有益效果:本发明实施例提供的窄边框显示面板包括位于非显示区的测试电路,所述测试电路包括多个并排设置的测试信号端子,每一测试信号端子连接一测试信号走线,所述测试信号走线包括至少一弯折图案,且所述弯折图案位于相邻所述测试信号端子之间;通过将测试信号走线的弯折图案设置在相邻所述测试信号端子之间,节省了窄边框显示面板非显示区的空间。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
图1为本发明实施例提供的窄边框显示面板的第一种俯视示意图;
图2为本发明实施例提供的测试信号端子的截面示意图;
图3为本发明实施例提供的窄边框显示面板的第二种俯视示意图;
图4为本发明实施例提供的窄边框显示面板的第三种俯视示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本发明的不同结构。为了简化本发明的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本发明。此外,本发明可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本发明提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
如图1所示,本发明实施例提供的窄边框显示面板包括显示区1、以及位于所述显示区1外的非显示区2,所述非显示区2内设置有测试电路,所述测试电路包括朝同一方向分布的测试信号端子101,每一所述测试信号端子101分别连接有一测试信号走线102,所述测试信号走线102的另一端连接显示驱动电路;其中,所述测试信号走线包括至少一弯折图案103,且所述弯折图案103位于相邻所述测试信号端子101之间。
在本实施例中,所述窄边框显示面板包括显示区1、以及位于所述显示区1外的非显示区2,所述非显示区2内设置有测试电路,所述测试电路包括朝同一方向分布的测试信号端子101,每一所述测试信号端子101分别连接有一测试信号走线102,所述测试信号走线102的另一端连接显示驱动电路;其中,所述测试信号走线包括至少一弯折图案103,且所述弯折图案103位于相邻所述测试信号端子101之间;通过将测试信号走线102的弯折图案103设置在相邻所述测试信号端子101之间,节省了窄边框显示面板非显示区2的空间,缓解了现有窄边框显示面板无法实现窄边框的技术问题。
其中,还包括测试信号模块10,所述测试信号模块10包括测试信号端子101和测试信号走线102,所述测试信号走线102与所述源漏极层205触接,源漏极层205与透明电极207触接。
其中,在一个测试信号模块10中,信号从所述透明电极207处传入,通过所述源漏极层205传递到所述测试信号走线102,再由所述测试信号走线102传递到栅极。
其中,图2为图1中A-A处的截面示意图,图2为测试信号模块10的截面示意图。
在一种实施例中,所述测试电路位于窄边框显示面板的下边框。
在一种实施例中,所述弯折图案103为绕线电阻208,所述绕线电阻208的整体高度与所述测试信号端子101的高度相等,所述绕线电阻208的整体宽度与相邻所述测试信号端子101的间隔宽度之间设置有绝缘宽度。
在一种实施例中,所述弯折图案103包括一个以上的所述弯折图案103,且一个以上的所述弯折图案103的弯折方向相同。
在一种实施例中,如图2所示,所述测试信号模块10还包括衬底201、设置在所述衬底上的缓冲层202、设置在所述缓冲层202上的栅绝缘层203、设置在所述栅绝缘层203上的绕线电阻208,以及依次层叠设置在所述绕线电阻上的层间绝缘层204、源漏极层205、钝化层206、透明电极207。
在一种实施例中,如图3所示,所述弯折图案103包括一个以上的所述弯折图案103,且一个以上的所述弯折图案103的弯折方向相不同。
其中,可以为两个所述弯折图案的方向不相同。
其中,所述弯折图案的方向可以为测试信号端子的设置方向。
其中,所述弯折图案的方向也可以垂直于测试信号端子的设置方向。
在一种实施例中,所述测试信号模块10包括测试信号端子101和绕线电阻208,所述测试信号端子101包括衬底201、设置在所述衬底上的缓冲层202、设置在所述缓冲层202上的栅绝缘层203、以及依次层叠设置在所述栅绝缘层203上方的层间绝缘层204、源漏极层205、钝化层206、透明电极207,在测试信号模块10中,所述绕线电阻设置在所述栅绝缘层上,所述绕线电阻与栅极层同层设置。
在一种实施例中,在所述测试信号模块10中,所述层间绝缘层204设置有第一过孔M1,所述源漏极层205通过所述第一过孔M1与所述绕线电阻208触接,所述钝化层206设置有第二过孔M2,所述透明电极207通过所述第二过孔M2与所述源漏极层205触接。
在一种实施例中,在所述测试信号模块10中,所述绕线电阻208与栅极同层设置,且所述绕线电阻208的一端连接所述栅极。
在一种实施例中,相邻所述测试信号端子101连接的所述绕线电阻208朝向相同的方向设置。
在一种实施例中,所述绕线电阻208的弯折图案103呈90度弯折设置。
其中,所述绕线电阻208可以设置至少一处呈90度设置的弯折图案。
其中,所述绕线电阻208的弯折图案还可以设置成锐角。
在一种实施例中,相邻所述测试信号端子10连接的所述绕线电阻208的形状、大小、长度均相同。
其中,所述绕线电阻208的截面形状可以为矩形。
其中,所述绕线电阻208的截面形状也可以为梯形。
其中,所述绕线电阻208的截面形状还可以为折线段。
在一种实施例中,相邻所述测试信号端子101连接的所述绕线电阻208的形状、大小、长度均相同。
在一种实施例中,多个所述测试信号端子101连接的所述绕线电阻208呈阵列排布设置,且相邻所述测试信号端子101间的间距相等。
在一种实施例中,相邻所述测试信号端子101连接的所述绕线电阻208呈轴对称设置。
在一种实施例中,相邻所述测试信号端子10的间距可以为由两侧向中间逐渐减小。
其中,多个相邻所述测试信号端子10的间距可以互为等差数列。
在一种实施例中,相邻所述测试信号端子10的间距可以为由两侧向中间逐渐增大。
在一种实施例中,相邻所述测试信号端子10的间距可以为由一侧向另一侧逐渐增大。
在一种实施例中,如图4所示,相邻所述测试信号端子10连接的所述绕线电阻208朝向相反的方向设置。
在一种实施例中,相邻所述测试信号端子10的所述绕线电阻208呈交错设置。
在一种实施例中,所述相邻多个所述测试信号端子10的所述绕线电阻208呈阵列排布。
在一种实施例中,所述绕线电阻208设置在窄边框显示面板下边框区域,通过将绕线电阻208设置在测试信号端子10之间,使下边框的宽度减少。
本发明实施例还提供一种显示装置,所述显示装置包括如图1所示的窄边框显示面板,所述窄边框显示面板包括显示区1、以及位于所述显示区1外的非显示区2,所述非显示区2内设置有测试电路,所述测试电路包括朝同一方向分布的测试信号端子101,每一所述测试信号端子101分别连接有一测试信号走线102,所述测试信号走线102的另一端连接显示驱动电路;其中,所述测试信号走线包括至少一弯折图案103,且所述弯折图案103位于相邻所述测试信号端子101之间。
在一种实施例中,在所述显示装置中,所述测试电路位于窄边框显示面板的下边框。
在一种实施例中,在所述显示装置中,所述弯折图案103为绕线电阻208,所述绕线电阻208的整体高度与所述测试信号端子101的高度相等,所述绕线电阻208的整体宽度与相邻所述测试信号端子101的间隔宽度之间设置有绝缘宽度。
在一种实施例中,在所述显示装置中,所述弯折图案103包括一个以上的所述弯折图案103,且一个以上的所述弯折图案103的弯折方向相同。
在一种实施例中,在所述显示装置中,如图2所示,所述测试信号模块10还包括衬底201、设置在所述衬底上的缓冲层202、设置在所述缓冲层202上的栅绝缘层203、设置在所述栅绝缘层203上的绕线电阻208,以及依次层叠设置在所述绕线电阻上的层间绝缘层204、源漏极层205、钝化层206、透明电极207。
在一种实施例中,在所述显示装置中,如图3所示,所述弯折图案103包括一个以上的所述弯折图案103,且一个以上的所述弯折图案103的弯折方向相不同。
其中,可以为两个所述弯折图案的方向不相同。
其中,所述弯折图案的方向可以为测试信号端子的设置方向。
其中,所述弯折图案的方向也可以垂直于测试信号端子的设置方向。
在一种实施例中,在所述显示装置中,所述测试信号模块10包括测试信号端子101和绕线电阻208,所述测试信号端子101包括衬底201、设置在所述衬底上的缓冲层202、设置在所述缓冲层202上的栅绝缘层203、以及依次层叠设置在所述栅绝缘层203上方的层间绝缘层204、源漏极层205、钝化层206、透明电极207,在测试信号模块10中,所述绕线电阻设置在所述栅绝缘层上,所述绕线电阻与栅极层同层设置。
在一种实施例中,在所述显示装置的所述测试信号模块10中,所述层间绝缘层204设置有第一过孔M1,所述源漏极层205通过所述第一过孔M1与所述绕线电阻208触接,所述钝化层206设置有第二过孔M2,所述透明电极207通过所述第二过孔M2与所述源漏极层205触接。
在一种实施例中,在所述显示装置的所述测试信号模块10中,所述绕线电阻208与栅极同层设置,且所述绕线电阻208的一端连接所述栅极。
在一种实施例中,在所述显示装置种,所述测试信号端子101连接的所述绕线电阻208朝向相同的方向设置。
在一种实施例中,在所述显示装置中,所述绕线电阻208的弯折图案103呈90度弯折设置。
其中,所述绕线电阻208可以设置至少一处呈90度设置的弯折图案。
其中,所述绕线电阻208的弯折图案还可以设置成锐角。
在一种实施例中,在所述显示装置中,相邻所述测试信号端子10连接的所述绕线电阻208的形状、大小、长度均相同。
其中,所述绕线电阻208的截面形状可以为矩形。
其中,所述绕线电阻208的截面形状也可以为梯形。
其中,所述绕线电阻208的截面形状还可以为折线段。
在一种实施例中,在所述显示装置中,相邻所述测试信号端子101连接的所述绕线电阻208的形状、大小、长度均相同。
在一种实施例中,在所述显示装置中,多个所述测试信号端子101连接的所述绕线电阻208呈阵列排布设置,且相邻所述测试信号端子101间的间距相等。
在一种实施例中,在所述显示装置中,相邻所述测试信号端子101连接的所述绕线电阻208呈轴对称设置。
在一种实施例中,在所述显示装置中,相邻所述测试信号端子10的间距可以为由两侧向中间逐渐减小。
其中,多个相邻所述测试信号端子10的间距可以互为等差数列。
在一种实施例中,在所述显示装置中,相邻所述测试信号端子10的间距可以为由两侧向中间逐渐增大。
在一种实施例中,在所述显示装置中,相邻所述测试信号端子10的间距可以为由一侧向另一侧逐渐增大。
在一种实施例中,在所述显示装置中,如图4所示,相邻所述测试信号端子10连接的所述绕线电阻208朝向相反的方向设置。
在一种实施例中,在所述显示装置中,相邻所述测试信号端子10的所述绕线电阻208呈交错设置。
在一种实施例中,在所述显示装置中,所述相邻多个所述测试信号端子10的所述绕线电阻208呈阵列排布。
在一种实施例中,在所述显示装置中,所述绕线电阻208设置在窄边框显示面板下边框区域,通过将绕线电阻208设置在测试信号端子10之间,使下边框的宽度减少。
本发明还提供了一种测试信号端子10制备方法,包括:
S1:提供一衬底201,并使用化学气相沉积工艺沉积缓冲层202;
S2:在缓冲层202上沉积一层绝缘层作为栅绝缘层203;
S3:使用曝光显影工艺,在栅绝缘层203上图案化形成绕线电阻208;
S4:在绕线电阻208上沉积一层绝缘层,图案化所述绝缘层形成第一过孔M1和层间绝缘层204;
S5:在层间绝缘层204上沉积形成源漏极层205,所述源漏极层205与所述绕线电阻208通过第一过孔M1触接;
S6:在源漏极层205上沉积形成一层绝缘层,图案化所述绝缘层形成第二过孔M2和钝化层206;
S7:在钝化层206上沉积一层金属作为透明电极207层,所述透明电极207层通过第二过孔M2与所述源漏极层205触接。
本发明实施例提供的窄边框显示面板包括显示区、以及位于所述显示区外的非显示区,所述非显示区内设置有测试电路,所述测试电路包括朝同一方向分布的测试信号端子,每一所述测试信号端子分别连接有一测试信号走线,所述测试信号走线的另一端连接显示驱动电路;其中,所述测试信号走线包括至少一弯折图案,且所述弯折图案位于相邻所述测试信号端子之间;通过将测试信号走线的弯折图案设置在相邻所述测试信号端子之间,节省了窄边框显示面板非显示区的空间,缓解了现有窄边框显示面板无法实现窄边框的技术问题。
以上对本发明实施例所提供的一种进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。
Claims (10)
1.一种窄边框显示面板,其特征在于,包括显示区、以及位于所述显示区外的非显示区,所述非显示区内设置有测试电路,所述测试电路包括朝同一方向分布的测试信号端子,每一所述测试信号端子分别连接有一测试信号走线,所述测试信号走线的另一端连接显示驱动电路;其中,所述测试信号走线包括至少一弯折图案,且所述弯折图案位于相邻所述测试信号端子之间。
2.根据权利要求1所述的窄边框显示面板,其特征在于,所述弯折图案为绕线电阻,所述绕线电阻的整体高度与所述测试信号端子的高度相等,所述绕线电阻的整体宽度与相邻所述测试信号端子的间隔宽度之间设置有绝缘宽度。
3.根据权利要求2所述的窄边框显示面板,其特征在于,所述弯折图案包括一个以上的所述弯折图案,且一个以上的所述弯折图案的弯折方向相同。
4.根据权利要求2所述的窄边框显示面板,其特征在于,所述弯折图案包括一个以上的所述弯折图案,且一个以上的所述弯折图案的弯折方向相不同。
5.如权利要求2所述的窄边框显示面板,其特征在于,所述测试信号端子包括衬底、设置在所述衬底上的缓冲层、设置在所述缓冲层上的栅绝缘层、以及依次层叠设置在所述栅绝缘层上方的层间绝缘层、源漏极层、钝化层、透明电极,其中,所述绕线电阻设置在所述栅绝缘层上,所述绕线电阻与栅极层同层设置。
6.如权利要求5所述的窄边框显示面板,其特征在于,所述层间绝缘层设置有第一过孔,所述源漏极层通过所述第一过孔与所述绕线电阻触接,所述钝化层设置有第二过孔,所述透明电极通过所述第二过孔与所述源漏极层触接。
7.如权利要求3或4所述的窄边框显示面板,其特征在于,所述绕线电阻的弯折图案呈90度弯折设置。
8.如权利要求2所述的窄边框显示面板,其特征在于,相邻所述测试信号端子连接的所述绕线电阻的形状、大小、长度均相同。
9.如权利要求2所述的窄边框显示面板,其特征在于,多个所述测试信号端子连接的所述绕线电阻呈阵列排布设置,且相邻所述测试信号端子间的间距相等。
10.如权利要求2所述的窄边框显示面板,其特征在于,相邻所述测试信号端子连接的所述绕线电阻呈轴对称设置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010382496.9A CN111477640A (zh) | 2020-05-08 | 2020-05-08 | 窄边框显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010382496.9A CN111477640A (zh) | 2020-05-08 | 2020-05-08 | 窄边框显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111477640A true CN111477640A (zh) | 2020-07-31 |
Family
ID=71763087
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010382496.9A Pending CN111477640A (zh) | 2020-05-08 | 2020-05-08 | 窄边框显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111477640A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113437128A (zh) * | 2021-06-29 | 2021-09-24 | 京东方科技集团股份有限公司 | 显示面板窄边框的测试方法与显示面板 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005266394A (ja) * | 2004-03-19 | 2005-09-29 | Mitsubishi Electric Corp | 表示装置 |
US20130038806A1 (en) * | 2011-08-12 | 2013-02-14 | Samsung Electronics Co., Ltd. | Thin-film transistor substrate and method for manufacturing the same |
CN104992649A (zh) * | 2015-07-09 | 2015-10-21 | 武汉华星光电技术有限公司 | 一种用于测试显示面板的电路及液晶显示面板 |
CN106782241A (zh) * | 2016-12-29 | 2017-05-31 | 武汉华星光电技术有限公司 | 一种用于阵列基板的测试电路及制作方法 |
US20170156227A1 (en) * | 2015-11-30 | 2017-06-01 | Samsung Display Co., Ltd. | Cover window, display device including the same, and method of manufacturing the cover window |
CN110289287A (zh) * | 2019-06-11 | 2019-09-27 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
-
2020
- 2020-05-08 CN CN202010382496.9A patent/CN111477640A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005266394A (ja) * | 2004-03-19 | 2005-09-29 | Mitsubishi Electric Corp | 表示装置 |
US20130038806A1 (en) * | 2011-08-12 | 2013-02-14 | Samsung Electronics Co., Ltd. | Thin-film transistor substrate and method for manufacturing the same |
CN104992649A (zh) * | 2015-07-09 | 2015-10-21 | 武汉华星光电技术有限公司 | 一种用于测试显示面板的电路及液晶显示面板 |
US20170156227A1 (en) * | 2015-11-30 | 2017-06-01 | Samsung Display Co., Ltd. | Cover window, display device including the same, and method of manufacturing the cover window |
CN106782241A (zh) * | 2016-12-29 | 2017-05-31 | 武汉华星光电技术有限公司 | 一种用于阵列基板的测试电路及制作方法 |
CN110289287A (zh) * | 2019-06-11 | 2019-09-27 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113437128A (zh) * | 2021-06-29 | 2021-09-24 | 京东方科技集团股份有限公司 | 显示面板窄边框的测试方法与显示面板 |
CN113437128B (zh) * | 2021-06-29 | 2024-05-24 | 京东方科技集团股份有限公司 | 显示面板窄边框的测试方法与显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110286535B (zh) | 显示模组、显示模组的制造方法及显示装置 | |
US10937843B2 (en) | Display panel and display apparatus | |
CN106444182B (zh) | 一种阵列基板和显示面板 | |
CN108391373B (zh) | 一种电路基板及显示设备 | |
CN105652504B (zh) | 彩膜基板及其制作方法、显示装置 | |
CN111243486A (zh) | 一种阵列基板及显示面板 | |
CN111584562A (zh) | 显示面板及其制备方法 | |
JP3806070B2 (ja) | 有機el表示デバイス | |
CN111341824B (zh) | 柔性阵列基板及其制备方法、柔性显示面板 | |
CN111477640A (zh) | 窄边框显示面板 | |
CN110120395B (zh) | 阵列基板及显示面板 | |
CN114122009A (zh) | 显示面板及其制备方法与移动终端 | |
CN112086027A (zh) | 阵列基板 | |
CN104484067A (zh) | 触控面板及其制作方法、显示面板及触控显示装置 | |
JP2005252226A (ja) | 表示パネル用のリードパッド構造とその製造方法およびリードパッドアレイ構造 | |
US12073049B2 (en) | Display panel and display apparatus with additional electrode layer for improving mutual capacitance variation | |
CN112669709B (zh) | 显示面板及显示装置 | |
CN111725279B (zh) | 阵列基板及oled显示面板 | |
KR102135886B1 (ko) | 터치 패널 및 터치 패널의 생산 방법 | |
US20230058056A1 (en) | Array substrate and display panel | |
CN114299820A (zh) | 一种阵列基板以及显示面板 | |
CN115335994A (zh) | 电容器和电容器的制造方法 | |
CN111477641A (zh) | 阵列基板及其制备方法、显示装置 | |
CN111026287A (zh) | 触控面板 | |
JP3322774B2 (ja) | 多極端子板およびプローブ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200731 |