CN111416579A - 接收器前端电路及其运作方法 - Google Patents

接收器前端电路及其运作方法 Download PDF

Info

Publication number
CN111416579A
CN111416579A CN201910243334.4A CN201910243334A CN111416579A CN 111416579 A CN111416579 A CN 111416579A CN 201910243334 A CN201910243334 A CN 201910243334A CN 111416579 A CN111416579 A CN 111416579A
Authority
CN
China
Prior art keywords
transistor
coupled
mode voltage
common mode
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910243334.4A
Other languages
English (en)
Other versions
CN111416579B (zh
Inventor
张家华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raydium Semiconductor Corp
Original Assignee
Raydium Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raydium Semiconductor Corp filed Critical Raydium Semiconductor Corp
Publication of CN111416579A publication Critical patent/CN111416579A/zh
Application granted granted Critical
Publication of CN111416579B publication Critical patent/CN111416579B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/26Modifications of amplifiers to reduce influence of noise generated by amplifying elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45197Pl types
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3211Modifications of amplifiers to reduce non-linear distortion in differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/193High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • H03F3/45192Folded cascode stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/4521Complementary long tailed pairs having parallel inputs and being supplied in parallel
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/372Noise reduction and elimination in amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45488Indexing scheme relating to differential amplifiers the CSC being a pi circuit and a capacitor being used at the place of the resistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种接收器前端电路及其运作方法。接收器前端电路包含共模抑制电路及后级电路。共模抑制电路用以接收外部输入共模电压信号并对外部输入共模电压信号进行共模噪声抑制处理后输出内部输入共模电压信号。后级电路耦接共模抑制电路,用以接收内部输入共模电压信号。内部输入共模电压信号的动态摆幅小于外部输入共模电压信号的动态摆幅。

Description

接收器前端电路及其运作方法
技术领域
本发明与接收器有关,尤其是关于一种接收器前端电路及其运作方法。
背景技术
请参照图1,图1为传统的接收器前端均衡器的示意图。如图1所示,传统的接收器前端均衡器1可将其接收到的信号放大并消除符号间干扰(Inter-Symbol Interference,ISI)效应,但传统的接收器前端均衡器1对于输入信号的共模电压范围有其操作限制。
一般而言,共模电压可分为静态共模电压及动态共模电压。对于静态共模电压范围限制通常可通过选择使用P型输入级或是N型输入级来对应。在正常的使用状态下,动态共模电压通常会维持在一个很小的扰动范围内。
然而,一旦输入信号受到干扰时很可能会造成大量的动态共模电压扰动,因而导致接收器前端均衡器1失效。
举例而言,如图2所示,当接收器前端均衡器1正常操作时,输入信号突然受到噪声干扰而造成动态共模电压扰动的现象。其中,共模电压CV的区域R1为稳定的共模电压CV1且共模电压CV的区域R2为具有动态共模电压扰动的共模电压CV2,因而导致接收器前端均衡器1无法正常运作,亟待改善。
发明内容
有鉴于此,本发明提出一种接收器前端电路及其运作方法,以有效解决现有技术所遭遇到的上述问题。
根据本发明的一具体实施例为一种接收器前端电路。于此实施例中,接收器前端电路包含共模抑制电路及后级电路。共模抑制电路用以接收外部输入共模电压信号并对外部输入共模电压信号进行共模噪声抑制处理后输出内部输入共模电压信号。后级电路耦接共模抑制电路,用以接收内部输入共模电压信号。内部输入共模电压信号的动态摆幅小于外部输入共模电压信号的动态摆幅。
于一实施例中,后级电路为接收器前端均衡器。接收器前端均衡器包含第一电阻、第二电阻、第一晶体管、第二晶体管、第三晶体管、第四晶体管、电阻及电容。第一晶体管耦接第一电阻,第一晶体管的栅极耦接至共模抑制电路。第二晶体管耦接该第二电阻,第二晶体管的栅极耦接至共模抑制电路。第三晶体管耦接于第一晶体管与接地端之间。第四晶体管耦接于第二晶体管与接地端之间。电阻的一端耦接至第一晶体管与第三晶体管之间且其另一端耦接至第二晶体管与第四晶体管之间。电容的一端耦接至第一晶体管与第三晶体管之间且其另一端耦接至第二晶体管与第四晶体管之间。
于一实施例中,后级电路为放大级电路。
于一实施例中,共模抑制电路包含第一电容、第二电容、第一电阻、第二电阻、第三电阻、第四电阻、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第五电阻及第六电阻。第一电容耦接于第一输入端与第一接点之间。第二电容耦接于第二输入端与第二接点之间。第一电阻耦接第一接点。第二电阻耦接于第一接点与接地端之间。第三电阻耦接第二接点。第四电阻耦接于第二接点与接地端之间。第五晶体管的栅极耦接第一接点。第六晶体管的栅极耦接第二接点。第七晶体管耦第五晶体管及第六晶体管于第三接点。第八晶体管耦接于第七晶体管与接地端之间。第五电阻耦接第五晶体管于第一输出端。第六电阻耦接第六晶体管于第二输出端。
于一实施例中,当共模抑制电路的第一输入端及第二输入端接收到外部输入共模电压信号时,先通过第一电容及第二电容阻绝外部输入共模电压信号的直流电压。
于一实施例中,通过串接的第一电阻与第二电阻以及串接的第三电阻与第四电阻进行分压,或是电流源搭配电阻串,或是反馈放大器产生偏压的方式,以产生内部输入共模电压信号。
于一实施例中,通过流经串接的第七晶体管与第八晶体管的串叠尾端电流(cascode tail current)提供共模噪声抑制能力,以消除内部输入共模电压信号的动态摆幅。
于一实施例中,第一晶体管、第二晶体管、第三晶体管及第四晶体管均为N型晶体管。
根据本发明的另一具体实施例为一种接收器前端电路。于此实施例中,接收器前端电路包含轨对轨输入级及后级电路。轨对轨输入级用以增大输入共模电压接收范围,以完整接收具有动态共模电压扰动的外部输入共模电压信号并进行放大处理后输出内部输入共模电压信号。后级电路耦接轨对轨输入级,用以接收内部输入共模电压信号。其中,轨对轨输入级的输入共模电压接收范围大于后级电路的输入共模电压接收范围。
于一实施例中,后级电路为接收器前端均衡器,包含第一电阻、第二电阻、第一晶体管、第二晶体管、第三晶体管、第四晶体管、电阻及电容。第一晶体管耦接第一电阻,第一晶体管的栅极耦接至轨对轨输入级。第二晶体管耦接第二电阻,第二晶体管的栅极耦接至轨对轨输入级。第三晶体管耦接于第一晶体管与接地端之间。第四晶体管耦接于第二晶体管与接地端之间。电阻的一端耦接至第一晶体管与第三晶体管之间且其另一端耦接至第二晶体管与第四晶体管之间。电容的一端耦接至第一晶体管与第三晶体管之间且其另一端耦接至第二晶体管与第四晶体管之间。
于一实施例中,轨对轨输入级包含电流源、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管、第一电阻及第二电阻。第五晶体管耦接电流源。第六晶体管耦接电流源。第七晶体管耦接第五晶体管于第一接点。第八晶体管耦接第六晶体管于第二接点。第九晶体管耦接于第一接点与接地端之间。第十晶体管耦接于第二接点与接地端之间。第十一晶体管耦接第三接点且其栅极耦接第一输入端。第十二晶体管耦接第四接点N4且其栅极耦接第二输入端。第十三晶体管耦接于第五接点与接地端之间。第一电阻耦接第三接点及第一输出端。第二电阻耦接第四接点及第二输出端。
根据本发明的另一具体实施例为一种接收器前端电路运作方法。于此实施例中,接收器前端电路运作方法用以运作接收器前端电路。接收器前端电路包含共模抑制电路及后级电路。接收器前端电路运作方法包含下列步骤:(a)共模抑制电路接收外部输入共模电压信号并对外部输入共模电压信号进行共模噪声抑制处理后输出内部输入共模电压信号;以及(b)后级电路自共模抑制电路接收内部输入共模电压信号;其中,内部输入共模电压信号的动态摆幅小于外部输入共模电压信号的动态摆幅。
于一实施例中,步骤(a)先通过电容阻绝外部输入共模电压信号的直流电压,再通过电阻串进行分压,或是电流源搭配电阻串,或是反馈放大器产生偏压的方式产生内部输入共模电压信号,以及通过流经串接的两晶体管的串叠尾端电流(cascode tail current)提供共模噪声抑制能力,以消除内部输入共模电压信号的动态摆幅。
于一实施例中,后级电路为接收器前端均衡器或放大级电路。
根据本发明的另一具体实施例为一种接收器前端电路运作方法。于此实施例中,接收器前端电路运作方法用以运作接收器前端电路。接收器前端电路包含轨对轨输入级及后级电路。接收器前端电路运作方法包含下列步骤:轨对轨输入级增大输入共模电压接收范围,以完整接收具有动态共模电压扰动的外部输入共模电压信号并进行放大处理后输出内部输入共模电压信号;以及后级电路自轨对轨输出级接收内部输入共模电压信号;其中,轨对轨输入级的输入共模电压接收范围大于后级电路的输入共模电压接收范围。
于一实施例中,后级电路为接收器前端均衡器或放大级电路。
相较于现有技术,本发明的接收器前端电路及其运作方法可大幅改善接收器前端电路对于输入信号的静态共模电压范围及动态共模电压范围的限制,尤其是在系统受到动态共模电压扰动的情况下,本发明的接收器前端电路还能正确地接收处理含有大量动态共模电压扰动的输入信号,故可有效避免传统的接收器前端电路由于大量动态共模电压扰动而失效的事情发生。
关于本发明的优点与精神可以通过以下的发明详述及所附附图得到进一步的了解。
附图说明
图1为传统的接收器前端电路的示意图。
图2为当接收器前端电路正常操作时,突然受到噪声干扰而造成动态共模电压扰动的示意图。
图3为根据本发明的一较佳具体实施例的接收器前端电路的示意图。
图4为图3中的共模抑制电路的一实施例。
图5为根据本发明的另一较佳具体实施例的接收器前端电路的示意图。
图6为图5中的轨至轨(Rail-to-rail)输入级的一实施例。
图7为通过轨至轨输入级电路扩大输入共模电压接收范围的示意图。
图8为根据本发明的另一较佳具体实施例的接收器前端电路运作方法的流程图。
图9为根据本发明的另一较佳具体实施例的接收器前端电路运作方法的流程图。
主要元件符号说明:
S10~S14:步骤
S20~S24:步骤
1:接收器前端均衡器
CV:共模电压
R1~R2:区域
CV1:稳定的共模电压
CV2:剧烈摆幅的共模电压
3、5:接收器前端电路
30:共模抑制电路
32、52:后级电路
50:轨至轨输入级
M1~M13:第一晶体管~第十三晶体管
R1~R6:第一电阻~第六电阻
IN1~IN2:第一输入端~第二输入端
OUT1~OUT2:第一输出端~第二输出端
C1~C2:第一电容~第二电容
N1~N5:第一接点~第五接点
VIP:第一输入电压
VIN:第二输入电压
VON:第一输出电压
VOP:第二输出电压
VBS、VBS1~VBS2、VBN、VBN1:控制电压
GND:接地端
I:电流源
EQ:均衡器
I1:第一电流源
I2:第二电流源
VCM:输入共模电压范围
NIS:N型输入级
PIS:P型输入级
具体实施方式
根据本发明的一具体实施例为一种接收器前端电路。请参照图3,图3为此实施例的接收器前端电路的示意图。
如图3所示,接收器前端电路3包含共模抑制电路30及后级电路32。后级电路32耦接共模抑制电路30。共模抑制电路30用以接收外部输入共模电压信号并对外部输入共模电压信号进行共模噪声抑制处理后输出内部输入共模电压信号。后级电路32用以接收内部输入共模电压信号。其中,内部输入共模电压信号的动态摆幅小于外部输入共模电压信号的动态摆幅。
于此实施例中,后级电路32为接收器前端均衡器,但不以此为限,亦可以是一般的放大级电路。后级电路32包含第一电阻R1、第二电阻R2、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、电阻R及电容C。
第一晶体管M1耦接第一电阻R1,第一晶体管M1的栅极耦接至共模抑制电路30且受控于第一输入电压VIP。第二晶体管M2耦接第二电阻R2,第二晶体管M2的栅极耦接至共模抑制电路30且受控于第二输入电压VIN。第三晶体管M3耦接于第一晶体管M1与接地端GND之间且其栅极受控于控制电压VBS。第四晶体管M4耦接于第二晶体管M2与接地端GND之间且其栅极受控于控制电压VBS。
电阻R的一端耦接至第一晶体管M1与第三晶体管M3之间且其另一端耦接至第二晶体管M2与第四晶体管M4之间。电容C的一端耦接至第一晶体管M1与第三晶体管M3之间且其另一端耦接至第二晶体管M2与第四晶体管M4之间。第一输出电压VON由第一电阻R1与第一晶体管M1之间输出。第二输出电压VOP由第二电阻R2与第二晶体管M2之间输出。
接着,请参照图4,于一实施例中,共模抑制电路30可包含第一电容C1、第二电容C2、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8、第五电阻R5及第六电阻R6。于此实施例中,第一晶体管M1、第二晶体管M2、第三晶体管M3及第四晶体管M4均为N型晶体管,但不以此为限。
第一电容C1耦接于第一输入端IN1与第一接点N1之间。第二电容C2耦接于第二输入端IN2与第二接点N2之间。第一电阻R1耦接第一接点N1。第二电阻R2耦接于第一接点N1与接地端GND之间。第三电阻R3耦接第二接点N2。第四电阻R4耦接于第二接点N2与接地端GND之间。
第五晶体管M5的栅极耦接第一接点N1。第六晶体管M6的栅极耦接第二接点N2。第七晶体管M7耦接第五晶体管M5及第六晶体管M6于第三接点N3。第八晶体管M8耦接于第七晶体管M7与接地端GND之间。第七晶体管M7及第八晶体管M8分别受控于控制电压VBS2及控制电压VBS1。第五电阻R5耦接第五晶体管M5于第一输出端OUT1。第六电阻R6耦接第六晶体管M6于第二输出端OUT2。
需说明的是,当共模抑制电路30的第一输入端IN1及第二输入端IN2接收到外部输入共模电压信号时,先通过第一电容C1及第二电容C2阻绝外部输入共模电压信号的直流电压,再通过串接的第一电阻R1与第二电阻R2以及串接的第三电阻R3与第四电阻R4进行分压,或是采用电流源搭配电阻串的方式,或是采用反馈放大器产生偏压的方式,以产生内部输入共模电压信号。
此外,流经串接的第七晶体管M7与第八晶体管M8的串叠尾端电流(cascode tailcurrent)可提供共模噪声抑制能力,由以消除内部输入共模电压信号的动态摆幅。
根据本发明的另一具体实施例也为一种接收器前端电路。请参照图5,图5为此实施例的接收器前端电路的示意图。
如图5所示,接收器前端电路5包含轨对轨输入级50及后级电路52。轨对轨输入级50用以增大输入共模电压接收范围,以完整接收具有动态共模电压扰动的外部输入共模电压信号并进行放大处理后输出内部输入共模电压信号。后级电路52耦接轨对轨输入级50,用以接收内部输入共模电压信号。其中,轨对轨输入级50的输入共模电压接收范围大于后级电路52的输入共模电压接收范围。
于此实施例中,后级电路52为接收器前端均衡器,但不以此为限,亦可以是一般的放大级电路。
后级电路52包含第一电阻R1、第二电阻R2、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、电阻R及电容C。
第一晶体管M1耦接第一电阻R1,第一晶体管M1的栅极耦接至轨对轨输入级50且受控于第一输入电压VIP。第二晶体管M2耦接第二电阻R2,第二晶体管M2的栅极耦接至轨对轨输入级50且受控于第二输入电压VIN。第三晶体管M3耦接于第一晶体管M1与接地端GND之间且受控于控制电压VBS。第四晶体管M4耦接于第二晶体管M2与接地端GND之间且受控于控制电压VBS。
电阻R的一端耦接至第一晶体管M1与第三晶体管M3之间且其另一端耦接至第二晶体管M2与第四晶体管M4之间。电容C的一端耦接至第一晶体管M1与第三晶体管M3之间且其另一端耦接至第二晶体管M2与第四晶体管M4之间。
接着,请参照图6,于一实施例中,轨对轨输入级50包含电流源I、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8、第九晶体管M9、第十晶体管M10、第十一晶体管M11、第十二晶体管M12、第十三晶体管M13、第一电阻R1及第二电阻R2。
第五晶体管M5耦接电流源I及第一接点N1且受控于第一输入电压VIP。第六晶体管M6耦接电流源I及第二接点N2且受控于第二输入电压VIN。第七晶体管M7耦接于第三接点N3与第一接点N1之间且受控于控制电压VBN1。第八晶体管M8耦接于第四接点N4与第二接点N2之间且受控于控制电压VBN1。第九晶体管M9耦接于第一接点N1与接地端GND之间且受控于控制电压VBN。第十晶体管M10耦接于第二接点N2与接地端GND之间且受控于控制电压VBN。
第十一晶体管M11耦接于第三接点N3与第五接点N5之间且其栅极耦接第一输入端IN1而受控于第一输入电压VIP。第十二晶体管M12耦接于第四接点N4与第五接点N5之间且其栅极耦接第二输入端IN2而受控于第二输入电压VIN。第十三晶体管M13耦接于第五接点N5与接地端GND之间且受控于控制电压VBN。
第一电阻R1耦接第三接点N3及第一输出端OUT1。第二电阻R2耦接第四接点N4及第二输出端OUT2。第一输出端OUT1及第二输出端OUT2分别输出第一输出电压VON及第二输出电压VOP。
请参照图7,图7为通过轨至轨输入级电路扩大输入共模电压接收范围的示意图。
如图7所示,第一晶体管M1耦接均衡器EQ与第二电流源I2且受控于第一输入电压VIP。第二晶体管M2耦接第一电流源I1与均衡器EQ且受控于第一输入电压VIP。第三晶体管M3耦接第一电流源I1与均衡器EQ且受控于第二输入电压VIN。第四晶体管M4耦接均衡器EQ与第二电流源I2且受控于第二输入电压VIN。第二电流源I2耦接至接地端GND。均衡器EQ耦接第一电流源I1与第二电流源I2。
需说明的是,由于轨至轨输入级电路的输入共模电压范围VCM可包含N型输入级NIS的输入共模电压范围以及P型输入级PIS的输入共模电压范围,故可有效扩大轨至轨输入级电路接收输入共模电压的电压范围。因此,即使输入信号具有动态共模电压扰动,轨对轨输入级50仍能完整接收并对其进行放大处理后输出至后级电路52。
根据本发明的另一具体实施例为一种接收器前端电路运作方法。于此实施例中,接收器前端电路运作方法用以运作接收器前端电路。接收器前端电路包含共模抑制电路及后级电路。后级电路可以是接收器前端均衡器或放大级电路。
请参照图8,图8为根据本发明的另一较佳具体实施例的接收器前端电路运作方法的流程图。如图8所示,接收器前端电路运作方法可包含下列步骤:
步骤S10:共模抑制电路接收外部输入共模电压信号;
步骤S12:共模抑制电路对外部输入共模电压信号进行共模噪声抑制处理后输出内部输入共模电压信号;以及
步骤S14:后级电路自共模抑制电路接收内部输入共模电压信号。
其中,内部输入共模电压信号的动态摆幅小于外部输入共模电压信号的动态摆幅。
于实际应用中,步骤S12可先通过电容阻绝外部输入共模电压信号的直流电压,再通过电阻串进行分压,或是电流源搭配电阻串,或是反馈放大器产生偏压的方式产生内部输入共模电压信号,以及通过流经串接的两晶体管的串叠尾端电流(cascode tailcurrent)提供共模噪声抑制能力,以消除内部输入共模电压信号的动态摆幅。
根据本发明的另一具体实施例为一种接收器前端电路运作方法。于此实施例中,接收器前端电路运作方法用以运作接收器前端电路。接收器前端电路包含轨对轨输入级及后级电路。后级电路可以是接收器前端均衡器或放大级电路。
请参照图9,图9为根据本发明的另一较佳具体实施例的接收器前端电路运作方法的流程图。如图9所示,接收器前端电路运作方法可包含下列步骤:
步骤S20:轨对轨输入级增大输入共模电压接收范围,以完整接收具有动态共模电压扰动的外部输入共模电压信号;
步骤S22:轨对轨输入级进行放大处理后输出内部输入共模电压信号;以及
步骤S24:后级电路自轨对轨输出级接收内部输入共模电压信号。
其中,轨对轨输入级的输入共模电压接收范围大于后级电路的输入共模电压接收范围。
相较于现有技术,本发明的接收器前端电路及其运作方法可大幅改善接收器前端电路对于输入信号的静态共模电压范围及动态共模电压范围的限制,尤其是在系统受到动态共模电压扰动的情况下,本发明的接收器前端电路还能正确地接收处理含有大量动态共模电压扰动的输入信号,故可有效避免传统的接收器前端电路由于大量动态共模电压扰动而失效的事情发生。
通过以上较佳具体实施例的详述,希望能更加清楚描述本发明的特征与精神,而并非以上述所公开的较佳具体实施例来对本发明的范畴加以限制。相反地,其目的是希望能涵盖各种改变及具相等性的安排于本发明所欲申请的专利范围的范畴内。

Claims (16)

1.一种接收器前端电路,其特征在于,包含:
一共模抑制电路,用以接收一外部输入共模电压信号并对该外部输入共模电压信号进行共模噪声抑制处理后输出一内部输入共模电压信号;以及
一后级电路,耦接该共模抑制电路,用以接收该内部输入共模电压信号;
其中,该内部输入共模电压信号的动态摆幅小于该外部输入共模电压信号的动态摆幅。
2.根据权利要求1所述的接收器前端电路,其特征在于,该后级电路为一接收器前端均衡器,该接收器前端均衡器包含:
一第一电阻;
一第二电阻;
一第一晶体管,耦接该第一电阻,该第一晶体管的栅极耦接至该共模抑制电路;
一第二晶体管,耦接该第二电阻,该第二晶体管的栅极耦接至该共模抑制电路;
一第三晶体管,耦接于该第一晶体管与一接地端之间;
一第四晶体管,耦接于该第二晶体管与该接地端之间;
一电阻,其一端耦接至该第一晶体管与该第三晶体管之间且其另一端耦接至该第二晶体管与该第四晶体管之间;以及
一电容,其一端耦接至该第一晶体管与该第三晶体管之间且其另一端耦接至该第二晶体管与该第四晶体管之间。
3.根据权利要求1所述的接收器前端电路,其特征在于,该后级电路为一放大级电路。
4.根据权利要求1所述的接收器前端电路,其特征在于,该共模抑制电路包含:
一第一电容,耦接于一第一输入端与一第一接点之间;
一第二电容,耦接于一第二输入端与一第二接点之间;
一第一电阻,耦接该第一接点;
一第二电阻,耦接于该第一接点与接地端之间;
一第三电阻,耦接该第二接点;
一第四电阻,耦接于该第二接点与接地端之间;
一第五晶体管,其栅极耦接该第一接点;
一第六晶体管,其栅极耦接该第二接点;
一第七晶体管,耦接该第五晶体管及该第六晶体管于一第三接点;
一第八晶体管,耦接于该第七晶体管与接地端之间;
一第五电阻,耦接该第五晶体管于一第一输出端;
一第六电阻,耦接该第六晶体管于一第二输出端。
5.根据权利要求4所述的接收器前端电路,其特征在于,当该共模抑制电路的该第一输入端及该第二输入端接收到该外部输入共模电压信号时,先通过该第一电容及该第二电容阻绝该外部输入共模电压信号的直流电压。
6.根据权利要求5所述的接收器前端电路,其特征在于,通过串接的该第一电阻与该第二电阻以及串接的该第三电阻与该第四电阻进行分压,或是电流源搭配电阻串,或是反馈放大器产生偏压的方式,以产生该内部输入共模电压信号。
7.根据权利要求6所述的接收器前端电路,其特征在于,通过流经串接的该第七晶体管与该第八晶体管的一串叠尾端电流提供共模噪声抑制能力,以消除该内部输入共模电压信号的动态摆幅。
8.根据权利要求2所述的接收器前端电路,其特征在于,该第一晶体管、该第二晶体管、该第三晶体管及该第四晶体管均为N型晶体管。
9.一种接收器前端电路,其特征在于,包含:
一轨对轨输入级,用以增大输入共模电压接收范围,以完整接收具有动态共模电压扰动的一外部输入共模电压信号并进行放大处理后输出一内部输入共模电压信号;以及
一后级电路,耦接该轨对轨输入级,用以接收该内部输入共模电压信号;
其中,该轨对轨输入级的输入共模电压接收范围大于该后级电路的输入共模电压接收范围。
10.根据权利要求9所述的接收器前端电路,其特征在于,该后级电路为一接收器前端均衡器,该接收器前端均衡器包含:
一第一电阻;
一第二电阻;
一第一晶体管,耦接该第一电阻,该第一晶体管的栅极耦接至该轨对轨输入级;
一第二晶体管,耦接该第二电阻,该第二晶体管的栅极耦接至该轨对轨输入级;
一第三晶体管,耦接于该第一晶体管与一接地端之间;
一第四晶体管,耦接于该第二晶体管与该接地端之间;
一电阻,其一端耦接至该第一晶体管与该第三晶体管之间且其另一端耦接至该第二晶体管与该第四晶体管之间;以及
一电容,其一端耦接至该第一晶体管与该第三晶体管之间且其另一端耦接至该第二晶体管与该第四晶体管之间。
11.根据权利要求9所述的接收器前端电路,其特征在于,该轨对轨输入级包含:
一电流源;
一第五晶体管,耦接该电流源;
一第六晶体管,耦接该电流源;
一第七晶体管,耦接该第五晶体管于一第一接点;
一第八晶体管,耦接该第六晶体管于一第二接点;
一第九晶体管,耦接于该第一接点与接地端之间;
一第十晶体管,耦接于该第二接点与接地端之间;
一第十一晶体管,耦接一第三接点且其栅极耦接一第一输入端;
一第十二晶体管,耦接一第四接点且其栅极耦接一第二输入端;
一第十三晶体管,耦接于一第五接点与接地端之间;
一第一电阻,耦接该第三接点及一第一输出端;以及
一第二电阻,耦接该第四接点及一第二输出端。
12.一种接收器前端电路运作方法,用以运作一接收器前端电路,其特征在于,该接收器前端电路包含一共模抑制电路及一后级电路,该接收器前端电路运作方法包含下列步骤:
(a)该共模抑制电路接收一外部输入共模电压信号并对该外部输入共模电压信号进行共模噪声抑制处理后输出一内部输入共模电压信号;以及
(b)该后级电路自该共模抑制电路接收该内部输入共模电压信号;
其中,该内部输入共模电压信号的动态摆幅小于该外部输入共模电压信号的动态摆幅。
13.根据权利要求12所述的接收器前端电路运作方法,其特征在于,步骤(a)先通过电容阻绝该外部输入共模电压信号的直流电压,再通过电阻串进行分压,或是电流源搭配电阻串,或是反馈放大器产生偏压的方式产生该内部输入共模电压信号,以及通过流经串接的两晶体管的一串叠尾端电流提供共模噪声抑制能力,以消除该内部输入共模电压信号的动态摆幅。
14.根据权利要求12所述的接收器前端电路运作方法,其特征在于,该后级电路为一接收器前端均衡器或一放大级电路。
15.一种接收器前端电路运作方法,用以运作一接收器前端电路,其特征在于,该接收器前端电路包含一轨对轨输入级及一后级电路,该接收器前端电路运作方法包含下列步骤:
该轨对轨输入级增大输入共模电压接收范围,以完整接收具有动态共模电压扰动的一外部输入共模电压信号并进行放大处理后输出一内部输入共模电压信号;以及
该后级电路自轨对轨输出级接收该内部输入共模电压信号;
其中,该轨对轨输入级的输入共模电压接收范围大于该后级电路的输入共模电压接收范围。
16.根据权利要求15所述的接收器前端电路运作方法,其特征在于,该后级电路为一接收器前端均衡器或一放大级电路。
CN201910243334.4A 2019-01-04 2019-03-28 接收器前端电路及其运作方法 Active CN111416579B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW108100392 2019-01-04
TW108100392A TWI701909B (zh) 2019-01-04 2019-01-04 接收器前端電路及其運作方法

Publications (2)

Publication Number Publication Date
CN111416579A true CN111416579A (zh) 2020-07-14
CN111416579B CN111416579B (zh) 2023-03-24

Family

ID=71404629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910243334.4A Active CN111416579B (zh) 2019-01-04 2019-03-28 接收器前端电路及其运作方法

Country Status (3)

Country Link
US (1) US11233535B2 (zh)
CN (1) CN111416579B (zh)
TW (1) TWI701909B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI741672B (zh) * 2020-07-10 2021-10-01 瑞鼎科技股份有限公司 雜訊抑制電路
CN115276567B (zh) * 2022-09-26 2022-12-23 电子科技大学 基于第二级栅极反馈结构的超宽带共源共栅低噪声放大器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6714588B1 (en) * 1998-11-16 2004-03-30 Nortel Networks Limited Method and apparatus for interference cancellation in a high speed modem
US20090243722A1 (en) * 2008-03-25 2009-10-01 Jing-Meng Liu Reduction of power consumption and EMI of a switching amplifier
CN202261073U (zh) * 2011-09-21 2012-05-30 江苏金帆电源科技有限公司 一种逆变器的电路结构
CN103365327A (zh) * 2012-03-30 2013-10-23 苏州贝克微电子有限公司 一种将输入偏置电流减小到微微安级的电路
CN103516636A (zh) * 2012-06-21 2014-01-15 上海华虹Nec电子有限公司 一种低压差分信号传输接收器
US20160204771A1 (en) * 2015-01-09 2016-07-14 Avago Technologies General Ip (Singapore) Pte. Ltd. Mitigation of common mode disturbances in an h-bridge driver

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3845404A (en) * 1972-06-16 1974-10-29 T Trilling Differential amplifier having active feedback circuitry
EP2498398B1 (en) * 2011-03-07 2019-10-30 Nxp B.V. Amplifier circuit and method
TWI621331B (zh) * 2016-11-30 2018-04-11 矽統科技股份有限公司 可程式化增益放大器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6714588B1 (en) * 1998-11-16 2004-03-30 Nortel Networks Limited Method and apparatus for interference cancellation in a high speed modem
US20090243722A1 (en) * 2008-03-25 2009-10-01 Jing-Meng Liu Reduction of power consumption and EMI of a switching amplifier
CN202261073U (zh) * 2011-09-21 2012-05-30 江苏金帆电源科技有限公司 一种逆变器的电路结构
CN103365327A (zh) * 2012-03-30 2013-10-23 苏州贝克微电子有限公司 一种将输入偏置电流减小到微微安级的电路
CN103516636A (zh) * 2012-06-21 2014-01-15 上海华虹Nec电子有限公司 一种低压差分信号传输接收器
US20160204771A1 (en) * 2015-01-09 2016-07-14 Avago Technologies General Ip (Singapore) Pte. Ltd. Mitigation of common mode disturbances in an h-bridge driver

Also Published As

Publication number Publication date
US20200220566A1 (en) 2020-07-09
TW202027431A (zh) 2020-07-16
CN111416579B (zh) 2023-03-24
US11233535B2 (en) 2022-01-25
TWI701909B (zh) 2020-08-11

Similar Documents

Publication Publication Date Title
US9136904B2 (en) High bandwidth equalizer and limiting amplifier
US9263993B2 (en) Low pass filter with common-mode noise reduction
CN111416579B (zh) 接收器前端电路及其运作方法
KR20060129531A (ko) 고도의 선형 가변이득 증폭기
US9525937B2 (en) Circuit for suppressing audio output noise and audio output circuit
US20230361735A1 (en) Common adjustment circuit
US7528659B2 (en) Fully differential amplification device
US20040091035A1 (en) Active filter circuit with dynamically modifiable internal gain
US20120319767A1 (en) Single-Ended-To-Differential Filter Using Common Mode Feedback
JP5541114B2 (ja) 電力増幅器とそれを用いたmmic
CN115967360B (zh) 一种用于电容隔离器接收端的信号放大电路及电容隔离器
Grassi et al. Increased EMI immunity in CMOS operational amplifiers using an integrated common-mode cancellation circuit
TWI751487B (zh) 接收器前端電路及其運作方法
CN115348129A (zh) 一种can收发器接收电路
CN107786185B (zh) 相位内插器
TW201601453A (zh) 功率放大器及ab類功率放大器
CN114499416A (zh) 运算放大器电路及芯片
US10061333B1 (en) Radio frequency voltage-to-current converting circuit and method
CN111399583A (zh) 一种宽负载范围内高电源抑制比ldo电路
CN116781047B (zh) 适于高圧域的比较器
CN113541619B (zh) 差分放大器
KR100213240B1 (ko) 이중 입력 연산 상호 콘덕턴스 증폭기를 이용한 필터
US11671085B2 (en) Circuit to correct duty cycle and phase error of a differential signal with low added noise
US10715114B1 (en) Filter and operating method thereof
EP3793086A1 (en) Operational amplifier using single-stage amplifier with slew-rate enhancement and associated method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant