CN111403402B - Sonos存储器件的制备方法及sonos存储器件 - Google Patents
Sonos存储器件的制备方法及sonos存储器件 Download PDFInfo
- Publication number
- CN111403402B CN111403402B CN202010190075.6A CN202010190075A CN111403402B CN 111403402 B CN111403402 B CN 111403402B CN 202010190075 A CN202010190075 A CN 202010190075A CN 111403402 B CN111403402 B CN 111403402B
- Authority
- CN
- China
- Prior art keywords
- layer
- oxide layer
- hard mask
- polysilicon layer
- tube
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000002360 preparation method Methods 0.000 title abstract description 6
- 238000003860 storage Methods 0.000 claims abstract description 32
- 238000002347 injection Methods 0.000 claims abstract description 7
- 239000007924 injection Substances 0.000 claims abstract description 7
- 239000010410 layer Substances 0.000 claims description 396
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 141
- 229920005591 polysilicon Polymers 0.000 claims description 141
- 238000000034 method Methods 0.000 claims description 51
- 239000000758 substrate Substances 0.000 claims description 51
- 238000005530 etching Methods 0.000 claims description 48
- 238000005468 ion implantation Methods 0.000 claims description 32
- 239000011229 interlayer Substances 0.000 claims description 20
- 230000015654 memory Effects 0.000 claims description 19
- -1 arsenic ions Chemical class 0.000 claims description 17
- 150000002500 ions Chemical class 0.000 claims description 16
- 229910052785 arsenic Inorganic materials 0.000 claims description 15
- 230000003647 oxidation Effects 0.000 claims description 8
- 238000007254 oxidation reaction Methods 0.000 claims description 8
- 229910052796 boron Inorganic materials 0.000 claims description 5
- 238000002513 implantation Methods 0.000 claims description 5
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- 230000002093 peripheral effect Effects 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 abstract description 7
- 230000005641 tunneling Effects 0.000 abstract description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 230000005689 Fowler Nordheim tunneling Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- HAYXDMNJJFVXCI-UHFFFAOYSA-N arsenic(5+) Chemical compound [As+5] HAYXDMNJJFVXCI-UHFFFAOYSA-N 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0466—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
本申请公开了一种SONOS存储器件的制备方法及SONOS存储器件,属于集成电路制造技术领域。通过本申请提供的制备方法制备得到的SONOS存储器件,由于两个相对设置的L型ONO层共用位线,且位于外侧的选择管栅靠近SONOS存储器件的源端,因此该SONOS存储器件可以使用源端热载流子注入进行写入,相对于相关技术中提供的SONOS存储器件采用FN隧穿方式进行写入具有更低的操作电压,从而提高了器件的可靠性。
Description
技术领域
本申请涉及半导体集成电路制造技术领域,具体涉及一种硅-氧化物-氮化物-氧化物-硅(Silicon-Oxide-Nitride-Oxide-Silicon,SONOS)存储器件的制备方法及SONOS存储器件。
背景技术
非易失性存储器作为计算机中必不可少的存储设备,对所处理的信息起着重要的存储功能。在非易失性存储器中,SONOS存储器具有单元尺寸小、存储保持性好、操作电压低以及与互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)制造工艺兼容等特性。
参考图1,其示出了相关技术提供的SONOS存储器件的晶圆的剖面示意图,如图1所示,晶圆的P(Positive)型衬底110上包括SONOS器件区域101和逻辑器件区域102,SONOS器件区域101上形成有选择管栅120和存储管栅131,选择管栅120之间形成有多晶硅层140,其用于引出选择管的源端,选择管栅120和衬底110之间形成有选择管栅氧化层121,选择管栅120和多晶硅层140之间形成有第一侧墙122,选择管栅120上形成有选择管顶端氧化层123,存储管栅131的底部和内侧壁形成有氧化物-氮化物-氧化物(Oxide-Nitride-Oxide,ONO)层150,存储管栅131的外侧壁从内至外依次形成有侧面氧化层1311和第二侧墙1312;逻辑器件区域102形成CMOS管多晶硅栅132,CMOS管多晶硅栅132和衬底110之间形成有CMOS栅氧化层160。
相关技术中提供的SONOS存储器件在写入时的操作电压较高。
发明内容
本申请提供了一种SONOS存储器件的制备方法及SONOS存储器件,可以解决相关技术中提供的SONOS存储器件的在写入时操作电压较高的问题。
一方面,本申请实施例提供了一种SONOS存储器件的制备方法,包括:
提供一衬底,所述衬底上依次形成有衬垫氧化层和硬掩模层;
对所述硬掩模层进行刻蚀,使目标区域的衬垫氧化层暴露,形成硬掩模结构;
去除暴露的衬垫氧化层,在所述衬底和所述硬掩模结构表面形成ONO层;
在所述ONO层表面形成第一多晶硅层;
去除所述硬掩模结构上方的第一多晶硅层,且对所述第一多晶硅层进行刻蚀,使所述第一多晶硅层的高度低于所述硬掩模结构的高度;
在所述第一多晶硅层和所述ONO层上形成第一顶部氧化层;
对所述第一顶部氧化层和所述ONO层进行刻蚀,去除所述硬掩模结构上方的第一顶部氧化层和ONO层以及所述硬掩模结构之间的第一顶部氧化层,使所述硬掩模结构的顶部和所述第一多晶硅层的预定区域的顶部暴露;
对所述第一多晶硅层进行刻蚀,去除所述第一多晶硅层的预定区域,使所述预定区域的ONO层暴露,剩余的第一多晶硅层形成所述SONOS存储器件的存储管栅;
在所述第一顶部氧化层、所述硬掩模结构和所述存储管栅的表面形成层间氧化层;
刻蚀去除所述硬掩模结构上方的层间氧化层,所述硬掩模结构之间的层间氧化层和ONO层,使所述硬掩模结构之间的衬底暴露;
在所述硬掩模结构上方和所述硬掩模结构之间形成第二多晶硅层;
去除所述硬掩模结构上方的第二多晶硅层,剩余的第二多晶硅层形成所述SONOS存储器件的位线;
在所述硬掩模结构上和所述硬掩模结构之间形成第二顶部氧化层;
去除所述硬掩模结构上的第二顶部氧化层;
去除所述硬掩模结构和所述衬垫氧化层,剩余的ONO层的截面为L形;
在所述衬底上、所述ONO层的外侧壁和所述第二顶部氧化层上形成选择管氧化层;
在所述选择管氧化层表面形成第三多晶硅层;
对所述第三多晶硅层进行刻蚀,去除所述选择管氧化层和所述衬底上方的第三多晶硅层,剩余的第三多晶硅层形成所述SONOS存储器件的选择管栅;
刻蚀去除暴露的选择管氧化层,所述暴露的选择管氧化层包括所述存储管顶部和所述衬底上的选择管氧化层。
可选的,所述硬掩模层的厚度为至3500埃。
可选的,所述对所述硬掩模层进行刻蚀之后,进行第一次离子注入,所述第一次离子注入的离子包括砷(As)离子。
可选的,所述在所述ONO层表面形成第一多晶硅层之后,所述第一多晶硅层的厚度为1500埃至2500埃。
可选的,所述去除所述硬掩模结构上方的第一多晶硅层,包括:
通过化学机械研磨(Chemical Mechanical Polishing,CMP)工艺去除所述硬掩模结构上方的第一多晶硅层。
可选的,所述去除所述硬掩模结构上方的第一多晶硅层,且对所述第一多晶硅层进行刻蚀之后,还包括:
进行第二次离子注入,所述第二次离子注入的离子包括砷离子。
可选的,所述在所述第一多晶硅层和所述ONO层上形成第一顶部氧化层后,所述第一顶部氧化层的厚度为1100埃至1500埃。
可选的,所述在所述第一顶部氧化层、所述硬掩模结构和所述存储管栅的表面形成层间氧化层之后,所述层间氧化层的厚度为500埃至700埃。
可选的,所述在所述硬掩模结构上方和所述硬掩模结构之间形成第二多晶硅层,所述第二多晶硅层的厚度为2000埃至3000埃。
可选的,所述去除所述硬掩模结构上方的第二多晶硅层,包括:
通过CMP工艺平坦化所述硬掩模结构上方的第二多晶硅层,对所述第二多晶硅层进行刻蚀,去除所述硬掩模结构上方的第二多晶硅层。
可选的,所述对所述第二多晶硅层进行刻蚀的厚度为200埃至400埃。
可选的,所述通过CMP工艺平坦化所述硬掩模结构上方的第二多晶硅层,对所述第二多晶硅层进行刻蚀,去除所述硬掩模结构上方的第二多晶硅层后,进行第三次离子注入,所述第三次离子注入的离子包括砷离子。
可选的,所述在所述硬掩模结构上和所述硬掩模结构之间形成第二顶部氧化层之后,所述第二顶部氧化层的厚度为700埃至1300埃。
可选的,所述去除所述硬掩模结构上的第二顶部氧化层,包括:
通过CMP工艺去除所述硬掩模结构上的第二顶部氧化层。
可选的,所述在所述衬底上、所述ONO层的外侧壁和所述第一顶部氧化层上形成选择管氧化层之后,所述选择管氧化层的厚度为70埃至110埃。
可选的,所述在所述选择管氧化层表面形成第三多晶硅层之后,所述第三多晶硅层的厚度为1100埃至1500埃。
可选的,所述对所述第三多晶硅层进行刻蚀,去除所述选择管氧化层和所述衬底上方的第三多晶硅层之后,还包括:
进行第四次离子注入,所述第四次离子注入为轻掺杂漏端(Lightly DopedDrain,LDD)注入,所述LDD注入的离子包括砷离子,和/或,硼(B)离子。
可选的,所述刻蚀去除所述衬底上的选择管氧化层之后,还包括:
在所述衬底和所述SONOS存储器件表面形成逻辑氧化层;
在所述逻辑氧化层上形成第四多晶硅层;
对所述第四多晶硅层进行刻蚀,形成逻辑器件的栅极,去除每个结构上方和所述每个结构之间的第四多晶硅层;
在所述SONOS存储器件和所述逻辑器件的栅极周侧生长侧墙,去除衬底上的逻辑氧化层,形成逻辑器件。
可选的,所述在所述衬底和所述SONOS存储器件表面形成逻辑氧化层之后,所述逻辑氧化层的厚度为80埃至150埃。
可选的,所述在所述逻辑氧化层上形成第四多晶硅层之后,所述第四多晶硅层的厚度为1500埃至2500埃。
可选的,所述在所述SONOS存储器件和所述逻辑器件的栅极周侧生长侧墙,去除衬底上的逻辑氧化层,包括:
在所述逻辑氧化层和所述逻辑器件的栅极表面形成介质层;
进行刻蚀,去除所述每个结构上方的介质层,去除所述每个结构之间的介质层和逻辑氧化层,使所述位线暴露,剩余的介质层形成侧墙。
另一方面,本申请提供了一种SONOS器件,包括:
衬底,所述衬底上形成有相对设置的截面为L形的ONO层、选择管氧化层和位线,所述选择管氧化层设置于相对设置的ONO层的两侧,所述位线设置于所述相对设置的ONO层之间;
存储管栅,所述存储管栅设置于每个ONO层的内侧,所述存储管栅和所述位线之间形成有层间氧化层,所述存储管栅的上方形成有第一顶部氧化层;
选择管栅,所述选择管栅形成于所述选择管氧化层的内表面,所述选择管栅的外周侧形成有逻辑氧化层,所述逻辑氧化层的外周侧形成有侧墙。
本申请技术方案,至少包括如下优点:
本申请实施例中制备得到的SONOS存储器件,由于两个相对设置的L型ONO层共用位线,且位于外侧的选择管栅靠近SONOS存储器件的源端,因此该SONOS存储器件可以使用源端热载流子注入(Source Side Injection,SSI)进行写入,相对于相关技术中提供的SONOS存储器件采用FN(Fowler Nordheim Tunneling)隧穿方式进行写入具有更低的操作电压,从而提高了器件的可靠性。
附图说明
为了更清楚地说明本申请具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是相关技术提供的SONOS存储器件的晶圆的剖面示意图;
图2是本申请一个示例性实施例提供的SONOS存储器件的制备方法的流程图;
图3至图21是本申请一个示例性实施例提供的SONOS存储器件的制备流程的示意图;
图22是本申请一个示例性实施例提供的在SONOS存储器件的晶圆上制备逻辑器件的方法的流程图;
图23至图27是本申请一个示例性实施例提供的在SONOS存储器件的晶圆上制备逻辑器件的流程图。
具体实施方式
下面将结合附图,对本申请中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在不做出创造性劳动的前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电气连接;可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
此外,下面所描述的本申请不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
参考图2,其示出了本申请一个示例性实施例提供的SONOS存储器件的制备方法的流程图,该方法包括:
步骤201,提供一衬底,衬底上依次形成有衬垫(Pad)氧化层和硬掩模层。
参考图3,其示出了在衬底301上形成衬垫氧化层302和硬掩模层303的剖面示意图。可选的,硬掩模层303的构成材料包括硅氮化物(例如氮化硅Si3N4);可选的,硬掩模层303的厚度为2500埃至3500埃(例如,可以是3000埃)。
步骤202,对硬掩模层进行刻蚀,使目标区域的衬垫氧化层暴露,形成硬掩模结构。
参考图4,其示出了对硬掩模层303进行刻蚀后的剖面示意图。如图4所示,对目标区域的硬掩模层303进行刻蚀后,使目标区域的衬垫氧化层302暴露,剩余的硬掩模层303构成硬掩模结构(如图4中的虚线所示)。
可选的,在步骤202中,对硬掩模层303进行刻蚀后,进行第一次离子注入,第一次离子注入的离子包括砷离子;可选的,第一次离子注入的能量的取值范围为20千电子伏特(KeV)至30千电子伏特(例如,可以是25千电子伏特);可选的,第一次离子注入中砷离子的剂量的取值范围为2×1012每平方厘米至6×1012每平方厘米(例如,可以是4×1012每平方厘米)。
步骤203,去除暴露的衬垫氧化层,在衬底和硬掩模结构表面形成ONO层。
参考图5,其示出了去除暴露的衬垫氧化层302后,在衬底301和硬掩模结构表面形成ONO层304的剖面示意图。
步骤204,在ONO层表面形成第一多晶硅层。
参考图6,其示出了在ONO层304上形成第一多晶硅层305的剖面示意图。示例性的,如图6所示,第一多晶硅层305的厚度为1500埃至2500埃(例如,可以是2000埃)。
步骤205,去除硬掩模结构上方的第一多晶硅层,且对第一多晶硅层进行刻蚀,使第一多晶硅层的高度低于硬掩模结构的高度。
参考图7,其示出了对第一多晶硅层305上方的部分区域进行去除后的剖面示意图。如图7所示,硬掩模结构上方的对第一多晶硅层305被去除,剩余的第一多晶硅层305的高度低于硬掩模结构的高度。示例性的,可通过CMP工艺去除硬掩模结构上方的第一多晶硅层。
可选的,步骤205中,去除硬掩模结构上方的第一多晶硅层305,且对第一多晶硅层305进行刻蚀之后,还包括:进行第二次离子注入,第二次离子注入的离子包括砷离子;可选的,第二次离子注入的能量的取值范围为30千电子伏特至40千电子伏特(例如,可以是35千电子伏特);可选的,第二次离子注入中砷离子的剂量的取值范围为3×1015每平方厘米至7×1015每平方厘米(例如,可以是4×1015每平方厘米)。
步骤206,在第一多晶硅层和ONO层上形成第一顶部氧化层。
参考图8,其示出了在在第一多晶硅层305和ONO层304上形成第一顶部氧化层306的剖面示意图。示例性,如图8所示,第一顶部氧化层306的厚度为1100埃至1500埃(例如,可以是1300埃)。
步骤207,对第一顶部氧化层和所述ONO层进行刻蚀,去除硬掩模结构上方的第一顶部氧化层和ONO层以及硬掩模结构之间的第一顶部氧化层,使硬掩模结构的顶部和第一多晶硅层的预定区域的顶部暴露。
参考图9,其示出了对第一顶部氧化层306和ONO层304进行刻蚀后的剖面示意图。如图9所示,硬掩模结构上方的一顶部氧化层306和ONO层304被去除,硬掩模结构之间的第一顶部氧化层306被去除,硬掩模结构的顶部和第一多晶硅层305的预定区域的顶部暴露。
步骤208,对第一多晶硅层进行刻蚀,去除第一多晶硅层的预定区域,使预定区域的ONO层暴露,剩余的第一多晶硅层形成所述SONOS存储器件的存储管栅。
参考图10,其示出了对第一多晶硅层305进行刻蚀的剖面示意图。如图10所示,第一多晶硅层305的中部区域被打开,使位于其下的ONO层304暴露,剩余的第一多晶硅层305形成SONOS存储器件的存储管栅。
步骤209,在第一顶部氧化层、硬掩模结构和存储管栅的表面形成层间氧化层。
参考图11,其示出了在第一顶部氧化层306、硬掩模结构和存储管栅305的表面形成层间氧化层307的剖面示意图。示例性的,如图11所示,层间氧化层307的厚度为500埃至700埃(例如,可以是600埃)。
步骤210,刻蚀去除硬掩模结构上方的层间氧化层,硬掩模结构之间的层间氧化层和ONO层,使硬掩模结构之间的衬底暴露。
参考图12,其示出了对ONO层304和层间氧化层307进行刻蚀后的剖面示意图。如图12所示,硬掩模结构上方的层间氧化层307被去除,硬掩模结构之间的层间氧化层307和ONO层304被去除,使位于其下的衬底301暴露。
步骤211,在硬掩模结构上方和硬掩模结构之间形成第二多晶硅层。
参考图13,其示出了在硬掩模结构上方和硬掩模结构之间形成第二多晶硅层308的剖面示意图。示例性的,如图13所示,第二多晶硅层308的厚度为2000埃至3000埃(例如,可以是2500埃)。
步骤212,去除硬掩模结构上方的第二多晶硅层,剩余的第二多晶硅层形成SONOS存储器件的位线。
参考图14,其示出了对硬掩模结构上方的第二多晶硅层308进行去除后的剖面示意图。示例性的,如图14所示,可通过CMP工艺平坦化硬掩模结构上方的第二多晶硅层308后,对第二多晶硅层308进行刻蚀进行去除;可选的,对第二多晶硅层308进行刻蚀的厚度为200埃至400埃(例如,可以是300埃)。
可选的,步骤212中,通过CMP工艺平坦化硬掩模结构上方的第二多晶硅层308,对第二多晶硅层308进行刻蚀,去除硬掩模结构上方的第二多晶硅层308后,进行第三次离子注入,第三次离子注入的离子包括砷离子;可选的,第三次离子注入的能量的取值范围为20千电子伏特至30千电子伏特(例如,可以是30千电子伏特);可选的,第三次离子注入中砷离子的剂量的取值范围为3×1015每平方厘米至7×1015每平方厘米(例如,可以是5×1015每平方厘米)。
步骤213,在硬掩模结构上和硬掩模结构之间形成第二顶部氧化层。
参考图15,其示出了在在硬掩模结构上和硬掩模结构之间形成第二顶部氧化层309的剖面示意图。示例性的,形成的第二顶部氧化层309的厚度为700埃至1300埃(例如,可以是1000埃)。
步骤214,去除硬掩模结构上的第二顶部氧化层。
参考图16,其示出了对硬掩模结构上的第二顶部氧化层309进行去除后的剖面示意图。示例性,可通过CMP工艺去除硬掩模结构上的第二顶部氧化层309。
步骤215,去除硬掩模结构和衬垫氧化层,剩余的ONO层的截面为L形。
参考图17,其示出了对硬掩模结构和衬垫氧化层302进行去除后的剖面示意图。如图17所示,剩余的ONO层为L形。
步骤216,在衬底上、ONO层的外侧壁和第二顶部氧化层上形成选择管氧化层。
参考图18,其示出了在衬底301上、ONO层304的外侧壁和第二顶部氧化层310上形成选择管氧化层310的剖面示意图。示例性的,如图18所示,选择管氧化层310的厚度为70埃至110埃(例如,可以是90埃)。
步骤217,在选择管氧化层表面形成第三多晶硅层。
参考图19,其示出了在选择管氧化层310表面形成第三多晶硅层311的剖面示意图。示例性的,如图19所示,第三多晶硅层311的厚度为1100埃至1500埃(例如,可以是1300埃)。
步骤218,对第三多晶硅层进行刻蚀,去除选择管氧化层和衬底上方的第三多晶硅层,剩余的第三多晶硅层形成SONOS存储器件的选择管栅。
参考图20,其示出了对第三多晶硅层311进行刻蚀后的剖面示意图。如图20所示,选择管氧化层310和衬底301上方的第三多晶硅层311被刻蚀去除,剩余的第三多晶硅层311形成SONOS存储器件的选择管栅。
可选的,步骤218中,第三多晶硅层311进行刻蚀,去除选择管氧化层310和衬底301上方的第三多晶硅层311之后,还包括:进行第四次离子注入,第四次离子注入为LDD注入,LDD注入的离子包括砷离子,和/或,硼离子。
可选的,砷离子注入的能量的取值范围为5千电子伏特至15千电子伏特(例如,可以是10千电子伏特);可选的,第四次离子注入中砷离子的剂量的取值范围为0.5×1014每平方厘米至1.5×1014每平方厘米(例如,可以是1×1014每平方厘米)。
可选的,硼离子注入的能量的取值范围为5千电子伏特至15千电子伏特(例如,10千电子伏特);可选的,第四次离子注入中硼离子的剂量的取值范围为0.5×1013每平方厘米至1.5×1013每平方厘米(例如,可以是1×1013每平方厘米)。
步骤219,刻蚀去除暴露的选择管氧化层,该暴露的选择管氧化层包括存储管顶部和衬底上的选择管氧化层。
参考图21,其示出了刻蚀去暴露的选择管氧化层310后的剖面示意图。如图21所示,暴露的选择管氧化层310被刻蚀去除后,剩余的结构形成SONOS存储器件(如图21中的虚线所示)。
综上所述,本申请实施例中,通过上述方法制备得到的SONOS存储器件,由于两个相对设置的L型ONO层共用位线,且位于外侧的选择管栅靠近SONOS存储器件的源端,因此该SONOS存储器件可以使用源端热载流子注入进行写入,相对于相关技术中提供的SONOS存储器件采用FN隧穿方式进行写入具有更低的操作电压,从而提高了器件的可靠性。
参考图22,其示出了本申请一个示例性实施例提供的在SONOS存储器件的晶圆上制备逻辑器件的方法的流程图,该方法可以是图2实施例中步骤219之后的方法,该方法包括:
步骤220,在衬底和SONOS存储器件表面形成逻辑氧化层。
参考图23,其示出了在衬底301和SONOS存储器件表面形成逻辑氧化层312的剖面示意图。如图22所示,形成的逻辑氧化层312的厚度为80埃至150埃(例如,可以是110埃)。
步骤221,在逻辑氧化层上形成第四多晶硅层。
参考图24,其示出了在逻辑氧化层312上形成第四多晶硅层313的剖面示意图。如图23所示,形成的第四多晶硅层313的厚度为1500埃至2500埃(例如,可以是2000埃)。
步骤222,对第四多晶硅层进行刻蚀,去除每个结构上方和每个结构之间的第四多晶硅层。
参考图25和图26,其示出了对第四多晶硅层313进行刻蚀后的剖面示意图。如图25和图26所示,通过两阶段的刻蚀,剩余的第四多晶硅层313形成逻辑器件的栅极,去除每个结构(SONOS存储器件和未成型的逻辑器件)上方和每个结构之间的第四多晶硅层313。
步骤223,在SONOS存储器件和逻辑器件的栅极周侧生长侧墙,去除衬底上的逻辑氧化层,形成逻辑器件。
参考图27,其示出了在去除衬底301上的逻辑氧化层312,在SONOS存储器件和逻辑器件的栅极313的周侧生长侧墙314的剖面示意图。示例性的,如图27所示,在SONOS存储器件和逻辑器件的栅极313周侧生长侧墙,去除衬底301上的逻辑氧化层312,包括但不限于:在SONOS存储器件和逻辑器件的栅极313表面形成介质层(图27中未示出);进行刻蚀,去除每个结构上方的介质层,去除每个结构之间的介质层和逻辑氧化层,使位线308暴露,剩余的介质层形成侧墙314。可选的,该介质层的构成材料包括硅氧化物(例如二氧化硅SiO2)。
参考图27,其示出了本申请一个示例性实施例提供的SONOS存储器件的剖面示意图,该SONOS存储器件可通过上述制备方法进行制造,该器件包括:
衬底301,衬底301上形成有相对设置的截面为L形的ONO层304、选择管氧化层310和位线308,选择管氧化层310设置于相对设置的ONO层304的两侧,位线308设置于相对设置的ONO层304之间。
存储管栅305,存储管栅305设置于每个ONO层304的内侧,存储管栅305和位线308之间形成有层间氧化层307,存储管栅305的上方形成有第一顶部氧化层306。
选择管栅311,选择管栅311形成于选择管氧化层310的内表面,选择管栅311的外周侧形成有逻辑氧化层312,逻辑氧化层312的外周侧形成有侧墙314。
需要说明的是,本申请实施例中涉及的氧化层的构成材料包括硅氧化物,例如二氧化硅(SiO2)。
显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本申请创造的保护范围之中。
Claims (22)
1.一种SONOS存储器件的制备方法,其特征在于,包括:
提供一衬底,所述衬底上依次形成有衬垫氧化层和硬掩模层;
对所述硬掩模层进行刻蚀,使目标区域的衬垫氧化层暴露,形成硬掩模结构;
去除暴露的衬垫氧化层,在所述衬底和所述硬掩模结构表面形成ONO层;
在所述ONO层表面形成第一多晶硅层;
去除所述硬掩模结构上方的第一多晶硅层,且对所述第一多晶硅层进行刻蚀,使所述第一多晶硅层的高度低于所述硬掩模结构的高度;
在所述第一多晶硅层和所述ONO层上形成第一顶部氧化层;
对所述第一顶部氧化层和所述ONO层进行刻蚀,去除所述硬掩模结构上方的第一顶部氧化层和ONO层以及所述硬掩模结构之间的第一顶部氧化层,使所述硬掩模结构的顶部和所述第一多晶硅层的预定区域的顶部暴露;
对所述第一多晶硅层进行刻蚀,去除所述第一多晶硅层的预定区域,使所述预定区域的ONO层暴露,剩余的第一多晶硅层形成所述SONOS存储器件的存储管栅;
在所述第一顶部氧化层、所述硬掩模结构和所述存储管栅的表面形成层间氧化层;
刻蚀去除所述硬掩模结构上方的层间氧化层,所述硬掩模结构之间的层间氧化层和ONO层,使所述硬掩模结构之间的衬底暴露;
在所述硬掩模结构上方和所述硬掩模结构之间形成第二多晶硅层;
去除所述硬掩模结构上方的第二多晶硅层,剩余的第二多晶硅层形成所述SONOS存储器件的位线;
在所述硬掩模结构上和所述硬掩模结构之间形成第二顶部氧化层;
去除所述硬掩模结构上的第二顶部氧化层;
去除所述硬掩模结构和所述衬垫氧化层,剩余的ONO层的截面为L形;
在所述衬底上、所述ONO层的外侧壁和所述第二顶部氧化层上形成选择管氧化层;
在所述选择管氧化层表面形成第三多晶硅层;
对所述第三多晶硅层进行刻蚀,去除所述选择管氧化层和所述衬底上方的第三多晶硅层,剩余的第三多晶硅层形成所述SONOS存储器件的选择管栅,所述选择管栅位于所述存储管的外侧,当所述SONOS存储器件工作时,所述选择管栅比所述存储管栅更靠近所述SONOS存储器件的源端,所述SONOS存储器件使用源端热载流子注入进行写入;
刻蚀去除暴露的选择管氧化层,所述暴露的选择管氧化层包括所述存储管顶部和所述衬底上的选择管氧化层。
2.根据权利要求1所述的方法,其特征在于,所述硬掩模层的厚度为2500埃至3500埃。
3.根据权利要求2所述的方法,其特征在于,所述对所述硬掩模层进行刻蚀之后,进行第一次离子注入,所述第一次离子注入的离子包括砷离子。
4.根据权利要求1所述的方法,其特征在于,所述在所述ONO层表面形成第一多晶硅层之后,所述第一多晶硅层的厚度为1500埃至2500埃。
5.根据权利要求4所述的方法,其特征在于,所述去除所述硬掩模结构上方的第一多晶硅层,包括:
通过CMP工艺去除所述硬掩模结构上方的第一多晶硅层。
6.根据权利要求5所述的方法,其特征在于,所述去除所述硬掩模结构上方的第一多晶硅层,且对所述第一多晶硅层进行刻蚀之后,还包括:
进行第二次离子注入,所述第二次离子注入的离子包括砷离子。
7.根据权利要求1所述的方法,其特征在于,所述在所述第一多晶硅层和所述ONO层上形成第一顶部氧化层后,所述第一顶部氧化层的厚度为1100埃至1500埃。
8.根据权利要求1所述的方法,其特征在于,所述在所述第一顶部氧化层、所述硬掩模结构和所述存储管栅的表面形成层间氧化层之后,所述层间氧化层的厚度为500埃至700埃。
9.根据权利要求1所述的方法,其特征在于,所述在所述硬掩模结构上方和所述硬掩模结构之间形成第二多晶硅层,所述第二多晶硅层的厚度为2000埃至3000埃。
10.根据权利要求9所述的方法,其特征在于,所述去除所述硬掩模结构上方的第二多晶硅层,包括:
通过CMP工艺平坦化所述硬掩模结构上方的第二多晶硅层,对所述第二多晶硅层进行刻蚀,去除所述硬掩模结构上方的第二多晶硅层。
11.根据权利要求10所述的方法,其特征在于,所述对所述第二多晶硅层进行刻蚀的厚度为200埃至400埃。
12.根据权利要求11所述的方法,其特征在于,所述通过CMP工艺平坦化所述硬掩模结构上方的第二多晶硅层,对所述第二多晶硅层进行刻蚀,去除所述硬掩模结构上方的第二多晶硅层后,进行第三次离子注入,所述第三次离子注入的离子包括砷离子。
13.根据权利要求1所述的方法,其特征在于,所述在所述硬掩模结构上和所述硬掩模结构之间形成第二顶部氧化层之后,所述第二顶部氧化层的厚度为700埃至1300埃。
14.根据权利要求1所述的方法,其特征在于,所述去除所述硬掩模结构上的第二顶部氧化层,包括:
通过CMP工艺去除所述硬掩模结构上的第二顶部氧化层。
15.根据权利要求1所述的方法,其特征在于,所述在所述衬底上、所述ONO层的外侧壁和所述第一顶部氧化层上形成选择管氧化层之后,所述选择管氧化层的厚度为70埃至110埃。
16.根据权利要求1所述的方法,其特征在于,所述在所述选择管氧化层表面形成第三多晶硅层之后,所述第三多晶硅层的厚度为1100埃至1500埃。
17.根据权利要求16所述的方法,其特征在于,所述对所述第三多晶硅层进行刻蚀,去除所述选择管氧化层和所述衬底上方的第三多晶硅层之后,还包括:
进行第四次离子注入,所述第四次离子注入为LDD注入,所述LDD注入的离子包括砷离子,和/或,硼离子。
18.根据权利要求1所述的方法,其特征在于,所述刻蚀去除所述衬底上的选择管氧化层之后,还包括:
在所述衬底和所述SONOS存储器件表面形成逻辑氧化层;
在所述逻辑氧化层上形成第四多晶硅层;
对所述第四多晶硅层进行刻蚀,形成逻辑器件的栅极,去除每个结构上方和所述每个结构之间的第四多晶硅层;
在所述SONOS存储器件和所述逻辑器件的栅极周侧生长侧墙,去除衬底上的逻辑氧化层,形成逻辑器件。
19.根据权利要求18所述的方法,其特征在于,所述在所述衬底和所述SONOS存储器件表面形成逻辑氧化层之后,所述逻辑氧化层的厚度为80埃至150埃。
20.根据权利要求18所述的方法,其特征在于,所述在所述逻辑氧化层上形成第四多晶硅层之后,所述第四多晶硅层的厚度为1500埃至2500埃。
21.根据权利要求18所述的方法,其特征在于,所述在所述SONOS存储器件和所述逻辑器件的栅极周侧生长侧墙,去除衬底上的逻辑氧化层,包括:
在所述逻辑氧化层和所述逻辑器件的栅极表面形成介质层;
进行刻蚀,去除所述每个结构上方的介质层,去除所述每个结构之间的介质层和逻辑氧化层,使所述位线暴露,剩余的介质层形成侧墙。
22.一种SONOS器件,其特征在于,包括:
衬底,所述衬底上形成有相对设置的截面为L形的ONO层、选择管氧化层和位线,所述选择管氧化层设置于相对设置的ONO层的两侧,所述位线设置于所述相对设置的ONO层之间;
存储管栅,所述存储管栅设置于每个ONO层的内侧,所述存储管栅和所述位线之间形成有层间氧化层,所述存储管栅的上方形成有第一顶部氧化层;
选择管栅,所述选择管栅形成于所述选择管氧化层的内表面,所述选择管栅的外周侧形成有逻辑氧化层,所述逻辑氧化层的外周侧形成有侧墙,所述选择管栅位于所述存储管的外侧,当SONOS存储器件工作时,所述选择管栅比所述存储管栅更靠近所述SONOS存储器件的源端,所述SONOS存储器件使用源端热载流子注入进行写入。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010190075.6A CN111403402B (zh) | 2020-03-18 | 2020-03-18 | Sonos存储器件的制备方法及sonos存储器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010190075.6A CN111403402B (zh) | 2020-03-18 | 2020-03-18 | Sonos存储器件的制备方法及sonos存储器件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111403402A CN111403402A (zh) | 2020-07-10 |
CN111403402B true CN111403402B (zh) | 2023-10-24 |
Family
ID=71430980
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010190075.6A Active CN111403402B (zh) | 2020-03-18 | 2020-03-18 | Sonos存储器件的制备方法及sonos存储器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111403402B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104103642A (zh) * | 2013-04-08 | 2014-10-15 | 爱思开海力士有限公司 | 非易失性存储器件 |
CN107871725A (zh) * | 2016-09-27 | 2018-04-03 | 瑞萨电子株式会社 | 半导体器件及其制造方法 |
CN110504273A (zh) * | 2019-08-13 | 2019-11-26 | 上海华虹宏力半导体制造有限公司 | 1.5t sonos闪存器件及工艺方法 |
-
2020
- 2020-03-18 CN CN202010190075.6A patent/CN111403402B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104103642A (zh) * | 2013-04-08 | 2014-10-15 | 爱思开海力士有限公司 | 非易失性存储器件 |
CN107871725A (zh) * | 2016-09-27 | 2018-04-03 | 瑞萨电子株式会社 | 半导体器件及其制造方法 |
CN110504273A (zh) * | 2019-08-13 | 2019-11-26 | 上海华虹宏力半导体制造有限公司 | 1.5t sonos闪存器件及工艺方法 |
Also Published As
Publication number | Publication date |
---|---|
CN111403402A (zh) | 2020-07-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10529729B2 (en) | Non-volatile memory device having nanocrystal floating gate and method of fabricating same | |
US7342280B2 (en) | Non-volatile memory and method of fabricating the same | |
TWI591693B (zh) | 半導體裝置之製造方法 | |
US7883966B2 (en) | Memory device and method for manufacturing the same | |
US20060246666A1 (en) | Method of fabricating flash memory with u-shape floating gate | |
CN102769017A (zh) | 半导体器件及其制造方法 | |
JP2004281662A (ja) | 半導体記憶装置及びその製造方法 | |
US20050190598A1 (en) | Non-volatile memory technology compatible with 1T-RAM process | |
US7563689B2 (en) | Method for fabricating nonvolatile memory device | |
US20090008698A1 (en) | Nonvolatile memory device and method for fabricating the sam | |
CN105609505B (zh) | 半导体装置以及半导体装置的制造方法 | |
JP2006253311A (ja) | 半導体装置及びその製造方法 | |
CN116053274B (zh) | 一种半导体集成器件及其制作方法 | |
TWI700819B (zh) | 非揮發性記憶體及其製造方法 | |
CN111403402B (zh) | Sonos存储器件的制备方法及sonos存储器件 | |
CN111370420B (zh) | Sonos存储器件的制备方法及sonos存储器件 | |
US20080044981A1 (en) | Trench Isolation Methods, Methods of Forming Gate Structures Using the Trench Isolation Methods and Methods of Fabricating Non-Volatile Memory Devices Using the Trench Isolation Methods | |
KR20100080243A (ko) | 반도체 소자 및 그 제조 방법 | |
CN110112132B (zh) | 分栅式存储器及其制作方法 | |
CN113471206A (zh) | 一种多次可编程存储器结构及其制造方法 | |
CN113206095A (zh) | 存储器装置及其制造方法 | |
CN111430452A (zh) | 多次可编程存储器的单元结构及其制作方法 | |
CN111524894A (zh) | 存储器结构及其制造方法 | |
KR20060078437A (ko) | 플래시 메모리 소자의 제조 방법 | |
JP2007506275A (ja) | 不揮発性メモリ装置を製造する方法及びそれによって得られるメモリ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |