CN111294297B - 温度计编码的展开的dfe选择元件 - Google Patents

温度计编码的展开的dfe选择元件 Download PDF

Info

Publication number
CN111294297B
CN111294297B CN201910630091.XA CN201910630091A CN111294297B CN 111294297 B CN111294297 B CN 111294297B CN 201910630091 A CN201910630091 A CN 201910630091A CN 111294297 B CN111294297 B CN 111294297B
Authority
CN
China
Prior art keywords
bit
thermometer
symbol
significant
multiplexer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910630091.XA
Other languages
English (en)
Other versions
CN111294297A (zh
Inventor
苗凯博
骆海辉
X·刘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Credo Technology Group Ltd
Original Assignee
Credo Technology Group Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Credo Technology Group Ltd filed Critical Credo Technology Group Ltd
Publication of CN111294297A publication Critical patent/CN111294297A/zh
Application granted granted Critical
Publication of CN111294297B publication Critical patent/CN111294297B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03248Arrangements for operating in conjunction with other apparatus
    • H04L25/03254Operation with other circuitry for removing intersymbol interference
    • H04L25/03267Operation with other circuitry for removing intersymbol interference with decision feedback equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03312Arrangements specific to the provision of output signals
    • H04L25/03324Provision of tentative decisions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

公开了温度计编码的展开的DFE选择元件。公开的DEF选择元件减小了否则可能需要的展开程度。在用于将来自通信信道的接收信号转换为码元判决序列的方法的一个说明性实施例中,该方法包括,对于每个采样间隔:(a)产生一组试探性码元判决,每个试探性码元判决具有含有最低有效位和最高有效位的温度计编码表示;(b)将每个最低有效位作为温度计编码输入提供给第一多路复用器;(c)将每个最高有效位作为温度计编码输入提供给第二多路复用器;(d)将先前输出码元判决的温度计编码表示作为选择输入应用于第一多路复用器和第二多路复用器;以及(e)捕获具有温度计编码表示的当前输出码元判决,该温度计编码表示包括第一多路复用器和第二多路复用器的输出。

Description

温度计编码的展开的DFE选择元件
背景技术
数字通信在发送设备与接收设备之间通过中间通信介质或“信道”(例如,光纤电缆或绝缘铜线)发生。每个发送设备通常以固定的码元速率发送码元,同时每个接收设备检测(可能损坏的)码元序列并且试图重构所发送的数据。“码元”是信道的持续达固定时间段的状态或有效条件,该固定时间段被称为“码元间隔”。码元可以是例如电压或电流水平、光学功率水平、相位值或者特定频率或波长。从一个信道状态到另一个信道状态的变化被称为码元转变。每个码元可以表示(即,编码)数据的一个或多个二进制位。可替代地,数据可以用码元转变或用两个或更多个码元的序列来表示。
许多数字通信链路每个码元只使用一位;二进制“0”由一个码元(例如,第一范围内的电压或电流信号)来表示,而二进制“1”由另一码元(例如,第二范围内的电压或电流信号)来表示,但是高阶信号星座是已知的并且被频繁使用。在4级脉冲幅度调制(PAM4)中,每个码元间隔可以承载通常被表示为-3、-1、+1和+3的四个码元中的任何一个。两个二进制位因而可以由每个码元表示。
信道非理想性产生可以造成每个码元扰乱其邻近码元的分散,造成码间干扰(ISI)。ISI可能使接收设备难以确定在每个间隔中发送了哪些码元,特别是当这种ISI与加性噪声组合时。
为了对抗噪声和ISI,接收设备可以采用多种均衡技术。线性均衡器一般必须在降低ISI与避免噪声放大之间进行平衡。判决反馈均衡器(DFE)通常是优选的,因为它们能够对抗ISI而无需固有地需要噪声放大。顾名思义,DFE采用反馈路径来去除来源于先前判决的码元的ISI影响。
DFE的标准的教科书实现采用了大量的级联电路元件来生成反馈信号并将其施加到接收的输入信号,所有的级联电路元件必须在小于一个码元间隔之内完成它们的操作。在100皮秒的码元间隔(10千兆码元/秒的码元速率),该实现利用目前可用的硅处理技术是具有挑战性的。归因于硅基集成电路的性能限制,即使是每秒几个千兆比特的数据速率也会难以达到。
因此,某些已经提出的设计(诸如,美国专利8,301,036(“High-speed adaptivedecision feedback equalizer(高速自适应判决反馈均衡器)”)和美国专利9,071,479(“High-speed parallel decision feedback equalizer高速并行判决反馈均衡器”))采用利用预计算模块的替代实现,但在许多情况下,这种模块的复杂性和功率要求可能过高,构成了接收设备的面积和功率要求的主要部分(>80%)。
发明内容
因此,本文公开了一种DFE选择元件实现,其降低了否则可能需要的展开程度。在用于将来自通信信道的接收信号转换为码元判决序列的方法的一个说明性实施例中,该方法包括,对于每个采样间隔:(a)产生一组试探性的码元判决,每个试探性的码元判决都有具有最低有效位和最高有效位的温度计编码表示;(b)将每个最低有效位作为温度计编码输入提供给第一多路复用器;(c)将每个最高有效位作为温度计编码输入提供给第二多路复用器;(d)将先前输出码元判决的温度计编码表示作为选择输入应用于第一多路复用器和第二多路复用器;以及(e)捕获具有温度计编码表示的当前输出码元判决,该温度计编码表示包括第一多路复用器和第二多路复用器的输出。
说明性数字通信信道接收器实施例包括:预补偿单元,该预补偿单元在多个时间间隔中的每一个处产生一组试探性的码元判决,每个试探性的码元判决具有多位温度计编码表示,每个试探性的码元判决考虑来自推测的先前码元值的后码间干扰;和递归选择单元,该递归选择单元包括逐位多路复用器,用于基于先前码元判决从每组试探性的码元判决中选择当前码元判决,当前码元判决和先前码元判决每个具有多位温度计编码表示。
说明性的判决反馈均衡器(DFE)选择单元实施例包括:逐位多路复用器,每个逐位多路复用器对来自一组温度计编码试探性码元判决的相应位进行操作,每个逐位多路复用器的相应位形成温度计编码输入值;和锁存器,所述锁存器捕获来自逐位多路复用器的输出作为当前码元判决的温度计编码表示,并且将先前码元判决的温度计编码表示作为选择值提供给每个逐位多路复用器。
前述实施例中的每一个可以与以下特征中的一个或多个一起以任何合适的组合单独地或结合地实现:1.每个多路复用器由输出节点和公共节点之间的并联电路路径组成,每个路径具有至多一个选择位控制晶体管,该选择位控制晶体管与至多一个输入位控制晶体管串联。2.该并联电路路径中的一个并联电路路径具有最低有效选择位,该最低有效选择位控制与由最低有效输入位来控制的晶体管串联的晶体管。3.该并联电路路径中的一个并联电路路径具有最高有效选择位,该最高有效选择位控制与由最高有效输入位来控制的晶体管串联的晶体管。4.试探性码元判决、先前输出码元判决和当前输出码元判决,每个都具有温度计编码表示,该温度计编码表示具有一个或多个中间有效位。5.利用前端滤波器处理接收信号以产生具有减小的前码间干扰的经滤波的信号。6.从过去的输出码元判决中导出反馈信号,并从经滤波的信号中减去反馈信号,以获得具有减少的后码间干扰的组合信号。7.利用预补偿单元对组合信号进行操作,以提供每组试探性码元判决。8.试探性码元判决选自具有至少四个码元值的脉冲幅度调制(PAM)星座。9.每个所述逐位多路复用器从每个试探性码元判决接收相应的表示位。10.相应的表示位被提供作为输入值的温度计编码表示。11.前端滤波器,该前端滤波器处理接收信号以产生具有减少的前码间干扰的经滤波的信号。12.反馈滤波器,该反馈滤波器从过去的码元判决中导出反馈信号,以减少后码间干扰。
附图说明
图1示出了说明性计算机网络。
图2是说明性点对点通信链路的功能框图。
图3是说明性光纤接口模块的功能框图。
图4示出了利用温度计编码的说明性完全展开的PAM4判决反馈均衡器(DFE)实现。
图5示出了采用单抽头预计算单元的说明性PAM4温度计编码DFE。
图6示出了用于图5的DFE的说明性递归选择单元。
图7示出了使用温度计编码的第一说明性DFE选择单元实现。
图8A示出了对于正后光标系数的说明性简化DFE选择单元实现。
图8B示出了对于负后光标系数的说明性简化DFE选择单元实现。
图9是用于均衡高速接收设备的说明性方法的流程图。
然而,应理解,附图和详细说明中所给出的特定实施例不限制本公开。相反,它们为普通技术人员提供用于辨别包含在所附权利要求书的范围内的替代形式、等效物和修改的基础。
具体实施方式
所公开的装置和方法在其进行操作的较大环境的情境中能够被最好地理解。因此,图1示出了说明性通信网络,包括移动设备102以及经由路由网络106耦合的计算机系统104A至104C。路由网络106可以是或者包括例如互联网、广域网或局域网。在图1中,路由网络106包括设备项目108的网络,诸如交换机、路由器等。设备项目108经由在各个网络部件之间传输数据的点对点通信链路110互相连接,并且连接至计算机系统104A-C。
图2是可以代表图1中的链路110的说明性点到点通信链路的图。所示实施例包括与第二节点204(“节点B”)通信的第一节点202(“节点A)。”节点A和B各自可以是例如移动设备102、设备项目108、计算机系统104A-C或适合于高速率数字数据通信的其他发送/接收设备中的任何一种。
收发器220耦合至节点A,并且收发器222耦合至节点B。通信信道208和214在收发器220与222之间延伸。信道208和214可以包括例如传输介质,诸如光纤电缆、双绞线、同轴电缆、背板传输线和无线通信链路。(信道还可能是具有充当发送器和接收器的读写换能器的磁性或光学信息存储介质。)节点A与节点B之间的双向通信可以通过使用分开的信道208和214(或者在一些实施例中,在相反方向上传输信号而不具有干扰的单个信道)来提供。
收发器220的发送器206从节点A接收数据并且经由信道208上的信号向收发器222传送数据。信道信号可以是例如电压、电流、光功率水平、波长、频率或相位值。收发器222的接收器210经由信道208接收信号,使用信号来重构所传送的数据,并且向节点B提供数据。类似地,收发器222的发送器212从节点B接收数据并且经由信道214上的信号向收发器220传送数据。收发器220的接收器216经由信道214接收信号,使用信号来重构所传送的数据,并且向节点A提供数据。
图3以说明性光纤接口模块的功能框图说明了特定于光纤信令的收发器实施例。光纤302耦合至分束器304,分束器304产生到光纤的两条光学路径:一条用于接收,并且一条用于传送。传感器306被定位在接收路径上,用于将一个或多个接收光信号转换成相应模拟(电)接收信号,该模拟(电)接收信号由放大器308放大以准备由判决反馈均衡器(DFE)310处理。DFE 310将接收信号转换成码元判决序列。设备接口312缓冲码元判决序列,并且在至少一些实施例中,包括前向纠错(FEC)解码和有效载荷提取逻辑以从码元判决序列中导出接收数据流。然后,设备接口312根据标准I/O总线协议使已接收数据流经由内部数据总线可用于主节点。
相反,用于传送的数据可以由主节点经由总线传达至设备接口312。在至少一些实施例中,设备接口312以适当的报头和帧结束标记对数据进行包格式化,可选地,添加FEC编码层和/或校验和。驱动器314从接口312接收传输数据流并且为发射器316将传送数据流转换成模拟电驱动信号,从而使发射器生成经由分束器304耦合至光纤302的光信道信号。
如之前所提及的,DFE被包括在接收链中以对抗由信道中的信号分散产生的码间干扰(ISI)。图4示出了说明性的DFE的完全展开的实现,该DFE产生码元判决的温度计编码序列。
在图4中,模拟或数字前端滤波器400对接收信号进行操作以对系统的总信道响应进行整形并且使当前码元上的前ISI的效果最小化。作为整个信道响应的整形的一部分,前端滤波器400也可以被设计为缩短经滤波的信号的信道响应,同时最小化任何伴随的噪声增强。加法器402从前端滤波器400的输出中提取出反馈信号以使当前码元上的后ISI的效果最小化。
然后,判决元件404使组合的信号数字化以产生输出数据码元流(表示为Ak,其中k是时间指数)。在所示的示例中,假定码元是PAM4(-3、-1、+1,+3),这使比较器406A-406C的判决阈值分别为-2、0以及+2。(出于一般性,省略用于表达码元和阈值的单元,但是为了解释的目的可以假定为数伏。实际上,将会采用比例系数。)可选的采样和保持单元408将比较器输出捕获为一元数(也称为“温度计编码”)表示,例如,000表示-3,001表示-1,011表示+1并且111代表+3。
尽管上述温度计代码是下面采用的,但是所公开的原理仍将适用于任何温度计代码变体,例如当{-3,-1,+1,+3}由{111,110,100,000}、{000,100,110,111}或{111,011,001,000}表示时。也就是说,在一元编码中,1作为计数码元可以与0交换,并且最高有效位到最低有效位的顺序可以颠倒,只要贯穿整个设计保持惯例即可。
尽管PAM4是本公开的焦点,但是该原理适用于具有多于2个码元的所有PAM星座。其中M是表示PAM星座中的码元数的整数,M-1位线用于承载输出码元判决Ak的温度计码表示。
DFE利用具有一系列延迟元件412(例如,锁存器、触发器或寄存器)的反馈滤波器410生成反馈信号,延迟元件412存储近期输出的码元判决(Ak-1……Ak-N,其中N是滤波器系数fi的数量)。一组乘法器414利用相应的滤波器系数确定每个码元的乘积,并且一系列的加法器416将乘积相组合以获得反馈信号。
另外,我们在这里注意到前端滤波器400以及反馈滤波器410的电路可以对模拟信号进行操作,或相反地,能够在可编程处理器中使用数字电路元件和/或软件实现该电路。进一步地,定时恢复单元和滤波器系数适配单元将DFE的操作放大,但在文献中解决了这样的考虑因素并且对于本技术领域人员是已知的,所以我们在此将不对它们进行详述。
在图4的实施例中,反馈滤波器410必须在小于一个码元间隔内完成其操作,因为其输出部分地取决于紧接在前的判决。在非常高的数据速率下,一个码元间隔不提供足够的时间来完成滤波器相乘以及反馈相减。
该定时约束的一种解决方案是至少部分地“展开”反馈滤波器410。
图5示出了通过一个抽头将反馈滤波器展开的图4的说明性变化。图5的实施例采用了相同的前端滤波器400,但是加法器402减去反馈信号以去除由除了当前码元的紧接在前的码元以外的所有码元所造成的后ISI。(当前码元Ak可以被称为“光标”码元,并且紧接在前的码元是Ak-1。)对于紧接在前的码元的每一个可能值,预补偿单元502提供了判决元件504A-504D。判决元件504A推测地假设先前码元是-3,并且并非减去将会由该码元所导致的ISI(-3*f1,其中f1是反馈滤波器410中第一抽头的系数),而是已经通过加上-3*f1来相对于比较器406A-406C的阈值对比较器506A-506C的阈值进行调节,这使得判决元件504A能够基于该推测的假设来形成试探性的码元判决。
相似地,判决元件504B、504C和504D采用具有适当地调整的阈值的比较器来使试探性判决处于先前的码元是-1、+1和+3的推测的假设下。预补偿单元502的采样和保持单元508A-508D向乘法器510提供这些试探性判决C,该乘法器510基于由延迟元件512存储的紧接在前的码元判决Ak-1来选择适当的试探性判决。反馈滤波器514的抽头数量(滤波器系数)减少,但是除此以外与反馈滤波器410相似地运行。
尽管该展开步骤增加了DFE环路中(即,在包括加法器402、预补偿单元502、多路复用器510、延迟元件512和反馈滤波器514的环路中)的元件的数量,仅内部环路的元件(即,多路复用器510以及延迟元件512)需要在小于一个码元间隔之内实现它们的操作。剩余的DFE环路元件可以花费长达两个码元间隔来完成它们的流水线操作。如背景技术部分中引用的参考文献所述,如果内部环路元件不能在小于一个码元间隔内完成其操作,则可以执行进一步的展开,但是这种方法将进一步增加DFE中的元件数量。
优选的方法是关注内部环路(有时在本文中称为“递归DFE选择元件”)的操作,根据需要优化设计以避免进一步展开的任何需要。利用已经为试探性码元判决Ck和输出码元判决Ak选择的温度计编码,以及下面阐述的另一个观察,可以以显著减少其操作时间的方式简化DFE选择元件。
图6是说明性DFE选择单元,其中多路复用器510已被分成逐位多路复用器510.0、510.1和510.2,每个逐位多路复用器用于温度计编码输出码元判决Ak的每一位。“.0”表示温度计编码表示的最低有效位,“.1”表示次最低有效位,“.2”表示最高有效位。在编码表示包括附加位(例如,具有多于4个码元的PAM星座)的情况下,多路复用器510的分离将包括附加的多路复用器。
类似地,延迟元件512被分成逐位延迟元件512.0到512.2,一个逐位延迟元件用于编码表示的一位。在图5中共同标记为Ak-1的延迟元件的输出在这里分别标记为S0、S1和S2,并且耦合到多路复用器510.0-510.2的选择输入。
多路复用器510.0的数据输入是来自预补偿单元502的输出Ck的最低有效位,标记为CA.0,CB.0,CC.0和CD.0,以分别与判决元件504A、504B、504C和504D相对应。多路复用器510.1的数据输入是来自预补偿单元502的输出Ck的次最低有效位,并且用于多路复用器的数据输入是最高有效位。除了与它们相关联的位之外,分离的多路复用器510.x和延迟元件512.x以相同的方式操作,并且每个可以类似地实现。
图7示出了通过使用由温度计编码选择输入控制的三个2:1多路复用器来实现4:1多路复用器510的一种说明性方式。此实现的布尔等式为:
Ak=CD*S2*S1+CC*S2’*S1+CB*S0*S1’+CA*S0’*S1
其中*表示逻辑“与”,+表示逻辑“或”,并且'表示逻辑补码“非”。值得注意的是,四项中的每一个都包括两个“与”操作,这限制了DFE选择元件的操作速度。
将图5和图6一起考虑,可以观察到给定分离多路复用器的输入(例如510.0)来自具有单调交错阈值(例如,-2-3f1,-2-f1,-2+f1和-2+3f1)的比较器。对于多路复用器510.1,比较器阈值为0-3f1、0-f1、0+f1和0+3f1,且对于多路复用器510.2,比较器阈值为2-3f1、2-f1、2+f1和2+3f1
换句话说,多路复用器输入被排序以展现温度计编码特性。如果f1(表示来自紧接在前的码元的ISI的反馈滤波器抽头)为正,如通常是有损信道上的大多数高速通信的情况,则每个多路复用器的一组可能输入仅包括{0000,0001,0011,0111,1111}。该观察实现DFE选择元件的进一步优化。通过构造真值表,可以示出具有温度计编码数据和选择输入的4:1多路复用器的操作可表示为:
Ak=CD+CC*S2’+CB*S1’+CA*S0
值得注意的是,没有一项具有多个“与”操作,从而简化了DFE选择元件的操作速率限制。
该布尔等式(以及由此多路复用器)可以通过使用任何合适的数字逻辑技术来实现。图8A是示出使用多米诺逻辑来减少输入信号的负载的一个说明性实现的示意图。当时钟信号CLK为低时,p沟道MOSFET传导来自电源电压VDD的电流以对输出线Ak′充电,而接收时钟信号的n沟道MOSFET阻止电流流向接地节点。这被称为“重置相位”。
当时钟信号CLK为高电平时,取决于其他n沟道MOSFET的导通状态,p沟道MOSFET将输出线与电源电压隔离,并且n沟道MOSFET使电流流向接地。如果信号CD为高电平,输出线Ak'放电。如果信号CC和S2'被断言,则输出线放电。如果信号CB和S1'被断言,则输出线放电。如果信号CA和S0'被断言,则输出线放电。否则输出线保持断言。
以这种方式,输出线的状态(或更确切地说,该状态的补码)表示上面给出的布尔等式的结果。
如果f1(表示来自紧接在前的码元的ISI的反馈滤波器抽头)为负,则每个多路复用器的一组可能的输入仅包括{0000,1000,1100,1110,1111}。如果数据输入以及因此多路复用器输出在逻辑上是互补的,则图8A的实现仍然有效。
如果对输入和输出求补数是不方便的,则可以构造真值表,以示出对于这种温度计编码特性,布尔等式变为:
Ak=CA+CB*S0’+CC*S1’+CD*S2
图8B是使用多米诺逻辑的该等式的说明性实现。与图8A的比较表明,这仅仅相当于温度计编码中LSB到MSB表示的重新排序。换句话说,图8A的实现可以用于正f1和负f1两者,其中输出码元判决的下游解码取决于f1的符号。
图9是用于提供具有基于DFE的均衡的高速接收设备的说明性方法的流程图。在框902中以确定信道响应开始,其可以可选地包括由前端滤波器400的匹配滤波或任何其他最佳滤波操作。优选地,前端滤波器400用于根据文献中已知的技术提供初始信道响应,该初始信道响应是因果关系的、首一的和最小相位。(参见例如Cioffi等人的“MMSE判决反馈均衡器以及编码部分I:均衡结果(MMSE Decision-Feedback Equalizers and Coding-PartI:Equalization Results)”IEEE通信协会,43(10):2582-2594,1995年11月。)在文献中所讨论的其他适合的优化标准包括优化惩罚,以提供减小的经滤波的信道响应长度以及有限的噪声增强。在一些实现中,在设备设计过程期间通过仿真建模来执行信道响应确定,但是替代地,可以在建立通信链路的训练阶段期间和/或在使用信道期间通过自适应来确定信道响应。
DFE的制造实现开始于框904,其中创建具有系数的所需前端滤波器400和/或使滤波器能够消除或基本上减小前ISI的适应机制,可能与频谱整形和噪声减少相结合。在框906中,提供预补偿单元以展开反馈滤波器的至少一个抽头,并将试探性判决的温度计编码组提供给递归DFE选择单元。提供DFE选择单元以产生也可以是温度计编码的输出码元判决。在框908中,提供可选的反馈滤波器以补偿剩余的任何后ISI。
对本领域技术人员来说,一旦完全了解以上公开内容,则众多替代形式、等效物和修改方案将变得显而易见。例如,可以利用模拟电子元件或利用数字电子元件来实现各种DFE部件。在许多情况下,可以改变元素的顺序,例如,修改反馈滤波器实现。权利要求旨在被解释为包含所附权利要求书的范围内包含的所有这样的替代形式、等效物和修改方案。

Claims (19)

1.一种用于将来自通信信道的接收信号转换为码元判决序列的方法,所述方法包括,对于每个采样间隔:
生成一组试探性码元判决,每个试探性码元判决具有温度计编码表示,所述温度计编码表示具有最低有效位和最高有效位;
将每个最低有效位作为温度计编码输入提供给第一多路复用器;
将每个最高有效位作为温度计编码输入提供给第二多路复用器;
将先前输出码元判决的温度计编码表示作为选择输入应用于第一多路复用器和第二多路复用器;以及
捕获具有温度计编码表示的当前输出码元判决,所述温度计编码表示包括所述第一多路复用器和所述第二多路复用器的输出;
其中所述试探性码元判决选自具有至少四个码元值的脉冲幅度调制PAM星座。
2.如权利要求1所述的方法,其特征在于,所述第一多路复用器和所述第二多路复用器中的每一个由输出节点和公共节点之间的并联电路路径组成,每个路径具有至多一个选择位控制晶体管,所述选择位控制晶体管与至多一个输入位控制晶体管串联。
3.如权利要求2所述的方法,其特征在于,所述并联电路路径中的一个并联电路路径具有最低有效选择位,所述最低有效选择位控制与由最低有效输入位控制的晶体管串联的晶体管。
4.如权利要求2所述的方法,其特征在于,所述并联电路路径中的一个并联电路路径具有最高有效选择位,所述最高有效选择位控制与由最高有效输入位控制的晶体管串联的晶体管。
5.如权利要求1所述的方法,其特征在于,所述试探性码元判决、所述先前输出码元判决和所述当前输出码元判决中的每一个都有具有一个或多个中间有效位的温度计编码表示。
6.如权利要求1所述的方法,其特征在于,所述生成包括:
利用前端滤波器处理所述接收信号以产生具有减小的前码间干扰的经滤波的信号。
7.如权利要求6所述的方法,其特征在于,所述生成进一步包括:
从过去的输出码元判决导出反馈信号;
从所述经滤波的信号减去所述反馈信号以获得具有减小的后码间干扰的组合信号;以及
利用预补偿单元对所述组合信号进行操作,以提供每组试探性码元判决。
8.一种包括接收器的信道接口模块,所述接收器具有:
预补偿单元,所述预补偿单元在多个时间间隔中的每个时间间隔处产生一组试探性码元判决,每个试探性码元判决具有多位温度计编码表示,每个试探性码元判决考虑来自推测的先前码元值的后码间干扰;以及
递归选择单元,所述递归选择单元包括逐位多路复用器以基于先前码元判决从每组试探性码元判决中选择当前码元判决,所述当前码元判决和所述先前码元判决中的每一个具有多位温度计编码表示;
其中所述试探性码元判决选自具有至少四个码元值的脉冲幅度调制PAM星座。
9.如权利要求8所述的信道接口模块,其特征在于,所述逐位多路复用器中的每一个逐位多路复用器从每个试探性码元判决接收相应的表示位并且接收先前输出码元判决的温度计编码表示作为选择输入,并且所述相应的表示位被提供作为输入值的温度计编码表示。
10.如权利要求9所述的信道接口模块,其特征在于,所述逐位多路复用器中的每一个逐位多路复用器由输出节点和公共节点之间的并联电路路径组成,每个路径具有至多一个选择位控制晶体管,所述选择位控制晶体管与至多一个输入位控制晶体管串联。
11.如权利要求10所述的信道接口模块,其特征在于,所述试探性码元判决、所述先前码元判决和所述当前码元判决的所述温度计编码表示各自具有最低有效位、一个或多个中间有效位以及最高有效位。
12.如权利要求11所述的信道接口模块,其特征在于,所述并联电路路径中的一个并联电路路径具有最低有效选择位,所述最低有效选择位控制与由最低有效输入位控制的晶体管串联的晶体管。
13.如权利要求11所述的信道接口模块,其特征在于,所述并联电路路径中的一个并联电路路径具有最高有效选择位,所述最高有效选择位控制与由最高有效输入位控制的晶体管串联的晶体管。
14.如权利要求8所述的信道接口模块,其特征在于,所述接收器进一步包括:
前端滤波器,所述前端滤波器处理接收信号以产生具有减少的前码间干扰的经滤波的信号;以及
反馈滤波器,所述反馈滤波器从过去的码元判决中导出反馈信号,以减少后码间干扰。
15.一种判决反馈均衡器DFE选择单元,包括:
逐位多路复用器,每个所述逐位多路复用器对来自一组温度计编码试探性码元判决的相应位进行操作,每个逐位多路复用器的所述相应位形成温度计编码输入值;以及
锁存器,所述锁存器捕获来自所述逐位多路复用器的输出作为当前码元判决的温度计编码表示,并且所述锁存器提供先前码元判决的温度计编码表示作为所述逐位多路复用器中的每一个逐位多路复用器的选择值;
其中所述试探性码元判决选自具有至少四个码元值的脉冲幅度调制PAM星座。
16.如权利要求15所述的DFE选择单元,其特征在于,所述逐位多路复用器中的每一个逐位多路复用器由输出节点和公共节点之间的并联电路路径组成,每个路径具有至多一个选择位控制晶体管,所述选择位控制晶体管与至多一个输入位控制晶体管串联。
17.如权利要求16所述的DFE选择单元,其特征在于,所述试探性码元判决、所述先前码元判决和所述当前码元判决的所述温度计编码表示各自具有最低有效位、一个或多个中间有效位以及最高有效位。
18.如权利要求17所述的DFE选择单元,其特征在于,所述并联电路路径中的一个并联电路路径具有最低有效选择位,所述最低有效选择位控制与由最低有效输入位控制的晶体管串联的晶体管。
19.如权利要求17所述的DFE选择单元,其特征在于,所述并联电路路径中的一个并联电路路径具有最高有效选择位,所述最高有效选择位控制与由最高有效输入位控制的晶体管串联的晶体管。
CN201910630091.XA 2018-12-06 2019-07-12 温度计编码的展开的dfe选择元件 Active CN111294297B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/211,933 2018-12-06
US16/211,933 US10680856B1 (en) 2018-12-06 2018-12-06 Thermometer-encoded unrolled DFE selection element

Publications (2)

Publication Number Publication Date
CN111294297A CN111294297A (zh) 2020-06-16
CN111294297B true CN111294297B (zh) 2022-09-27

Family

ID=70972078

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910630091.XA Active CN111294297B (zh) 2018-12-06 2019-07-12 温度计编码的展开的dfe选择元件

Country Status (2)

Country Link
US (1) US10680856B1 (zh)
CN (1) CN111294297B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113595949B (zh) * 2021-09-30 2021-12-21 苏州浪潮智能科技有限公司 自适应pam4判决反馈均衡电路
US11936505B2 (en) 2022-04-04 2024-03-19 Credo Technology Group Limited Decision feedback equalization with efficient burst error correction

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103634248A (zh) * 2012-08-24 2014-03-12 景略半导体(上海)有限公司 高速并行判决反馈均衡器、均衡方法及信道接口模块

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69523354T2 (de) * 1994-02-25 2002-07-11 Toshiba Kawasaki Kk Multiplexer
US6724329B2 (en) * 2002-04-24 2004-04-20 Intel Corporation Decision feedback equalization employing a lookup table
EP2498464A2 (en) * 2007-01-08 2012-09-12 Rambus Inc. Adaptive continuous-time line equalizer for correcting the first post-cursor ISI
US8301036B2 (en) 2009-11-15 2012-10-30 Credo Semiconductor (Hong Kong) Limited High-speed adaptive decision feedback equalizer
WO2011106052A1 (en) * 2010-02-23 2011-09-01 Rambus Inc. Decision feedback equalizer
WO2012012291A2 (en) * 2010-07-19 2012-01-26 National Semiconductor Corporation Adaptive signal equalizer with segmented coarse and fine controls
GB201201377D0 (en) * 2012-01-27 2012-03-14 Texas Instruments Ltd Method of processing data samples and circus therefor
US9178552B1 (en) * 2014-11-19 2015-11-03 Xilinx, Inc. Channel adaptive receiver switchable from a digital-based receiver mode to an analog-based receiver mode
US10341145B2 (en) * 2015-03-03 2019-07-02 Intel Corporation Low power high speed receiver with reduced decision feedback equalizer samplers
US9537682B2 (en) * 2015-03-17 2017-01-03 Intel Corporation High speed receiver with one-hot decision feedback equalizer

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103634248A (zh) * 2012-08-24 2014-03-12 景略半导体(上海)有限公司 高速并行判决反馈均衡器、均衡方法及信道接口模块

Also Published As

Publication number Publication date
US10680856B1 (en) 2020-06-09
US20200186395A1 (en) 2020-06-11
CN111294297A (zh) 2020-06-16

Similar Documents

Publication Publication Date Title
CN108781195B (zh) 用于提供高速均衡的方法和装置
US9071479B2 (en) High-speed parallel decision feedback equalizer
US8027409B2 (en) Noise prediction-based signal detection and cross-talk mitigation
CN112187683B (zh) 用于高速串行链路的并行混合信号均衡的设备及方法
CN110858824B (zh) 用于时钟恢复的基于预补偿器的量化
KR20010014993A (ko) 계산 복잡도를 감소시키고 축소 상태 시퀀스 추정 기술의임계 경로를 릴랙싱하는 방법 및 장치
JP3459879B2 (ja) デジタル通信レシーバー用改良型検知
JP2005531989A (ja) 通信路を等化する方法および装置
CN113890800B (zh) 具有部分抽头展开的决策反馈均衡器
US10523471B2 (en) Look ahead based method and apparatus for equalizing pulse amplitude modulation electronic signals
CN111294297B (zh) 温度计编码的展开的dfe选择元件
US7769099B2 (en) High-speed precoders for communication systems
CN113973033B (zh) 具有基于扰动影响的自适应的均衡器
CN111541633B (zh) 使用间隔间定时误差估计的改进的时钟恢复
CN109873778A (zh) 线性反馈均衡
US11005567B2 (en) Efficient multi-mode DFE
JP7252447B2 (ja) シンボル判定装置、及びシンボル判定方法
US20070014345A1 (en) Low complexity Tomlinson-Harashima precoders
US10476710B2 (en) Equalizer circuit, receiver circuit, and integrated circuit device
Shafik et al. Embedded equalization for ADC-based serial I/O receivers
Iijima et al. Double-rate equalization using tomlinson-harashima precoding for multi-valued data transmission
JP2005020750A (ja) 高速シリアルリンクのための判定帰還形等化
Gu et al. Pipelining Tomlinson-Harashima precoders
US11347476B2 (en) Digital filtering using combined approximate summation of partial products
Xu et al. A Low BER Adaptive Sequence Detection Method for High-Speed NRZ Data Transmission

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant