CN111063696A - 一种阵列基板及其制备方法、显示面板 - Google Patents

一种阵列基板及其制备方法、显示面板 Download PDF

Info

Publication number
CN111063696A
CN111063696A CN201911258423.2A CN201911258423A CN111063696A CN 111063696 A CN111063696 A CN 111063696A CN 201911258423 A CN201911258423 A CN 201911258423A CN 111063696 A CN111063696 A CN 111063696A
Authority
CN
China
Prior art keywords
groove
insulating layer
substrate
interlayer insulating
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911258423.2A
Other languages
English (en)
Inventor
黄茜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201911258423.2A priority Critical patent/CN111063696A/zh
Priority to US16/966,128 priority patent/US20230178568A1/en
Priority to PCT/CN2020/079617 priority patent/WO2021114505A1/zh
Publication of CN111063696A publication Critical patent/CN111063696A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明涉及一种阵列基板及其制备方法、显示面板,本发明将所涉及的阵列基板的所述层间绝缘层远离所述基板的表面局部向下凹陷形成第一凹槽,将所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成第二凹槽,所述第一凹槽和所述第二凹槽相连通形成过孔;由此改变后期通过所述过孔向下连接于所述有源层上的源漏极层的一次爬坡高度,从而避免源漏极层爬坡断裂的风险。

Description

一种阵列基板及其制备方法、显示面板
技术领域
本发明涉及显示技术领域,具体涉及一种阵列基板及其制备方法、显示面板。
背景技术
有机发光显示装置(英文全称:Organic Light-Emitting Diode,简称OLED)又称为有机电激光显示装置、有机发光半导体。OLED的工作原理是:当电力供应至适当电压时,正极空穴与阴极电荷就会在发光层中结合,在库伦力的作用下以一定几率复合形成处于激发态的激子(电子-空穴对),而此激发态在通常的环境中是不稳定的,激发态的激子复合并将能量传递给发光材料,使其从基态能级跃迁为激发态,激发态能量通过辐射驰豫过程产生光子,释放出光能,产生光亮,依其配方不同产生红、绿和蓝RGB三基色,构成基本色彩。
OLED具有电压需求低、省电效率高、反应快、重量轻、厚度薄,构造简单,成本低、广视角、几乎无穷高的对比度、较低耗电、极高反应速度等优点,已经成为当今最重要的显示技术之一。
目前,在源漏极层与有源层连接过孔位置,通常超过80度便容易出现源漏极层侧壁爬坡断裂风险。因此需要寻求一种新型的阵列基板已解决上述问题。
发明内容
本发明的一个目的是提供一种阵列基板及其制备方法、显示面板,其能够避免目前的阵列基板中存在的源漏极层侧壁爬坡断裂现象。
为了解决上述问题,本发明的一个实施方式提供了一种阵列基板,其中包括:基板、有源层、栅极绝缘层、层间绝缘层、以及源漏极层。其中所述有源层设置于所述基板上;所述栅极绝缘层设置于所述有源层上;所述层间绝缘层设置于所述栅极绝缘层上;所述源漏极层设置于所述层间绝缘层上,所述源漏极层通过过孔向下连接至所述有源层上。其中所述过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽由所述层间绝缘层远离所述基板的表面局部向下凹陷形成;所述第二凹槽由所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成;其中所述第一凹槽和所述第二凹槽的相接处形成有一台阶。
进一步地,其中所述栅极绝缘层包括:第一栅极绝缘层和第二栅极绝缘层,其中所述第一栅极绝缘层设置于所述有源层上;所述第二栅极绝缘层设置于所述第一栅极绝缘层上。其中所述层间绝缘层包括:第一层间绝缘层和第二层间绝缘层,其中所述第一层间绝缘层设置于所述第二栅极绝缘层上;所述第二层间绝缘层设置于所述第一层间绝缘层上。其中所述第一凹槽由所述第二层间绝缘层远离所述基板的表面局部向下凹陷形成。
进一步地,其中所述第一凹槽的底面设置于所述第二层间绝缘层与所述第一栅极绝缘层之间。
进一步地,其中所述第一凹槽的底面与所述第二栅极绝缘层远离所述基板的表面平齐。
本发明的另一个实施方式还提供了一种制备本发明所涉及的阵列基板的制备方法,其中包括:步骤S1,提供一基板,在所述基板上制备所述有源层;步骤S2,在所述有源层上制备所述栅极绝缘层;步骤S3,在所述栅极绝缘层上制备所述层间绝缘层;步骤S4,在所述层间绝缘层上制备所述源漏极层,所述源漏极层通过过孔向下连接于所述有源层上。其中所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽由所述层间绝缘层远离所述基板的表面局部向下凹陷形成,所述第二凹槽由所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成;其中所述第一凹槽和所述第二凹槽的相接处形成有一台阶。
进一步地,其中所述步骤S2包括:在所述有源层上制备所述第一栅极绝缘层,在所述第一栅极绝缘层上制备所述第二栅极绝缘层;所述步骤S3包括:在所述第二栅极绝缘层上制备所述第一层间绝缘层,在所述第一层间绝缘层上制备所述第二层间绝缘层;所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽,所述第一凹槽由所述第二层间绝缘层远离所述基板的表面局部向下凹陷形成,所述第二凹槽由所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成;其中所述第一凹槽和所述第二凹槽的相接处形成有一台阶。
进一步地,其中所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽通过第一套孔由第二层间绝缘层远离所述基板的表面向下进行刻蚀形成;所述第二凹槽通过第二套孔对所述第一凹槽靠近所述基板的底面直至所述有源层远离所述基板的表面进行刻蚀形成;其中所述第二套孔的外围尺寸小于所述第一套孔的外围尺寸。
进一步地,其中所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽通过第二套孔由第二层间绝缘层远离所述基板的表面向下进行刻蚀,然后通过第一套孔对所述第二套孔外围的所述第二层间绝缘进行刻蚀形成;所述第二凹槽通过第一套孔对所述第二套孔内直至所述有源层远离所述基板的表面进行刻蚀形成;其中所述第二套孔的外围尺寸小于所述第一套孔的外围尺寸。
进一步地,其中所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;其中所述第一凹槽是对所述第二层间绝缘层远离所述基板的表面局部向下进行刻蚀,然后用氧气对光阻的孔洞处理形成;所述第二凹槽是对所述第一凹槽靠近所述基板的底面直至所述有源层远离所述基板的表面进行局部刻蚀形成第二凹槽。
本发明的另一个实施方式还提供了一种显示面板,其中包括本发明所涉及的阵列基板。
本发明的优点是:本发明涉及一种阵列基板及其制备方法、显示面板,本发明将所涉及的阵列基板的所述层间绝缘层远离所述基板的表面局部向下凹陷形成第一凹槽,将所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成第二凹槽,所述第一凹槽和所述第二凹槽相连通形成过孔;由此改变后期通过所述过孔连接于所述有源层上的源漏极层的一次爬坡高度,从而避免源漏极层爬坡断裂的风险。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明阵列基板的结构示意图。
图2是本发明阵列基板的结构示意图二。
图3是本发明实施例3的制备结构示意图。
图4是本发明实施例4的制备结构示意图。
图中部件标识如下:
100、阵列基板
1、基板 2、有源层
3、栅极绝缘层 4、层间绝缘层
31、第一栅极绝缘层 32、第二栅极绝缘层
41、第一层间绝缘层 42、第二层间绝缘层
5、源漏极层 6、过孔
7、第一栅极层 8、第二栅极层
61、第一凹槽 62、第二凹槽
63、台阶
具体实施方式
以下结合说明书附图详细说明本发明的优选实施例,以向本领域中的技术人员完整介绍本发明的技术内容,以举例证明本发明可以实施,使得本发明公开的技术内容更加清楚,使得本领域的技术人员更容易理解如何实施本发明。然而本发明可以通过许多不同形式的实施例来得以体现,本发明的保护范围并非仅限于文中提到的实施例,下文实施例的说明并非用来限制本发明的范围。
本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是附图中的方向,本文所使用的方向用语是用来解释和说明本发明,而不是用来限定本发明的保护范围。
在附图中,结构相同的部件以相同数字标号表示,各处结构或功能相似的组件以相似数字标号表示。此外,为了便于理解和描述,附图所示的每一组件的尺寸和厚度是任意示出的,本发明并没有限定每个组件的尺寸和厚度。
当某些组件,被描述为“在”另一组件“上”时,所述组件可以直接置于所述另一组件上;也可以存在一中间组件,所述组件置于所述中间组件上,且所述中间组件置于另一组件上。当一个组件被描述为“安装至”或“连接至”另一组件时,二者可以理解为直接“安装”或“连接”,或者一个组件通过一中间组件“安装至”或“连接至”另一个组件。
实施例1
如图1所示,一种阵列基板100,其中包括:基板1、有源层2、栅极绝缘层3、层间绝缘层4、以及源漏极层5。
如图1所示,其中所述有源层2设置于所述基板1上。
如图1所示,其中所述栅极绝缘层3设置于所述有源层2上。具体地,其中所述栅极绝缘层3包括第一栅极绝缘层31和第二栅极绝缘层32,其中所述第一栅极绝缘层31设置于所述有源层2上;所述第二栅极绝缘层32设置于所述第一栅极绝缘层31上。
如图1所示,其中所述层间绝缘层4设置于所述栅极绝缘层3上。具体地,其中所述层间绝缘层4包括第一层间绝缘层41和第二层间绝缘层42,其中所述第一层间绝缘层41设置于所述第二栅极绝缘层32上;所述第二层间绝缘层42设置于所述第一层间绝缘层41上。
如图1所示,所述阵列基板100还包括设置于所述第二层间绝缘层42上的源漏极层5。其中所述源漏极层5通过过孔6连接至所述有源层2上。
如图1所示,其中所述过孔6包括相连通的第一凹槽61和第二凹槽62。其中所述第一凹槽61由所述第二层间绝缘层42远离所述基板1的表面局部向下凹陷形成;所述第二凹槽62由所述第一凹槽61靠近所述基板1的底面局部向下凹陷直至所述有源层2远离所述基板1的表面形成。其中所述第一凹槽61和所述第二凹槽62的相接处形成有一台阶63。
如图1所示,其中所述第一凹槽61的底面设置于所述第二层间绝缘层42与所述第一栅极绝缘层31之间。本实施例优选的将所述第一凹槽61的底面与所述第二栅极绝缘层32远离所述基板1的表面平齐。另外,本实施例中所述的过孔6包括第一凹槽61和第二凹槽62,实际操作中,还可以包括第三凹槽、第四凹槽等。本实施例主要是将过孔6设置成第一凹槽61和第二凹槽62,由此改变后期通过所述过,6连接于所述有源层2上的源漏极层5的一次爬坡高度,从而避免源漏极层5爬坡断裂的风险。
如图1所示,所述阵列基板100还包括第一栅极层7以及第二栅极层8,其中所述第一栅极层7设置于所述第一栅极绝缘层31与所述第二栅极绝缘层32之间;所述第二栅极层8设置于所述第二栅极绝缘32与所述第一层间绝缘层41之间。其中所述第一栅极绝缘层31主要是防止第一栅极层7与所述有源层2之间接触,避免其发生短路现象。其中所述第二栅极绝缘层32主要是防止第一栅极层7和第二栅极层8之间接触,避免其发生短路现象。
实施例2
如图2所示,本发明还提供了一种制备本发明所涉及的阵列基板100的制备方法,其中包括:步骤S1,提供一基板1,在所述基板1上制备所述有源层2;步骤S2,在所述有源层2上制备所述栅极绝缘层3;步骤S3,在所述栅极绝缘层3上制备所述层间绝缘层4;步骤S4,在所述层间绝缘层4上制备所述源漏极层5,所述源漏极层5通过过孔6向下连接于所述有源层2上。其中所述步骤S4中的过孔6包括相连通的第一凹槽61和第二凹槽62;所述第一凹槽61由所述层间绝缘层4远离所述基板1的表面局部向下凹陷形成,所述第二凹槽62由所述第一凹槽61靠近所述基板1的底面局部向下凹陷直至所述有源层2远离所述基板1的表面形成;其中所述第一凹槽61和所述第二凹槽62的相接处形成有一台阶63。
具体地,其中所述步骤S2包括:在所述有源层2上制备所述第一栅极绝缘层31,在所述第一栅极绝缘层31上制备所述第二栅极绝缘层32;所述步骤S3包括:在所述第二栅极绝缘层32上制备所述第一层间绝缘层41,在所述第一层间绝缘层41上制备所述第二层间绝缘层42;所述步骤S4中的过孔6包括相连通的第一凹槽61和第二凹槽62。所述第一凹槽61由所述第二层间绝缘层42远离所述基板1的表面局部向下凹陷形成,所述第二凹槽62由所述第一凹槽61靠近所述基板1的底面局部向下凹陷直至所述有源层2远离所述基板1的表面形成;其中所述第一凹槽61和所述第二凹槽62的相接处形成有一台阶63。
实施例3
其中所述步骤S4中的过孔6包括相连通的第一凹槽61和第二凹槽62。如图3所示,通过第一套孔由所述第二层间绝缘层42远离所述基板1的表面向下进行刻蚀形成所述第一凹槽61;如图1所示,通过第二套孔对所述第一凹槽61靠近所述基板1的底面直至所述有源层2远离所述基板1的表面进行刻蚀形成所述第二凹槽62。其中所述第二套孔的外围尺寸小于所述第一套孔的外围尺寸。由此主要是将过孔6设置成第一凹槽61和第二凹槽62,由此改变后期通过所述过,6连接于所述有源层2上的源漏极层5的一次爬坡高度,从而避免源漏极层5爬坡断裂的风险。
实施例4
其中所述步骤S4中的过孔6包括相连通的第一凹槽61和第二凹槽62。如图4所示,通过第二套孔由所述第二层间绝缘层42远离所述基板1的表面向下进行刻蚀;如图1所示,通过第一套孔对所述第二套孔外围的所述第二层间绝缘42进行刻蚀形成所述第一凹槽61;同时通过第一套孔对所述第二套孔内直至所述有源层2远离所述基板1的表面进行刻蚀形成所述第二凹槽62。其中所述第二套孔的外围尺寸小于所述第一套孔的外围尺寸。由此主要是将过孔6设置成第一凹槽61和第二凹槽62,由此改变后期通过所述过,6连接于所述有源层2上的源漏极层5的一次爬坡高度,从而避免源漏极层5爬坡断裂的风险。
实施例5
其中所述步骤S4中,通过对所述第二层间绝缘层42远离所述基板1的表面局部向下进行刻蚀,然后用氧气对光阻的孔洞处理形成所述第一凹槽61;所述第一凹槽61对所述第一凹槽61靠近所述基板1的底面直至所述有源层2远离所述基板1的表面进行局部刻蚀形成所述第二凹槽62。由此改变后期通过所述过孔6连接于所述有源层2上的源漏极层5的一次爬坡高度,从而避免源漏极层5爬坡断裂的风险。本实施例中的第一凹槽61的制备步骤图类似于图4;本实施例中的第二凹槽62的制备步骤图类似于图1,此不赘述。
本发明还提供了一种显示面板,其中包括本发明所涉及的阵列基板100。
以上对本发明所提供的阵列基板及其制备方法、显示面板进行了详细介绍。应理解,本文所述的示例性实施方式应仅被认为是描述性的,用于帮助理解本发明的方法及其核心思想,而并不用于限制本发明。在每个示例性实施方式中对特征或方面的描述通常应被视作适用于其他示例性实施例中的类似特征或方面。尽管参考示例性实施例描述了本发明,但可建议所属领域的技术人员进行各种变化和更改。本发明意图涵盖所附权利要求书的范围内的这些变化和更改,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种阵列基板,其特征在于,包括:
基板;
有源层,所述有源层设置于所述基板上;
栅极绝缘层,所述栅极绝缘层设置于所述有源层上;
层间绝缘层,所述层间绝缘层设置于所述栅极绝缘层上;
源漏极层,所述源漏极层设置于所述层间绝缘层上,所述源漏极层通过过孔向下连接至所述有源层上;
其中所述过孔包括相连通的第一凹槽和第二凹槽;
所述第一凹槽由所述层间绝缘层远离所述基板的表面局部向下凹陷形成;
所述第二凹槽由所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成;
其中所述第一凹槽和所述第二凹槽的相接处形成有一台阶。
2.根据权利要求1所述的阵列基板,其特征在于,所述栅极绝缘层包括:
第一栅极绝缘层,所述第一栅极绝缘层设置于所述有源层上;
第二栅极绝缘层,所述第二栅极绝缘层设置于所述第一栅极绝缘层上;
所述层间绝缘层包括:
第一层间绝缘层,所述第一层间绝缘层设置于所述第二栅极绝缘层上;
第二层间绝缘层,所述第二层间绝缘层设置于所述第一层间绝缘层上;
其中所述第一凹槽由所述第二层间绝缘层远离所述基板的表面局部向下凹陷形成。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一凹槽的底面设置于所述第二层间绝缘层与所述第一栅极绝缘层之间。
4.根据权利要求3所述的阵列基板,其特征在于,所述第一凹槽的底面与所述第二栅极绝缘层远离所述基板的表面平齐。
5.一种制备权利要求1所述的阵列基板的制备方法,其特征在于,包括:
步骤S1,提供一基板,在所述基板上制备所述有源层;
步骤S2,在所述有源层上制备所述栅极绝缘层;
步骤S3,在所述栅极绝缘层上制备所述层间绝缘层;
步骤S4,在所述层间绝缘层上制备所述源漏极层,所述源漏极层通过过孔向下连接于所述有源层上;
其中所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽由所述层间绝缘层远离所述基板的表面局部向下凹陷形成,所述第二凹槽由所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成;其中所述第一凹槽和所述第二凹槽的相接处形成有一台阶。
6.根据权利要求5所述的阵列基板的制备方法,其特征在于,所述步骤S2包括:在所述有源层上制备所述第一栅极绝缘层,在所述第一栅极绝缘层上制备所述第二栅极绝缘层;
所述步骤S3包括:在所述第二栅极绝缘层上制备所述第一层间绝缘层,在所述第一层间绝缘层上制备所述第二层间绝缘层;
所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽由所述第二层间绝缘层远离所述基板的表面局部向下凹陷形成,所述第二凹槽由所述第一凹槽靠近所述基板的底面局部向下凹陷直至所述有源层远离所述基板的表面形成;其中所述第一凹槽和所述第二凹槽的相接处形成有一台阶。
7.根据权利要求6所述的阵列基板的制备方法,其特征在于,所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽通过第一套孔由第二层间绝缘层远离所述基板的表面向下进行刻蚀形成;所述第二凹槽通过第二套孔对所述第一凹槽靠近所述基板的底面直至所述有源层远离所述基板的表面进行刻蚀形成;其中所述第二套孔的外围尺寸小于所述第一套孔的外围尺寸。
8.根据权利要求6所述的阵列基板的制备方法,其特征在于,所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;所述第一凹槽通过第二套孔由第二层间绝缘层远离所述基板的表面向下进行刻蚀,然后通过第一套孔对所述第二套孔外围的所述第二层间绝缘进行刻蚀形成;所述第二凹槽通过第一套孔对所述第二套孔内直至所述有源层远离所述基板的表面进行刻蚀形成;其中所述第二套孔的外围尺寸小于所述第一套孔的外围尺寸。
9.根据权利要求6所述的阵列基板的制备方法,其特征在于,所述步骤S4中的过孔包括相连通的第一凹槽和第二凹槽;其中所述第一凹槽是对所述第二层间绝缘层远离所述基板的表面局部向下进行刻蚀,然后用氧气对光阻的孔洞处理形成;所述第二凹槽是对所述第一凹槽靠近所述基板的底面直至所述有源层远离所述基板的表面进行局部刻蚀形成。
10.一种显示面板,其特征在于,包括权利要求1-4任意一项所述的阵列基板。
CN201911258423.2A 2019-12-10 2019-12-10 一种阵列基板及其制备方法、显示面板 Pending CN111063696A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201911258423.2A CN111063696A (zh) 2019-12-10 2019-12-10 一种阵列基板及其制备方法、显示面板
US16/966,128 US20230178568A1 (en) 2019-12-10 2020-03-17 Array substrate and manufacturing method thereof, and display panel
PCT/CN2020/079617 WO2021114505A1 (zh) 2019-12-10 2020-03-17 一种阵列基板及其制备方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911258423.2A CN111063696A (zh) 2019-12-10 2019-12-10 一种阵列基板及其制备方法、显示面板

Publications (1)

Publication Number Publication Date
CN111063696A true CN111063696A (zh) 2020-04-24

Family

ID=70300374

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911258423.2A Pending CN111063696A (zh) 2019-12-10 2019-12-10 一种阵列基板及其制备方法、显示面板

Country Status (3)

Country Link
US (1) US20230178568A1 (zh)
CN (1) CN111063696A (zh)
WO (1) WO2021114505A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111863838A (zh) * 2020-07-21 2020-10-30 武汉华星光电半导体显示技术有限公司 一种阵列基板及其制备方法
WO2024000504A1 (zh) * 2022-06-30 2024-01-04 京东方科技集团股份有限公司 阵列基板及其制造方法、显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110017999A1 (en) * 2009-07-24 2011-01-27 Hee-Dong Choi Array substrate and method of fabricating the same
KR20110056899A (ko) * 2009-11-23 2011-05-31 엘지디스플레이 주식회사 어레이 기판 및 이의 제조방법
CN104867921A (zh) * 2014-02-24 2015-08-26 乐金显示有限公司 薄膜晶体管基板及利用该薄膜晶体管基板的显示装置
CN104952934A (zh) * 2015-06-25 2015-09-30 京东方科技集团股份有限公司 薄膜晶体管及制造方法、阵列基板、显示面板
CN109817675A (zh) * 2019-01-30 2019-05-28 武汉华星光电半导体显示技术有限公司 柔性阵列基板、显示面板及制备方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101013625B1 (ko) * 2003-12-23 2011-02-10 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법
WO2015151337A1 (ja) * 2014-03-31 2015-10-08 株式会社 東芝 薄膜トランジスタ、半導体装置及び薄膜トランジスタの製造方法
CN104681631B (zh) * 2015-03-24 2019-04-30 京东方科技集团股份有限公司 薄膜晶体管及其制作方法、阵列基板及显示装置
CN106847744B (zh) * 2017-02-20 2020-10-02 合肥京东方光电科技有限公司 阵列基板的制备方法、阵列基板及显示装置
US11387313B2 (en) * 2017-05-22 2022-07-12 Boe Technology Group Co., Ltd. Display panel and display apparatus
CN108091674B (zh) * 2017-12-12 2020-06-26 武汉华星光电半导体显示技术有限公司 Oled背板结构及oled背板制作方法
US20220255025A1 (en) * 2018-12-07 2022-08-11 Boe Technology Group Co., Ltd. Oled display panel and display device
CN109997230A (zh) * 2019-01-29 2019-07-09 京东方科技集团股份有限公司 像素单元及其制造方法和双面oled显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110017999A1 (en) * 2009-07-24 2011-01-27 Hee-Dong Choi Array substrate and method of fabricating the same
KR20110056899A (ko) * 2009-11-23 2011-05-31 엘지디스플레이 주식회사 어레이 기판 및 이의 제조방법
CN104867921A (zh) * 2014-02-24 2015-08-26 乐金显示有限公司 薄膜晶体管基板及利用该薄膜晶体管基板的显示装置
CN104952934A (zh) * 2015-06-25 2015-09-30 京东方科技集团股份有限公司 薄膜晶体管及制造方法、阵列基板、显示面板
CN109817675A (zh) * 2019-01-30 2019-05-28 武汉华星光电半导体显示技术有限公司 柔性阵列基板、显示面板及制备方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
张文洁等: "《机械电子工程导论》", 31 May 2015, 北京理工大学出版社 *
杨邦朝等: "《多芯片组件(MCM)技术及其应用》", 31 August 2001, 电子科技大学出版商 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111863838A (zh) * 2020-07-21 2020-10-30 武汉华星光电半导体显示技术有限公司 一种阵列基板及其制备方法
US11997878B2 (en) 2020-07-21 2024-05-28 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Array substrate and manufacturing method thereof
WO2024000504A1 (zh) * 2022-06-30 2024-01-04 京东方科技集团股份有限公司 阵列基板及其制造方法、显示面板

Also Published As

Publication number Publication date
WO2021114505A1 (zh) 2021-06-17
US20230178568A1 (en) 2023-06-08

Similar Documents

Publication Publication Date Title
CN110048005B (zh) 一种oled显示器件及其制备方法
CN111063697A (zh) 一种阵列基板及其制备方法、显示面板
CN111106149B (zh) 一种显示面板及其制备方法
KR100579182B1 (ko) 유기 전계 발광 표시 장치의 제조 방법
US9666647B2 (en) OLED display and method of manufacturing the same
KR20030067547A (ko) 유기 발광 표시 장치
CN109755287B (zh) 一种柔性oled器件及其制备方法
WO2015143836A1 (zh) 阵列基板及其制备方法和显示面板
CN110265568B (zh) 一种显示器件及其制备方法
CN111063696A (zh) 一种阵列基板及其制备方法、显示面板
EP3257084B1 (en) Top-emitting oled substrate and fabrication method thereof, and display apparatus
CN110429098B (zh) 一种显示面板及其制作方法、显示装置
US20210336177A1 (en) Oled display panel and oled display device
WO2016090747A1 (zh) Oled显示装置及其制造方法
US20210359271A1 (en) Display panel and method of fabricating the same
KR20150027486A (ko) 유기전계발광 소자, 그 제조 방법 및 유기전계발광 표시장치
US20210359043A1 (en) Array substrate and manufacturing method thereof, and display device
US11271057B2 (en) Array substrate, manufacturing method thereof, and display panel
CN112582443B (zh) Led显示结构的制作方法、led显示结构以及显示面板
CN100521285C (zh) 有机电致发光装置及其制造方法、空穴注入装置
US11164909B1 (en) Display panel, manufacturing method thereof, and display device
CN111048698B (zh) 一种有机发光二极管结构的制造方法
WO2021179419A1 (zh) 一种显示面板及其制备方法、显示装置
CN110911458A (zh) 一种阵列基板及其制备方法、显示面板
CN112802879B (zh) 一种显示面板及其制备方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination