CN111048029B - 数据驱动电路、驱动芯片、显示装置及其驱动方法 - Google Patents

数据驱动电路、驱动芯片、显示装置及其驱动方法 Download PDF

Info

Publication number
CN111048029B
CN111048029B CN201911418039.4A CN201911418039A CN111048029B CN 111048029 B CN111048029 B CN 111048029B CN 201911418039 A CN201911418039 A CN 201911418039A CN 111048029 B CN111048029 B CN 111048029B
Authority
CN
China
Prior art keywords
transistor
voltage
operational amplifier
pixel
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911418039.4A
Other languages
English (en)
Other versions
CN111048029A (zh
Inventor
张皓东
刘炳麟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Shiya Technology Co ltd
Original Assignee
Vision Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vision Technology Co ltd filed Critical Vision Technology Co ltd
Priority to CN201911418039.4A priority Critical patent/CN111048029B/zh
Publication of CN111048029A publication Critical patent/CN111048029A/zh
Priority to US17/003,668 priority patent/US11341884B2/en
Application granted granted Critical
Publication of CN111048029B publication Critical patent/CN111048029B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明实施例公开了一种数据驱动电路、驱动芯片、显示装置及其驱动方法,其中数据驱动电路包括:像素电流产生模块和第一运算放大器;像素电流产生模块包括输入端和输出端,像素电流产生模块用于根据输入端输入的数据电压产生像素电流,像素电流产生模块的输出端用于连接像素电路;第一运算放大器的第一输入端与像素电流产生模块的输出端连接,第一运算放大器的第二输入端用于输入第一电压,第一电压与数据电压正相关,第一运算放大器的输出端用于连接像素电路;运算放大器用于根据第一电压产生偏置电流。本发明的技术方案,有利于在保证运算放大器和双极点系统稳定度的基础上,减小数据驱动电路的功耗。

Description

数据驱动电路、驱动芯片、显示装置及其驱动方法
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种数据驱动电路、驱动芯片、显示装置及其驱动方法。
背景技术
随着显示技术的发展,对显示装置中驱动芯片的功耗要求也越来越高。
现有显示面板中,通常包括多个像素电路,对像素电路的驱动方式通常包括电流型驱动和电压型驱动。
对于电流型驱动的显示面板来说,存在驱动芯片功耗较大的问题。
发明内容
本发明提供一种数据驱动电路、驱动芯片、显示装置及其驱动方法,以实现在保证数据驱动电路中运算放大器的工作稳定的基础上,减小数据驱动电路和整个驱动芯片的功耗。
第一方面,本发明实施例提供了一种数据驱动电路,包括:像素电流产生模块和第一运算放大器;
像素电流产生模块包括输入端和输出端,像素电流产生模块用于根据输入端输入的数据电压产生像素电流,像素电流产生模块的输出端用于连接像素电路;
第一运算放大器包括第一输入端、第二输入端和输出端,第一运算放大器的第一输入端与像素电流产生模块的输出端连接,第一运算放大器的第二输入端用于输入第一电压,第一电压与数据电压正相关,第一运算放大器的输出端用于连接像素电路;运算放大器用于根据第一电压产生偏置电流。
可选的,第一运算放大器包括偏置电流产生模块和放大模块,偏置电流产生模块包括输入端和输出端,偏置电流产生模块的输入端作为第一运算放大器的第二输入端,偏置电流产生模块用于根据偏置电流产生模块输入端输入的第一电压产生偏置电流;
放大模块包括同相输入端、反相输入端、偏置电流输入端和驱动电压输出端,放大模块的同相输入端作为运算放大器的第一输入端,放大模块的反相输入端用于输入参考电压,放大模块的偏置电流输入端与偏置电流产生模块的输出端电连接,放大模块的驱动电压输出端作为第一运算放大器的输出端。
可选的,像素电流产生模块包括第一晶体管,第一晶体管的栅极用于输入第一电压,第一晶体管的第一极作为像素电流产生模块的输出端,第一晶体管的第二极接地;
偏置电流产生模块包括第二晶体管,第二晶体管的栅极与第一晶体管的栅极电连接,第二晶体管的第一极作为偏置电流产生模块的输出端与放大模块的偏置电流输入端电连接,第二晶体管的第二极接地。
可选的,第二晶体管的宽长比和第一晶体管的宽长比的比例大于或等于第一阈值,其中第一阈值满足以下条件:
第一晶体管的栅极接入的第一电压对应于任一灰阶对应的数据电压时,偏置电流产生模块产生的偏置电流能够使第一运算放大器工作稳定。
可选的,像素电流产生模块还包括第二运算放大器,第二运算放大器的同相输入端作为像素电流产生模块的输入端接入数据电压,第二运算放大器的反相输入端与第二运算放大器的输出端电连接,第二运算放大器的输出端与第一晶体管的栅极电连接,第二运算放大器的输出端的输出电压为第一电压。
可选的,放大模块包括第三晶体管、第四晶体管、第五晶体管和第六晶体管;
其中,第三晶体管的栅极与第四晶体管的栅极电连接,第三晶体管的第一极与第四晶体管的第一极电连接,第三晶体管和第四晶体管的第一极接入电源电压,第三晶体管的第二极与第五晶体管的第一极电连接,第三晶体管的栅极还与第五晶体管的第一极电连接;第五晶体管的栅极与第一晶体管的第一极电连接,第五晶体管的第二极与第二晶体管的第一极电连接;
第四晶体管的第二极与第六晶体管的第一极电连接,第六晶体管的栅极与第一运算放大器的反相输入端电连接,第六晶体管的第二极与第二晶体管的第一极电连接。
第二方面,本发明实施例还提供了一种驱动芯片,包括多个第一方面提供的数据驱动电路,驱动芯片还包括多个第一端子和第二端子,每个第一端子连接一数据驱动电路的像素电流产生模块的输出端,每个第二端子连接一数据驱动电路的第一运算放大器的输出端。
第三方面,本发明实施例还提供了一种显示装置,包括第二方面提供的驱动芯片和显示面板,显示面板包括多个像素电路、与数据驱动电路一一对应的像素电流传输线、驱动电压传输线和多条扫描线;像素电路包括驱动电压写入模块、驱动模块和反馈模块;
其中,每个驱动芯片的第一端子通过一条像素电流传输线连接一列像素电路的反馈模块,反馈模块用于根据扫描线传输的扫描信号向对应的第一端子反馈像素电流;每个驱动芯片的第二端子通过一条驱动电压传输线连接一列像素电路驱动电压写入模块,驱动电压写入模块用于根据扫描线传输的扫描信号向驱动模块的控制端写入驱动电压。
可选的,驱动电压写入模块包括第七晶体管、驱动模块包括第八晶体管、反馈模块包括第九晶体管,像素电路还包括第十晶体管和第一电容,显示面板还包括多条参考电压线和多条发光控制线,每条扫描线连接一行像素电路的第七晶体管和第九晶体管的栅极,每条参考电压线连接一行像素电路的第一电容的第一端,每条发光控制线分别连接一行像素电路的第十晶体管的栅极;
第七晶体管的第一极连接驱动电压传输线,第七晶体管的第二极连接第八晶体管的栅极;
第八晶体管的第一极接入第一电源电压,第八晶体管的第二极连接第十晶体管的第一极,第十晶体管的第二极连接发光器件的阳极,发光器件的阴极接入第二电源电压;
第九晶体管的第一极与第八晶体管的第二极电连接,第九晶体管的第二极连接像素电流传输线;
第一电容的第二端与第八晶体管的栅极电连接。
第四方面,本发明实施例还提供了一种显示装置驱动方法,包括:
像素电流产生模块根据数据电压产生对应的像素电流,并将像素电流传输至对应的像素电路;
第一运算放大器的根据第一输入端输入的第一电压产生偏置电流,并根据像素电流产生模块的输出电流产生驱动电压并传输至对应的像素电路;其中第一电压与数据电压正相关。
本实施例提供了数据驱动电路、驱动芯片、显示装置及其驱动方法,其中数据驱动电路包括:像素电流产生模块和第一运算放大器;像素电流产生模块包括输入端和输出端,像素电流产生模块用于根据输入端输入的数据电压产生像素电流,像素电流产生模块的输出端用于连接像素电路;第一运算放大器包括第一输入端、第二输入端和输出端,第一运算放大器的第一输入端与像素电流产生模块的输出端连接,第一运算放大器的第二输入端用于输入第一电压,第一电压与数据电压正相关,第一运算放大器的输出端用于连接像素电路;运算放大器用于根据第一电压产生偏置电流。本实施例提供的数据驱动电路,可以使得像素电流产生模块产生的每个像素电流对应一个与之适应的第一运算放大器的偏置电流,相比于现有技术中采用一较大的固定偏置电流的运算放大器来说,有利于在保证运算放大器和双极点系统稳定度的基础上,减小数据驱动电路的功耗。
附图说明
图1是本发明实施例提供的一种数据驱动电路的结构示意图;
图2是本发明实施例提供的另一种数据驱动电路的结构示意图;
图3是本发明实施例提供的另一种数据驱动电路的结构示意图;
图4是本发明实施例提供的一种驱动芯片的结构示意图;
图5是本发明实施例提供的一种显示装置的结构示意图;
图6是本发明实施例提供的数据驱动电路与像素电路的连接结构示意图;
图7是本发明实施例提供的另一种显示装置的结构示意图;
图8是本发明实施例提供的另一种数据驱动电路与像素电路的连接结构示意图;
图9是本发明实施例提供的另一种数据驱动电路与像素电路的连接结构示意图;
图10是本发明实施例提供的一种显示装置的驱动方法的流程图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中所述,对于现有技术中电流型驱动的显示面板来说,存在驱动芯片功耗较大的问题。经发明人研究发现,出现上述问题的原因在于,现有驱动芯片中通常包括数据驱动电路,数据驱动电路中通常包括运算放大器,运算放大器的输出端可向对应的像素电路输出驱动电压,运算放大器与其驱动的像素电路可组成两极点系统。现有技术中,电流型驱动显示面板中通常包括电流型驱动的像素电路,电流型驱动的像素电路会根据灰阶数据生成对应的像素电流。而运算放大器的偏置电流通常为固定值,该偏置电流需要适应各灰阶数据对应的像素电流。运算放大器的输出端与通过驱动信号线连接像素电路,运算放大器的输出会产生一个极点,例如记为第一极点;像素电流流过像素电路中的驱动晶体管时,会产生另外一个极点,例如记为第二极点;第一极点和第二极点的相对位置关系会决定运算放大器工作的稳定度。具体的,第一极点与第二极点在波特图中的位置越远,运算放大器和双极点系统的工作越稳定。要保证双极点系统的电路稳定工作,则两个极点需要由主次之分,主极点越小,次极点越大,则双极点系统的电路越稳定。以第二极点为主极点,第一极点为次极点为例,则在频域中第二极点距离原点的距离需较近,第一极点距离原点的距离需较远,以保证第二极点与第二极点的距离可以大于或等于第一距离阈值(该第一距离阈值为可以是保证双极点系统的电路稳定的临界距离),进而保证运算放大器稳定工作。其中,第一极点的位置与偏置电流大小相关,第二极点的位置与像素电流大小相关,因偏置电流大小固定,因此第一极点的位置固定。通常像素电流越大,第二极点的位置越远;偏置电流越大,第一极点的位置越远。故该固定的偏置电流需满足在灰阶数据对应的像素电流最大时,第一极点和第二极点的距离大于或等于第一距离阈值,运算放大器才可以稳定工作,故运算放大器的固定的偏置电流值会较大,因此造成整个驱动芯片功耗较大,并且像素电流较小时,偏置电流会冗余。
基于上述问题,本发明实施例提供一种数据驱动电路,图1是本发明实施例提供的一种数据驱动电路的结构示意图,参考图1,该数据驱动电路包括:像素电流产生模块110和第一运算放大器120;
像素电流产生模块110包括输入端IN1和输出端OUT1,像素电流产生模块110用于根据输入端IN1输入的数据电压VDATA产生像素电流,像素电流产生模块110的输出端用于连接像素电路210;
第一运算放大器120包括第一输入端IN3、第二输入端IN4和输出端OUT2,第一运算放大器120的第一输入端IN3与像素电流产生模块110的输出端OUT1连接,第一运算放大器120的第二输入端IN4用于输入第一电压V1,第一电压V1与数据电压VDATA正相关,第一运算放大器120的输出端OUT2用于连接像素电路210;运算放大器用于根据第一电压V1产生偏置电流。
可选的,数据驱动电路可以集成在驱动芯片中,驱动芯片中还可包括伽马电路,伽马电路可用于产生与显示灰阶对应的数据电压VDATA,其中像素电流产生模块110的输入端可以与伽马电路电连接,即像素电流产生模块110的输入端接入数据电压VDATA,并可根据该数据电压VDATA产生与之对应的像素电流,像素电流产生模块110内部产生像素电流后,可通过自身输出端OUT1输出至对应的像素电路。第一运算放大器120还可包括第三输入端IN5,其中第三输入端IN5可以作为第一运算放大器120的反相输入端,该反相输入端可接入一个固定的参考电压VREF,第一输入端IN3可以作为第一运算放大器120的同相输入端,该同相输入端的电压即为像素电流产生模块110输出端的电压。第一运算放大器120可以根据像素电流产生用于驱动像素电路210的驱动电压并输出,图1中示例性地示出了显示面板中的像素电路210,其中,第一运算放大器120的输出端OUT2可以与像素电路210中驱动晶体管的栅极电连接,使驱动晶体管可以根据第一运算放大器120输出的驱动电压产生与像素电流产生模块110所产生的像素电流相等的像素电流,因像素电流产生模块110的输出端可以与像素电路210中驱动晶体管的源极或漏极电连接,示例性的,驱动晶体管为P型晶体管时,像素电流产生模块110可与驱动晶体管的漏极电连接,进而使得流过驱动晶体管的驱动电流可流回至像素电流产生模块110,进而使得数据驱动电路与其驱动的像素电路210形成闭环回路。如背景技术中所述,该闭环回路形成了双极点系统,第一运算放大器120的输出端OUT2的输出会产生一个极点,例如记为第一极点P1;像素电流流过像素电路210中的驱动晶体管时,会产生另外一个极点,例如记为第二极点P2;第一极点P1和第二极点P2的相对位置关系会决定运算放大器工作的稳定度。
继续参考图1,第一运算放大器120的第二输入端IN4用于输入第一电压V1,第一运算放大器120根据第一电压V1产生偏置电流,因第一电压V1与数据电压VDATA正相关,因此第一运算放大器120的偏置电流大小与数据电压VDATA相关,因不同显示灰阶对应的数据电压VDATA大小不同,即相应的偏置电流的大小也会随数据电压VDATA的改变而发生改变。如背景技术中所述,在双极点系统中,第一极点P1和第二极点P2的位置越远,整个双极点系统和第一运算放大器120的工作越稳定,但是为了保证数据驱动电路的功耗不致过大,第一极点P1与第二极点P2的位置不可能无穷远,即保证第一极点P1和第二极点P2的距离可以使整个双极点系统和第一运算放大器120达到需要的目标稳定度即可。本实施例中,像素电流产生模块110根据自身输入端输入的数据电压VDATA产生对应的像素电流,可选的像素电流与数据电压VDATA正相关,第一运算放大器120根据与数据电压VDATA正相关的第一电压V1产生偏置电流,可选的该偏置电流与第一电压V1正相关,因此像素电流和偏置电流均与数据电压VDATA正相关,进而使得数据电压VDATA发生变化时,像素电流和偏置电流均发生变化,示例性的,数据电压VDATA变大时,像素电流和偏置电流都变大,进而使得第一极点P1和第二极点P2在频域中与原点的位置均变远,数据电压VDATA变小时,像素电流和偏置电流都变小,进而使得第一极点P1和第二极点P2在频域中与原点的位置均变近,进而使得每个像素电流对应一个与之适应的偏置电流,进而使得即使对应较小的像素电流,偏置电流也不会冗余,相比于现有技术中采用一较大的固定偏置电流的运算放大器来说,可以在保证运算放大器和双极点系统稳定度的基础上,减小数据驱动电路的功耗。
需要说明的是,以上以像素电流与数据电压正相关,偏置电压与第一电压正相关为例进行说明,像素电流与数据电压负相关,偏置电压与第一电压负相关是,同样可以使得像素电流和偏置电流随数据电压变化的变化方向一致,同样可以减小数据驱动电路的功耗。
本实施例提供的数据驱动电路,包括:像素电流产生模块和第一运算放大器;像素电流产生模块包括输入端和输出端,像素电流产生模块用于根据输入端输入的数据电压产生像素电流,像素电流产生模块的输出端用于连接像素电路;第一运算放大器包括第一输入端、第二输入端和输出端,第一运算放大器的第一输入端与像素电流产生模块的输出端连接,第一运算放大器的第二输入端用于输入第一电压,第一电压与数据电压正相关,第一运算放大器的输出端用于连接像素电路;运算放大器用于根据第一电压产生偏置电流。本实施例提供的数据驱动电路,可以使得像素电流产生模块产生的每个像素电流对应一个与之适应的第一运算放大器的偏置电流,相比于现有技术中采用一较大的固定偏置电流的运算放大器来说,有利于在保证运算放大器和双极点系统稳定度的基础上,减小数据驱动电路的功耗。
图2是本发明实施例提供的另一种数据驱动电路的结构示意图,参考图2,可选的,第一运算放大器120包括偏置电流产生模块121和放大模块122,偏置电流产生模块121包括输入端和输出端,偏置电流产生模块121的输入端作为第一运算放大器120的第二输入端IN4,偏置电流产生模块121用于根据偏置电流产生模块121输入端输入的第一电压V1产生偏置电流;
放大模块122包括同相输入端V+、反相输入端V-、偏置电流输入端IN6和驱动电压输出端,放大模块122的同相输入端V+作为运算放大器的第一输入端IN3,放大模块122的反相输入端V-用于输入参考电压VREF,放大模块122的偏置电流输入端IN6与偏置电流产生模块121的输出端OUT3电连接,放大模块122的驱动电压输出端作为第一运算放大器120的输出端OUT2。
参考图2,偏置电流产生模块121可根据自身输入端输入的第一电压V1产生偏置电流,示例性的,该偏置电流产生模块121可以包括晶体管,第一电压V1可输入到晶体管的栅极,晶体管的源极可以接固定电压,进而使得晶体管可以根据栅极的第一电压V1产生偏置电流,该偏置电流通过放大模块122的偏置电流输入端IN6输入到放大模块122。第一运算放大器120的稳定度与偏置电流产生模块121产生的偏置电流大小相关。
继续参考图2,放大模块122的同相输入端V+与像素电流产生模块110的输出端连接,反相输入端V-输入参考电压,放大模块122可根据像素电流产生驱动电压输出至对应的像素电路210。
图3是本发明实施例提供的另一种数据驱动电路的结构示意图,参考图3,可选的,像素电流产生模块110包括第一晶体管T1,第一晶体管T1的栅极用于输入第一电压V1,第一晶体管T1的第一极作为像素电流产生模块110的输出端OUT1,第一晶体管T1的第二极接地;
偏置电流产生模块121包括第二晶体管T2,第二晶体管T2的栅极与第一晶体管T1的栅极电连接,第二晶体管T2的第一极作为偏置电流产生模块121的输出端OUT3与放大模块122的偏置电流输入端IN6电连接,第二晶体管T2的第二极接地。
可选的,第一晶体管T1的第一极为漏极,第一晶体管T1的第二极为源极;第二晶体管T2的第一极为漏极,第二晶体管T2的第二极为源极。因第一晶体管T1和第二晶体管T2的第二极均接地,即第一晶体管T1的第二极电位固定,因此第一晶体管T1产生的像素电流由第一晶体管T1栅极的电压和第一晶体管T1的沟道宽长比决定,第二晶体管T2产生的偏置电流由第二晶体管T2栅极的电压和第二晶体管T2的沟道宽长比决定。因第一晶体管T1和第二晶体管T2的栅极电连接,因此第一晶体管T1和第二晶体管T2的栅极电压相同,即第一晶体管T1栅极的电压和第二晶体管T2栅极的电压均为第一电压V1,因此第一晶体管T1产生的像素电流和第二晶体管T2产生的偏置电流的比例由第一晶体管T1的宽长比和第二晶体管T2的宽长比的比例来决定,故通过设置第一晶体管T1合适的宽长比和第二晶体管T2合适的宽长比,可以使得第一晶体管T1产生的像素电流与第二晶体管T2产生的偏置电流满足一定的比例关系,因第一运算放大器120与像素电路210组成的双极点系统的电路中,第一极点P1与偏置电流大小相关,第二极点P2与像素电流大小相关,因此通过设置第一晶体管T1和第二晶体管T2合适的宽长比,可以保证第一极点P1和第二极点P2的距离之差满足对第一运算放大器120和整个双极点系统电路的稳定度的要求。
可选的,第一晶体管T1和第二晶体管T2的沟道类型相同,可以使得第一电压V1变大时,像素电流和偏置电流同时变大,因此在频域中第一极点P1与原点的距离和第二极点P2与原点的距离都会变大;第一电压V1变小时,像素电流和偏置电流同时变小,因此在频域中第一极点P1原点的距离和第二极点P2与原点的距离都会变小,进而使得第一极点P1和第二极点P2的距离可以始终保持在合适的范围内,进而有利于保证第一运算放大器120和整个双极点系统的稳定,同时偏置电流与像素电流同方向变化(即像素电流变大时,偏置电流变大;像素电流变小时,偏置电流变小),进而有利于减小数据驱动电路的功耗。
在上述技术方案的基础上,可选的,第二晶体管T2的宽长比和第一晶体管T1的宽长比的比例大于或等于第一阈值,其中第一阈值满足以下条件:
第一晶体管T1的栅极接入的第一电压V1对应于任一灰阶对应的数据电压VDATA时,偏置电流产生模块121产生的偏置电流能够使第一运算放大器120工作稳定。
具体的,在形成数据驱动电路时,可以进行多次测试,例如以8bit显示面板为例,从0灰阶至255灰阶,可在第一晶体管T1和第二晶体管T2的宽长比设定后,分别在每个灰阶下测试数据驱动电路中第一运算放大器120工作的稳定度和双极点系统的稳定度。其中该测试可以是在软件中进行,也可以是在实际制作出数据驱动电路后,针对实际的硬件电路进行测试,进而得到满足第一晶体管T1栅极接入的第一电压V1对应于任一灰阶对应的数据电压VDATA时,偏置电流产生模块121产生的偏置电流能够使第一运算放大器120工作稳定,进而保证第一运算放大器120工作的稳定度。
继续参考图3,可选的,像素电流产生模块110还包括第二运算放大器111,第二运算放大器111的同相输入端作为像素电流产生模块110的输入端IN1接入数据电压VDATA,第二运算放大器111的反相输入端与第二运算放大器111的输出端电连接,第二运算放大器111的输出端与第一晶体管T1的栅极电连接,第二运算放大器111的输出端的输出电压为第一电压。
具体的,第二运算放大器111同相输入端V+输入数据电压VDATA后,可在其输出端输出一个与数据电压VDATA大小相同的第一电压,但是第一电压的驱动能力高于数据电压VDATA,因显示面板中,像素电流产生模块110通常需要连接一列像素电路210,因此需要具有较高驱动能力的驱动信号,通过设置像素电流产生模块110包括第二运算放大器111,使得输入端第一晶体管T1栅极的第一电压具有较高的驱动能力,进而使得像素电流产生模块110输出端的电压的驱动能力也较高,进而可以保证数据驱动电路所驱动的像素电路210正常工作,最终保证包括像素电路210的显示面板的显示效果。
继续参考图3,放大模块122包括第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6;
其中,第三晶体管T3的栅极与第四晶体管T4的栅极电连接,第三晶体管T3的第一极与第四晶体管T4的第一极电连接,第三晶体管T3和第四晶体管T4的第一极接入电源电压,第三晶体管T3的第二极与第五晶体管T5的第一极电连接,第三晶体管T3的栅极还与第五晶体管T5的第一极电连接;第五晶体管T5的栅极与第一晶体管T1的第一极电连接,第五晶体管T5的第二极与第二晶体管T2的第一极电连接;
第四晶体管T4的第二极与第六晶体管T6的第一极电连接,第六晶体管T6的栅极与第一运算放大器120的反相输入端V-电连接,第六晶体管T6的第二极与第二晶体管T2的第一极电连接。
本发明实施例还提供了一种驱动芯片,图4是本发明实施例提供的一种驱动芯片的结构示意图,参考图4,该驱动芯片300包括本发明上述任意实施例提供的数据驱动电路100,驱动芯片还包括多个第一端子(A1、A2、A3、A4、A5、A6、A7……)和第二端子(B1、B2、B3、B4、B5、B6、B7……),每个第一端子连接一数据驱动电路的像素电流产生模块的输出端,每个第二端子连接一数据驱动电路的第一运算放大器的输出端。其中,图4中并未示出数据驱动电路的具体结构,数据驱动电路的具体结构可参见本发明上述实施例中的任一数据驱动电路。
本实施例提供的驱动芯片,包括本发明上述任意实施例提供的数据驱动电路,数据驱动电路,包括:像素电流产生模块和第一运算放大器;像素电流产生模块包括输入端和输出端,像素电流产生模块用于根据输入端输入的数据电压产生像素电流,像素电流产生模块的输出端用于连接像素电路;第一运算放大器包括第一输入端、第二输入端和输出端,第一运算放大器的第一输入端与像素电流产生模块的输出端连接,第一运算放大器的第二输入端用于输入第一电压,第一电压与数据电压正相关,第一运算放大器的输出端用于连接像素电路;运算放大器用于根据第一电压产生偏置电流。本实施例提供的驱动芯片,可以使得像素电流产生模块产生的每个像素电流对应一个与之适应的第一运算放大器的偏置电流,相比于现有技术中采用一较大的固定偏置电流的运算放大器来说,有利于在保证运算放大器和双极点系统稳定度的基础上,减小驱动芯片的功耗。
本发明实施例还提供了一种显示装置,图5是本发明实施例提供的一种显示装置的结构示意图,图6是本发明实施例提供的数据驱动电路与像素电路的连接结构示意图,其中,图6为图5中一个数据驱动电路与一个像素电路的连接结构示意图,参考图5和图6,该显示装置包括上述实施例提供的驱动芯片300,还包括显示面板200,显示面板200包括多个像素电路210、与数据驱动电路100一一对应的像素电流传输线(IL1、IL2、IL3、IL4、IL5……)、驱动电压传输线(DL1、DL2、DL3、DL4、DL5……)和多条扫描线(WS1、WS2、WS3……);像素电路210包括驱动电压写入模块211、驱动模块212和反馈模块213;
其中,每个驱动芯片300的第一端子(A1、A2、A3、A4、A5……)通过一条像素电流传输线连接一列像素电路210的反馈模块213,反馈模块213用于根据扫描线传输的扫描信号向对应的第一端子反馈像素电流;每个驱动芯片300的第二端子(B1、B2、B3、B4、B5、B6、B7……)通过一条驱动电压传输线连接一列像素电路210驱动电压写入模块211,驱动电压写入模块211用于根据扫描线传输的扫描信号向驱动模块212的控制端写入驱动电压。
参考图6,显示面板中还包括与像素电路210一一对应的发光模块220。进行数据电压VDATA写入时,扫描线可传输扫描脉冲信号,驱动电压写入模块211和反馈模块213导通,数据驱动电路与像素电路210之间形成闭环系统,该闭环系统为双极点系统。
参考图6,数据驱动电路100包括像素电流产生模块110和第一运算放大器120;像素电流产生模块110包括输入端IN1和输出端OUT1,像素电流产生模块110用于根据输入端输入的数据电压VDATA产生像素电流,像素电流产生模块110的输出端用于连接像素电路210;第一运算放大器120包括第一输入端IN3、第二输入端IN4和输出端,第一运算放大器120的第一输入端IN3与像素电流产生模块110的输出端连接,第一运算放大器120的第二输入端IN4用于输入第一电压V1,第一电压V1与数据电压VDATA正相关,第一运算放大器120的输出端OUT2用于连接像素电路210;运算放大器用于根据第一电压V1产生偏置电流。本实施例提供的显示装置,可以使得像素电流产生模块110产生的每个像素电流对应一个与之适应的第一运算放大器的偏置电流,相比于现有技术中采用一较大的固定偏置电流的运算放大器来说,有利于在保证运算放大器和双极点系统稳定度的基础上,减小数据驱动电路的功耗。
图7是本发明实施例提供的另一种显示装置的结构示意图,图8是本发明实施例提供的另一种数据驱动电路与像素电路的连接结构示意图,其中,图8为图7中一个数据驱动电路与一个像素电路的连接结构示意图,参考图7和图8,可选的,驱动电压写入模块211包括第七晶体管T7、驱动模块212包括第八晶体管T8、反馈模块213包括第九晶体管T9,像素电路210还包括第十晶体管T10和第一电容Cst,显示面板200还包括多条参考电压线(RL1……RLn)和多条发光控制线(EM1……EMn),每条扫描线(WS1……WSn)连接一行像素电路210的第七晶体管T7和第九晶体管T9的栅极,每条参考电压线连接一行像素电路210的第一电容Cst的第一端,每条发光控制线分别连接一行像素电路210的第十晶体管T10的栅极;
第七晶体管T7的第一极连接驱动电压传输线(DL1),第七晶体管T7的第二极连接第八晶体管T8的栅极;
第八晶体管T8的第一极接入第一电源电压ELVDD,第八晶体管T8的第二极连接第十晶体管T10的第一极,第十晶体管T10的第二极连接发光器件的阳极,发光器件的阴极接入第二电源电压ELVSS;
第九晶体管T9的第一极与第八晶体管T8的第二极电连接,第九晶体管T9的第二极连接像素电流传输线;
第一电容Cst的第二端与第八晶体管T8的栅极电连接。
参考图8,各像素电路210的工作过程可以包括数据写入阶段和发光阶段,其中在数据写入阶段,驱动芯片300中数据驱动电路向像素电路210输出驱动电压,扫描线传输扫描脉冲信号,第七晶体管T7和第九晶体管T9导通,发光控制线此时不向第十晶体管T10的栅极提供发光控制脉冲信号,第十晶体管T10关断;在发光阶段,第七晶体管T7和第九晶体管T9关断,第十晶体管T10导通,第八晶体管T8驱动发光器件发光。图9是本发明实施例提供的另一种数据驱动电路与像素电路的连接结构示意图,其可对应图8所示电路结构中像素电路210在数据写入阶段时电路状态。参考图9,数据驱动电路100和像素电路210形成闭环回路,并组成双极点系统,第一运算放大器120的输出端OUT2会产生第一极点P1,第一极点P1在频域的位置由第四晶体管T4和第六晶体管T6的输出阻抗以及第一极点P1处的第一寄生电容决定;像素电流产生模块110的输出端产生第二极点P2,第二极点P2在频域的位置由该处的输出阻抗和第二寄生电容决定,其中,第一极点P1的计算公式为p1=1/(r1*Cp1),p1表示第一极点P1,r1表示第一极点P1处输出阻抗,Cp1表示第一极点P1处的第一寄生电容;第二极点P2的计算公式为p2=1/(r2*Cp2),p2表示第一极点P1,r2表示第二极点P2处输出阻抗,Cp2表示第二极点P2处的第二寄生电容。因形成第一极点P1和形成第二极点P2的位置处,信号线均横穿像素电路210,因此,形成第一极点P1和形成第二极点P2的位置处,第一寄生电容和第二寄生电容的大小可以认为是相等的,因此第一极点P1和第二极点P2的位置关系由第一极点P1和第二极点P2处输出阻抗相关,而输出阻抗的大小在忽略沟道长度调制效应的情况下是和电流成反比,也即电流越大,输出阻抗越小,极点在频域中的位置约远。即上述实施例中提到的,偏置电流越大,在频域中第一极点P1距离原点的位置越远,像素电流越大,在频域中第二极点P2距离原点的位置越远。本实施例的显示装置中,因偏置电流产生模块121的第二晶体管T2的栅极与像素电流产生模块110的第一晶体管T1的栅极电连接,即第一晶体管T1的栅极和第二晶体管T2的栅极的电压相等,且第一晶体管T1和第二晶体管T2的源极电位一致,因此偏置电流与像素电流的变化方向一致,即像素电流变大时,偏置电流变大,像素电流变小时,偏置电流变小,即第一极点P1和第二极点P2在频域中的位置为同时靠近或同时远离原点。因此可通过设置第一晶体管T1和第二晶体管T2合适的宽长比关系,使得偏置电流能够在任一灰阶对应的像素电流下,保证第一运算放大器120和双极点系统稳定工作。
需要说明的是,图5和图7显示装置中,驱动芯片300和显示面板200可以是一体结构,即驱动芯片300中的电路结构与显示面板200的像素电路结构可以在同一基底上制作;驱动芯片300和显示面板200也可以是分立的结构,即驱动芯片300中的电路结构和显示面板200中的像素电路结构可分别在不同的基底上制作,然后将驱动芯片300邦定到显示面板200中,本发明实施例在此不做具体限定。
本实施例还提供了一种显示装置驱动方法,图10是本发明实施例提供的一种显示装置的驱动方法的流程图,参考图10,该显示装置的驱动方法包括:
步骤410、像素电流产生模块根据数据电压产生对应的像素电流,并将像素电流传输至像素电路;
步骤420、第一运算放大器的根据第一输入端输入的第一电压产生偏置电流,并根据像素电流产生模块的输出电流产生驱动电压并传输至对应的像素电路;其中第一电压与数据电压正相关。
本实施例提供的显示装置的驱动方法,通过像素电流产生模块根据数据电压产生对应的像素电流,并将像素电流传输至对应的像素电路;第一运算放大器的根据第一输入端输入的第一电压产生偏置电流,并根据像素电流产生模块的输出电流产生驱动电压并传输至对应的像素电路;其中第一电压与数据电压正相关。可以使得像素电流产生模块产生的每个像素电流对应一个与之适应的第一运算放大器的偏置电流,相比于现有技术中采用一较大的固定偏置电流的运算放大器来说,有利于在保证运算放大器和双极点系统稳定度的基础上,减小数据驱动电路的功耗。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种数据驱动电路,其特征在于,包括:像素电流产生模块和第一运算放大器;
所述像素电流产生模块包括输入端和输出端,所述像素电流产生模块用于根据输入端输入的数据电压产生像素电流,所述像素电流产生模块的输出端用于连接像素电路;
所述第一运算放大器包括第一输入端、第二输入端和输出端,所述第一运算放大器的第一输入端与所述像素电流产生模块的输出端连接,所述第一运算放大器的第二输入端用于输入第一电压,所述第一电压与所述数据电压正相关,所述第一运算放大器的输出端用于连接像素电路;所述运算放大器用于根据所述第一电压产生偏置电流;
所述第一运算放大器还包括第三输入端,其中所述第三输入端作为所述第一运算放大器的反相输入端,所述反相输入端接入一个固定的参考电压。
2.根据权利要求1所述的数据驱动电路,其特征在于,所述第一运算放大器包括偏置电流产生模块和放大模块,所述偏置电流产生模块包括输入端和输出端,所述偏置电流产生模块的输入端作为所述第一运算放大器的第二输入端,所述偏置电流产生模块用于根据所述偏置电流产生模块输入端输入的第一电压产生偏置电流;
所述放大模块包括同相输入端、反相输入端、偏置电流输入端和驱动电压输出端,所述放大模块的同相输入端作为所述运算放大器的第一输入端,所述放大模块的反相输入端用于输入参考电压,所述放大模块的偏置电流输入端与所述偏置电流产生模块的输出端电连接,所述放大模块的驱动电压输出端作为所述第一运算放大器的输出端。
3.根据权利要求2所述的数据驱动电路,其特征在于,所述像素电流产生模块包括第一晶体管,所述第一晶体管的栅极用于输入所述第一电压,所述第一晶体管的第一极作为所述像素电流产生模块的输出端,所述第一晶体管的第二极接地;
所述偏置电流产生模块包括第二晶体管,所述第二晶体管的栅极与所述第一晶体管的栅极电连接,所述第二晶体管的第一极作为所述偏置电流产生模块的输出端与所述放大模块的偏置电流输入端电连接,所述第二晶体管的第二极接地。
4.根据权利要求3所述的数据驱动电路,其特征在于,所述第二晶体管的宽长比和所述第一晶体管的宽长比的比例大于或等于第一阈值,其中所述第一阈值满足以下条件:
所述第一晶体管的栅极接入的第一电压对应于任一灰阶对应的数据电压时,所述偏置电流产生模块产生的偏置电流能够使所述第一运算放大器工作稳定。
5.根据权利要求3所述的数据驱动电路,其特征在于,所述像素电流产生模块还包括第二运算放大器,所述第二运算放大器的同相输入端作为所述像素电流产生模块的输入端接入所述数据电压,所述第二运算放大器的反相输入端与所述第二运算放大器的输出端电连接,所述第二运算放大器的输出端与所述第一晶体管的栅极电连接,所述第二运算放大器的输出端的输出电压为所述第一电压。
6.根据权利要求3所述的数据驱动电路,其特征在于,所述放大模块包括第三晶体管、第四晶体管、第五晶体管和第六晶体管;
其中,所述第三晶体管的栅极与所述第四晶体管的栅极电连接,所述第三晶体管的第一极与所述第四晶体管的第一极电连接,所述第三晶体管和所述第四晶体管的第一极接入电源电压,所述第三晶体管的第二极与所述第五晶体管的第一极电连接,所述第三晶体管的栅极还与所述第五晶体管的第一极电连接;所述第五晶体管的栅极与所述第一晶体管的第一极电连接,所述第五晶体管的第二极与所述第二晶体管的第一极电连接;
所述第四晶体管的第二极与所述第六晶体管的第一极电连接,所述第六晶体管的栅极与所述第一运算放大器的反相输入端电连接,所述第六晶体管的第二极与所述第二晶体管的第一极电连接。
7.一种驱动芯片,其特征在于,包括多个权利要求1-6任一项所述的数据驱动电路,所述驱动芯片还包括多个第一端子和第二端子,每个所述第一端子连接一所述数据驱动电路的像素电流产生模块的输出端,每个所述第二端子连接一所述数据驱动电路的第一运算放大器的输出端。
8.一种显示装置,其特征在于,包括权利要求7所述的驱动芯片和显示面板,所述显示面板包括多个像素电路、与数据驱动电路一一对应的像素电流传输线、驱动电压传输线和多条扫描线;所述像素电路包括驱动电压写入模块、驱动模块和反馈模块;
其中,每个所述驱动芯片的第一端子通过一条所述像素电流传输线连接一列所述像素电路的反馈模块,所述反馈模块用于根据所述扫描线传输的扫描信号向对应的所述第一端子反馈像素电流;每个所述驱动芯片的第二端子通过一条所述驱动电压传输线连接一列所述像素电路驱动电压写入模块,所述驱动电压写入模块用于根据所述扫描线传输的扫描信号向所述驱动模块的控制端写入驱动电压。
9.根据权利要求8所述的显示装置,其特征在于,所述驱动电压写入模块包括第七晶体管、所述驱动模块包括第八晶体管、所述反馈模块包括第九晶体管,所述像素电路还包括第十晶体管和第一电容,所述显示面板还包括多条参考电压线和多条发光控制线,每条所述扫描线连接一行所述像素电路的第七晶体管和第九晶体管的栅极,每条所述参考电压线连接一行所述像素电路的第一电容的第一端,每条所述发光控制线分别连接一行所述像素电路的第十晶体管的栅极;
所述第七晶体管的第一极连接所述驱动电压传输线,所述第七晶体管的第二极连接所述第八晶体管的栅极;
所述第八晶体管的第一极接入第一电源电压,所述第八晶体管的第二极连接所述第十晶体管的第一极,所述第十晶体管的第二极连接发光器件的阳极,所述发光器件的阴极接入第二电源电压;
所述第九晶体管的第一极与所述第八晶体管的第二极电连接,所述第九晶体管的第二极连接像素电流传输线;
所述第一电容的第二端与所述第八晶体管的栅极电连接。
10.一种显示装置驱动方法,其特征在于,包括:
像素电流产生模块根据数据电压产生对应的像素电流,并将所述像素电流传输至对应的像素电路;
第一运算放大器的根据第一输入端输入的第一电压产生偏置电流,并根据所述像素电流产生模块的输出电流产生驱动电压并传输至对应的像素电路;其中所述第一电压与所述数据电压正相关;
所述第一运算放大器的第三输入端作为所述第一运算放大器的反相输入端,所述反相输入端接入一个固定的参考电压。
CN201911418039.4A 2019-12-31 2019-12-31 数据驱动电路、驱动芯片、显示装置及其驱动方法 Active CN111048029B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911418039.4A CN111048029B (zh) 2019-12-31 2019-12-31 数据驱动电路、驱动芯片、显示装置及其驱动方法
US17/003,668 US11341884B2 (en) 2019-12-31 2020-08-26 Data driving circuit for reducing power consumption, driving chip and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911418039.4A CN111048029B (zh) 2019-12-31 2019-12-31 数据驱动电路、驱动芯片、显示装置及其驱动方法

Publications (2)

Publication Number Publication Date
CN111048029A CN111048029A (zh) 2020-04-21
CN111048029B true CN111048029B (zh) 2023-05-05

Family

ID=70243043

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911418039.4A Active CN111048029B (zh) 2019-12-31 2019-12-31 数据驱动电路、驱动芯片、显示装置及其驱动方法

Country Status (2)

Country Link
US (1) US11341884B2 (zh)
CN (1) CN111048029B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113689817B (zh) * 2021-09-03 2023-08-01 Tcl华星光电技术有限公司 驱动电路及显示装置
CN115985237B (zh) * 2023-03-17 2023-07-21 合肥集创微电子科技有限公司 驱动电路、芯片、显示设备以及电子设备

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4400403B2 (ja) * 2004-10-06 2010-01-20 セイコーエプソン株式会社 電源回路、表示ドライバ、電気光学装置及び電子機器
CA2688870A1 (en) * 2009-11-30 2011-05-30 Ignis Innovation Inc. Methode and techniques for improving display uniformity
CN104050926B (zh) * 2014-07-07 2016-01-13 中南大学 一种oled数据驱动电路、基于该电路的有源tft oled面板及其驱动方法
KR102320316B1 (ko) * 2014-12-01 2021-11-02 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동방법
CN104835472B (zh) * 2015-05-28 2018-01-02 合肥京东方光电科技有限公司 用于驱动显示面板的驱动芯片、显示装置及驱动控制方法
CN106910465A (zh) * 2017-02-24 2017-06-30 信利(惠州)智能显示有限公司 发光显示装置
KR102471752B1 (ko) * 2017-09-21 2022-11-29 삼성전자주식회사 연산 증폭 회로, 그것을 포함하는 데이터 구동 회로, 및 그것들의 동작 방법
CN208488962U (zh) * 2018-08-06 2019-02-12 上海视涯信息科技有限公司 一种像素电路及显示装置
CN110136642B (zh) * 2019-05-30 2021-02-02 上海天马微电子有限公司 一种像素电路及其驱动方法和显示面板

Also Published As

Publication number Publication date
US11341884B2 (en) 2022-05-24
CN111048029A (zh) 2020-04-21
US20210201735A1 (en) 2021-07-01

Similar Documents

Publication Publication Date Title
CN111681549B (zh) 阵列基板和显示面板
KR100370095B1 (ko) 표시 소자의 액티브 매트릭스 방식의 구동 회로
CN111048029B (zh) 数据驱动电路、驱动芯片、显示装置及其驱动方法
CN109148548B (zh) 阵列基板及显示面板
US10140918B2 (en) Actively driven organic light-emitting display apparatus
US11605346B2 (en) Circuit to generate data signal current and display panel
US11295668B2 (en) Pixel circuit, display panel, display device and pixel driving method
US10553159B2 (en) Pixel circuit, display panel and display device
US11164522B2 (en) Display panel, brightness compensation method, and display device
JP2012252337A (ja) 駆動装置、oledパネル及びoledパネルの駆動方法
WO2023272884A1 (zh) 像素电路及显示面板
CN112086068A (zh) 显示装置及其驱动方法
US11600213B2 (en) Level shifter, gate driving circuit, and display device
CN114648940A (zh) 像素电路及显示面板
CN114446251A (zh) 驱动电路、背光模组以及显示面板
CN112086059A (zh) 像素电路和显示面板
EP4354417A1 (en) Drive circuit and display panel
CN117037686A (zh) 一种显示面板及显示装置
CN114299847B (zh) 发光器件驱动电路及显示面板
US11789479B2 (en) Low drop-out regulator and mobile device
US20240194121A1 (en) Mled display panel and terminal device
US12106701B2 (en) Pixel circuit and display panel
CN115588402A (zh) 驱动电路及显示面板
CN115347869A (zh) 运算放大器电路和运算放大器补偿电路
KR100916906B1 (ko) 버퍼 및 그를 이용한 유기전계발광표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20200824

Address after: 230012 room a5-103, No.999, Wenzhong Road, Xinzhan District, Hefei City, Anhui Province

Applicant after: Hefei Shiya Technology Co.,Ltd.

Address before: 201206 Shanghai, Pudong New Area, China (Shanghai) free trade zone, new Jinqiao Road, No. 13, building 2, floor 27

Applicant before: Shanghai Shiou Photoelectric Technology Co.,Ltd.

CB02 Change of applicant information
CB02 Change of applicant information

Address after: Room a5-103, No.999, Wenzhong Road, Xinzhan District, Hefei City, Anhui Province, 230012

Applicant after: Vision Technology Co.,Ltd.

Address before: Room a5-103, No.999, Wenzhong Road, Xinzhan District, Hefei City, Anhui Province, 230012

Applicant before: Hefei Shiya Technology Co.,Ltd.

GR01 Patent grant
GR01 Patent grant