KR102320316B1 - 유기 발광 표시 장치 및 이의 구동방법 - Google Patents

유기 발광 표시 장치 및 이의 구동방법 Download PDF

Info

Publication number
KR102320316B1
KR102320316B1 KR1020140169784A KR20140169784A KR102320316B1 KR 102320316 B1 KR102320316 B1 KR 102320316B1 KR 1020140169784 A KR1020140169784 A KR 1020140169784A KR 20140169784 A KR20140169784 A KR 20140169784A KR 102320316 B1 KR102320316 B1 KR 102320316B1
Authority
KR
South Korea
Prior art keywords
operational amplifier
light emitting
pixels
reference voltage
voltage
Prior art date
Application number
KR1020140169784A
Other languages
English (en)
Other versions
KR20160066108A (ko
Inventor
권오조
민경율
신충선
원영욱
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140169784A priority Critical patent/KR102320316B1/ko
Priority to US14/660,808 priority patent/US9818341B2/en
Publication of KR20160066108A publication Critical patent/KR20160066108A/ko
Application granted granted Critical
Publication of KR102320316B1 publication Critical patent/KR102320316B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel

Abstract

유기 발광 표시 장치가 제공된다. 유기 발광 표시 장치는, 유기 발광 소자를 갖는 복수의 화소, 복수의 화소와 데이터 라인을 통해 연결되는 복수의 전류 측정부를 갖는 데이터 드라이버를 포함하고, 전류 측정부는, 제1 기준 전압이 공급되는 비반전 입력단 및 복수의 화소 중 하나와 연결되는 반전 입력단을 갖는 제1 연산 증폭기와, 제1 연산 증폭기의 반전 입력단과 제1 연산 증폭기의 출력단 사이에 접속되는 제1 피드백 커패시터를 포함하는 제1 측정 회로 및 제1 기준 전압과 다른 값을 갖는 제2 기준 전압이 공급되는 비반전 입력단 및 복수의 화소 중 다른 하나와 연결되는 반전 입력단을 갖는 제2 연산 증폭기와, 제2 연산 증폭기의 반전 입력단과 제2 연산 증폭기의 출력단 사이에 접속되는 제2 피드백 커패시터를 포함하는 제2 측정 회로를 포함할 수 있다.

Description

유기 발광 표시 장치 및 이의 구동방법 {ORGAINIC LIGHT EMITTING DISPLAY AND DRIVING METHOD FOR THE SAME}
본 발명은 유기 발광 표시 장치 및 이의 구동방법에 관한 것이다.
차세대 디스플레이로 주목 받고 있는 유기 발광 표시 장치는 전자와 정공의 재결합에 의해 빛을 발생하는 유기 발광 소자(Organic Light Emitting Diode: 이하, OLED)를 이용하여 영상을 표시한다. 이러한 유기 발광 표시 장치는 빠른 응답속도를 가지면서, 휘도 및 시야각이 크고 동시에 낮은 소비 전력으로 구동되는 장점이 있다.
유기 발광 표시 장치는 화소들 각각에 포함되는 구동 트랜지스터를 이용하여 OLED로 제공되는 전류량을 제어하며, OLED는 제공된 전류량에 따라 소정의 휘도를 갖는 빛을 생성한다.
이때, OLED는 사용 시간에 비례하여 열화가 진행되면서 표시 휘도를 떨어뜨리는 문제가 발생한다. 특히 구동 트랜지스터의 문턱전압(Vth), 유기 발광 다이오드의 열화 편차 등과 같은 특성 차이에 의해 화소 간에 휘도 편차가 발생하게 된다. 이러한 휘도 불균형이 심화되면 영상 고착화(Image Sticking)현상이 발생되고, 그 결과 화질이 저하된다.
본 발명이 해결하고자 하는 과제는 화소 간의 휘도 편차를 보상하기 위하여 각 화소의 전류를 간단한 구조로 정확하게 측정할 수 있는 유기 발광 표시 장치를 제공하고자 하는 것이다.
본 발명이 해결하고자 하는 다른 과제는 화소 간의 휘도 편차를 보상하기 위하여 각 화소의 전류를 간단한 구조로 정확하게 측정할 수 있는 유기 발광 표시 장치의 구동방법을 제공하고자 하는 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 유기 발광 표시 장치는, 유기 발광 소자를 갖는 복수의 화소, 상기 복수의 화소와 데이터 라인을 통해 연결되는 복수의 전류 측정부를 갖는 데이터 드라이버;를 포함하고, 상기 전류 측정부는, 제1 기준 전압이 공급되는 비반전 입력단 및 상기 복수의 화소 중 하나와 연결되는 반전 입력단을 갖는 제1 연산 증폭기와, 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에 접속되는 제1 피드백 커패시터를 포함하는 제1 측정 회로 및 상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압이 공급되는 비반전 입력단 및 상기 복수의 화소 중 다른 하나와 연결되는 반전 입력단을 갖는 제2 연산 증폭기와, 상기 제2 연산 증폭기의 반전 입력단과 상기 제2 연산 증폭기의 출력단 사이에 접속되는 제2 피드백 커패시터를 포함하는 제2 측정 회로를 포함할 수 있다.
또한, 상기 전류 측정부는, 상기 제1 및 제2 연산 증폭기의 출력단 각각과 연결되는 상관 이중 샘플링부를 더 포함할 수 있다.
또한, 상기 데이터 드라이버는, 상기 상관 이중 샘플링부로부터의 출력을 디지털 데이터로 변환하는 아날로그-디지털 컨버터 및 상기 복수의 전류 측정부 각각에 포함되는 상관 이중 샘플링부와 상기 아날로그-디지털 컨버터 사이에 접속되는 멀티 플렉서를 갖는 데이터 처리부를 더 포함할 수 있다.
또한, 상기 제1 측정 회로는 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에서 상기 피드백 커패시터와 병렬로 연결되는 제1 피드백 스위치를 더 포함하고, 상기 제2 측정 회로는 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에서 상기 제2 피드백 커패시터와 병렬로 연결되는 제2 피드백 스위치를 더 포함할 수 있다.
또한, 상기 제1 측정 회로는 상기 복수의 화소 중 하나와 상기 제1 연산 증폭기의 반전 입력단 사이에 접속되는 제1 스위치를 더 포함하고, 상기 제2 측정 회로는 상기 복수의 화소 중 다른 하나와 상기 제2 연산 증폭기의 반전 입력단 사이에 접속되는 제2 스위치를 더 포함할 수 있다.
또한, 상기 복수의 화소는, 일 전극이 제1 전원단과 연결되고 타 전극이 제1 노드와 접속되는 유기 발광 소자를 통해 제2 전원단과 연결되는 구동 트랜지스터, 일 전극이 상기 데이터 라인과 연결되고 타 전극이 상기 구동 트랜지스터의 게이트 전극과 연결되며, 게이트 전극이 스캔 라인과 연결되는 스위치 트랜지스터, 일 전극이 상기 데이터 라인과 연결되고 타 전극이 상기 제1 노드와 연결되며, 게이트 전극이 센싱 라인과 연결되는 센싱 트랜지스터 및 일단이 상기 구동 트랜지스터의 일 전극과 연결되고, 타단이 상기 구동 트랜지스터의 게이트 전극과 연결되는 제1 커패시터를 더 포함할 수 있다.
또한, 상기 제1 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 같거나 높으며, 상기 제2 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 낮을 수 있다.
또한, 제1 및 제2 전원단과 전원 라인을 통해 연결되는 전원 제공부;를 더 포함하고, 상기 전류 측정부는, 상기 전원 제공부와 상기 복수의 화소와 연결되는 데이터 라인 사이에 접속되는 제1 초기화 스위치 및 상기 전원 제공부와 상기 스위치 트랜지스터의 일 전극과 사이에 접속되는 제2 초기화 스위치를 더 포함할 수 있다.
또한, 상기 구동 트랜지스터의 일 전극과 연결되는 전원 라인과 상기 제1 및 제2 전원단 사이에 접속되는 전원 스위치를 더 포함할 수 있다.
상기 과제를 해결하기 위한 본 발명의 다른 실시예에 따른 유기 발광 표시 장치는, 유기 발광 소자 갖는 복수의 화소 및 센싱 기간에 상기 복수의 화소에 흐르는 전류를 데이터 라인을 통해 측정하는 복수의 전류 측정부를 갖는 데이터 드라이버를 포함하고, 상기 전류 측정부는 상기 센싱 기간 중 기준 전압 공급 기간에, 상기 복수의 화소 중 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 제1 기준 전압을 인가하고, 상기 복수의 화소 중 다른 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압을 인가하며, 상기 전류 측정부는 상기 센싱 기간 중 기준 전압 공급 기간에 후속하는 측정 기간에, 상기 제1 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제1 측정 전압 및 상기 제2 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제2 측정 전압을 측정할 수 있다.
또한, 상기 전류 측정부는, 제1 기준 전압이 공급되는 비반전 입력단과 상기 복수의 화소 중 하나와 연결되는 반전 입력단 및 상기 제1 측정 전압을 출력하는 출력단을 갖는 제1 연산 증폭기와, 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에 접속되는 제1 피드백 커패시터 및 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에서 상기 피드백 커패시터와 병렬로 연결되는 제1 피드백 스위치를 포함하는 제1 측정 회로, 상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압이 공급되는 비반전 입력단과 상기 복수의 화소 중 하나와 연결되는 반전 입력단 및 상기 제2 측정 전압을 출력하는 출력단을 갖는 제2 연산 증폭기와, 상기 제2 연산 증폭기의 반전 입력단과 상기 제2 연산 증폭기의 출력단 사이에 접속되는 제2 피드백 커패시터 및 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에서 상기 제2 피드백 커패시터와 병렬로 연결되는 제2 피드백 스위치를 포함하는 제2 측정 회로 및 상기 제1 및 제2 연산 증폭기의 출력단으로부터 각각 제공받은 제1 및 제2 측정 전압에 대해 상관 이중 샘플링을 수행하는 상관 이중 샘플링부를 더 포함할 수 있다.
또한, 상기 데이터 드라이버는, 상기 상관 이중 샘플링부로부터의 출력을 디지털 데이터로 변환하는 아날로그-디지털 컨버터 및 상기 상관 이중 샘플링부로부터의 출력을 스위칭 동작을 통해 상기 아날로그-디지털 컨버터로 제공하는 멀티 플렉서를 포함하는 데이터 처리부 및 표시 기간에 상기 복수의 화소에 데이터 신호를 제공하는 데이터 구동부를 더 포함할 수 있다.
또한, 상기 제1 측정 회로는 상기 복수의 화소 중 하나와 상기 제1 연산 증폭기의 반전 입력단 사이에 접속되는 제1 스위치를 포함하고, 상기 제2 측정 회로는 상기 복수의 화소 중 다른 하나와 상기 제2 연산 증폭기의 반전 입력단 사이에 접속되는 제2 스위치를 포함하며, 상기 데이터 구동부는 상기 데이터 라인으로 상기 데이터 신호를 제공하는 디지털-아날로그 컨버터 및 상기 복수의 화소와 상기 디지털-아날로그 컨버터 사이에 접속되는 제3 스위치를 포함할 수 있다.
또한, 상기 복수의 화소는 제1 전원단과 제2 전원단 사이에 접속되는 상기 유기 발광 소자에 흐르는 구동 전류를 제어하는 구동 트랜지스터, 게이트 전극을 통해 제공받은 스캔 신호에 따라 상기 데이터 라인으로부터 제공받은 데이터 신호를 상기 구동 트랜지스터의 게이트 전극에 제공하는 스위치 트랜지스터, 게이트 전극을 통해 제공받은 센싱 신호에 따라 상기 유기 발광 소자에 흐르는 전류를 측정하는 센싱 트랜지스터 및 일단이 상기 구동 트랜지스터의 타 전극과 연결되고, 타단이 상기 구동 트랜지스터의 게이트 전극과 연결되는 제1 커패시터를 더 포함할 수 있다.
또한, 상기 제1 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 같거나 높으며, 상기 제2 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 낮을 수 있다.
또한, 상기 센싱 기간 중 제1 초기화 기간에 상기 데이터 라인을 제1 초기화 전압으로 충전시키고, 상기 제1 초기화 기간에 후속하는 제2 초기화 기간에 상기 제1 커패시터를 제2 초기화 전압으로 충전시키는 전원 제공부를 더 포함할 수 있다.
또한, 상기 센싱 기간 중 상기 제1 전원단과 접속되는 전원 라인을 스위칭 동작을 통해 상기 제2 전원단과 접속시키는 전원 스위치를 포함할 수 있다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 구동방법은, 센싱 기간 중 기준 전압 공급 기간에 복수의 화소 중 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 제1 기준 전압을 인가하고, 상기 복수의 화소 중 다른 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압을 인가하는 단계 및 상기 센싱 기간 중 기준 전압 공급 기간에 후속하는 측정 기간에 상기 제1 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제1 측정 전압 및 상기 제2 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제2 측정 전압을 측정하는 단계를 포함할 수 있다.
또한, 상기 제1 및 제2 측정 전압에 대해 상관 이중 샘플링을 수행하는 단계 및 상기 상관 이중 샘플링을 수행한 결과를 디지털 데이터로 변환하는 단계를 더 포함할 수 있다.
또한, 제1 전원단과 접속되는 전원 라인을 스위칭 동작을 통해 제2 전원단과 접속시키는 단계, 센싱 기간 중 제1 초기화 기간에 상기 데이터 라인을 제1 초기화 전압으로 충전하는 단계 및 상기 제1 초기화 기간에 후속하는 제2 초기화 기간에 상기 제1 커패시터를 제2 초기화 전압으로 충전하는 단계를 더 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들에 의하면 적어도 다음과 같은 효과가 있다.
즉, 간단한 구조를 통해 보다 정확하게 각 화소의 전류를 측정할 수 있으며, 이를 통해 각 화소들 간 열화 편차를 보상하여 균일한 화질을 구현할 수 있다.
또한, 차동 센싱 및 상관 이중 샘플링을 통해 전류 측정의 정확도를 향상시킬 수 있다.
본 발명의 실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 유기 발광 표시 장치를 나타낸 블록도이다.
도 2는 본 발명의 일 실시예에 따른 화소를 나타낸 회로도이다.
도 3은 도 1에 도시한 유기 발광 표시 장치의 구성 중 데이터 드라이버의 내부 구성을 나타낸 블록도이다.
도 4는 도 3에 도시한 데이터 드라이버의 구성 중 전류 측정부의 내부 구성을 나타낸 회로도이다.
도 5는 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 구동방법을 나타낸 타이밍도이다.
도 6은 초기화 기간에 본 발명에 따른 유기 발광 표시 장치의 동작 상태를 나타낸 회로도이다.
도 7은 기준 전압 공급 기간에 본 발명에 따른 유기 발광 표시 장치의 동작 상태를 나타낸 회로도이다.
도 8은 측정 기간에 본 발명에 따른 유기 발광 표시 장치의 동작 상태를 나타낸 회로도이다.
도 9는 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 구동방법을 나타낸 순서도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이며, 단지 하나의 구성요소를 다른 구성요소와 구별하기 위해 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수 있음은 물론이다.
이하, 첨부된 도면을 참조로 하여 본 발명의 실시예들에 대해 설명한다.
도 1은 본 발명의 일 실시예에 따른 유기 발광 표시 장치를 나타낸 블록도이다.
도 1을 참조하면 본 발명의 일 실시예에 따른 유기 발광 표시 장치는, 표시 패널(110), 데이터 드라이버(120), 타이밍 제어부(130), 스캔 구동부(140) 및 전원 제공부(도면 미도시)를 포함할 수 있다.
표시 패널(110)은 화상의 영역일 수 있다. 표시 패널(110)은 복수의 데이터 라인(DL1 내지 DLm, 단, m은 1보다 큰 자연수) 및 복수의 데이터 라인(DL1 내지 DLm)과 교차되는 복수의 스캔 라인(SL1 내지 SLn, 단, n은 1보다 큰 자연수), 복수의 센싱 라인(L1 내지 Ln, 단, n은 1보다 큰 자연수)을 포함할 수 있다. 또한, 표시 패널(110)은 복수의 데이터 라인(DL1 내지 DLm)과 복수의 스캔 라인(SL1 내지 SLn)이 교차되는 영역에 배치되는 복수의 화소(PX)를 포함할 수 있다. 하나의 기판 상에서 복수의 데이터 라인(DL1 내지 DLm), 복수의 스캔 라인(SL1 내지 SLn), 복수의 센싱 라인(L1 내지 Ln) 및 복수의 화소(PX)가 배치될 수 있으며, 각 라인들은 서로 절연되어 배치될 수 있다. 복수의 데이터 라인(DL1 내지 DLm)은 제1 방향(d1)을 따라 연장될 수 있으며, 복수의 스캔 라인(S1 내지 Sn) 및 복수의 센싱 라인(L1 내지 Ln)은 제1 방향(d1)과 교차되는 제2 방향(d2)을 따라 연장될 수 있다. 도 1을 참조할 때, 제1 방향(d1)은 열 방향일 수 있으며 제2 방향(d2)은 행 방향일 수 있다.
복수의 화소(PX)는 매트릭스 형상으로 배치될 수 있다. 각 화소(PX)는 복수의 데이터 라인(DL1 내지 DLm) 중 하나, 복수의 스캔 라인(SL1 내지 SLn) 중 하나 및 복수의 센싱 라인(L1 내지 Ln) 중 하나와 각각 연결될 수 있다. 복수의 화소(PX)는 연결된 스캔 라인(SL1 내지 Sn)통해 스캔 신호(S1 내지 Sn)를 제공받을 수 있으며, 데이터 라인(DL1 내지 DLm)을 통해 데이터 신호(D1 내지 Dm)를 제공받을 수 있다. 또한, 복수의 화소(PX)는 연결된 센싱 라인(L1 내지 Ln)통해 센싱 신호(SE1 내지 SEn)를 스캔 구동부(140)로부터 제공받을 수 있다. 한편, 각 화소(PX)는 제1 전원 라인을 통해 제1 전원단(ELVDD)과 연결될 수 있으며, 제2 전원라인을 통해 제2 전원단(EVLSS)와 연결될 수 있다. 이때, 각 화소(PX)는 데이터 라인(DL1 내지 DLm)으로부터 제공받은 데이터 신호(D1 내지 Dm)에 대응하여 제1 전원단(ELVDD)에서 제2 전원단(ELVSS)으로 흐르는 전류량을 제어할 수 있다.
데이터 드라이버(120)는 표시 패널(110)과 복수의 데이터 라인(DL1 내지 DLm)을 통해 연결될 수 있다. 데이터 드라이버(120)는 타이밍 제어부(130)의 제어에 따라 데이터 라인(DL1 내지 DLm)을 통해 데이터 신호(D1 내지 Dm)를 제공할 수 있으며, 보다 상세하게는 스캔 신호(S1 내지 Sn)에 따라 선택된 화소(PX)에 데이터 신호(D1 내지 Dm)를 공급할 수 있다. 표시 패널(110)의 각 화소(PX)는 로우 레벨의 스캔 신호(S1 내지 Sn)에 의해 턴 온 될 수 있으며, 데이터 드라이버(120)로부터 제공받은 데이터 신호(D1 내지 Dm)에 대응하여 빛을 발광함으로써 영상 이미지를 표시할 수 있다. 한편, 데이터 드라이버(120)는 복수의 전류 측정부(121, 도 3 참조), 데이터 처리부(122, 도 3 참조) 및 데이터 구동부(123, 도 3 참조)를 포함할 수 있으며, 이에 대해서는 도 3을 참조하여 후술하기로 한다.
타이밍 제어부(130)는 외부 시스템으로부터 제어 신호(CS) 및 영상 신호(R, G, B)를 수신할 수 있다. 제어 신호(CS)는 수직 동기 신호(Vsync) 및 수평 동기 신호(Hsync) 등을 포함할 수 있다. 영상 신호(R, G, B)는 복수의 화소(PX)의 휘도 정보를 포함하고 있다. 휘도는 1024, 256 또는 64개의 계조(gray)를 가질 수 있다. 타이밍 제어부(130)는 수직 동기 신호(Vsync)에 따라 프레임 단위로 영상 신호(R, G, B)를 구분하고, 수평 동기 신호(Hsync)에 따라 스캔 라인 단위로 영상 신호(R, G, B)를 구분하여 영상 데이터(DATA)를 생성할 수 있다. 타이밍 제어부(130)는 제어 신호(CS) 및 영상 신호(R, G, B)에 따라 데이터 드라이버(120) 및 스캔 구동부(140)에 각각 제어 신호(CONT1, CONT2)를 제공할 수 있다. 타이밍 제어부(130)는 영상 데이터(DATA)를 제어 신호(CONT1)와 함께 데이터 드라이버(120)로 제공할 수 있으며, 데이터 드라이버(120)는 제어 신호(CONT1)에 따라 입력된 영상 데이터(DATA)를 샘플링 및 홀딩하고 아날로그 전압으로 변환하여 복수의 데이터 신호(D1 내지 Dm)를 생성할 수 있다. 이후, 데이터 드라이버(120)는 복수의 데이터 라인(DL1 내지 DLm)을 통해 생성된 복수의 데이터 신호(D1 내지 Dm)를 복수의 화소(PX)에 제공할 수 있다. 한편, 타이밍 제어부(130)는 센싱 모드 전환 신호(EN), 피드백 스위치(SW_fb)의 스위칭 동작을 제어하는 피드백 제어 신호(fb), 제1 내지 제3 스위치(SW1 내지 SW3)의 스위칭 동작을 제어하는 제1 내지 제3 제어 신호(φ1 내지 φ3), 제1 및 제2 초기화 스위치(SW_Re1, SW_Re2)의 스위칭 동작을 제어하는 제1 및 제2 초기화 제어 신호(Re1, Re2)를 데이터 드라이버(120)에 제공할 수 있다. 이에 대해서는 도 4 및 도 5를 참조하여 후술하기로 한다.
스캔 구동부(140)는 표시 패널(110)과 복수의 스캔 라인(SL1 내지 SLn) 및 복수의 센싱 라인(L1 내지 Ln)을 통해 연결될 수 있다. 스캔 구동부(140)는 타이밍 제어부(130)로부터 제공받은 제어 신호(CONT2)에 따라, 스캔 라인(SL1 내지 SLn)에 복수의 스캔 신호(S1 내지 Sn)를 순차적으로 인가할 수 있다. 또한 스캔 구동부(140)는 센싱 기간에 전류 측정이 필요한 화소에 센싱 신호(SE1 내지 SEn)를 복수의 센싱 라인(L1 내지 Ln)을 통해 제공할 수 있다. 이때, 제1 데이터 라인(DL1)과 제1 센싱 라인(L1)은 동일한 화소의 열 그룹과 연결될 수 이다. 여기서 복수의 스캔 라인(SL1 내지 SLn)과 복수의 센싱 라인(L1 내지 Ln)은 각 화소(PX)에 포함된 서로 다른 트랜지스터를 턴 온 시키는 신호를 제공할 수 있다. 다만, 본 명세서에서는 화소(PX)에 센싱 신호(SE1 내지 SEn)를 제공하는 주체를 스캔 구동부(140)로 예를 들어 설명하였으나 이에 한정되는 것은 아니며, 별도의 집적 회로(IC) 및 이와 연결되는 센싱 라인(L1 내지 Ln)을 통해 화소(PX)에 센싱 신호(SE1 내지 SEn)를 제공할 수도 있다. 이를 위해, 스캔 구동부는, 스캔 라인(SL1 내지 SLn)을 통해 스위치 트랜지스터(MS_1)의 게이트 전극과 연결되는 스캔 신호 제공부(도면 미도시) 및 센싱 라인(L1 내지 Ln)을 통해 센싱 트랜지스터(MS_2)의 게이트 전극과 연결되는 센싱 신호 제공부(도면 미도시)를 포함할 수 있다. 스캔 신호 제공부(도면 미도시) 및 센싱 신호 제공부(도면 미도시)는 스위칭 동작을 통해 하나가 선택될 수 있으며, 타이밍 제어부(130)는 제어 신호(CONT2)에 따라 스위칭 동작을 제어할 수 있다.
전원 제공부(도면 미도시)는 타이밍 제어부(130)로부터 제공받은 제어 신호에 따라 복수의 화소(PX)에 구동 전압을 공급할 수 있다. 제1 전원단(ELVDD)으로부터 제공되는 전압은 하이 레벨일 수 있으며, 제2 전원단(ELVSS)으로부터 제공되는 전압은 로우 레벨일 수 있다. 제1 및 제2 전원단(ELVDD, ELVSS)은 화소(PX)의 동작에 필요한 구동 전압을 제공할 수 있다. 이하, 제1 전원단(ELVDD)으로부터 제공되는 전압은 ELVDD로, 제2 전원단(ELVSS)으로부터 제공되는 전압은 ELVSS로 나타내기로 한다. 전원 제공부(도면 미도시)는 데이터 드라이버(120)에 제1 및 제2 기준 전압(Vset1, Vset2)을 제공할 수 있으며, 제1 및 제2 초기화 전압(VDIS, VBK)을 제공할 수 있다. 전원 제공부(도면 미도시)로부터 제공받은 제1 및 제2 기준 전압(Vset1, Vset2)은 각각 제1 및 제2 연산 증폭기(OP-amp_1, OP-amp_2)의 비반전 입력단(+)에 각각 제공될 수 있다. 전원 제공부(도면 미도시)로부터 제공받은 제1 및 제2 초기화 전압(VDIS, VBK)은 제1 및 제2 초기화 스위치(SW_Re1, SW_Re2)의 스위칭 동작을 통해 데이터 라인(D1 내지 Dm)으로 제공될 수 있다.
도 2는 본 발명의 일 실시예에 따른 화소(PX)를 나타낸 회로도이다. 이때, 도 2에 도시한 화소(PX)는 제i 스캔 라인(SLi), 제i 센싱 라인(Li) 및 제j 데이터 라인(DLj)에 연결되는 화소(PXij)와, 제i 스캔 라인(SLi), 제i 센싱 라인(Li) 및 제j+1 데이터 라인(DLj+1)에 연결되는 화소(PXij+1)를 예시적으로 나타낸 회로도이다. 이하, 화소(PXij)를 제1 화소로, 화소(PXij+1)를 제2 화소로 지칭하여 설명하기로 한다.
도 2를 참조하면, 제1 및 제2 화소(PXij, PXij+1)는 각각 스위치 트랜지스터(MS_1), 센싱 트랜지스터(MS_2), 구동 트랜지스터(MD), 제1 커패시터(C1) 및 유기 발광 소자(OLED)를 포함할 수 있다.
먼저 제1 화소(PXij)에 대해 설명하기로 한다. 스위치 트랜지스터(MS_1)는 스캔 라인(SLi)에 연결되어 스캔 신호(Si)를 제공받는 게이트 전극, 데이터 라인(DLj)에 연결되어 데이터 신호(Dj)를 제공받는 일 전극 및 제1 커패시터(C1)의 일단과 연결되는 타 전극을 포함할 수 있다. 스위치 트랜지스터(MS_1)는 스캔 라인(SLi)을 통해 게이트 전극으로 제공되는 스캔 신호(Si)에 의해 턴 온 되어, 데이터 라인(DLj)을 통해 인가되는 데이터 신호(Dj)를 제1 커패시터(C1)에 전달할 수 있다. 구동 트랜지스터(MD)는 제1 전원단(ELVDD)과 연결되는 일 전극, 제1 노드(N1)와 연결되는 타 전극 및 스위치 트랜지스터(MS_1)의 타 전극과 연결되는 게이트 전극을 포함할 수 있다. 구동 트랜지스터(MD)는 게이트 전극에 인가되는 데이터 신호(Dj)에 대응되는 전압에 따라 제1 전원단(ELVDD)으로부터 유기 발광 소자(OLED)를 거쳐 제2 전원단(ELVSS)에 공급되는 구동 전류를 제어할 수 있다. 센싱 트랜지스터(MS_2)는 데이터 라인(DLj)과 연결되는 일 전극, 제1 노드(N1)와 연결되는 타 전극 및 센싱 라인(Li)과 연결되는 게이트 전극을 포함할 수 있다. 센싱 트랜지스터(MS_2)는 센싱 라인(Li)을 통해 센싱 신호(SEi)를 제공받아 턴 온 될 수 있다. 센싱 트랜지스터(MS_2)는 구동 트랜지스터(MD)의 구동 특성에 관한 정보, 예를 들어 구동 전류를 측정할 수 있다. 센싱 기간에 센싱 트랜지스터(MS_2)는 유기 발광 소자(OLED)에 흐르는 전류를 측정하여 스캔 라인(Li)을 통해 리드 아웃(read-out)시킬 수 있다. 유기 발광 소자(OLED)는 제1 노드(N1)와 연결되는 애노드 전극, 제2 전원단(ELVSS)과 연결되는 캐소드 전극 및 유기 발광층을 포함할 수 있다. 유기 발광층은 기본색(primary color) 중 하나의 빛을 낼 수 있으며 기본색은 적색, 녹색 또는 청색의 삼원색일 수 있다. 이들 삼원색의 공간적 합 또는 시간적 합으로 원하는 색상이 표시될 수 있다. 유기 발광층은 각 색에 해당하는 저분자 유기물 또는 고분자 유기물을 포함할 수 있다. 유기 발광층에 흐르는 전류량에 따라 각 색에 해당하는 유기물은 발광하여 빛을 발산할 수 있다. 제1 커패시터(C1)는 스위치 트랜지스터(MS_1)의 타 전극과 연결되는 일단과, 구동 트랜지스터(MD)의 일 전극과 연결되는 타단을 포함할 수 있다. 제1 커패시터(C1)는 데이터 라인(DLj)을 통해 제공된 데이터 신호(Dj)를 스위치 트랜지스터(MS_1)의 스위칭 동작을 통해 인가 받을 수 있다. 스위치 트랜지스터(MS_1), 구동 트랜지스터(MD) 및 센싱 트랜지스터(MS_2)는 일 예로 p-type 트랜지스터일 수 있다.
제2 화소(PXij+1)는 제1 화소(PXij)와 동일한 구성을 포함하고 있으며, 다만 스위치 트랜지스터(MS_1) 및 센싱 트랜지스터(MS_2)의 일 전극이 데이터 라인(DLj+1)과 연결되어 데이터 신호(Dj+1)를 제공받는 점에서 차이가 있다. 이에 따라, 제1 화소(PXij)는 데이터 라인(DLj)을 통해 제1 기준 전압(Vset1), 제1 초기화 전압(VDIS) 및 제2 초기화 전압(VBK)을 제공받을 수 있으며, 제2 화소(PXij+1)는 데이터 라인(DLj+1)을 통해 제2 기준 전압(Vset2), 제1 초기화 전압(VDIS) 및 제2 초기화 전압(VBK)을 제공받을 수 있다. 이에 대해서는 도 5를 참조하여 후술하기로 한다.
도 3은 도 1에 도시한 유기 발광 표시 장치의 구성 중 데이터 드라이버(120)의 내부 구성을 나타낸 블록도이다.
도 3을 참조하면, 데이터 드라이버(120)는 복수의 전류 측정부(121), 데이터 처리부(122) 및 데이터 구동부(123)를 포함할 수 있다.
전류 측정부(121)는 복수의 화소(PX)와 데이터 라인(DL1 내지 DLj)을 통해 연결될 수 있다. 전류 측정부(121)들은 각각 두 개의 데이터 라인(DL1 내지 DLj)과 연결될 수 있다. 다만, 본 명세서에서는 전류 측정부(121)들이 각각 두 개의 데이터 라인(DL1 내지 DLj)과 연결되는 것을 예로 들어 설명하나, 멀티 플렉서(multiplexer)를 통해 2n(n은 1 이상의 자연수)개 이상의 데이터 라인과 연결될 수 있다. 전류 측정부(121)는 센싱 기간에서는 전류 적분기로서 동작할 수 있으며, 표시 기간에서는 출력 버퍼로서 동작할 수 있다. 이때, 센싱 기간은 유기 발광 소자(OLED)에 흐르는 전류를 측정하여 이에 따라 보상 값을 결정하는 경우를 말하며, 표시 기간은 영상 데이터(DATA)를 보상 값에 따라 보정하고, 이를 표시 패널(110)에 출력하는 경우를 말한다. 전류 측정부(121)는 전원 제공부(도면 미도시)로부터 제1 초기화 전압(VDIS) 및 제2 초기화 전압(VBK)을 제공받을 수 있다. 전류 측정부(121)에 대해서는 도 4를 참조하여 후술하기로 한다.
데이터 처리부(122)는 아날로그-디지털 컨버터(122a) 및 멀티 플렉서(122b)를 포함할 수 있다. 멀티 플렉서(122b)는 복수의 전류 측정부(121)의 출력단과 아날로그-디지털 컨버터(122a) 사이에 접속될 수 있다. 멀티 플렉서(122b)는 스위칭 동작을 통해 복수의 전류 측정부(121)로부터의 출력 신호를 아날로그-디지털 컨버터(122a)에 제공할 수 있다. 멀티 플렉서(122b)의 스위칭 동작을 위해 본 발명에 따른 데이터 처리부(122)는 쉬프트 레지스터(도면 미도시)를 더 포함할 수 있다. 따라서, 멀티 플렉서(122b)는 쉬프트 레지스터(도면 미도시)의 제어에 따라 복수의 전류 측정부(121)로부터의 출력 신호를 아날로그-디지털 컨버터(122a)로 제공할 수 있다. 아날로그-디지털 컨버터(122a)는 복수의 전류 측정부(121)로부터의 출력 신호를 디지털 신호로 변환하고, 변환된 신호(ADC_OUT)를 타이밍 제어부(130)에 제공할 수 있다. 아날로그-디지털 컨버터(122a)는 Pipe-Line, SAR, Single-Slope 타입(type) 등으로 구현될 수 있다.
데이터 구동부(123)는 각 데이터 라인(DL1 내지 DLm)과 일대일로 접속될 수 있다. 데이터 구동부(123)는 타이밍 제어부(130)로부터 제공받은 영상 데이터(DATA)를 아날로그 형태의 데이터 신호(D1 내지 Dm)로 변환하여 각 데이터 라인(DL1 내지 DLm)에 공급할 수 있다. 이를 위해, 데이터 구동부(123)는 복수의 디지털-아날로그 컨버터(DAC) 및 복수의 디지털-아날로그 컨버터(123a) 각각과 데이터 라인(DL1 내지 DLm) 사이에 접속되는 복수의 제3 스위치(SW_3)를 포함할 수 있다. 복수의 제3 스위치(SW_3)는 일 예로 n-type 스위치일 수 있다. 복수의 디지털-아날로그 컨버터(123a)는 타이밍 제어부(130)로부터 제공되는 디지털 형태의 영상 데이터(DATA)를 아날로그 형태의 데이터 신호(D1 내지 Dm)로 변환할 수 있다. 복수의 제3 스위치(SW_3)는 타이밍 제어부(130)로부터 제3 제어 신호(φ3)를 제공받아 스위칭 동작을 수행할 수 있다. 이때, 복수의 제3 스위치(SW_3)는 표시 기간에 제3 제어 신호(φ3)를 제공받아 턴 온 됨으로써, 복수의 디지털-아날로그 컨버터(123a) 및 이와 일대일로 연결되는 데이터 라인(DL1 내지 DLm) 사이의 신호 경로를 도통시킬 수 있다.
도 4는 도 3에 도시한 데이터 드라이버(120)의 구성 중 전류 측정부(121)의 내부 구성을 나타낸 회로도이다.
도 4를 참조하면, 전류 측정부(121)는 제1 측정 회로(121a), 제2 측정 회로(121b) 및 상관 이중 샘플링부(121c)를 포함할 수 있다. 본 명세서에서는 제1 측정 회로(121a)가 데이터 라인(DLj)과 연결되며, 제2 측정 회로(121b)가 데이터 라인(DLj+1)과 연결되는 것으로 예를 들어 설명하지만, 이에 제한되는 것은 아니다. 즉, 전류 측정부(121)는 멀티 플렉서(Multiplexer)를 통해 복수의 데이터 라인(DL1 내지 DLm) 중 적어도 2n개(n은 1 이상의 자연수)의 데이터 라인과 연결될 수 있다. 따라서, 제1 측정 회로(121a)는 데이터 라인(DLj)과 접속되는 복수의 화소 중 전류 측정이 필요한 화소와 연결될 수 있으며, 제2 측정 회로(121b)는 데이터 라인(DLj+1)과 접속되는 복수의 화소 중 전류 측정이 필요한 화소와 연결될 수 있다.
제1 측정 회로(121a)는 제1 연산 증폭기(OP-amp_1), 피드백 커패시터(Cfb), 피드백 스위치(SW_fb), 제1 스위치(SW1), 제1 초기화 스위치(SW_Re1) 및 제2 초기화 스위치(SW_Re2)를 포함할 수 있다. 피드백 스위치(SW_fb), 제1 초기화 스위치(SW_Re1) 및 제2 초기화 스위치(SW_Re2)는 일 예로 n-type 스위치일 수 있다. 제1 연산 증폭기(OP-amp_1)는 반전 입력단(-), 비반전 입력단(+) 및 출력단을 포함할 수 있다. 제1 연산 증폭기(OP-amp_1)의 비반전 입력단(+)에는 전원 제공부(도면 미도시)로부터 제1 기준 전압(Vset1)이 공급될 수 있다. 이때, 제1 측정 회로(121a)는 신호(signal)와 잡음(noise)의 판독(read-out)을 위해, 제1 기준 전압(Vset1)은 (신호(signal) + 잡음(noise)) 상당의 전압일 수 있으며 보다 상세하게는 유기 발광 소자(OLED)의 문턱 전압(Vth)보다 전압 레벨이 높을 수 있다. 제1 스위치(SW1)는 제1 연산 증폭기(OP-amp_1)의 반전 입력단(-)과 데이터 라인(DL1 내지 DLm) 중 적어도 하나 사이에 접속되어 제1 제어 신호(φ1)를 제공받아 스위칭 동작을 수행할 수 있다. 피드백 커패시터(Cfb)는 일단이 제1 연산 증폭기(OP-amp_1)의 비반전 입력단(+)과 연결되며, 타단이 제1 연산 증폭기(OP-amp_1)의 출력단과 연결될 수 있다. 피드백 스위치(SW_fb)는 제1 연산 증폭기(OP-amp_1)의 비반전 입력단(+)과 제1 연산 증폭기(OP-amp_1)의 출력단 사이에서 피드백 커패시터(Cfb)와 병렬로 연결될 수 있다. 피드백 스위치(SW_fb)는 타이밍 제어부(120)로부터 피드백 제어 신호(fb)를 제공받아 스위칭 동작을 수행 수 있다. 제1 초기화 스위치(SW_Re1)는 전원 제공부(도면 미도시)와 데이터 라인(DL1 내지 DLm) 사이에 접속되어, 타이밍 제어부(120)로부터 제1 초기화 제어 신호(Re1)를 제공받아 스위칭 동작을 수행 수 있다. 제2 초기화 스위치(SW_Re2)는 전원 제공부(도면 미도시)와 데이터 라인(DL1 내지 DLm) 사이에 접속되어, 타이밍 제어부(120)로부터 제1 초기화 제어 신호(Re2)를 제공받아 스위칭 동작을 수행 수 있다.
제2 측정 회로(121b)는 제2 연산 증폭기(OP-amp_2), 피드백 커패시터(Cfb), 피드백 스위치(SW_fb), 제2 스위치(SW2), 제1 초기화 스위치(SW_Re1) 및 제2 초기화 스위치(SW_Re2)를 포함할 수 있다. 제2 연산 증폭기(OP-amp_2)는 반전 입력단(-), 비반전 입력단(+) 및 출력단을 포함할 수 있다. 제2 연산 증폭기(OP-amp_2)의 비반전 입력단(+)에는 전원 제공부(도면 미도시)로부터 제2 기준 전압(Vset2)이 공급될 수 있다. 이때, 제2 측정 회로(121b)는 잡음(noise)의 판독(read-out)을 위해, 제2 기준 전압(Vset2)은 잡음(noise) 상당의 전압일 수 있으며, 보다 상세하게는 유기 발광 소자(OLED)의 문턱 전압(Vth)보다 전압 레벨이 낮을 수 있다. 한편, 제2 측정 회로(121b)의 나머지 구성 중 제1 측정 회로(121a)의 구성과 중복되는 부분은 설명을 생략하기로 한다.
상관 이중 샘플링부(121c)는 제1 및 제2 측정 회로(121a, 121b)의 출력단, 보다 상세하게는 제1 및 제2 연산 증폭기(OP-amp_1, OP-amp_2)의 출력단 각각과 멀티 플렉서(122b) 사이에 접속될 수 있다. 상관 이중 샘플링부(121c)는 타이밍 제어부(130)의 제어에 따라, 제1 및 제2 연산 증폭기(OP-amp_1, OP-amp_2)의 출력 신호에 대한 상관 이중 샘플링(CDS: Correlated Double Sampling)을 수행할 수 있다. 상관 이중 샘플링부(121c)는 제1 및 제2 연산 증폭기(OP-amp_1, OP-amp_2)의 출력 신호의 전위 차를 검출하여 아날로그-디지털 변환부(122a)로 제공할 수 있다. 이에 따라, 상관 이중 샘플링부(121c)는 제1 및 제2 연산 증폭기(OP-amp_1, OP-amp_2)의 출력 신호에 대한 상관 이중 샘플링을 수행함으로써 S/N(Signal-Noise Ratio)비를 양호하게 유지할 수 있다.
도 5는 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 구동방법을 나타낸 타이밍도이다. 도 6은 초기화 기간(Sini)에 본 발명에 따른 유기 발광 표시 장치의 동작 상태를 나타낸 회로도이다. 도 7은 기준 전압 공급 기간(Sset)에 본 발명에 따른 유기 발광 표시 장치의 동작 상태를 나타낸 회로도이다. 도 8은 측정 기간(Ssen)에 본 발명에 따른 유기 발광 표시 장치의 동작 상태를 나타낸 회로도이다. 한편, 도 5 내지 도 8은 제1 및 제2 화소(PXij, PXij+1)를 예로 들어 설명하기로 한다.
도 5를 참조하면, 본 발명에 따른 유기 발광 표시 장치는 크게 센싱 기간(S)과 표시 기간(E)으로 구분되어 동작할 수 있다. 센싱 기간(S)은 복수의 유기 발광 소자(OLED)의 전류-전압 특성을 산출하기 위해 유기 발광 소자(OLED)에 흐르는 전류를 센싱하기 위한 기간이다. 센싱 기간(S)은 유기 발광 표시 장치의 전체 전원이 턴 오프 되거나 턴 온 되는 경우에 활성화될 수 있다. 즉, 전원이 턴 온 또는 턴 오프 되는 대기 시간 동안에 센싱 기간(S)이 활성화 될 수 있으나, 이에 한정되는 것은 아니며 일정한 주기 또는 사용자의 설정에 의해 활성화될 수도 있다. 센싱 기간(S)은 다시 초기화 기간(Sini)과 기준 전압 공급 기간(Sset) 및 측정 기간(Ssen)으로 구분될 수 있다. 초기화 기간(Sini)은 커플링에 의해 임의의 전압으로 충전된 모든 데이터 라인(DL1 내지 DLm)을 제1 초기화 전압(VDIS)으로 충전시키는 제1 초기화 기간(Sini_1)과, 전류 측정시 제1 전원단(ELVDD)으로 누설되는 누설 전류를 차단하기 위해 제1 커패시터(C1)에 제2 초기화 전압(VBK)을 충전시키는 제2 초기화 기간(Sini_2)을 포함할 수 있다. 이때, 제1 및 제2 초기화 기간(Sini_1, Sini_2)은 서로 순서가 바뀔 수도 있다. 기준 전압 공급 기간(Sset)은 제1 및 제2 화소(PXij, PXij+1)에 포함되는 유기 발광 소자(OLED) 각각의 애노드 전극에 제1 또는 제2 기준 전압(Vset1, Vset2)을 인가하는 기간을 말한다. 측정 기간(Ssen)은 제1 및 제2 화소(PXij, PXij+1)에 포함되는 유기 발광 소자(OLED) 각각의 애노드 전극에 제1 또는 제2 기준 전압(Vset1, Vset2)이 인가됨에 따라 유기 발광 소자(OLED) 각각에 흐르는 전류를 측정하는 기간을 말한다.
도 5 및 도 6을 참조하여 센싱 기간(S) 중 초기화 기간(Sini)에서의 유기 발광 표시 장치의 동작에 대해 설명하기로 한다. 먼저, 제1 전원단(ELVDD)의 전압 레벨은 제2 전원단(ELVSS)의 전압 레벨로 낮추어질 수 있다. 이를 위해, 제1 및 제2 화소(PXij, PXij+1)는 전원 스위치(SW_P)를 더 포함할 수 있다. 전원 스위치(SW_P)는 구동 트랜지스터(MD)의 일 전극과 제1 전원단(ELVDD) 및 제2 전원단(ELVSS) 사이에 접속되어, 타이밍 제어부(130)의 제어에 따라 스위칭 동작을 수행할 수 있다. 보다 상세하게는, 센싱 기간(S) 중 구동 트랜지스터(MD)의 일 전극과 제2 전원단(ELVSS) 사이의 신호 경로를 전원 스위치(SW_P)의 스위칭 동작을 통해 도통시킬 수 있다. 한편, 본 명세서에서는 제1 전원단(ELVDD)의 전압 레벨이 전원 스위치(SW_P)의 스위칭 동작을 통해 제2 전원단(ELVSS)의 전압 레벨로 낮추어지는 것으로 설명하였으나, 이에 제한되는 것은 아니다. 즉, 제2 전원단(ELVSS)의 전압 레벨이 제1 전원단(ELVDD)의 전압 레벨로 높아질 수도 있다. 이후, 제3 제어 신호(φ3)가 로우 레벨로 발생되어 데이터 구동부(123) 내의 제3 스위치(SW3)를 턴 오프 시킬 수 있다. 이에 따라 복수의 데이터 라인(DL1 내지 DLm)을 통해 데이터 신호(D1 내지 Dm)가 제공되는 것을 차단할 수 있다.
제1 초기화 기간(Sini_1)에 제1 초기화 제어 신호(Re1)는 하이 레벨로 발생되어 제1 초기화 스위치(SW_Re1)를 턴 온 시킬 수 있다. 스캔 신호(Si) 및 센싱 신호(SEi)는 하이 레벨을 유지하여 스위치 트랜지스터(MS_1) 및 센싱 트랜지스터(MS_2)를 계속해서 턴 오프 시킬 수 있다. 제1 내지 제3 제어 신호(φ1, φ2, φ3), 제2 초기화 제어 신호(Re2) 및 피드백 제어 신호(fb)는 로우 레벨을 유지함으로써 제1 내지 제3 스위치(SW1, SW2, SW3), 제2 초기화 스위치(SW_Re2) 및 피드백 스위치(SW_fb)를 계속해서 턴 오프 시킬 수 있다. 제1 전원단(ELVDD)의 전압 레벨을 제2 전원단(ELVSS)의 전압 레벨로 낮추는 경우 데이터 라인(DL1 내지 DLm)은 커플링에 의해 임의의 전압이 충전되어 있다. 이 상태를 유지한다면, 제1 및 제2 화소(PXij, PXij+1)의 전류를 측정 시, 인접 화소들이 발광될 수 있다. 이에 따라, 영상 이미지가 왜곡될 수도 있다. 따라서, 제1 및 제2 화소(PXij, PXij+1)와 연결되는 데이터 라인(DLj, DLj+1) 및 나머지 데이터 라인을 제1 초기화 전압(VDIS)으로 충전함으로써 이를 방지할 수 있다. 이때, 제1 초기화 전압(VDIS)의 레벨은 유기 발광 소자(OLED)의 문턱 전압(Vth)의 전압 레벨 보다 낮을 수 있다.
제2 초기화 기간(Sini_2)에는 제2 초기화 제어 신호(Re2)가 하이 레벨로 발생되어 제2 초기화 스위치(SW_Re2)를 턴 온 시킬 수 있다. 스캔 신호(Si)는 로우 레벨로 반전되어 제1 및 제2 화소(PXij, PXij+1)에 포함되는 각각의 스위치 트랜지스터(MS_1)를 턴 온 시킬 수 있다. 센싱 신호(SEi)는 하이 레벨을 유지하여 센싱 트랜지스터(MS_2)를 계속해서 턴 오프 시킬 수 있다. 제1 내지 제3 제어 신호(φ1, φ2, φ2), 제1 초기화 제어 신호(Re1) 및 피드백 제어 신호(fb)는 로우 레벨을 유지함으로써 제1 내지 제3 스위치(SW1, SW2, SW3), 제1 초기화 스위치(SW_Re1) 및 피드백 스위치(SW_fb)를 계속해서 턴 오프 시킬 수 있다. 따라서, 제2 초기화 기간(Sini_2)에는 제2 초기화 스위치(SW_Re2) 및 스위치 트랜지스터(MS_1)가 턴 온 됨에 따라 제2 초기화 전압(VBK)이 제1 및 제2 화소(PXij, PXij+1) 각각의 제1 커패시터(C1)에 충전될 수 있다. 이에 따라, 전류 측정 시 제1 전원단(ELVDD)으로 누설 전류가 발생하는 것을 방지할 수 있다. 제2 초기화 전압(VBK)의 레벨은 제1 및 제2 기준 전압(Vset1, Vset2)보다 전압 레벨이 높을 수 있다.
한편, 본 명세서에서는 제1 초기화 전압(VDIS)이 제1 및 제2 화소(PXij, PXij+1)에 먼저 인가되고, 그 이후 제2 초기화 전압(VBK)이 제1 및 제2 화소(PXij, PXij+1)에 인가되는 것으로 설명하였으나, 이에 제한되는 것은 아니다. 즉, 제2 초기화 전압(VBK)이 제1 및 제2 화소(PXij, PXij+1)에 먼저 인가된 이후에, 제1 초기화 전압(VDIS)이 제1 및 제2 화소(PXij, PXij+1)에 인가될 수도 있다.
도 5 및 도 7을 참조하여 센싱 기간(S) 중 기준 전압 공급 기간(Sset)에서의 유기 발광 표시 장치의 동작에 대해 설명하기로 한다. 다만, 도 7의 경우 제1 측정 회로(121a)가 데이터 라인(DLj)을 통해 제1 화소(PXij)와 연결되며, 제2 측정 회로(121b)가 데이터 라인(DLj+1)을 통해 제2 화소(PXij+1)와 연결되는 것을 예로 들어 설명하기로 한다.
기준 전압 공급 기간(Sset)은 피드백 제어 신호(fb)가 하이 레벨로 반전되어 피드백 스위치(SW_fb)를 턴 온 시키는 제1 기준 전압 공급 기간(Sset_1) 및 피드백 제어 신호(fb)가 다시 로우 레벨로 반전되어 피드백 스위치(SW_fb)를 턴 오프 시키는 제2 기준 전압 공급 기간(Sset_2)을 포함할 수 있다.
제1 기준 전압 공급 기간(Sset_1)은 피드백 제어 신호(fb)가 하이 레벨로 반전되어 피드백 스위치(SW_fb)를 턴 온 시킬 수 있다. 제1 및 제2 제어 신호(φ1, φ2)가 하이 레벨로 반전되어 제1 및 제2 스위치(SW1, SW2)를 턴 온 시킬 수 있다. 피드백 제어 신호(fb)는 하이 레벨로 반전되어 피드백 스위치(SW_fb)를 턴 온 시킬 수 있다. 스캔 신호(Si)는 하이 레벨로 반전되어 제1 및 제2 화소(PXij, PXij+1)에 포함되는 각각의 스위치 트랜지스터(MS_1)를 턴 오프 시킬 수 있다. 센싱 신호(SEi)는 하이 레벨을 유지하여 센싱 트랜지스터(MS_2)를 계속해서 턴 오프 시킬 수 있다. 제3 제어 신호(φ3), 제1 및 제2 초기화 제어 신호(Re1, Re2)는 로우 레벨을 유지함으로써 제3 스위치(SW3), 제1 및 제2 초기화 스위치(SW_Re1, SW_Re2) 를 계속해서 턴 오프 시킬 수 있다.
먼저 제1 화소(PXij)의 경우, 제1 측정 회로(121a) 내의 제1 연산 증폭기(OP-amp_1)의 비반전 입력단(+)은 제1 기준 전압(Vset1)을 제공받을 수 있다. 또한, 제1 연산 증폭기(OP-amp_1)의 반전 입력단(-)과 제1 연산 증폭기(OP-amp_1)의 출력단은 서로 쇼트될 수 있으며, 제1 연산 증폭기(OP-amp_1)의 반전 입력단(-)은 제1 화소(PXij)의 센싱 트랜지스터(MS_2)를 통해 유기 발광 소자(OLED)와 연결될 수 있다. 제1 측정 회로(121a)의 피드백 커패시터(Cfb)는 제1 연산 증폭기(OP-amp_1)의 반전 입력단(-)과 제1 연산 증폭기(OP-amp_1)의 출력단 사이의 쇼트로 인해 리셋(reset)될 수 있다. 제1 연산 증폭기(OP-amp_1)의 출력단의 전위는 제1 기준 전압(Vset1)으로 유지될 수 있으며, 제1 연산 증폭기(OP-amp_1)의 반전 입력단(-)의 전위도 제1 연산 증폭기(OP-amp_1)의 가상 접지 특성에 의해 제1 기준 전압(Vset1)으로 유지될 수 있다. 이러한 제1 기준 전압(Vset1)은 데이터 라인(DLj)을 충전시킬 수 있다.
제2 화소(PXij+1)의 경우, 제2 측정 회로(121b) 내의 제2 연산 증폭기(OP-amp_2)의 비반전 입력단(+)은 제2 기준 전압(Vset2)을 제공받을 수 있다. 또한, 제2 연산 증폭기(OP-amp_2)의 반전 입력단(-)과 제2 연산 증폭기(OP-amp_2)의 출력단은 서로 쇼트될 수 있으며, 제2 연산 증폭기(OP-amp_2)의 반전 입력단(-)은 제2 화소(PXij+1)의 센싱 트랜지스터(MS_2)를 통해 유기 발광 소자(OLED)와 연결될 수 있다. 제2 측정 회로(121b)의 피드백 커패시터(Cfb)는 제2 연산 증폭기(OP-amp_2)의 반전 입력단(-)과 제2 연산 증폭기(OP-amp_2)의 출력단 사이의 쇼트로 인해 리셋(reset)될 수 있다. 제2 연산 증폭기(OP-amp_2)의 출력단의 전위는 제2 기준 전압(Vset2)으로 유지될 수 있으며, 제2 연산 증폭기(OP-amp_2)의 반전 입력단(-)의 전위도 제2 연산 증폭기(OP-amp_2)의 가상 접지 특성에 의해 제2 기준 전압(Vset2)으로 유지될 수 있다. 이러한 제2 기준 전압(Vset2)은 데이터 라인(DLj+1)을 충전시킬 수 있다.
이후, 제2 기준 전압 공급 기간(Sset_2)은 피드백 제어 신호(fb)가 다시 로우 레벨로 반전되어 피드백 스위치(SW_fb)를 턴 오프 시킬 수 있다. 센싱 신호(SEi)는 로우 레벨을 유지하여 센싱 트랜지스터(MS_2)를 턴 온 시킬 수 있다. 제1 및 제2 제어 신호(φ1, φ2)가 하이 레벨로 반전되어 제1 및 제2 스위치(SW1, SW2)를 턴 온 시킬 수 있다. 스캔 신호(Si)는 하이 레벨을 유지하여 제1 및 제2 화소(PXij, PXij+1)에 포함되는 각각의 스위치 트랜지스터(MS_1)를 계속해서 턴 오프 시킬 수 있다. 제3 제어 신호(φ3), 제1 및 제2 초기화 제어 신호(Re1, Re2)는 로우 레벨을 유지함으로써 제3 스위치(SW3), 제1 및 제2 초기화 스위치(SW_Re1, SW_Re2) 를 계속해서 턴 오프 시킬 수 있다.
먼저 제1 화소(PXij)의 경우, 센싱 트랜지스터(MS_2)가 턴 온 됨에 따라, 데이터 라인(Dj)에 충전된 제1 기준 전압(Vset1)이 제1 화소(PXij) 내의 유기 발광 소자(OLED)의 애노드 전극에 인가될 수 있다. 이때, 제1 기준 전압(Vset1)은 유기l 발광 소자(OLED)의 문턱 전압(Vth) 이상의 전압 값을 가지므로 이에 따라, 제1 화소(PXij) 내의 유기 발광 소자(OLED)는 전류가 흐를 수 있다. 다만, 제1 화소(PXij) 내의 유기 발광 소자(OLED)에 흐르는 전류의 크기는 유기 발광 소자(OELD)의 열화 정도에 따라 달라질 수 있다.
제2 화소(PXij+1)의 경우 센싱 트랜지스터(MS_2)가 턴 온 됨에 따라, 데이터 라인(Dj+1)에 충전된 제2 기준 전압(Vset2)이 제1 화소(PXij) 내의 유기 발광 소자(OLED)의 애노드 전극에 인가될 수 있다. 이때, 제2 기준 전압(Vset2)은 유기 발광 소자(OLED)의 문턱 전압(Vth) 보다 낮은 전압 값을 가지므로 이에 따라, 제1 화소(PXij) 내의 유기 발광 소자(OLED)에는 전류가 흐르지 않을 수 있다.
도 5 및 도 8을 참조하여 센싱 기간(S) 중 측정 기간(Ssen)에서의 유기 발광 표시 장치의 동작에 대해 설명하기로 한다. 측정 기간(Ssen)은 기준 전압 공급 기간(Sset)에 후속하는 제1 측정 기간(Ssen_1), 제1 측정 기간(Ssen_1)에 후속하는 제2 측정 기간(Ssen_2)을 포함할 수 있다.
제1 측정 기간(Ssen_1)에는 피드백 제어 신호(fb)가 로우 레벨로 반전되어 피드백 스위치(SW_fb)를 턴 오프 시킬 수 있다. 제1 및 제2 제어 신호(φ1, φ2)는 하이 레벨로 유지되어 제1 및 제2 스위치(SW1, SW2)를 계속해서 턴 온 시킬 수 있다. 센싱 신호(SEi)는 로우 레벨로 유지되어 센싱 트랜지스터(MS_2)를 계속해서 턴 온 시킬 수 있다. 스캔 신호(Si)는 하이 레벨로 유지되어 제1 및 제2 화소(PXij, PXij+1)에 포함되는 각각의 스위치 트랜지스터(MS_1)를 계속해서 턴 오프 시킬 수 있다. 제3 제어 신호(φ3), 제1 및 제2 초기화 제어 신호(Re1, Re2) 는 로우 레벨을 유지함으로써 제3 스위치(SW3), 제1 및 제2 초기화 스위치(SW_Re1, SW_Re2)를 계속해서 턴 오프 시킬 수 있다.
먼저 제1 화소(PXij)의 경우, 제1 측정 회로(121a) 내의 제1 연산 증폭기(OP-amp_1)의 반전 입력단(-)과 제1 연산 증폭기(OP-amp_1)의 출력단 사이의 쇼트는 해제될 수 있다. 이에 따라, 제1 연산 증폭기(OP-amp_1)는 적분기로써 동작할 수 있다. 제1 연산 증폭기(OP-amp_1)의 반전 입력단(-)은 제2 스위치(SW2)를 통해 계속해서 제1 화소(PXij)의 유기 발광 소자(OLED)와 연결될 수 있다. 제1 측정 회로(121a) 내의 피드백 커패시터(Cfb)는 유기 발광 소자(OLED)에 흐르는 전류에 대응되는 전압 및 제1 화소(PXij) 내의 누설 전류(leakge current)에 대응되는 전압이 충전될 수 있다. 이에 따라, 제1 연산 증폭기(OP-amp_1)의 출력단 전위(Vout_1)는 제1 기준 전압(Vset1)에서 유기 발광 소자(OLED)에 흐르는 전류에 대응되는 전압 및 제1 화소(PXij) 내의 누설 전류(leakge current)에 대응되는 전압에 따라 선형적으로 증가될 수 있다.
제2 화소(PXij+1)의 경우, 제2 측정 회로(121b) 내의 제2 연산 증폭기(OP-amp_2)의 반전 입력단(-)과 제2 연산 증폭기(OP-amp_2)의 출력단 사이의 쇼트는 해제될 수 있다. 이에 따라, 제2 연산 증폭기(OP-amp_2)는 적분기로써 동작할 수 있다. 제2 연산 증폭기(OP-amp_1)의 반전 입력단(-)은 제2 스위치(SW2)를 통해 계속해서 제2 화소(PXij+1)의 유기 발광 소자(OLED)와 연결될 수 있다. 다만, 제1 측정 회로(121a)의 경우와는 달리 제2 화소(PXij+1) 내의 유기 발광 소자(OLED)에는 전류가 흐르지 않으므로, 제2 측정 회로(121b) 내의 피드백 커패시터(Cfb)는 제2 화소(PXij+1) 내의 누설 전류(leakge current)에 대응되는 전압만이 충전될 수 있다. 이에 따라, 제2 연산 증폭기(OP-amp_2)의 출력단 전위(Vout_2)는 제2 기준 전압(Vset2)에서 제2 화소(PXij+1) 내의 누설 전류(leakge current)에 대응되는 전압에 따라 선형적으로 증가될 수 있다.
이후, 도 4 및 도 5를 참조하면, 제2 측정 기간(Ssen_2)에는 센싱 신호(SEi)가 하이 레벨로 반전되어 센싱 트랜지스터(MS_2)를 턴 오프 시킬 수 있다. 피드백 제어 신호(fb)는 로우 레벨로 유지되어 피드백 스위치(SW_fb)를 계속해서 턴 오프 시킬 수 있다. 제1 및 제2 제어 신호(φ1, φ2)는 하이 레벨로 유지되어 제1 및 제2 스위치(SW1, SW2)를 계속해서 턴 온 시킬 수 있다. 스캔 신호(Si)는 하이 레벨로 유지되어 제1 및 제2 화소(PXij, PXij+1)에 포함되는 각각의 스위치 트랜지스터(MS_1)를 계속해서 턴 오프 시킬 수 있다. 제3 제어 신호(φ3), 제1 및 제2 초기화 제어 신호(Re1, Re2)는 로우 레벨을 유지함으로써 제3 스위치(SW3), 제1 및 제2 초기화 스위치(SW_Re1, SW_Re2)를 계속해서 턴 오프 시킬 수 있다. 또한, 상관 이중 샘플링부(121c)를 활성화시키는 제어 신호(SH)가 하이 레벨로 반전되어, 상관 이중 샘플링부(121c)가 제1 및 제2 측정 회로(121a, 121b)의 출력 신호(Vout_1, Vout_2)에 대해 상관 이중 샘플링을 수행할 수 있다. 보다 상세하게는, 상관 이중 샘플링부(121c)는 제1 및 제2 화소(PXij, PXij+1) 내의 센싱 트랜지스터(MS_2)가 턴 오프 되기 직전까지 제1 및 제2 연산 증폭기(OP-amp_1, OP-amp_2)의 출력단에 저장된 전압을 갖는 각 출력 신호를 입력으로 받을 수 있다. 이후, 상관 이중 샘플링부(121c)는 제1 및 제2 연산 증폭기(OP-amp_1, OP-amp_2)의 각 출력 신호의 전위 차를 추출하고, 추출된 전위차를 멀티 플렉서(122b)를 통해 아날로그-디지털 변환부(122a)로 제공할 수 있다. 이때, 제1 연산 증폭기(OP-amp_1)의 출력단에 저장된 전압이 제1 출력 전압(Vout_1)으로 샘플링될 수 있으며, 제2 연산 증폭기(OP-amp_2)의 출력단에 저장된 전압이 제2 출력 전압(Vout_2)으로 샘플링될 수 있다. 이후, 제1 및 제2 출력 전압(Vout_1, Vout_2)의 전위 차를 추출할 수 있다. 예를 들어, 제1 출력 전압(Vout_1)은 유기 발광 소자(OLED)에 흐르는 전류에 대응되는 전압 및 제1 화소(PXij) 내의 누설 전류(leakge current)에 대응되는 전압의 합으로 표현될 수 있으며, 제2 출력 전압(Vout_2)은 제2 화소(PXij+1) 내의 누설 전류(leakge current)에 대응되는 전압으로 표현될 수 있다. 이때, 제1 화소(PXij) 내의 누설 전류(leakge current)에 대응되는 전압과 제2 화소(PXij+1) 내의 누설 전류(leakge current)에 대응되는 전압은 실질적으로 동일하다고 볼 수 있으므로, 결국 제1 및 제2 출력 전압(Vout_1, Vout_2)의 전위 차는 제1 기준 전압(Vset1)에서 유기 발광 소자(OLED)에 흐르는 전류에 대응되는 전압으로 표현될 수 있다. 이를 통해 제1 및 제2 화소(PXij, PXij+1)에 포함된 누설 전류를 제거할 수 있다. 이후, 아날로그-디지털 변환부(122a)를 활성화시키는 제어 신호(ADC)가 하이 레벨로 반전됨에 따라, 아날로그-디지털 변환부(122a)는 상관 이중 샘플링부(121c)로부터의 출력 신호를 디지털 값(ADC_OUT)으로 변환하여 타이밍 제어부(140, 도 1 참조)에 제공할 수 있다. 타이밍 제어부(140, 도 1 참조)는 아날로그-디지털 변환부(122a)로부터의 디지털 형태의 출력 신호(ADC_OUT)를 제공받아 데이터 신호(Dj, Dj+1)를 보상할 수 있다.
도 5를 다시 참조하면 표시 기간(E) 전에는, 제3 제어 신호(φ3)가 하이 레벨로 반전됨으로써 제3 스위치(SW3)를 턴 온 시킬 수 있다. 이후, 표시 기간(E)에는 스캔 신호(Si)가 로우 레벨로 반전되어 제1 스위치 트랜지스터(MS_1)를 턴 온 시킬 수 있다. 제1 전원단(ELVDD)의 전압 레벨은 제2 전원단(ELVSS)의 전압 레벨에서 다시 종전 제1 전원단(ELVDD)의 전압 레벨로 높아질 수 있다. 이를 위해, 표시 기간(E) 중 전원 스위치(SW_P)는 스위칭 동작을 통해 구동 트랜지스터(MD)의 일 전극과 제1 전원단(ELVDD) 사이의 신호 경로를 도통시킬 수 있다.
도 9는 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 구동방법을 나타낸 순서도이다.
도 5 및 도 9를 참조하면, 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 구동방법은 먼저 센싱 기간(S) 중 기준 전압 공급 기간(Sset)에 복수의 화소 중 하나의 화소(예를 들어 제1 화소(PXij))에 포함되는 유기 발광 소자(OLED)의 애노드 전극에 제1 기준 전압(Vset1)을 인가하고, 복수의 화소 중 다른 하나의 화소(예를 들어 제2 화소(PXij+1)에 포함되는 유기 발광 소자(OLED)의 애노드 전극에 제1 기준 전압(Vset1)과 다른 값을 갖는 제2 기준 전압(Vset2)을 인가할 수 있다(S100). 이때, 제1 기준 전압(Vset1)은 (신호(signal) + 잡음(noise)) 상당의 전압일 수 있으며 보다 상세하게는 유기 발광 소자(OLED)의 문턱 전압(Vth)보다 전압 레벨이 높을 수 있다. 제2 기준 전압(Vset2)은 잡음(noise) 상당의 전압일 수 있으며, 보다 상세하게는 유기 발광 소자(OLED)의 문턱 전압(Vth)보다 전압 레벨이 낮을 수 있다.
측정 기간(Ssen) 중 제1 측정 기간(Ssen_1)에는, 제1 기준 전압(Vset1)이 인가된 화소(PXij)에 흐르는 전류에 대응되는 제1 측정 전압 및 상기 제2 기준 전압(Vset2)이 인가된 화소(PXij+1)에 흐르는 전류에 대응되는 제2 측정 전압을 측정할 수 있다(S200). 이때, 제1 측정 전압은 제1 연산 증폭기(OP-amp_1)의 출력단에 저장된 전압을 샘플링한 전압일 수 있다. 제2 측정 전압은 제2 연산 증폭기(OP-amp_2)의 출력단에 저장된 전압을 샘플링한 전압일 수 있다. 다만, 상술한 바와 같이, 제1 측정 회로(121a)의 경우와는 달리 제2 화소(PXij+1) 내의 유기 발광 소자(OLED)에는 전류가 흐르지 않으므로, 제2 측정 전압은 제2 측정 회로(121b) 내의 유기 발광 소자(OLED)에 흐르는 전류에 대응되는 전압은 포함되지 않을 수 있다.
제2 측정 기간(Ssen_1)에는 상관 이중 샘플링부(121c)가 제1 및 제2 측정 회로(121a, 121b) 각각에서 출력된 제1 및 제2 출력 전압에 대해 상관 이중 샘플링을 수행할 수 있다(S300). 이후, 아날로그-디지털 변환부(122a)를 활성화시키는 제어 신호(ADC)가 하이 레벨로 반전됨에 따라, 아날로그-디지털 변환부(122a)는 상관 이중 샘플링부(121c)로부터의 출력 신호를 디지털 값(ADC_OUT)변환하여 타이밍 제어부(140, 도 1 참조)에 제공할 수 있다(S400).
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이지 않는 것으로 이해해야 한다.
110: 표시 패널
120: 데이터 드라이버
121: 전류 측정부
122: 데이터 처리부
123: 데이터 구동부
130: 타이밍 제어부
140: 스캔 구동부

Claims (20)

  1. 유기 발광 소자를 갖는 복수의 화소;
    상기 복수의 화소와 데이터 라인을 통해 연결되는 복수의 전류 측정부를 갖는 데이터 드라이버;를 포함하고,
    상기 전류 측정부는,
    제1 기준 전압이 공급되는 비반전 입력단 및 상기 복수의 화소 중 하나와 연결되는 반전 입력단을 갖는 제1 연산 증폭기와, 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에 접속되는 제1 피드백 커패시터를 포함하는 제1 측정 회로; 및
    상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압이 공급되는 비반전 입력단 및 상기 복수의 화소 중 다른 하나와 연결되는 반전 입력단을 갖는 제2 연산 증폭기와, 상기 제2 연산 증폭기의 반전 입력단과 상기 제2 연산 증폭기의 출력단 사이에 접속되는 제2 피드백 커패시터를 포함하는 제2 측정 회로; 및
    상기 제1 및 제2 연산 증폭기의 출력단 각각과 연결되는 상관 이중 샘플링부;를 더 포함하고,
    상기 데이터 드라이버는,
    상기 상관 이중 샘플링부로부터의 출력을 디지털 데이터로 변환하는 아날로그-디지털 변환부를 갖는 데이터 처리부; 를 더 포함하는 유기 발광 표시 장치.
  2. 삭제
  3. 제1항에 있어서, 상기 데이터 드라이버는,
    상기 복수의 전류 측정부 각각에 포함되는 상관 이중 샘플링부와 상기 아날로그-디지털 변환부 사이에 접속되는 멀티 플렉서를 갖는 데이터 처리부;를 더 포함하는 유기 발광 표시 장치.
  4. 제1항에 있어서,
    상기 제1 측정 회로는 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에서 상기 제1 피드백 커패시터와 병렬로 연결되는 제1 피드백 스위치;를 더 포함하고,
    상기 제2 측정 회로는 상기 제2 연산 증폭기의 반전 입력단과 상기 제2 연산 증폭기의 출력단 사이에서 상기 제2 피드백 커패시터와 병렬로 연결되는 제2 피드백 스위치;를 더 포함하는 유기 발광 표시 장치.
  5. 제1항에 있어서,
    상기 제1 측정 회로는 상기 복수의 화소 중 하나와 상기 제1 연산 증폭기의 반전 입력단 사이에 접속되는 제1 스위치;를 더 포함하고
    상기 제2 측정 회로는 상기 복수의 화소 중 다른 하나와 상기 제2 연산 증폭기의 반전 입력단 사이에 접속되는 제2 스위치;를 더 포함하는 유기 발광 표시 장치.
  6. 제1항에 있어서, 상기 복수의 화소는,
    일 전극이 제1 전원단과 연결되고 타 전극이 제1 노드와 접속되는 유기 발광 소자를 통해 제2 전원단과 연결되는 구동 트랜지스터;
    일 전극이 상기 데이터 라인과 연결되고 타 전극이 상기 구동 트랜지스터의 게이트 전극과 연결되며, 게이트 전극이 스캔 라인과 연결되는 스위치 트랜지스터;
    일 전극이 상기 데이터 라인과 연결되고 타 전극이 상기 제1 노드와 연결되며, 게이트 전극이 센싱 라인과 연결되는 센싱 트랜지스터; 및
    일단이 상기 구동 트랜지스터의 일 전극과 연결되고, 타단이 상기 구동 트랜지스터의 게이트 전극과 연결되는 제1 커패시터;를 더 포함하는 유기 발광 표시 장치.
  7. 제6항에 있어서,
    상기 제1 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 같거나 높으며, 상기 제2 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 낮은 유기 발광 표시 장치.
  8. 제6항에 있어서,
    제1 및 제2 전원단과 전원 라인을 통해 연결되는 전원 제공부;를 더 포함하고,
    상기 전류 측정부는, 상기 전원 제공부와 상기 복수의 화소와 연결되는 데이터 라인 사이에 접속되는 제1 초기화 스위치 및 상기 전원 제공부와 상기 스위치 트랜지스터의 일 전극과 사이에 접속되는 제2 초기화 스위치를 더 포함하는 유기 발광 표시 장치.
  9. 제6항에 있어서,
    상기 구동 트랜지스터의 일 전극과 연결되는 전원 라인과 상기 제1 및 제2 전원단 사이에 접속되는 전원 스위치;를 더 포함하는 유기 발광 표시 장치.
  10. 유기 발광 소자를 갖는 복수의 화소; 및
    센싱 기간에 상기 복수의 화소에 흐르는 전류를 데이터 라인을 통해 측정하는 복수의 전류 측정부를 갖는 데이터 드라이버;를 포함하고,
    상기 전류 측정부는 상기 센싱 기간 중 기준 전압 공급 기간에, 상기 복수의 화소 중 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 제1 기준 전압을 인가하고, 상기 복수의 화소 중 다른 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압을 인가하며,
    상기 전류 측정부는 상기 기준 전압 공급 기간에 후속하는 측정 기간에, 상기 제1 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제1 측정 전압 및 상기 제2 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제2 측정 전압을 측정하되,
    상기 전류 측정부는 제1 및 제2 연산 증폭기의 출력단으로부터 각각 제공받은 제1 및 제2 측정 전압에 대해 상관 이중 샘플링을 수행하는 상관 이중 샘플링부;를 더 포함하고,
    상기 데이터 드라이버는, 상기 상관 이중 샘플링부로부터의 출력을 디지털 데이터로 변환하는 아날로그-디지털 변환부를 갖는 데이터 처리부;를 더 포함하는 유기 발광 표시 장치.
  11. 제10항에 있어서, 상기 전류 측정부는,
    제1 기준 전압이 공급되는 비반전 입력단과 상기 복수의 화소 중 하나와 연결되는 반전 입력단 및 상기 제1 측정 전압을 출력하는 출력단을 갖는 제1 연산 증폭기와, 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에 접속되는 제1 피드백 커패시터 및 상기 제1 연산 증폭기의 반전 입력단과 상기 제1 연산 증폭기의 출력단 사이에서 상기 제1 피드백 커패시터와 병렬로 연결되는 제1 피드백 스위치를 포함하는 제1 측정 회로; 및
    상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압이 공급되는 비반전 입력단과 상기 복수의 화소 중 하나와 연결되는 반전 입력단 및 상기 제2 측정 전압을 출력하는 출력단을 갖는 제2 연산 증폭기와, 상기 제2 연산 증폭기의 반전 입력단과 상기 제2 연산 증폭기의 출력단 사이에 접속되는 제2 피드백 커패시터 및 상기 제2 연산 증폭기의 반전 입력단과 상기 제2 연산 증폭기의 출력단 사이에서 상기 제2 피드백 커패시터와 병렬로 연결되는 제2 피드백 스위치를 포함하는 제2 측정 회로;를 더 포함하는 유기 발광 표시 장치.
  12. 제11항에 있어서, 상기 데이터 드라이버는,
    상기 상관 이중 샘플링부로부터의 출력을 스위칭 동작을 통해 상기 아날로그-디지털 변환부로 제공하는 멀티 플렉서를 포함하는 데이터 처리부; 및
    표시 기간에 상기 복수의 화소에 데이터 신호를 제공하는 데이터 구동부;를 더 포함하는 유기 발광 표시 장치.
  13. 제12항에 있어서,
    상기 제1 측정 회로는 상기 복수의 화소 중 하나와 상기 제1 연산 증폭기의 반전 입력단 사이에 접속되는 제1 스위치를 포함하고, 상기 제2 측정 회로는 상기 복수의 화소 중 다른 하나와 상기 제2 연산 증폭기의 반전 입력단 사이에 접속되는 제2 스위치를 포함하며,
    상기 데이터 구동부는 상기 데이터 라인으로 상기 데이터 신호를 제공하는 디지털-아날로그 컨버터 및 상기 복수의 화소와 상기 디지털-아날로그 컨버터 사이에 접속되는 제3 스위치를 포함하는 유기 발광 표시 장치.
  14. 제10항에 있어서,
    상기 복수의 화소는 제1 전원단과 제2 전원단 사이에 접속되는 상기 유기 발광 소자에 흐르는 구동 전류를 제어하는 구동 트랜지스터;
    게이트 전극을 통해 제공받은 스캔 신호에 따라 상기 데이터 라인으로부터 제공받은 데이터 신호를 상기 구동 트랜지스터의 게이트 전극에 제공하는 스위치 트랜지스터;
    게이트 전극을 통해 제공받은 센싱 신호에 따라 상기 유기 발광 소자에 흐르는 전류를 측정하는 센싱 트랜지스터; 및
    일단이 상기 구동 트랜지스터의 타 전극과 연결되고, 타단이 상기 구동 트랜지스터의 게이트 전극과 연결되는 제1 커패시터;를 더 포함하는 유기 발광 표시 장치.
  15. 제14항에 있어서,
    상기 제1 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 같거나 높으며, 상기 제2 기준 전압의 전압 레벨은 상기 유기 발광 소자의 문턱 전압의 전압 레벨보다 낮은 유기 발광 표시 장치.
  16. 제14항에 있어서,
    상기 센싱 기간 중 제1 초기화 기간에 상기 데이터 라인을 제1 초기화 전압으로 충전시키고, 상기 제1 초기화 기간에 후속하는 제2 초기화 기간에 상기 제1 커패시터를 제2 초기화 전압으로 충전시키는 전원 제공부; 를 더 포함하는 유기 발광 표시 장치.
  17. 제16항에 있어서,
    상기 센싱 기간 중 상기 제1 전원단과 접속되는 전원 라인을 스위칭 동작을 통해 상기 제2 전원단과 접속시키는 전원 스위치를 포함하는 유기 발광 표시 장치.
  18. 센싱 기간 중 기준 전압 공급 기간에 복수의 화소 중 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 제1 기준 전압을 인가하고, 상기 복수의 화소 중 다른 하나의 화소에 포함되는 유기 발광 소자의 애노드 전극에 상기 제1 기준 전압과 다른 값을 갖는 제2 기준 전압을 인가하는 단계;
    상기 센싱 기간 중 기준 전압 공급 기간에 후속하는 측정 기간에 상기 제1 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제1 측정 전압 및 상기 제2 기준 전압이 인가된 화소에 흐르는 전류에 대응되는 제2 측정 전압을 측정하는 단계; 및
    상기 제1 및 제2 측정 전압에 대해 상관 이중 샘플링을 수행하는 단계; 및
    상기 상관 이중 샘플링을 수행한 결과를 디지털 데이터로 변환하는 단계;를 포함하는 유기 발광 표시 장치의 구동방법.
  19. 삭제
  20. 제18항에 있어서,
    구동 트랜지스터의 일단과 연결된 제1 전원단과 접속되는 전원 라인을 스위칭 동작을 통해 구동 트랜지스터의 타단과 연결된 제2 전원단과 접속시키는 단계;
    센싱 기간 중 제1 초기화 기간에 상기 복수의 화소에 연결된 데이터 라인을 제1 초기화 전압으로 충전하는 단계; 및
    상기 제1 초기화 기간에 후속하는 제2 초기화 기간에 상기 구동 트랜지스터와 연결된 제1 커패시터를 제2 초기화 전압으로 충전하는 단계;를 더 포함하는 유기 발광 표시 장치의 구동방법.
KR1020140169784A 2014-12-01 2014-12-01 유기 발광 표시 장치 및 이의 구동방법 KR102320316B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140169784A KR102320316B1 (ko) 2014-12-01 2014-12-01 유기 발광 표시 장치 및 이의 구동방법
US14/660,808 US9818341B2 (en) 2014-12-01 2015-03-17 Organic light-emitting display device and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140169784A KR102320316B1 (ko) 2014-12-01 2014-12-01 유기 발광 표시 장치 및 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20160066108A KR20160066108A (ko) 2016-06-10
KR102320316B1 true KR102320316B1 (ko) 2021-11-02

Family

ID=56079533

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140169784A KR102320316B1 (ko) 2014-12-01 2014-12-01 유기 발광 표시 장치 및 이의 구동방법

Country Status (2)

Country Link
US (1) US9818341B2 (ko)
KR (1) KR102320316B1 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9007098B1 (en) * 2013-03-01 2015-04-14 Iml International Current mode DVR or PVCOM with integrated resistors
KR102216705B1 (ko) * 2015-06-30 2021-02-18 엘지디스플레이 주식회사 소스 드라이버 집적회로, 컨트롤러, 유기발광표시패널, 유기발광표시장치 및 그 구동방법
US10573209B2 (en) * 2015-10-09 2020-02-25 Apple Inc. Systems and methods for indirect threshold voltage sensing in an electronic display
CN105280140B (zh) * 2015-11-24 2018-02-16 深圳市华星光电技术有限公司 感测电路与相应的oled显示设备
KR102427553B1 (ko) * 2015-12-01 2022-08-02 엘지디스플레이 주식회사 전류 적분기와 이를 포함하는 유기발광 표시장치
US10937360B2 (en) 2016-01-20 2021-03-02 Silicon Works Co., Ltd. Source driver for display apparatus
KR102603596B1 (ko) * 2016-08-31 2023-11-21 엘지디스플레이 주식회사 유기발광 표시장치와 그의 열화 센싱 방법
US10438535B2 (en) 2016-09-21 2019-10-08 Apple Inc. Time-interleaved source driver for display devices
KR102595281B1 (ko) * 2016-10-31 2023-10-31 엘지디스플레이 주식회사 데이터 구동부 및 이를 이용한 표시장치
CN106782320B (zh) * 2016-12-29 2019-02-19 深圳市华星光电技术有限公司 Oled驱动薄膜晶体管的阈值电压侦测方法
CN106652907B (zh) * 2017-01-05 2019-02-05 上海天马有机发光显示技术有限公司 有机发光显示面板、有机发光显示装置及像素补偿方法
CN108986743B (zh) * 2017-06-02 2020-06-02 上海和辉光电有限公司 显示装置、发光控制信号生成装置及方法
US10475374B2 (en) * 2018-03-14 2019-11-12 Innolux Corporation Display device
CN111028783B (zh) * 2018-10-04 2022-04-15 乐金显示有限公司 像素感测装置、有机发光显示装置及其像素补偿方法
KR20200063720A (ko) * 2018-11-28 2020-06-05 엘지디스플레이 주식회사 데이터 구동부와 그를 포함한 유기발광 표시장치
JP7374586B2 (ja) * 2019-01-17 2023-11-07 ブリルニクス シンガポール プライベート リミテッド 固体撮像装置、固体撮像装置の駆動方法、および電子機器
US11910671B2 (en) * 2019-03-28 2024-02-20 Sharp Kabushiki Kaisha Display device and method for driving same
TWI698850B (zh) * 2019-06-14 2020-07-11 友達光電股份有限公司 畫素電路、畫素電路驅動方法、以及相關的顯示裝置
KR20210059075A (ko) * 2019-11-13 2021-05-25 삼성디스플레이 주식회사 표시 장치
US10804865B1 (en) * 2019-12-30 2020-10-13 Novatek Microelectronics Corp. Current integrator and related signal processing system
CN111048029B (zh) * 2019-12-31 2023-05-05 视涯科技股份有限公司 数据驱动电路、驱动芯片、显示装置及其驱动方法
KR20220012546A (ko) * 2020-07-23 2022-02-04 주식회사 엘엑스세미콘 디스플레이 구동 장치
KR20220046918A (ko) * 2020-10-08 2022-04-15 주식회사 엘엑스세미콘 디스플레이 시스템 및 그의 디스플레이 구동 장치
KR20220138525A (ko) 2021-04-05 2022-10-13 삼성디스플레이 주식회사 표시 장치
KR20230089382A (ko) * 2021-12-13 2023-06-20 엘지디스플레이 주식회사 전계 발광 표시장치와 그의 표시 결함 검출방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101065405B1 (ko) * 2010-04-14 2011-09-16 삼성모바일디스플레이주식회사 표시장치 및 그 구동 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2472671A1 (en) 2004-06-29 2005-12-29 Ignis Innovation Inc. Voltage-programming scheme for current-driven amoled displays
US8624805B2 (en) * 2008-02-25 2014-01-07 Siliconfile Technologies Inc. Correction of TFT non-uniformity in AMOLED display
US8405582B2 (en) 2008-06-11 2013-03-26 Samsung Display Co., Ltd. Organic light emitting display and driving method thereof
CA2688870A1 (en) 2009-11-30 2011-05-30 Ignis Innovation Inc. Methode and techniques for improving display uniformity
KR101082302B1 (ko) 2009-07-21 2011-11-10 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101450919B1 (ko) * 2009-09-24 2014-10-23 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
KR101388286B1 (ko) * 2009-11-24 2014-04-22 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
JP5146521B2 (ja) * 2009-12-28 2013-02-20 カシオ計算機株式会社 画素駆動装置、発光装置及びその駆動制御方法、並びに、電子機器
KR101084236B1 (ko) * 2010-05-12 2011-11-16 삼성모바일디스플레이주식회사 표시장치 및 그 구동 방법
KR101710656B1 (ko) 2010-08-02 2017-02-28 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
US9236011B2 (en) * 2011-08-30 2016-01-12 Lg Display Co., Ltd. Organic light emitting diode display device for pixel current sensing in the sensing mode and pixel current sensing method thereof
KR101908513B1 (ko) 2011-08-30 2018-10-17 엘지디스플레이 주식회사 화소 전류 측정을 위한 유기 발광 다이오드 표시 장치 및 그의 화소 전류 측정 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101065405B1 (ko) * 2010-04-14 2011-09-16 삼성모바일디스플레이주식회사 표시장치 및 그 구동 방법

Also Published As

Publication number Publication date
KR20160066108A (ko) 2016-06-10
US20160155380A1 (en) 2016-06-02
US9818341B2 (en) 2017-11-14

Similar Documents

Publication Publication Date Title
KR102320316B1 (ko) 유기 발광 표시 장치 및 이의 구동방법
KR102320300B1 (ko) 유기 발광 표시 장치
US10467960B2 (en) Electroluminescent display device and driving method of the same
EP3598426B1 (en) Display device and a method of driving the same
US20160163255A1 (en) Organic light-emitting display and method of driving the same
US9449560B2 (en) Organic light emitting display for sensing degradation of organic light emitting diode
US9035976B2 (en) Organic light emitting diode display device for sensing pixel current and pixel current sensing method thereof
KR101450919B1 (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR102478671B1 (ko) 에러 픽셀 검출용 유기발광 표시장치와 그 구동방법
KR20150129931A (ko) 유기발광다이오드 표시장치와 그 구동방법
US11030951B2 (en) Light-emitting display and method of driving the same
WO2010061973A1 (en) An electroluminescent light emitting device and drive control method for driving an electroluminescent light emitting device
KR102524626B1 (ko) 문턱 전압 센싱 회로 및 이를 포함하는 표시 장치
CN110010066B (zh) 像素电路、显示器和方法
KR102617949B1 (ko) 문턱 전압 센싱 회로 및 이를 포함하는 표시 장치
KR102640245B1 (ko) 유기 발광 다이오드 표시 장치의 데이터 보상 방법
KR20160075891A (ko) 유기 발광 표시 장치
KR20210012093A (ko) 표시장치의 열화 보상 방법
KR20140071303A (ko) 유기발광다이오드 표시장치
KR20180036298A (ko) 유기발광 표시장치와 그의 열화 보상 방법
KR101581593B1 (ko) 유기발광 표시장치의 열화 센싱 방법
KR102614069B1 (ko) 센싱 회로, 센싱 회로를 포함한 유기발광 표시장치, 및 유기발광 표시장치의 센싱 방법
KR20150033903A (ko) Oled 표시 장치 및 그의 구동 방법
KR20200061655A (ko) 유기발광 표시장치와 그의 열화 센싱 방법
KR102660305B1 (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant