CN111025798B - 阵列基板和显示面板 - Google Patents
阵列基板和显示面板 Download PDFInfo
- Publication number
- CN111025798B CN111025798B CN201911213389.7A CN201911213389A CN111025798B CN 111025798 B CN111025798 B CN 111025798B CN 201911213389 A CN201911213389 A CN 201911213389A CN 111025798 B CN111025798 B CN 111025798B
- Authority
- CN
- China
- Prior art keywords
- data line
- array substrate
- layer
- line
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
- G02F1/136263—Line defects
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Theoretical Computer Science (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明提供一种阵列基板和显示面板,该阵列基板包括衬底和源漏极层,所述源漏极层设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线,其中,所述阵列基板还包括第二数据线,所述第一数据线与所述第二数据线的连接孔的距离至少等于一个子像素的长度;通过在阵列基板中设置第二数据线,使得第一数据线与第二数据线连接,从而在第一数据线断线后,信号可从第二数据线传递,解决了现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
Description
技术领域
本发明涉及显示技术领域,尤其是涉及一种阵列基板和显示面板。
背景技术
现有显示面板中会采用源漏极层制备数据线,数据线为单边输入信号,且每根信号线传输的信号不同,使得数据线之间无法相互交联,在信号线出现断线后,会导致断点处远离信号输入端产生亮线不良从而影响显示。
所以,现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
发明内容
本发明提供一种阵列基板和显示面板,用于解决现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
为解决上述问题,本发明提供的技术方案如下:
本发明提供一种阵列基板,该阵列基板包括:
衬底;
源漏极层,设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线;
其中,所述阵列基板还包括第二数据线,所述第一数据线与第二数据线的连接孔的距离至少等于一个子像素的长度。
在本发明提供的阵列基板中,所述阵列基板还包括第二金属层和层间绝缘层,所述层间绝缘层设置于所述第二金属层与源漏极层之间,所述第二金属层刻蚀形成电容的第二极板和第二数据线,所述层间绝缘层形成有第一过孔,所述第二数据线与所述第一数据线通过所述第一过孔连接。
在本发明提供的阵列基板中,所述阵列基板还包括有源层,所述源漏极层刻蚀形成补偿信号线,所述补偿信号线走向与所述第一数据线走向相同,所述补偿信号线通过连接孔与有源层连接。
在本发明提供的阵列基板中,所述层间绝缘层还包括第二过孔,所述源漏极层刻蚀形成电源电压线,相邻列的电源电压线通过所述第二过孔分别连接所述第二极板的相对设置的两侧。
在本发明提供的阵列基板中,所述阵列基板还包括第一金属层,所述第一金属层刻蚀形成扫描线、电容的第一极板和补偿信号线,所述扫描线与所述补偿信号线的走向相同。
在本发明提供的阵列基板中,所述第一数据线与所述第二数据线的相邻连接孔的距离,等于子像素的长度的与相邻子像素之间的距离的和的两倍。
在本发明提供的阵列基板中,所述第一数据线与所述第二数据线的相邻连接孔的距离,等于子像素的长度与相邻子像素之间的距离的和。
在本发明提供的阵列基板中,所述第一数据线与所述第二数据线在衬底上的投影重合。
在本发明提供的阵列基板中,所述第二数据线在衬底上的投影位于所述第一数据线在衬底上的投影的一侧。
同时,本发明提供一种显示面板,该显示面板包括阵列基板,所述阵列基板包括:
衬底;
源漏极层,设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线;
其中,所述阵列基板还包括第二数据线,所述第一数据线与第二数据线的连接孔的距离至少等于一个子像素的长度。
有益效果:本发明提供一种阵列基板和显示面板,该阵列基板包括衬底和源漏极层,所述源漏极层设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线,其中,所述阵列基板还包括第二数据线,所述第一数据线与所述第二数据线的连接孔的距离至少等于一个子像素的长度;通过在阵列基板中设置第二数据线,使得第一数据线与第二数据线连接,从而在第一数据线断线后,信号可从第二数据线传递,解决了现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
图1为本发明实施例提供的阵列基板的第一示意图。
图2为本发明实施例提供的阵列基板的第二示意图。
图3为本发明实施例提供的阵列基板的第三示意图。
图4为本发明实施例提供的第一数据线与第二数据线连接的第一示意图。
图5为本发明实施例提供的第一数据线与第二数据线连接的第二示意图。
图6为本发明实施例提供的显示面板的示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本发明的不同结构。为了简化本发明的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本发明。此外,本发明可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本发明提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
本发明针对现有显示面板存在无法解决数据线断线造成的显示不良的技术问题,本发明实施例用以解决该问题。
如图1、图3所示,本发明提供一种阵列基板,该阵列基板包括:
衬底111;
源漏极层119,设置于所述衬底111一侧,所述源漏极层刻蚀形成有第一数据线1191;
其中,所述阵列基板还包括第二数据线1171,所述第一数据线1191与所述第二数据线1171的连接孔的距离至少等于一个子像素的长度。
本发明实施例提供一种阵列基板,该阵列基板包括衬底和源漏极层,所述源漏极层设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线,其中,所述阵列基板还包括第二数据线,所述第一数据线与所述第二数据线的连接孔的距离至少等于一个子像素的长度;通过在阵列基板中设置第二数据线,使得第一数据线与第二数据线连接,从而在第一数据线断线后,信号可从第二数据线传递,解决了现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
在一种实施例中,如图1、图2所示,本发明实施例提供一种阵列基板,该阵列基板包括依次设置的衬底111、阻挡层112、有源层113、第一栅极绝缘层114、第一金属层115、第二栅极绝缘层116、第二金属层117、层间绝缘层118、源漏极层119,第一金属层115刻蚀形成有第一扫描线1151、第二扫描线1152第三扫描线1154和发光信号线1153,源漏极层119刻蚀形成有第一数据线1191、电源电压线1192和补偿信号线1193,在现有阵列基板中,会使用第二金属层制备横向的补偿信号线,使得补偿信号线传递补偿信号,而在本发明实施例中,将补偿信号线使用源漏极层制备,使得可在第二金属层制备数据线,从而使得数据线能够交联,使得数据线不会在出现断线后,断点远离信号输入端的区域产生显示不良,从而解决了现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
需要说明的是,在图2中,不同膜层通过连接孔21连接,所述连接孔21包括第一连接孔211和第二连接孔212,其中第一连接孔211表示源漏极层的金属走线通过第一连接孔211与第一金属层115形成的电容的第一极板连接,第二连接孔212表示电源电压线1192通过第二连接孔212与第二金属层117形成的电容的第二极板连接,其余连接孔均为相应连接重叠区域的膜层的连接孔。
在一种实施例中,如图1、图3所示,所述阵列基板还包括第二金属层117和层间绝缘层118,所述层间绝缘层118设置于所述第二金属层117与源漏极层119之间,所述第二金属层117刻蚀形成电容的第二极板1172和第二数据线1171,所述层间绝缘层118形成有第一过孔313,所述第二数据线1171与所述第一数据线1191通过所述第一过孔313连接;在第二金属层刻蚀形成第二数据线,使第二数据线与第一数据线通过第一过孔连接,从而使得信号在第一数据线和第二数据线上传递,在第一数据线出现断线问题时,信号可沿第二数据线传递,从而只需切断断点,使得信号能继续传递,从而避免断点远离信号输入端出现显示不良。
需要说明的是,在图3中连接孔31包括第一过孔313、第二过孔312和第三连接孔311,所述第一过孔313为层间绝缘层上形成的过孔,以使第一数据线与第二数据线连接,第二过孔312为层间绝缘层形成的过孔,以使电源电压线与电容的第二极板连接,第三连接孔为源漏极层中的金属走线与第一金属层形成的电容的第一极板的连接孔,其余连接孔为相应膜层重叠区域的连接孔。
在一种实施例中,如图3所示,所述阵列基板还包括有源层113,所述源漏极层119刻蚀形成补偿信号线1193,所述补偿信号线1193与所述第一数据线1191走向相同,所述补偿信号线1193通过连接孔与有源层连接,在第二金属层上设置第二数据线后,考虑到将补偿信号线设置在第二金属层会导致第二数据线和补偿信号线之间发生短路,通过在源漏极层设置补偿信号线,然后通过连接孔使得补偿信号线和有源层连接,使得补偿信号线对电路进行补偿,在设置第二数据线使第一数据线与第二数据线交联的同时,使得补偿信号线正常工作;同时,由于电源电压线连接有源层,使得电源电压线和补偿信号线形成相互交联的信号线,使得电源电压线或者补偿信号线中的一信号线出现问题,电路能正常工作,从而正常显示。
在一种实施例中,如图1、图3所示,所述层间绝缘层118还包括第二过孔312,所述源漏极层119刻蚀形成电源电压线1192,相邻列的电源电压线1192通过所述第二过孔312分别连接所述第二极板1172的相对设置的两侧,在图3中可以看到,左侧第一列的电源电压线与左侧第一列的第二极板的左侧连接,右侧第二列的电源电压线分别与左侧第一列的第二极板的右侧连接、与右侧第二列的第二极板的左侧连接,相应的第三列直至最后一列的电源电压线与电容的第二极板连接,使得所有的电源电压线与电容的第二极板连接,通过设置第二过孔,使得电源电压线与第二极板连接,从而使得在第二数据线分隔开第二极板后,电源电压线继续与第二极板连接,从而使得电源电压线之间发生交互,第二极板交互,使得在一电源电压线出现短路时,电源电压线依然可以通过交互正常工作,同时第二极板也可以正常工作;使得在第二数据线设置在第二金属层分隔开电容的第二极板时,第二极板依然能够交联,从而避免单个第二极板出现问题,造成对电路产生较大的影响,使得显示正常。
在一种实施例中,如图3所示,所述阵列基板还包括第一金属层115,所述第一金属层115刻蚀形成第一扫描线1151、第二扫描线1152、第三扫描线1154、发光信号线1153和电容的第一极板1155,所述第一扫描线、第二扫描线和第三扫描线代表各级扫描线,例如第一扫描线代表第一级扫描线、第二扫描线代表第二级扫描线、第三扫描线代表第三级扫描线。
在一种实施例中,所述阵列基板还包括第一金属层,所述第一金属层刻蚀形成扫描线、电容的第一极板和补偿信号线,所述扫描线与所述补偿信号线的走向相同,考虑到现有的补偿信号线在第二金属层横向走线,可将补偿信号线设置在第一金属层,使得补偿信号线依然横向走线,而第二数据线设置在第二金属层,从而使得第一数据线与第二数据线交联,从而避免第一数据线出现断线造成的显示不良。
在一种实施例中,如图4所示,所述第一数据线1191与所述第二数据线1171的相邻连接孔411的距离L,等于子像素的长度L1与相邻子像素41之间的距离L2的和的两倍,即L=(L1+L2)*2,即对应设置连接孔时,可相隔两个子像素设置一个连接孔,使得在子像素出现问题时,切断介于连接孔之间的两个子像素中的第一数据线即可,使得信号能继续向后传递,从而使得显示面板能够正常显示。
在一种实施例中,如图5所示,所述第一数据线1191与所述第二数据线1171的相邻连接孔411的距离L,等于子像素41的长度L1与相邻子像素之间的距离L2的和,即L=L1+L2,即对应设置连接孔时,可相隔一个子像素即设置一个连接孔,使得子像素出现问题时,切断介于连接孔之间的一个子像素中的第一数据线即可,从而使得最小程度的减小断线对显示效果的影响,只需断线处子像素即可使得显示进行正常进行。
需要说明的是,图4、图5中的连接孔即为图3中的第一过孔,图4、图5中将连接孔设置于相邻子像素之间的中点,即L3等于L2的二分之一。
在一种实施例中,所述第一数据线与所述第二数据线在衬底上的投影重合,在设置第二数据线时,可将第二数据线设置在第一数据线下,从而在设置第一数据线与第二数据线时,第一数据线与第二数据线的设置位置对应重合,在设置第二数据线后,第一数据线重合设置在第二数据线上方即可,无需再考虑第二数据线的设置位置,使得第一数据线与第二数据线对应重合。
在一种实施例中,所述第二数据线在衬底上的投影位于所述第一数据线在衬底上的投影的一侧,如图3所示,所述第二数据线在衬底上的投影与所述第一数据线在衬底上的投影不重合,即使第一数据线与第二数据线错开,在设置第一数据线时,第一数据线按常规设置位置设置,而第二数据线设置在电容的第二极板之间的区域,使得第二数据线的设置位置确定,在设置第二数据线时,第二数据线不会对其他走线产生影响。
在本发明实施例中,第一数据线和第二数据线并联,在避免第一数据线断点影响显示的同时,现有采用单条数据线时,数据线的阻抗较大,使得信号在数据线上传输时,会出现较大的压降,而在本发明实施例中,第一数据线和第二数据线并联降低了数据线上的阻抗,使得数据线上的压降降低,从而缓解了电路中数据线出现压降的问题。
在本发明实施例中,在第一数据线上出现断点时,采用切断断点,使得断点两侧能够正常显示,从而避免了在现有显示面板中,数据线出现断点时,断点后的子像素均不能正常显示,使得显示面板的画面出现异常,而本发明实施例中,断点两侧的子像素均正常显示,从而使得显示的画面正常。
如图6所示,本发明实施例提供一种显示面板,该显示面板包括阵列基板,所述阵列基板包括:
衬底111;
源漏极层119,设置于所述衬底111一侧,所述源漏极层刻蚀形成有第一数据线1191;
其中,所述阵列基板还包括第二数据线1171,所述第一数据线1191与所述第二数据线1171的连接孔的距离至少等于一个子像素的长度。
本发明实施例提供一种显示面板,该显示面板包括阵列基板,所述阵列基板包括衬底和源漏极层,所述源漏极层设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线,其中,所述阵列基板还包括第二数据线,所述第一数据线与所述第二数据线的连接孔的距离至少等于一个子像素的长度;通过在阵列基板中设置第二数据线,使得第一数据线与第二数据线连接,从而在第一数据线断线后,信号可从第二数据线传递,解决了现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
在一种实施例中,如图6所示,所述显示面板包括OLED显示面板,所述OLED显示面板包括阵列基板、设置于所述阵列基板上的平坦化层211、设置于所述平坦化层上的像素电极层212、设置于所述像素电极层上的像素定义层214、设置于所述像素定义层214定义处的发光区域中的发光材料层213,设置于所述像素定义层214上公共电极层215,在OLED显示面板中,阵列基板会使用低温多晶硅阵列基板,而在低温多晶硅阵列基板中,无法确保所有的多晶硅半导体的均一性,会导致阈值电压漂移,影响显示效果,会采用补偿电路对阈值电压漂移产生的影响进行补偿,但电路中数据线会出现断线对显示效果产生较大的影响,而本发明实施例中通过设置第一数据线和第二数据线,使得第一数据线和第二数据线交联,从而避免了第一数据线出现断线时对显示面板产生较大的影响,使OLED显示面板正常显示。
在一种实施例中,所述显示面板包括液晶显示面板,所述液晶显示面板包括阵列基板、彩膜基板、以及设置于所述阵列基板和彩膜基板之间的液晶层,通过在阵列基板中设置第一数据线和第二数据线,使得液晶显示面板中出现数据线断线时,液晶显示面板依然能够正常显示,从而解决了现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
在一种实施例中,在所述显示面板中,所述阵列基板还包括第二金属层和层间绝缘层,所述层间绝缘层设置于所述第二金属层与源漏极层之间,所述第二金属层刻蚀形成电容的第二极板和第二数据线,所述层间绝缘层形成有第一过孔,所述第二数据线与所述第一数据线通过所述第一过孔连接。
在一种实施例中,在所述显示面板中,所述阵列基板还包括有源层,所述源漏极层刻蚀形成补偿信号线,所述补偿信号线走向与所述第一数据线走向相同,所述补偿信号线通过连接孔与有源层连接。
在一种实施例中,在所述显示面板中,所述层间绝缘层还包括第二过孔,所述源漏极层刻蚀形成电源电压线,相邻列的电源电压线通过所述第二过孔分别连接所述第二极板的相对设置的两侧。
在一种实施例中,在所述显示面板中,所述阵列基板还包括第一金属层,所述第一金属层刻蚀形成扫描线、电容的第一极板和补偿信号线,所述扫描线与所述补偿信号线的走向相同。
在一种实施例中,在所述显示面板中,所述第一数据线与所述第二数据线的相邻连接孔的距离,等于子像素的长度的与相邻子像素之间的距离的和的两倍。
在一种实施例中,在所述显示面板中,所述第一数据线与所述第二数据线的相邻连接孔的距离,等于子像素的长度与相邻子像素之间的距离的和。
在一种实施例中,在所述显示面板中,所述第一数据线与所述第二数据线在衬底上的投影重合。
在一种实施例中,在所述显示面板中,所述第二数据线在衬底上的投影位于所述第一数据线在衬底上的投影的一侧。
根据以上实施例可知:
本发明实施例提供一种阵列基板和显示面板,该阵列基板包括衬底和源漏极层,所述源漏极层设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线,其中,所述阵列基板还包括第二数据线,所述第一数据线与所述第二数据线的连接孔的距离至少等于一个子像素的长度;通过在阵列基板中设置第二数据线,使得第一数据线与第二数据线连接,从而在第一数据线断线后,信号可从第二数据线传递,解决了现有显示面板存在无法解决数据线断线造成的显示不良的技术问题。
以上对本发明实施例所提供的一种阵列基板和显示面板进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。
Claims (6)
1.一种阵列基板,其特征在于,包括:
衬底;
源漏极层,设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线;
其中,所述阵列基板还包括第二数据线,所述第一数据线与第二数据线的连接孔的距离至少等于一个子像素的长度;所述阵列基板还包括第二金属层和层间绝缘层,所述层间绝缘层设置于所述第二金属层与源漏极层之间,所述第二金属层刻蚀形成电容的第二极板和第二数据线,所述层间绝缘层形成有第一过孔,所述第二数据线与所述第一数据线通过所述第一过孔连接;所述阵列基板还包括有源层,所述源漏极层刻蚀形成补偿信号线,所述补偿信号线走向与所述第一数据线走向相同,所述补偿信号线通过连接孔与有源层连接,所述层间绝缘层还包括第二过孔,所述源漏极层刻蚀形成电源电压线,相邻列的电源电压线通过所述第二过孔分别连接所述第二极板的相对设置的两侧。
2.如权利要求1所述的阵列基板,其特征在于,所述第一数据线与所述第二数据线的相邻连接孔的距离,等于子像素的长度与相邻子像素之间的距离的和的两倍。
3.如权利要求1所述的阵列基板,其特征在于,所述第一数据线与所述第二数据线的相邻连接孔的距离,等于子像素的长度与相邻子像素之间的距离的和。
4.如权利要求1所述的阵列基板,其特征在于,所述第一数据线与所述第二数据线在衬底上的投影重合。
5.如权利要求1所述的阵列基板,其特征在于,所述第二数据线在衬底上的投影位于所述第一数据线在衬底上的投影的一侧。
6.一种显示面板,其特征在于,包括阵列基板,所述阵列基板包括:
衬底;
源漏极层,设置于所述衬底一侧,所述源漏极层刻蚀形成有第一数据线;
其中,所述阵列基板还包括第二数据线,所述第一数据线与第二数据线的连接孔的距离至少等于一个子像素的长度;所述阵列基板还包括第二金属层和层间绝缘层,所述层间绝缘层设置于所述第二金属层与源漏极层之间,所述第二金属层刻蚀形成电容的第二极板和第二数据线,所述层间绝缘层形成有第一过孔,所述第二数据线与所述第一数据线通过所述第一过孔连接;所述阵列基板还包括有源层,所述源漏极层刻蚀形成补偿信号线,所述补偿信号线走向与所述第一数据线走向相同,所述补偿信号线通过连接孔与有源层连接,所述层间绝缘层还包括第二过孔,所述源漏极层刻蚀形成电源电压线,相邻列的电源电压线通过所述第二过孔分别连接所述第二极板的相对设置的两侧。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911213389.7A CN111025798B (zh) | 2019-12-02 | 2019-12-02 | 阵列基板和显示面板 |
US16/763,331 US11217608B2 (en) | 2019-12-02 | 2020-03-26 | Array substrate and manufacturing method thereof, and display panel |
PCT/CN2020/081444 WO2021109370A1 (zh) | 2019-12-02 | 2020-03-26 | 阵列基板及其制备方法、显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911213389.7A CN111025798B (zh) | 2019-12-02 | 2019-12-02 | 阵列基板和显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111025798A CN111025798A (zh) | 2020-04-17 |
CN111025798B true CN111025798B (zh) | 2021-06-25 |
Family
ID=70203872
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911213389.7A Active CN111025798B (zh) | 2019-12-02 | 2019-12-02 | 阵列基板和显示面板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN111025798B (zh) |
WO (1) | WO2021109370A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111474790A (zh) * | 2020-05-14 | 2020-07-31 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板和液晶显示面板 |
CN112086576B (zh) * | 2020-09-07 | 2022-09-09 | 武汉华星光电半导体显示技术有限公司 | 一种显示面板及制程方法 |
US20230337485A1 (en) * | 2020-09-18 | 2023-10-19 | Sharp Kabushiki Kaisha | Display device |
WO2022165831A1 (zh) * | 2021-02-08 | 2022-08-11 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN113053921B (zh) * | 2021-03-12 | 2022-09-27 | 武汉华星光电半导体显示技术有限公司 | 一种阵列基板、显示面板以及显示装置 |
CN113178460B (zh) * | 2021-04-07 | 2023-12-12 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW507189B (en) * | 2001-02-23 | 2002-10-21 | Chi Mei Optoelectronics Corp | Liquid crystal display capable of repairing the defects of data line |
KR100792466B1 (ko) * | 2001-05-21 | 2008-01-08 | 엘지.필립스 엘시디 주식회사 | 액정표시장치용 어레이 기판 및 그의 제조방법 |
KR101011150B1 (ko) * | 2003-12-29 | 2011-01-26 | 엘지디스플레이 주식회사 | 횡전계 방식 액정표시장치 및 그 제조방법 |
CN103268746B (zh) * | 2012-12-07 | 2016-08-03 | 上海天马微电子有限公司 | 一种像素驱动电路、发光二极管显示屏及显示设备 |
CN104409455B (zh) * | 2014-11-17 | 2017-06-23 | 京东方科技集团股份有限公司 | 一种基板及其制造方法、显示装置 |
CN107340659A (zh) * | 2017-06-20 | 2017-11-10 | 惠科股份有限公司 | 一种显示面板、显示装置和显示面板的修复方法 |
CN107807485A (zh) * | 2017-11-30 | 2018-03-16 | 上海天马微电子有限公司 | 阵列基板、显示面板和显示装置 |
CN108281468B (zh) * | 2018-01-23 | 2022-03-15 | 京东方科技集团股份有限公司 | 一种显示基板的制造方法、显示基板、显示装置 |
CN110299384B (zh) * | 2019-06-10 | 2021-09-07 | 昆山国显光电有限公司 | 一种显示面板 |
CN110690225A (zh) * | 2019-09-02 | 2020-01-14 | 武汉华星光电半导体显示技术有限公司 | 阵列基板、及其数据线断点修补方法和显示装置 |
-
2019
- 2019-12-02 CN CN201911213389.7A patent/CN111025798B/zh active Active
-
2020
- 2020-03-26 WO PCT/CN2020/081444 patent/WO2021109370A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
CN111025798A (zh) | 2020-04-17 |
WO2021109370A1 (zh) | 2021-06-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111025798B (zh) | 阵列基板和显示面板 | |
US9513521B2 (en) | Display device | |
US20210359071A1 (en) | Display panel, manufacturing method and detecting method thereof, and display device | |
US11402709B2 (en) | Repairing method for broken gate and data line in array substrate and array substrate | |
US8384870B2 (en) | Display substrate, method of manufacturing the same and display panel having the display substrate | |
US11177336B2 (en) | Display substrate, repairing method thereof and display panel | |
KR20130128254A (ko) | 표시 장치 | |
JP2002055361A (ja) | 液晶表示装置及びその欠陥修正方法 | |
JP2007292879A (ja) | 液晶表示装置 | |
US11176898B2 (en) | Display panel and electronic apparatus | |
CN111665670B (zh) | 阵列基板和显示面板 | |
KR102526611B1 (ko) | 표시장치 | |
CN111129093A (zh) | 阵列基板和显示面板 | |
KR102078807B1 (ko) | 액정 표시 장치 | |
US11112668B2 (en) | Array substrate and display panel | |
US20210408509A1 (en) | Array substrate and repairing method of disconnected points of data lines and display device thereof | |
US20210408050A1 (en) | Array substrate and display panel | |
US11238765B2 (en) | Display device | |
CN105609468A (zh) | 显示装置及其制造方法 | |
KR100318537B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그 수리 방법 | |
WO2023201816A1 (zh) | 显示面板和显示装置 | |
US8390769B2 (en) | Liquid crystal display | |
US20200251030A1 (en) | Display device | |
US11217608B2 (en) | Array substrate and manufacturing method thereof, and display panel | |
US20200124924A1 (en) | Array substrate, display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |