CN110928065A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN110928065A
CN110928065A CN201910826011.8A CN201910826011A CN110928065A CN 110928065 A CN110928065 A CN 110928065A CN 201910826011 A CN201910826011 A CN 201910826011A CN 110928065 A CN110928065 A CN 110928065A
Authority
CN
China
Prior art keywords
pixel electrode
gate
gate line
line
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910826011.8A
Other languages
English (en)
Inventor
安是玹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN110928065A publication Critical patent/CN110928065A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

提供了一种显示装置,所述显示装置包括:第一像素电极;第二像素电极,在第一方向上与第一像素电极分隔开;第三像素电极,在第一方向上与第二像素电极分隔开;第一栅极线,电连接到第一像素电极;第二栅极线,电连接到第二像素电极;以及第三栅极线,电连接到第三像素电极。第一栅极线可以设置在第二像素电极与第三像素电极之间。

Description

显示装置
本专利申请要求于2018年9月20日提交的第10-2018-0112834号韩国专利申请的优先权和权益,所述韩国专利申请的全部内容通过引用被包含于此。
技术领域
本公开在此涉及一种显示装置。
背景技术
液晶显示装置包括具有彼此面对的两个基底以及设置在两个基底之间的液晶层的液晶显示面板。液晶显示装置将电压施加到电场产生电极以在液晶层中产生电场。因此,确定(例如,通过电场确定)液晶层的液晶分子的取向方向,并且通过控制入射光的偏振来显示图像。
电场产生电极可以包括像素电极和公共电极。可以向像素电极提供像素电压,并且可以向公共电极施加公共电压。寄生电容器(寄生电容)、存储电容器和液晶电容器可以并联连接到像素电极。期望(例如,优选地)在一帧期间均一地保持像素电压,但是像素电压还会由于各种因素而改变。例如,寄生电容器、存储电容器和液晶电容器的电荷会由于施加到与像素电极相邻的线的电压的变化(例如,电平变化)而重新分布,因此,像素电压会降低。像素电压的这样的改变会造成显示图像质量的劣化。
发明内容
根据本公开的实施例的方面涉及一种具有改善的透射率和显示质量的显示装置。
根据发明构思的实施例,显示装置包括:第一像素电极;第二像素电极,在第一方向上与第一像素电极分隔开;第三像素电极,在第一方向上与第二像素电极分隔开;第一栅极线,电连接到第一像素电极;第二栅极线,电连接到第二像素电极;以及第三栅极线,电连接到第三像素电极,其中,第一栅极线可以位于第二像素电极与第三像素电极之间。
在实施例中,当在平面上观看时,第一像素电极可以不与第一栅极线叠置。
在实施例中,当在平面上观看时,第三像素电极可以与第一栅极线和第二栅极线叠置。
在实施例中,显示装置还可以包括位于第三像素电极与第一栅极线之间的第一存储电容器以及位于第三像素电极与第二栅极线之间的第二存储电容器。
在实施例中,当在平面上观看时,第一栅极线可以与第二像素电极和第三像素电极叠置。
在实施例中,显示装置还可以包括彼此面对并且第一像素电极位于其间的第一辅助栅极线和第二辅助栅极线。
在实施例中,第一辅助栅极线、第二辅助栅极线、第一栅极线、第二栅极线和第三栅极线中的每条可以在与第一方向交叉的第二方向上延伸。
在实施例中,显示装置还可以包括被构造为将栅极信号提供到第一栅极线、第二栅极线和第三栅极线中的每条的栅极驱动器,并且栅极驱动器可以包括多个栅极级。
在实施例中,第一栅极线、第二栅极线和第三栅极线可以一一对应地电连接到多个栅极级,并且第一辅助栅极线和第二辅助栅极线中的每条可以被构造为接收地电压。
在实施例中,第二辅助栅极线可以位于第一像素电极与第二像素电极之间,电连接到多个栅极级之中的一个栅极级,并且接收栅极信号。
在实施例中,显示装置还可以包括:第四像素电极,在第一方向上与第三像素电极分隔开;第五像素电极,在第一方向上与第四像素电极分隔开;第六像素电极,在第一方向上与第五像素电极分隔开;第一数据线,电连接到第一像素电极、第二像素电极和第三像素电极,并且被构造为接收第一极性的数据电压;以及第二数据线,电连接到第四像素电极、第五像素电极和第六像素电极,并且被构造为接收不同于第一极性的第二极性的数据电压,其中,第一数据线和第二数据线可以具有:第一部分线,在第一方向上延伸;第二部分线,在与第一方向交叉的第二方向上从第一部分线延伸;以及第三部分线,在第一方向上从第二部分线延伸,并且第二部分线可以位于第四像素电极与第五像素电极之间的区域中。
在实施例中,当在平面上观看时,第二栅极线可以位于第三像素电极与第四像素电极之间,并与第三像素电极和第四像素电极叠置,并且当在平面上观看时,第三栅极线可以位于第四像素电极与第五像素电极之间,并与第四像素电极和第五像素电极叠置。
在实施例中,第一像素电极的平行于第一方向的第一宽度可以小于第一像素电极的平行于与第一方向交叉的第二方向的第二宽度。
在实施例中,第一像素电极可以包括:第一边界电极,在与第一方向交叉的第二方向上延伸;第二边界电极,在第一方向上延伸;以及多个分支电极,在与第一方向和第二方向交叉的方向上从第一边界电极和第二边界电极中的对应的一个延伸。
在实施例中,第一边界电极的长度可以大于第二边界电极的长度。
在发明构思的实施例中,显示装置包括:多个像素电极,彼此沿第一方向布置;多个像素晶体管,一一对应地电连接到多个像素电极;以及多条栅极线,一一对应地电连接到多个像素晶体管,其中,多个像素电极可以包括第一像素电极和第二像素电极,多个像素晶体管可以包括电连接到第一像素电极的第一像素晶体管和电连接到第二像素电极的第二像素晶体管,多条栅极线可以包括电连接到第一像素晶体管的第一栅极线和电连接到第二像素晶体管的第二栅极线,其中,第一像素晶体管可以与第二像素电极相邻,并且第一栅极线可以与第一像素电极分隔开并且第二像素电极位于其间。
在实施例中,显示装置还可以包括彼此面对并且第一像素电极位于其间的第一辅助栅极线和第二辅助栅极线。
在实施例中,多条栅极线可以被构造为接收栅极信号,并且第一辅助栅极线和第二辅助栅极线可以被构造为接收地电压。
在实施例中,当在平面上观看时,第二辅助栅极线可以位于第一像素电极与第二像素电极之间,并且与第一像素电极和第二像素电极叠置,多条栅极线和第二辅助栅极线可以接收栅极信号,并且第一辅助栅极线可以被构造为接收地电压。
在实施例中,第一像素电极可以包括:第一边界电极,在与第一方向交叉的第二方向上延伸;第二边界电极,在第一方向上延伸;以及多个分支电极,在与第一方向和第二方向交叉的方向上从第一边界电极和第二边界电极中的每个延伸,并且第一边界电极的长度可以大于第二边界电极的长度。
附图说明
附图被包括以提供对发明构思的进一步理解,并且附图被包含在本说明书中并构成本说明书的一部分。附图示出了发明构思的示例性实施例,并且与具体实施方式一起用来解释发明构思的原理。在附图中:
图1是根据发明构思的实施例的显示装置的透视图;
图2是根据发明构思的实施例的显示装置的框图;
图3是示出了图2的一部分的放大图的框图;
图4是根据发明构思的实施例的显示面板的剖视图;
图5是示出了根据发明构思的实施例的显示面板的一部分的放大图的平面图;
图6是根据发明构思的实施例的像素的等效电路图;
图7是沿图5中示出的线I-I'截取的剖视图;
图8是根据发明构思的实施例的栅极驱动器的框图;
图9是示出了根据发明构思的实施例的显示面板的一部分的放大图的框图;
图10是示出了根据发明构思的实施例的显示面板的一部分的放大图的框图;以及
图11是示出了根据发明构思的实施例的显示面板的一部分的放大图的框图。
具体实施方式
在本公开中,当元件(或区域、层、部分等)被公开为“在”另一元件“上”、“连接到”或“结合到”另一元件时,该元件可以直接设置在所述另一元件上、连接到/结合到所述另一元件,或者可以在它们之间设置一个或更多个中间元件。
同样的附图标记表示同样的元件。另外,在附图中,为了有效描述技术内容,可以夸大元件的厚度、比例和尺寸。
术语“和/或”包括相关构造可以限定的一个或更多个的所有组合。当描述发明构思的实施例时,“可以(或可)”的使用表示“发明构思的一个或更多个实施例”。另外,术语“示例性”和“示例性地”意在表示示例或说明。
将理解的是,虽然术语“第一”、“第二”等可以在此用于描述各种元件,但是这些元件不应受这些术语限制。这些术语仅用于将一个元件与另一元件区分开。例如,在不脱离发明构思的示例实施例的范围的情况下,第一元件可以被命名为第二元件,类似地,第二元件可以被命名为第一元件。除非上下文另外明确地指示,否则单数形式的术语可以包括复数形式。
此外,使用诸如“在……下方”、“下”、“在……上方”、“上”等术语来描述附图中所示的构造的关系。术语被用作相对概念并且参照附图中所示的方向来描述。
除非另外限定,否则在此使用的所有术语(包括技术术语和科学术语)具有与发明构思所属领域的普通技术人员所通常理解的含义相同的含义。另外,除非以理想的或过于形式化的含义来解释它们,否则术语(诸如在通用字典中定义的术语)应被解释为具有与在相关领域的上下文中的含义一致的含义。
应该理解的是,术语“包括”或“具有”意在指本公开中存在所叙述的特征、整体、步骤、操作、元件、组件或它们的组合,但是不排除存在或添加一个或更多个其它特征、整体、步骤、操作、元件、组件或它们的组合。
下文中,将参照附图描述发明构思的示例性实施例。
图1是根据发明构思的实施例的显示装置的透视图。
参照图1,显示装置DD可以通过显示区域IS来显示图像。在图1中,显示区域IS被示例性地示出为设置在由第一方向DR1和与第一方向DR1交叉的第二方向DR2限定的表面上。然而,在发明构思的另一实施例中,显示装置的显示区域可以设置在弯折的(例如,弯曲的)表面上。
由第三方向DR3表示显示装置DD的厚度方向。由第一方向DR1、第二方向DR2和第三方向DR3表示的方向是相对概念,因此,可以转换为其它方向。在本公开中,表述“当在平面上观看时”可以指当从第三方向DR3观看时。另外,术语“厚度方向”可以指第三方向DR3。
在图1中,显示装置DD被示例性地示出为电视。然而,显示装置DD可以用于大型电子装置(诸如监视器和/或外部广告牌),并且还可以用于中小型电子装置(诸如个人计算机、笔记本计算机、个人数字终端、汽车导航系统单元、游戏机、智能电话、平板电脑和/或照相机)。应理解的是,这些仅仅是示例性实施例,在不脱离发明构思的情况下,可以在其它适合的电子装置中采用显示装置DD。
图2是根据发明构思的实施例的显示装置的框图,并且图3是示出了图2的一部分的放大图的框图。
参照图2,显示装置DD可以包括显示面板DP、信号控制器TC(或时序控制器)、数据驱动器DDV和栅极驱动器GDV。信号控制器TC、数据驱动器DDV和栅极驱动器GDV可以由电路组成。
显示面板DP可以是液晶显示面板。显示装置DD还可以包括将光提供到显示面板DP的背光单元。显示面板DP可以通过控制由背光单元产生的光的透射率来显示图像。
显示面板DP可以包括多条数据线DL1至DLm、多条栅极线GL1至GLn、第一辅助栅极线SGL1、第二辅助栅极线SGL2、虚设像素电极DPE和多个像素电极PE1至PEn。
多条数据线DL1至DLm在第一方向DR1上延伸,并且可以沿与第一方向DR1交叉的第二方向DR2布置。多条栅极线GL1至GLn在第二方向DR2上延伸,并且可以沿第一方向DR1布置。在本公开中,每个构造沿第一方向DR1或第二方向DR2延伸的描述仅表示每个构造延伸所沿的方向,并且每个构造不限于与第一方向DR1或第二方向DR2平行。
多个像素电极PE1至PEn可以根据设定或预定规则设置在显示面板DP的平面上。包括多个像素电极PE1至PEn的像素中的每个可以显示三原色中的一种或它们的混合颜色中的一种。三原色可以包括红色、绿色和/或蓝色,并且混合颜色可以包括诸如黄色、青色、品红色和/或白色的各种适合的颜色。然而,由多个像素中的每个显示的颜色不限于此。
多个像素电极PE1至PEn可以沿第一方向DR1和第二方向DR2设置。在图2中,为简洁起见,仅用附图标记示出了在多个像素电极之中的布置在第一列中的像素电极PE1至PEn,但是发明构思不限于此。
虚设像素电极DPE可以布置在多个像素电极PE1至PEn的最后一行下方。在图2中,虚设像素电极DPE被示例性地示出为被布置成一行,但是发明构思不限于此。虚设像素电极DPE可以布置成多行。此外,在发明构思的另一实施例中,虚设像素电极DPE可以围绕显示区域IS(见图1)设置。虚设像素电极DPE可以设置在不被用户观察到的区域中。
像素晶体管TR1至TRn可以一一对应地电连接到像素电极PE1至PEn。在图2中,在多个像素晶体管TR1至TRn之中,仅用附图标记示出了与布置在第一列中的像素电极PE1至PEn电连接的像素晶体管TR1至TRn。
像素晶体管TR1至TRn中的每个可以电连接到一条对应的栅极线和一条对应的数据线。例如,第一像素晶体管TR1可以电连接到第一栅极线GL1和第一数据线DL1。因此,像素电极PE1至PEn可以电连接到栅极线GL1至GLn之中对应的栅极线和数据线DL1至DLm之中对应的数据线。
第一像素电极PE1可以是设置在第一行和第一列中的像素电极。第二像素电极PE2可以是在第一方向DR1上与第一像素电极PE1分隔开的像素电极。第三像素电极PE3可以是在第一方向DR1上与第二像素电极PE2分隔开的像素电极。
根据发明构思的实施例,连接到第一像素电极PE1的第一栅极线GL1可以设置在第二像素电极PE2与第三像素电极PE3之间。即,电连接到第一像素电极PE1的第一栅极线GL1设置为与第一像素电极PE1分隔开。另外,连接到第一像素电极PE1的第一像素晶体管TR1可以与第二像素电极PE2相邻地设置。
在图2中,第二像素电极PE2被示例性地示出为设置在第一栅极线GL1与第一像素电极PE1之间,但是发明构思不限于此。例如,在发明构思的另一实施例中,第二像素电极PE2和第三像素电极PE3可以设置在第一像素电极PE1与第一栅极线GL1之间。
第一辅助栅极线SGL1和第二辅助栅极线SGL2分别在第二方向DR2上延伸,并且可以设置为在第一方向DR1上彼此分隔开。第一辅助栅极线SGL1和第二辅助栅极线SGL2可以设置为彼此分隔开,并且第一像素电极PE1位于其间。在平面上(例如,当在平面上观看时),第一辅助栅极线SGL1和第二辅助栅极线SGL2中的每条的一部分可以与第一像素电极PE1叠置。
第一数据线DL1可以接收第一极性的数据电压,并且第二数据线DL2可以接收第二极性的数据电压。第一极性和第二极性可以彼此不同。在图2中,第一极性被示例性地示出为相对于公共电压具有正值的正极性数据电压,第二极性被示例性地示出为相对于公共电压具有负值的负极性数据电压。数据驱动器DDV可以响应于反相信号来产生每帧间隔单位反相的数据电压。
像素电极PE1至PEn中的设置在一行中的一些像素电极(例如,设置在同一行或同一列中的一些像素电极,诸如PE1至PE3)可以电连接到第一数据线DL1,像素电极PE1至PEn中的设置在一行中的一些其它像素电极(例如,设置在同一行或同一列中的一些其它像素电极,诸如PE4至PE6)可以电连接到第二数据线DL2。在图2中,示例性地示出了以三个像素电极为单位交替地(例如,以交替的方式)连接到第一数据线DL1或第二数据线DL2。然而,发明构思不限于此。例如,在发明构思的另一实施例中,可以以一个像素电极为单位交替地(例如,以交替的方式)连接到第一数据线DL1或第二数据线DL2,或者可以以两个像素电极为单位交替地(例如,以交替的方式)连接到第一数据线DL1或第二数据线DL2。
参照图3,第一数据线DL1可以包括第一部分线PDL1、第二部分线PDL2和第三部分线PDL3。第一部分线PDL1可以在第一方向DR1上延伸,第二部分线PDL2可以在第二方向DR2上从第一部分线PDL1延伸,第三部分线PDL3可以在第一方向DR1上从第二部分线PDL2延伸。另外,虽然图3中未示出,但第二数据线DL2可以具有与第一数据线DL1基本相同的结构。第二部分线PDL2可以设置在第四像素电极PE4与第五像素电极PE5之间的区域中。
返回参照图2,施加到第三像素电极PE3的数据电压的极性不同于施加到第四像素电极PE4的数据电压的极性。在与第四像素电极PE4相邻的区域中,设置了电连接到第三像素电极PE3的第三像素晶体管TR3。因此,当第二部分线PDL2设置在第三像素电极PE3与第四像素电极PE4之间的区域中时,第二部分线PDL2会与连接第三像素电极PE3和第三像素晶体管TR3的部分(例如,连接第三像素电极PE3和第三像素晶体管TR3的电路的部分)叠置。会出现其中信号由于信号线的叠置而失真的现象。然而,根据发明构思的实施例,第二部分线PDL2可以设置在第四像素电极PE4与第五像素电极PE5之间。因此,连接第三像素电极PE3和第三像素晶体管TR3的部分可以不与第一数据线DL1叠置。因此,可以防止或基本防止出现其中信号由于连接部分和第一数据线DL1的叠置而失真的现象。
信号控制器TC接收由外部提供的图像数据RGB。信号控制器TC转换图像数据RGB以便符合显示面板DP的操作并产生转换的图像数据R'G'B',然后将转换的图像数据R'G'B'输出到数据驱动器DDV。
此外,信号控制器TC可以接收由外部提供的控制信号CS。控制信号CS的示例可以包括垂直同步信号、水平同步信号、主时钟信号和/或数据使能信号等。信号控制器TC将第一控制信号CONT1提供到数据驱动器DDV,并且将第二控制信号CONT2提供到栅极驱动器GDV。第一控制信号CONT1是用于控制数据驱动器DDV的信号,第二控制信号CONT2是用于控制栅极驱动器GDV的信号。
数据驱动器DDV可以响应于从信号控制器TC接收到的第一控制信号CONT1而驱动多条数据线DL1至DLm。数据驱动器DDV可以实施为独立集成电路并且电连接到显示面板DP的一侧,或者可以直接安装在显示面板DP上。另外,数据驱动器DDV可以实施为单个芯片,或者可以包括多个芯片。
栅极驱动器GDV响应于从信号控制器TC接收到的第二控制信号CONT2而驱动多条栅极线GL1至GLn。栅极驱动器GDV可以集成在显示面板DP的设定或预定区域中。在这种情况下,栅极驱动器GDV可以包括通过低温多晶硅(LTPS)工艺或低温多晶氧化物(LTPO)工艺而形成的多个薄膜晶体管。另外,在发明构思的另一实施例中,栅极驱动器GDV可以实施为独立集成电路并电连接到显示面板DP的一侧。
当栅极导通电压被施加到多条栅极线GL1至GLn中的一条时,连接到其(连接到多条栅极线中的所述一条)的像素行中的每个像素的像素晶体管导通。此时(例如,同时),数据驱动器DDV将数据驱动信号提供到数据线DL1至DLm。提供到数据线DL1至DLm的数据驱动信号通过导通的开关晶体管而施加到相应的像素。数据驱动信号可以是对应于图像数据的灰度值(灰阶)的模拟电压。
图4是根据发明构思的实施例的显示面板的剖视图。
参照图4,显示装置DD(见图1)可以包括显示面板DP和背光单元。背光单元可以设置在显示面板DP的上部或下部上,并且将光提供到显示面板DP。另外,在发明构思的另一实施例中,显示装置DD可以不包括背光单元。在这种情况下,显示面板DP可以通过控制由外部产生的光的透射率来显示图像。
显示面板DP可以包括第一基体基底BS1、第二基体基底BS2、像素晶体管TR、像素电极PE、公共电极CE、液晶层LCL和光阻挡层BM。
第一基体基底BS1和第二基体基底BS2可以是光学透明的。因此,由背光单元产生的光可以透射通过第一基体基底BS1并到达(例如,容易到达)液晶层LCL,透射通过液晶层LCL的光可以透射通过第二基体基底BS2。
第一基体基底BS1和第二基体基底BS2可以包括绝缘材料。例如,第一基体基底BS1和第二基体基底BS2可以是硅基底、塑料基底、绝缘膜、层压结构和/或玻璃基底等。层压结构可以包括多个绝缘层。
像素晶体管TR可以包括控制电极CNE、输入电极IE、输出电极OE和半导体图案SP。
控制电极CNE可以设置在第一基体基底BS1上。控制电极CNE可以包括导电材料。例如,导电材料可以是金属材料,并且金属材料可以包括例如钼、银、钛、铜、铝或它们的合金。
第一绝缘层L1设置在第一基体基底BS1上,并且可以覆盖控制电极CNE。即,控制电极CNE可以设置在第一绝缘层L1与第一基体基底BS1之间。
在第一绝缘层L1上,可以设置半导体图案SP。在剖面上,半导体图案SP可以设置为与控制电极CNE分隔开,并且第一绝缘层L1位于其间。
半导体图案SP可以包括半导体材料。半导体材料可以包括例如非晶硅、多晶硅、单晶硅、氧化物半导体和化合物半导体中的至少一种。
在半导体图案SP上,可以设置输入电极IE和输出电极OE。
第二绝缘层L2设置在第一绝缘层L1上,并且可以覆盖半导体图案SP、输入电极IE和输出电极OE。即,半导体图案SP、输入电极IE和输出电极OE可以设置在第一绝缘层L1与第二绝缘层L2之间。
在第二绝缘层L2上,可以设置第三绝缘层L3。第三绝缘层L3可以是滤色器。例如,当第三绝缘层L3是红色滤色器时,第三绝缘层L3可以透射红色波长区域的光,并且阻挡其它波长区域的光。
在图4中,第三绝缘层L3被示例性地示出为滤色器,但是发明构思不限于此。例如,在发明构思的另一实施例中,第三绝缘层L3可以是用于提供平坦表面的透明绝缘层,并且滤色器可以形成在第二基体基底BS2上。此外,在发明构思的另一实施例中,滤色器可以用波长转换层取代。波长转换层可以包括量子点和/或量子棒。
此外,虽然图4中没有示出,但是还可以设置用于覆盖第三绝缘层L3的盖层。盖层可以包括无机材料(例如,氮化硅和/或氧化硅)。盖层可以覆盖第三绝缘层L3以保护第三绝缘层L3。此外,可以在盖层上设置开口,可以通过该开口排放第三绝缘层L3中产生的气体。
像素电极PE可以电连接到像素晶体管TR。在第二绝缘层L2和第三绝缘层L3中,限定接触孔CNT。接触孔CNT可以通过去除第二绝缘层L2和第三绝缘层L3的一部分来设置。接触孔CNT可以暴露设置在第二绝缘层L2和第三绝缘层L3下面的构造。例如,接触孔CNT可以暴露输出电极OE。像素电极PE可以电连接到被接触孔CNT暴露的输出电极OE。像素电极PE可以通过直接接触输出电极OE而电连接到输出电极OE,或者可以通过设置在像素电极PE与输出电极OE之间的导电构件而间接连接到输出电极OE。
在像素电极PE上,可以设置液晶层LCL。液晶层LCL可以包括多个液晶分子LC。液晶分子LC的布置可以根据形成在公共电极CE与像素电极PE之间的电场而变化。
在液晶层LCL上,可以设置第二基体基底BS2。在第二基体基底BS2的一个表面(例如,面对第一基体基底BS1的表面)上,可以设置光阻挡层BM。光阻挡层BM可以在平面上与像素晶体管TR叠置。
被光阻挡层BM覆盖的区域可以被定义为非发光区域NPA,并且未被光阻挡层BM覆盖的区域可以被定义为发光区域PA。已穿过液晶层LCL的光可以通过发光区域PA发射到第二基体基底BS2的外部。
在第二基体基底BS2的一个表面(例如,面对第一基体基底BS1的表面)上,可以设置覆盖光阻挡层BM的平坦化层OCL。平坦化层OCL可以包括有机材料。在平坦化层OCL上,可以设置公共电极CE。
图5是示出了根据发明构思的实施例的显示面板的一部分的放大图的平面图。
在图5中,示出了第二像素电极PE2的一部分、第三像素电极PE3、第四像素电极PE4和第五像素电极PE5的一部分。
第一栅极线GL1可以设置在第二像素电极PE2与第三像素电极PE3之间,第二栅极线GL2可以设置在第三像素电极PE3与第四像素电极PE4之间,第三栅极线GL3可以设置在第四像素电极PE4与第五像素电极PE5之间。第一栅极线GL1是电连接到第一像素电极PE1(见图2)的栅极线,第二栅极线GL2是电连接到第二像素电极PE2的栅极线,第三栅极线GL3是电连接到第三像素电极PE3的栅极线。
根据发明构思的实施例,一个像素电极和电连接到所述一个像素电极的一条栅极线被设置为在平面上(例如,当在平面上观看时)彼此分隔开,并且可以彼此不叠置。在下文中,将示例性地描述第三像素电极PE3。
第三像素电极PE3可以在平面上与第一栅极线GL1和第二栅极线GL2叠置。即,第三像素电极PE3可以不与电连接到第三像素电极PE3的第三栅极线GL3叠置。因此,可以防止或基本防止在第三像素电极PE3与第三栅极线GL3之间形成寄生电容器(寄生电容)Cpc(见图6)。
尽管仅描述了第三像素电极PE3作为本公开中的示例,但是通过使像素电极不与连接到像素电极的相应栅极线叠置,也可以防止或基本防止在其它像素电极与连接到像素电极的相应栅极线之间形成寄生电容器(寄生电容)。
像素电极可以具有与第三像素电极PE3基本相同的形状。因此,第三像素电极PE3的形状将作为代表性示例被描述。
第三像素电极PE3可以具有在第三栅极线GL3延伸所沿的方向上拉长的形状。例如,第三像素电极PE3可以具有其中其在横向方向上的宽度大于其在纵向方向上的宽度的形状。纵向方向可以是第一方向DR1,并且横向方向可以是第二方向DR2。
第三像素电极PE3可以包括第一边界电极DME1、第二边界电极DME2和多个分支电极BE。第一边界电极DME1可以沿第二方向DR2延伸,并且第二边界电极DME2可以沿第一方向DR1延伸。第一边界电极DME1的第一长度LT1可以大于第二边界电极DME2的第二长度LT2。第一边界电极DME1和第二边界电极DME2可以通过彼此交叉形成十字形状。
分支电极BE中的每个可以从第一边界电极DME1和第二边界电极DME2中对应的一个在与第一方向DR1和第二方向DR2交叉的方向上延伸(例如,多个分支电极可以从第一边界电极DME1和第二边界电极DME2中的每个延伸)。
第三像素电极PE3可以通过第一边界电极DME1和第二边界电极DME2分为四个域。通过将域设置为多个而使液晶分子LC倾斜所沿的方向均匀地分布,可以改善侧向可见性。
图6是根据发明构思的实施例的像素的等效电路图。
参照图4和图6,示例性地示出了连接到栅极线GLi和数据线DLj的一个像素PXij的等效电路图。
像素PXij可以包括像素晶体管TR、液晶电容器Clc和存储电容器Cst。为了促进理解,还示出了形成在像素PXij中的寄生电容器Cpc。
像素晶体管TR的控制电极CNE可以连接到栅极线GLi,像素晶体管TR的输入电极IE可以连接到数据线DLj,像素晶体管TR的输出电极OE可以连接到像素电极PE。
当像素晶体管TR通过施加到栅极线GLi的栅极信号导通时,提供到数据线DLj的数据信号可以作为像素电压施加到像素电极PE。
液晶电容器Clc可以包括电连接到像素晶体管TR的像素电极PE、液晶层LCL和公共电极CE。液晶电容器Clc可以用于显示对应于施加到像素电极PE的数据信号的灰度值(灰阶)。即,通过连接到像素晶体管TR的输出电极OE,对应于数据信号的像素电压可以施加到液晶电容器Clc和存储电容器Cst中的每个的一个电极,并且公共电压可以施加到液晶电容器Clc和存储电容器Cst中的每个的另一电极。
寄生电容器Cpc可以形成在像素晶体管TR的控制电极CNE与像素晶体管TR的输出电极OE之间。因此,寄生电容器Cpc、存储电容器Cst和液晶电容器Clc可以并联连接到像素电极PE。
当施加到栅极线GLi的信号的电平(例如,电压电平)变化时,由于栅极信号的电压改变,电荷会在连接到像素电极PE的电容器之间重新分布,因此,会改变像素电压。像素电压的改变量可以被称为反冲(kickback)电压Vkb。反冲电压Vkb可以通过以下等式计算。
Vkb=Cpc/(Cpc+Cst+Clc)×栅极信号的电压改变
根据发明构思的实施例,电连接到像素电极PE的栅极线GLi可以不与像素电极PE叠置,使得可以最小化或减小在栅极线GLi与像素电极PE之间产生的寄生电容器Cpc。因此,可以减小反冲电压Vkb的幅值,并且可以改善显示装置DD(见图1)的显示质量。
此外,根据发明构思的实施例,即使当产生像素电极PE的套刻偏差(例如,位置偏差)时,因为像素电极PE没有与电连接到像素电极PE的栅极线GLi叠置,所以可以最小化或减小由于套刻偏差引起的寄生电容器Cpc的变化,使得也可以最小化或减小反冲电压Vkb的偏差。因此,可以防止或基本防止其中在显示装置DD(见图1)上观察到低灰度下的残留图像或偏黄的颜色的现象。
图7是沿图5中示出的线I-I'截取的剖视图。
参照图6和图7,在与第三像素电极PE3相邻的区域中,设置了第一栅极线GL1和第二栅极线GL2。即,电连接到第三像素电极PE3的第三栅极线GL3(见图2)可以被设置为与第三像素电极PE3分隔开,并且一个或更多个像素电极(例如,第四像素电极PE4)位于其间。
第三像素电极PE3的一部分可以与第一栅极线GL1叠置以形成第一存储电容器Cst1,第三像素电极PE3的另一部分可以与第二栅极线GL2叠置以形成第二存储电容器Cst2。
即,根据发明构思的实施例,即使当第三像素电极PE3的双侧(即,两侧)与第一栅极线GL1和第二栅极线GL2叠置(例如,分别叠置)时,寄生电容器Cpc也不会形成在第三像素电极PE3与第一栅极线GL1之间,并且不会形成在第三像素电极PE3与第二栅极线GL2之间。结果,第三像素电极PE3的尺寸可以增大,使得显示装置DD(见图1)的开口率和透射率可以增大。
即使当产生了第三像素电极PE3的套刻偏差,使得其中第三像素电极PE3和第一栅极线GL1叠置的区域以及其中第三像素电极PE3和第二栅极线GL2叠置的区域变化时,也可以最小化或减小反冲电压Vkb的偏差。例如,当第三像素电极PE3在第一方向DR1上偏移(例如,移位)时,可以增大其中第二栅极线GL2和第三像素电极PE3叠置的区域,并且可以减小其中第一栅极线GL1和第三像素电极PE3叠置的区域。在这种情况下,可以减小第一存储电容器Cst1的第一电容并且可以增大第二存储电容器Cst2的第二电容。第一电容和第二电容可以彼此补偿。因此,可以最小化第一电容和第二电容的总和的变化量。因此,可以最小化或减小由于套刻偏差引起的反冲电压Vkb的偏差。因此,可以防止或基本防止其中在显示装置DD(见图1)上观察到低灰度下的残留图像或偏黄的颜色的现象。
其中像素电极(例如,第四像素电极PE4)和栅极线(例如,第二栅极线GL2)叠置的区域的宽度LTw可以是3微米或更大。宽度LTw可以是第一方向DR1上的宽度。当宽度LTw是3微米或更大时,可以防止或基本防止在第二栅极线GL2与第四像素电极PE4之间出现的漏光。
图8是根据发明构思的实施例的栅极驱动器的框图。
参照图8,栅极驱动器GDV可以包括多个栅极级SRC1至SRCk与虚设栅极级SRCk+1和SRCk+2。多个栅极级SRC1至SRCk与虚设栅极级SRCk+1和SRCk+2可以具有响应于从前面的栅极级输出的进位信号和从后面的栅极级输出的进位信号而操作的依赖连接关系(例如,可以从头至尾连接)。
多个栅极级SRC1至SRCk可以各自从信号控制器TC(见图2)接收时钟信号(第一时钟信号CKV或第二时钟信号CKVB)以及第一地电压VSS1和第二地电压VSS2。第一地电压VSS1和第二地电压VSS2可以各自被称为第一电压和第二电压。栅极级SRC1与虚设栅极级SRCk+1和SRCk+2还可以接收垂直起始信号STV。
多个栅极级SRC1至SRCk可以将栅极信号GS1至GSk分别提供到多条栅极线GL1至GLn(见图2)中的每条。
多个栅极级SRC1至SRCk与虚设栅极级SRCk+1和SRCk+2可以各自具有输入端子IN1、IN2和IN3、输出端子OUT、进位端子CR、时钟端子CK、第一电压端子V1和第二电压端子V2。
多个栅极级SRC1至SRCk中的每个的输出端子OUT可以连接到多条栅极线GL1至GLn(见图2)中的对应的栅极线。由多个栅极级SRC1至SRCk产生的栅极信号GS1至GSk可以通过输出端子OUT提供到多条栅极线GL1至GLn。将参照图9至图10来更详细地给出其描述。
多个栅极级SRC1至SRCk中的每个的进位端子CR可以电连接到在对应的栅极级后面的栅极级的第一输入端子IN1。另外,多个栅极级SRC1至SRCk中的每个的进位端子CR可以连接到前面的栅极级。例如,在栅极级SRC1至SRCk之中的第x栅极级SRCx(其中,x是大于2的自然数)的进位端子CR可以连接到第x-1(例如,第(x-1))栅极级的第二输入端子IN2和第x-2(例如,第(x-2))栅极级的第三输入端子IN3。多个栅极级SRC1至SRCk与虚设栅极级SRCk+1和SRCk+2中的每个的进位端子CR可以输出进位信号。
多个栅极级SRC1至SRCk与虚设栅极级SRCk+1和SRCk+2中的每个的第一输入端子IN1可以接收对应的栅极级前面的栅极级的进位信号。例如,第k栅极级SRCk的第一输入端子IN1可以接收第k-1(例如,第(k-1))栅极级SRCk-1的进位信号。多个栅极级SRC1至SRCk之中的第一栅极级SRC1的第一输入端子IN1可以接收用于初始化栅极驱动器GDV的驱动的垂直起始信号STV,而不是前面的栅极级的进位信号。
多个栅极级SRC1至SRCk中的每个的第二输入端子IN2可以接收来自对应的栅极级后面的栅极级的进位端子CR的进位信号。多个栅极级SRC1至SRCk中的每个的第三输入端子IN3可以接收对应的栅极级的后一级后面的栅极级的进位信号。例如,第k栅极级SRCk的第二输入端子IN2可以接收从虚设栅极级SRCk+1的进位端子CR输出的进位信号。第k栅极级SRCk的第三输入端子IN3可以接收从虚设栅极级SRCk+2的进位端子CR输出的进位信号。在发明构思的另一实施例中,多个栅极级SRC1至SRCk中的每个的第二输入端子IN2可以电连接到对应的栅极级后面的栅极级的输出端子OUT。另外,多个栅极级SRC1至SRCk中的每个的第三输入端子IN3可以电连接到对应的栅极级的后一级后面的栅极级的输出端子OUT。
设置在一端的栅极级SRCk的第二输入端子IN2接收从虚设栅极级SRCk+1的进位端子CR输出的进位信号。栅极级SRCk的第三输入端子IN3接收从虚设栅极级SRCk+2的进位端子CR输出的进位信号。
多个栅极级SRC1至SRCk中的每个的时钟端子CK可以分别接收第一时钟信号CKV和第二时钟信号CKVB中的任一个。多个栅极级SRC1至SRCk中的奇数栅极级SRC1、SRC3、……、SRCk-1的时钟端子CK可以分别接收第一时钟信号CKV。多个栅极级SRC1至SRCk中的偶数栅极级SRC2、SRC4、……、SRCk的时钟端子CK可以分别接收第二时钟信号CKVB。第一时钟信号CKV和第二时钟信号CKVB可以是具有不同相位的信号。在这个实施例中,第一时钟信号CKV和第二时钟信号CKVB是互补信号。
多个栅极级SRC1至SRCk中的每个的第一电压端子V1接收第一地电压VSS1。多个栅极级SRC1至SRCk中的每个的第二电压端子V2接收第二地电压VSS2。第一地电压VSS1和第二地电压VSS2具有不同的电压电平。在这个实施例中,第二地电压VSS2具有比第一地电压VSS1低的电平。
在发明构思的实施例中,在多个栅极级SRC1至SRCk中的每个中,可以省略(即,可以不包括)输出端子OUT、第一输入端子IN1、第二输入端子IN2、第三输入端子IN3、进位端子CR、时钟端子CK、第一电压端子V1和第二电压端子V2中的任一个,或者还可以包括其他端子。例如,可以省略第一电压端子V1和第二电压端子V2中的任一个。在这种情况下,多个栅极级SRC1至SRCk中的每个仅接收第一地电压VSS1和第二地电压VSS2中的一个。另外,可以改变多个栅极级SRC1至SRCk的连接关系。
图9是示出了根据发明构思的实施例的显示面板的一部分的放大图的框图。
参照图8和图9,从第一栅极级SRC1输出的第一栅极信号GS1可以输出到第一栅极线GL1。第一栅极线GL1可以是电连接到第一像素电极PE1的栅极线。
对于彼此分隔开且第一像素电极PE1位于其间的第一辅助栅极线SGL1和第二辅助栅极线SGL2,可以提供第一地电压VSS1。
根据发明构思的实施例,多个栅极级SRC1至SRCk的数量可以等于栅极线GL1至GLn的数量。例如,k可以等于n。
根据发明构思的实施例,因为第一地电压VSS1可以被提供到第一辅助栅极线SGL1和第二辅助栅极线SGL2,所以不会在第一像素电极PE1中产生反冲电压分量。例如,反冲电压分量可以是在图6中示出的寄生电容器Cpc。因此,可以改善显示装置DD(见图1)的显示质量。
图10是示出了根据发明构思的实施例的显示面板的一部分的放大图的框图。
参照图8和图10,第一地电压VSS1可以输出到第一辅助栅极线SGL1,并且从第一栅极级SRC1输出的第一栅极信号GS1可以输出到第二辅助栅极线SGL2。第二辅助栅极线SGL2可以是设置在第一像素电极PE1与第二像素电极PE2之间的线。从第二栅极级SRC2输出的第二栅极信号GS2可以输出到第一栅极线GL1。
根据发明构思的实施例,对于连接到第一像素电极PE1的第一栅极线GL1,输入了相对于第一栅极信号GS1偏移第一水平时段的第二栅极信号GS2。因此,当与图9进行比较时,通过第一数据线DL1提供的像素电压可以提供为偏移第一水平时段。当显示面板DP(见图2)包括n条栅极线GL1至GLn(见图2)时,第一水平时段可以表示通过将代表一帧的时间除以n而获得的时间时段。
根据发明构思的实施例,多个栅极级SRC1至SRCk的数量可以大于栅极线GL1至GLn的数量。例如,k可以等于n+1。
根据发明构思的实施例,从栅极级产生的栅极信号可以被提供到第二辅助栅极线SGL2,如同提供到其它栅极线的相同信号(例如,类似于栅极信号)。因此,栅极信号被提供到与第二像素电极PE2相邻的线中的每条(例如,第二辅助栅极线SGL2和第一栅极线GL1)。结果,在第二像素电极PE2中产生的反冲电压Vkb的幅值可以具有与在其它像素电极中产生的反冲电压的值类似的值。
当施加到提供相同颜色的像素的反冲电压彼此不同时,在像素之间会出现亮度差。然而,根据发明构思的实施例,栅极信号被提供到与第二像素电极PE2叠置的第二辅助栅极线SGL2和第一栅极线GL1,并且栅极信号被提供到与第五像素电极PE5叠置的第三栅极线GL3(见图2)和第四栅极线GL4(见图2)。因此,可以最小化或减小在第二像素电极PE2中产生的反冲电压与在第五像素电极PE5中产生的反冲电压之间的差。因此,提供绿光的第二像素和提供绿光的第五像素可以提供具有相同或基本相同亮度的光。第二像素可以是包括第二像素电极PE2的像素,第五像素可以是包括第五像素电极PE5的像素。
图11是示出了根据发明构思的实施例的显示面板的一部分的放大图的框图。
参照图8和图11,从第一栅极级SRC1输出的第一栅极信号GS1可以输出到第一辅助栅极线SGL1,并且从第二栅极级SRC2输出的第二栅极信号GS2可以输出到第二辅助栅极线SGL2。从第三栅极级SRC3输出的第三栅极信号GS3可以输出到第一栅极线GL1。
根据发明构思的实施例,对于连接到第一像素电极PE1的第一栅极线GL1,输入了相对于第一栅极信号GS1偏移第二水平时段的第三栅极信号GS3。因此,当与图9进行比较时,通过第一数据线DL1提供的像素电压可以被提供为偏移第二水平时段。当显示面板DP(见图2)包括n条栅极线GL1至GLn(见图2)时,第二水平时段可以表示通过将代表一帧的时间除以n然后将其乘以2而获得的时间时段。
根据发明构思的实施例,多个栅极级SRC1至SRCk的数量可以大于栅极线GL1至GLn的数量。例如,k可以等于n+2。
根据发明构思,电连接到像素电极的栅极线可以不与该像素电极叠置(例如,当在平面上观看时)。因此,可以最小化或减小在栅极线与像素电极之间产生的寄生电容器(寄生电容),使得可以减小反冲电压的幅值并且可以改善显示装置的显示质量。
此外,根据发明构思,当在平面上观看时,像素电极可以与相邻的栅极线叠置,所述相邻的栅极线电连接到与所述像素电极分隔开的相邻的像素电极。因此,即使当像素电极和相邻的栅极线彼此叠置,并且存储电容器形成在像素电极与相邻的栅极线之间时,寄生电容器也不会形成在它们之间。因此,即使当像素电极和相邻的栅极线的叠置区域由于像素电极的区域增大而增大时,反冲电压的幅值也不会增大。此外,随着像素电极的区域增大,显示装置的开口率和透射率可以增大。
以上公开的主题将被认为是说明性的而非限制性的,并且所附权利要求意在覆盖落入发明构思的真实精神和范围内的所有这样的修改、改进和其它实施例。因此,在法律所允许的最大程度,发明构思的范围将由权利要求及其等同物的最宽的可允许解释来确定,并且不应该被前述的具体实施方式限制或局限。

Claims (10)

1.一种显示装置,所述显示装置包括:
第一像素电极;
第二像素电极,在第一方向上与所述第一像素电极分隔开;
第三像素电极,在所述第一方向上与所述第二像素电极分隔开;
第一栅极线,电连接到所述第一像素电极;
第二栅极线,电连接到所述第二像素电极;以及
第三栅极线,电连接到所述第三像素电极,
其中,所述第一栅极线位于所述第二像素电极与所述第三像素电极之间。
2.如权利要求1所述的显示装置,其中,当在平面上观看时,所述第一像素电极不与所述第一栅极线叠置。
3.如权利要求1所述的显示装置,所述显示装置还包括:
第一存储电容器,位于所述第三像素电极与所述第一栅极线之间;以及
第二存储电容器,位于所述第三像素电极与所述第二栅极线之间,
其中,当在平面上观看时,所述第三像素电极与所述第一栅极线和所述第二栅极线叠置。
4.如权利要求1所述的显示装置,其中,当在平面上观看时,所述第一栅极线与所述第二像素电极和所述第三像素电极叠置。
5.如权利要求1所述的显示装置,所述显示装置还包括第一辅助栅极线和第二辅助栅极线,所述第一辅助栅极线和所述第二辅助栅极线彼此面对并且所述第一像素电极位于所述第一辅助栅极线与所述第二辅助栅极线之间。
6.如权利要求5所述的显示装置,其中,所述第一辅助栅极线、所述第二辅助栅极线、所述第一栅极线、所述第二栅极线和所述第三栅极线中的每条在与所述第一方向交叉的第二方向上延伸。
7.如权利要求5所述的显示装置,所述显示装置还包括被构造为将栅极信号提供到所述第一栅极线、所述第二栅极线和所述第三栅极线中的每条的栅极驱动器,
其中,所述栅极驱动器包括多个栅极级,并且
其中,所述第一栅极线、所述第二栅极线和所述第三栅极线一一对应地电连接到所述多个栅极级,并且所述第一辅助栅极线和所述第二辅助栅极线中的每条被构造为接收地电压。
8.如权利要求5所述的显示装置,所述显示装置还包括被构造为将栅极信号提供到所述第一栅极线、所述第二栅极线和所述第三栅极线中的每条的栅极驱动器,
其中,所述栅极驱动器包括多个栅极级,并且
其中,所述第二辅助栅极线位于所述第一像素电极与所述第二像素电极之间,电连接到所述多个栅极级之中的一个栅极级,并且被构造为接收所述栅极信号。
9.如权利要求1所述的显示装置,所述显示装置还包括:
第四像素电极,在所述第一方向上与所述第三像素电极分隔开;
第五像素电极,在所述第一方向上与所述第四像素电极分隔开;
第六像素电极,在所述第一方向上与所述第五像素电极分隔开;
第一数据线,电连接到所述第一像素电极、所述第二像素电极和所述第三像素电极,并且被构造为接收第一极性的数据电压;以及
第二数据线,电连接到所述第四像素电极、所述第五像素电极和所述第六像素电极,并且被构造为接收不同于所述第一极性的第二极性的数据电压,其中,
所述第一数据线和所述第二数据线包括:第一部分线,在所述第一方向上延伸;第二部分线,在与所述第一方向交叉的第二方向上从所述第一部分线延伸;以及第三部分线,在所述第一方向上从所述第二部分线延伸,所述第二部分线位于所述第四像素电极与所述第五像素电极之间的区域中,
当在平面上观看时,所述第二栅极线位于所述第三像素电极与所述第四像素电极之间,并且与所述第三像素电极和所述第四像素电极叠置,并且
当在平面上观看时,所述第三栅极线位于所述第四像素电极与所述第五像素电极之间,并且与所述第四像素电极和所述第五像素电极叠置。
10.如权利要求1所述的显示装置,其中
所述第一像素电极的平行于所述第一方向的第一宽度小于所述第一像素电极的平行于与所述第一方向交叉的第二方向的第二宽度,
所述第一像素电极包括:第一边界电极,在与所述第一方向交叉的所述第二方向上延伸;第二边界电极,在所述第一方向上延伸;以及多个分支电极,在与所述第一方向和所述第二方向交叉的方向上从所述第一边界电极和所述第二边界电极中的对应的一个延伸,并且
所述第一边界电极的长度大于所述第二边界电极的长度。
CN201910826011.8A 2018-09-20 2019-09-03 显示装置 Pending CN110928065A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2018-0112834 2018-09-20
KR1020180112834A KR20200034055A (ko) 2018-09-20 2018-09-20 표시 장치

Publications (1)

Publication Number Publication Date
CN110928065A true CN110928065A (zh) 2020-03-27

Family

ID=69848672

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910826011.8A Pending CN110928065A (zh) 2018-09-20 2019-09-03 显示装置

Country Status (3)

Country Link
US (1) US20200096828A1 (zh)
KR (1) KR20200034055A (zh)
CN (1) CN110928065A (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1534358A (zh) * 2003-03-31 2004-10-06 京东方显示器科技公司 液晶显示装置
US20040263760A1 (en) * 2002-01-17 2004-12-30 International Business Machines Corporation Driving method for improving display uniformity in multiplexed pixel
KR20070059252A (ko) * 2005-12-06 2007-06-12 삼성전자주식회사 표시 기판과, 이를 구비한 액정표시패널 및 액정표시 장치
US20100177256A1 (en) * 2009-01-09 2010-07-15 Jin-Hee Park Thin film transistor substrate and liquid crystal display having the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040263760A1 (en) * 2002-01-17 2004-12-30 International Business Machines Corporation Driving method for improving display uniformity in multiplexed pixel
CN1534358A (zh) * 2003-03-31 2004-10-06 京东方显示器科技公司 液晶显示装置
KR20070059252A (ko) * 2005-12-06 2007-06-12 삼성전자주식회사 표시 기판과, 이를 구비한 액정표시패널 및 액정표시 장치
US20100177256A1 (en) * 2009-01-09 2010-07-15 Jin-Hee Park Thin film transistor substrate and liquid crystal display having the same

Also Published As

Publication number Publication date
US20200096828A1 (en) 2020-03-26
KR20200034055A (ko) 2020-03-31

Similar Documents

Publication Publication Date Title
US11282464B2 (en) Display panel
KR101204365B1 (ko) 액정 표시 패널 및 그 제조 방법
US9366927B2 (en) Liquid crystal display and method of fabricating the same
KR102472867B1 (ko) 표시장치
US9978301B2 (en) Display apparatus
KR102481068B1 (ko) 표시장치
KR20030031207A (ko) 펜타일 매트릭스 패널의 데이터배선 구조
US9842557B2 (en) Gate driving circuit and display device having the same
KR102486313B1 (ko) 게이트 구동회로 및 이를 포함하는 표시장치
US11222595B2 (en) Gate driving circuit and display device including the same
US10394356B2 (en) Display device
KR20150081872A (ko) 표시 장치
CN113284413A (zh) 显示设备
KR102555509B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
US10360834B2 (en) Display substrate having gate driving circuit
US20160104448A1 (en) Display apparatus
CN110895376A (zh) 液晶显示面板和包括该液晶显示面板的液晶显示装置
US10424262B2 (en) Gate driving circuit and display device including the same
US10360865B2 (en) Gate driving circuit having high reliability and display device including the same
KR20170113935A (ko) 표시 장치
KR102587318B1 (ko) 게이트 구동회로 및 이를 포함하는 표시장치
US10354604B2 (en) Display apparatus and method of driving the same
CN110928065A (zh) 显示装置
JP2022078757A (ja) 表示装置及び表示装置の駆動方法
US20080055294A1 (en) Electrooptic device, driving circuit, and electronic device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination