CN110880287A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN110880287A
CN110880287A CN201910833919.1A CN201910833919A CN110880287A CN 110880287 A CN110880287 A CN 110880287A CN 201910833919 A CN201910833919 A CN 201910833919A CN 110880287 A CN110880287 A CN 110880287A
Authority
CN
China
Prior art keywords
data
period
horizontal
line
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910833919.1A
Other languages
English (en)
Other versions
CN110880287B (zh
Inventor
姜奎兌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN110880287A publication Critical patent/CN110880287A/zh
Application granted granted Critical
Publication of CN110880287B publication Critical patent/CN110880287B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

公开了一种能够减少列驱动电路中的输出通道的数量的显示装置。该显示装置包括:包含了被布置在由行线组和列线组限定的像素区域中的像素的显示部分,被配置成向行线组提供扫描控制信号的行驱动电路,被配置成在每一个水平周期中顺序输出数据信号的列驱动电路,以及被配置成依照数据选择信号来将从列驱动电路的每一个输出通道顺序输出的数据信号顺序提供给列线组的数据分发电路,其中该数据选择信号的周期长于1个水平周期。

Description

显示装置
相关申请的交叉引用
本申请要求享有2018年09月04日提交的韩国专利申请10-2018-0105185的优先权,所述申请在这里被全面引入以作为参考。
技术领域
本公开涉及一种显示装置。
背景技术
通常,除了电视或监视器的显示装置之外,显示装置还被广泛用于各种装置的显示屏,例如笔记本电脑、平板电脑、智能电话、移动显示设备、可穿戴设备或便携式信息设备。
相关技术的显示装置包括显示面板以及用于驱动显示面板的列驱动电路和扫描驱动电路。
显示面板包括在由多条栅极线和多条数据线限定的每一个像素区域中制备的多个子像素。
列驱动电路与多条数据线通过多条数据链路线以一一对应的方式相连。所述列驱动电路向所述多条数据线提供数据电压。
扫描驱动电路与多条栅极线通过多条栅极链路线以一一对应的方式相连。所述扫描驱动电路向所述多条栅极线提供扫描信号。
近来,随着显示面板尺寸的增大和/或分辨率的提升,数据线的数量也在增长。同时,列驱动电路的通道数量是有限的,因此,随着显示面板尺寸的增大和/或分辨率提升,需要增加列驱动电路的数目。
发明内容
本公开是鉴于与现有技术相关的上述及其他问题做出的,并且本公开的目的是提供一种有助于减少列驱动电路中的输出通道的数量的显示装置。
本公开的另一个目的是提供一种能够减少列驱动电路中的输出通道的数量以及减小功耗的显示装置。
根据本公开的一个方面,上述目标及其他目标可以通过提供一种显示装置来实现,该显示装置包括:包含布置在由行线组和列线组限定的像素区域中的像素的显示部分,被配置成向行线组提供扫描控制信号的行驱动电路,被配置成在每一个水平周期中顺序输出数据信号的列驱动电路,以及被配置成依照数据选择信号将从列驱动电路的每一个输出通道顺序输出的数据信号顺序提供给列线组的数据分发电路,其中该数据选择信号的周期长于1个水平周期。
根据本公开的另一个方面,所提供的是一种显示装置,包括:包含布置在由行线组和列线组限定的像素区域中的像素的显示部分,被配置成向行线组提供扫描控制信号的行驱动电路,被配置成在每一个水平周期中向被配置成显示不同颜色的像素顺序提供第一数据信号和第二数据信号的列驱动电路,以及被配置成依照数据选择信号将从列驱动电路的每一个输出通道顺序输出的第一数据信号和第二数据信号顺序提供给两个列线组的数据分发电路,其中第(i)个水平周期(在这里,“i”是自然数)的第二数据信号以及第(i+1)个水平周期的第一数据信号被顺序提供给布置在不同水平线且被配置成显示相同颜色的像素,并且数据分发电路将第(i)个水平周期的第二数据信号以及第(i+1)个水平周期的第一数据信号连续提供给两个列线组中的任何一个。
根据本公开的一个或多个实施例,该显示装置有助于降低功耗。
除了如上所述的本公开的目标之外,从以下关于本公开的描述中,本领域技术人员可以清楚理解本公开的附加目标。
附图说明
从以下结合附图的详细描述中可以更清楚地理解本公开的上述及其他目标、特征以及其他优点,其中:
图1是示出了根据本公开的一个实施例的显示装置的示意图;
图2是示出了图1中显示的本公开的一个实施例的等效电路图;
图3示出了图1所示的根据本公开的一个实施例的像素的布置结构、像素数据的校准顺序以及数据信号的供应顺序;
图4是根据图3所示的像素结构的数据信号、数据选择信号以及扫描控制信号的波形图的一个例子;
图5示出了图1所示的数据分发电路的一个例子;
图6示出了用于根据图3所示的像素布置结构来提供数据信号的方法的一个例子;
图7示出了根据图1所示的本公开的另一个实施例的像素的布置结构、像素数据的校准顺序以及数据信号的供应顺序的一个例子;
图8示出了根据图7所示的像素布置结构来提供数据信号的方法的一个例子;
图9示出了根据图1所示的本公开的另一个实施例的像素的布置结构、像素数据的校准顺序以及数据信号的供应顺序的一个例子;以及
图10示出了根据图9所示的像素布置结构来提供数据信号的方法的一个例子。
具体实施方式
本公开的优点和特征及其实施方法是通过以下参考附图描述的实施例阐明的。然而,本公开是可以用不同的形式实施的,并且不应被解释成受限于这里阐述的实施例。相反,之所以提供这些实施例是为使本公开全面和完整,以及将本公开的范围充分地传达给本领域技术人员。更进一步,本公开仅仅是由权利要求的范围限定的。
在附图中公开的用于描述本公开的实施例的形状、尺寸、比例、角度和数量都只是示例,由此,本公开并不受限于图示的细节。在整个说明书中,相同的参考数字指代的是相同的元件。在以下描述中,如果确定关于相关的已知功能或配置的详细描述会不必要地与本公开的重点相混淆,那么将会省略该详细描述。
除非使用了“仅仅……”,否则,在使用了本说明书中描述的“包括”、“具有”和“包含”的情况下,别的部分也是可以添加的。除非另有所指,否则,单数形式的术语也可以包括复数形式。
在解释元件时,虽然没有显性描述,但元件被解释为包含误差范围。
在描述位置关系时,例如在将位置关系描述成“在……上”、“在......之上”,“在......之下”以及“紧挨着……”时,除非使用“恰好”或“直接”,否则可以在两个部分之间布置一个或多个其他部分。
在描述时间关系时,例如在将时间顺序描述成“在……之后”,“后续……”,“下一个”和“在……之前”时,除非使用“恰好”或“直接”,否则可以包含不连续的情形。
应该理解的是,虽然在这里会使用术语“第一”、“第二”等等来描述各种元件,但是这些元件不应该受到这些术语的限制。这些术语仅仅用于将一个元件与另一个元件区分开来。作为示例,在不脱离本公开的范围的情况下,第一元件可被称为第二元件,同样,第二元件可被称为第一元件。
术语“X轴方向”、“Y轴方向”和“Z轴方向”不应该仅仅基于各个方向彼此垂直的几何关系来解释,并且可以是指具有处于可供本公开的组件发挥功能作用的范围以内的更广泛的方向性的方向。
应该理解是,术语“至少一个”包括与任一项目相关联的所有组合。例如,“第一元件、第二元件和第三元件中的至少一个”可以包括从第一元件、第二元件和第三元件中选择的两个或更多元件的所有组合以及第一元件、第二元件和第三元件中的每一个元件。
本公开的不同实施例的特征可以部分或整体性地相互耦合或组合,并且本领域技术人员可以充分理解,这些特征彼此可以采用不同的方式交互操作以及在技术上被驱动。本公开的实施例既可以以相互独立的方式中,也可以采用相互依赖的关系一起执行。
以下将会参考附图来详细描述本公开的优选实施例。
图1是示出了根据本公开的一个实施例的显示装置的示意图。根据本公开的所有实施例的显示装置的所有组件可操作地耦合和配置。
参照图1,根据本公开的一个实施例的显示装置包括显示面板100、时序控制器200、行驱动电路300、列驱动电路400、以及数据分发电路500。
显示面板100包括基板、在基板上限定的显示部分(DP)、以及围绕显示部分(DP)的非显示部分(NDP)。
该基板与基础基板(或基础层)相对应,并且该基板包括塑料材料或玻璃材料。根据本公开的一个实施例的基板可以是矩形形状、具有以预定曲率倒圆的角部的矩形形状、或具有至少六条边的非矩形形状。作为示例,所述具有非矩形形状的基板可以包括至少一个凸起部分或至少一个凹口部分。
根据本公开的一个实施例的基板可以包括不透明材料或有色聚酰亚胺材料。作为示例,聚酰亚胺材料的基板可以通过在相对较厚的载体基板中制备制备的剥离层的前表面上固化以恒定厚度涂覆的聚酰亚胺树脂来获得。在这种情况下,载体玻璃基底会通过用激光剥离工艺剥离该剥离层而与基板分离。根据本公开的一个实施例的基板进一步包括在厚度方向(Z)上与基板的后表面结合的背板。所述背板保持基板的平面状态。根据本公开的一个实施例的背板可以包括塑料材料,例如聚对苯二甲酸乙二醇酯材料。该背板可以层压在与载体玻璃基板分离的基板的后表面上。
根据本公开的另一个实施例的基板可以是柔性玻璃基板。作为示例,玻璃材料的基板可以是厚度为100微米(μm)或小于100微米的薄膜型玻璃基板,或者可以是通过在完成了显示面板100的制造工艺之后执行的基板蚀刻工艺而被蚀刻成厚度为100微米(μm)或小于100微米的载体玻璃基板。
显示部分(DP)可以包括被布置在由行线组和列线组限定的像素区域中的像素(P)。
行线组可以沿第一方向(X)延伸,并且可以在与第一方向(X)垂直的第二方向(Y)上相互分离。
根据本公开的一个实施例的行线组可以向被布置在显示部分(DP)的每一条水平线中的像素(P)供应扫描控制信号(或栅极信号)。在这种情况下,一个行线组可以包括与布被置在相应水平线中的像素(P)共同连接的扫描控制线(或栅极线)。
根据本公开的另一个实施例的行线组可以向在显示部分(DP)的每一条水平线中布置的像素(P)供应扫描控制信号、发射控制信号以及初始化控制信号。在这种情况下,一个行线组可以包括与布置在相应水平线中的像素(P)共同连接的扫描控制线、发射控制线初始化控制线。
根据本公开的另一个实施例的行线组可以向在显示部分(DP)的每一条水平线中布置的像素(P)供应扫描控制信号和感测控制信号。在这种情况下,一个行线组可以包括与布置在相应水平线中的像素(P)共同连接的扫描控制线和感测控制线。
根据本公开的一个实施例的列线组可以沿第二方向(Y)延伸,并且可以在第一方向(X)上彼此分离。
根据本公开的一个实施例的列线组可以向在显示部分(DP)的每一条垂直线中布置的像素(P)供应数据信号。在这种情况下,一个列线组可以包括与布置在相应垂直线中的像素(P)共同连接的数据线。
根据本公开的另一个实施例的列线组可以向在显示部分(DP)的每一条垂直线中布置的像素(P)供应数据信号和像素驱动电压。在这种情况下,一个列线组可以包括与布置在相应垂直线中的像素(P)共同连接的数据线和像素驱动电源线。
根据本公开的另一个实施例的列线组可以向在显示部分(DP)的每一条垂直线中布置的像素(P)供应数据信号、像素驱动电压以及初始化电压。在这种情况下,一个列线组可以包括与布置在相应垂直线中的像素(P)共同连接的数据线、像素驱动电源线以及初始化电压线。
根据本公开的另一个实施例的列线组可以向在显示部分(DP)的每一条垂直线中布置的像素(P)供应数据信号、像素驱动电压和参考电压。在这种情况下,一个列线组可以包括与布置在相应垂直线中的像素(P)共同连接的数据线、像素驱动电源线以及参考线。
像素(P)分别被单独地布置在基板的显示部分(DP)上限定的每一个像素区域中,并且与被配置成穿过该像素区域或是被配置成布置在该像素区域周围的列线和行线电连接。
根据本公开的一个实施例的像素(P)可以在显示部分(DP)上以条纹结构布置。在这种情况下,一个单位像素可以包括红色像素、绿色像素和蓝色像素,并且可以进一步包括白色像素。
根据本公开的另一个实施例的像素(P)可以在显示部分(DP)上以pentile结构布置。在这种情况下,一个单位像素可以包括在平面上彼此相邻布置的至少一个红色像素、至少两个绿色像素以及至少一个蓝色像素。作为示例,通过在平面上以八边形的形状布置一个红色像素、两个绿色像素以及一个蓝色像素,可以提供一个具有pentile结构的单位像素。在这种情况下,蓝色像素可以具有尺寸相对较大的开放面积(或发光面积),并且绿色像素可以具有尺寸相对较小的开放面积。
在基板的周边可以制备非显示部分(NDP)来围绕该显示部分(DP)。在非显示部分(NDP)的一侧可制备衬垫部分。
该衬垫部分制备于基板的非显示部分(NDP)的一侧,该衬垫部分与数据分发电路500电连接,并且还与列驱动电路400电连接。
时序控制器200通过将输入视频数据(Idata)校准成适合驱动在显示面板100的显示部分(DP)中布置的像素(P)来产生像素数据(Pdata),并且将所产生的像素数据(Pdata)提供给列驱动电路400。例如,时序控制器200将输入视频数据(Idata)临时存储在至少一个线存储器或帧存储器中,以水平线为单位来校准临时存储的输入视频数据(Idata),将经过校准的水平线数据重新校准成适合驱动像素(P),由此依照每一条水平线来产生像素数据(Pdata)。在控制板或数据印刷电路板中可以提供该时序控制器200。
时序控制器200在每一个水平周期基于时序同步信号(TSS)来产生用于将数据信号(或模拟数据信号)顺序输出到像素(P)的数据控制信号(DCS)和数据选择信号(DSS),并且将所述数据控制信号(DCS)和数据选择信号(DSS)提供给列驱动电路400。例如,时序控制器200在第一时分周期和第二时分周期中基于时序同步信号(TSS)的垂直同步信号和主时钟来产生用于驱动与时序同步信号(TSS)的水平同步信号相对应的每一个水平周期的数据控制信号(DCS)。并且,该时序控制器200会基于以主时钟以及时序同步信号(TSS)的垂直同步信号为基础的时序同步信号(TSS)的水平同步信号来产生周期长于1个水平周期的数据选择信号(DSS)。在这种情况下,时序控制器200产生周期长于1个水平周期的数据选择信号(DSS),由此减少数据选择信号(DSS)转换,从而降低显示装置的功耗。作为示例,数据选择信号(DSS)的周期可以是2个水平周期。
时序控制器200产生包含了起始信号以及多个移位时钟的行控制信号(RCS),由此在每一个水平周期基于以主时钟以及时序同步信号(TSS)的垂直同步信号为基础的时序同步信号的水平同步信号来将行信号提供给像素(P),以及将行控制信号(RCS)提供给行驱动电路300。在这里,行信号可以包括扫描控制信号、发射控制信号、初始化控制信号以及感测控制信号中的至少一个。
行驱动电路300基于从时序控制器200提供的行控制信号(RCS)将行信号提供给被布置在显示部分(DP)的每一条水平线中的像素(P)。在这种情况下,行控制信号(RCS)可以经由基板的至少一个拐角部分以及衬垫部分而被提供给行驱动电路300。
在像素(P)的薄膜晶体管的制造工艺中,可以在基板的非显示部分的左侧和/或右侧提供根据本公开的一个实施例的行驱动电路300。作为示例,行驱动电路300可以由具有与行线组(RL)电连接的多个级的移位寄存器来形成。
根据本公开的一个实施例,行驱动电路300是在基板的非显示部分的左侧提供的,并且行驱动电路300可以依照单馈方法来驱动与布置在每一条水平线中的像素(P)相连的行线组(RL)。所述单馈方法可被定义成是一种用于向每一个行线组(RL)的一端提供信号的方法。
根据本公开的另一个实施例,行驱动电路300是在基板的非显示部分的左侧和右侧提供的,并且行驱动电路300可以依照双馈方法来驱动与布置在每一条水平线中的像素(P)相连的行线组(RL)。所述双馈方法可被定义成是一种用于同时向每一个行线组(RL)的一端及另一端提供信号的方法。
列驱动电路400与数据分发电路500电连接,并且可以与时序控制器200电连接。例如,列驱动电路400可以经由在基板中制备的衬垫部分而与数据分发电路500电连接。并且,列驱动电路400可以经由数据印刷电路板与时序控制器200相连,或者可以经由数据印刷电路板以及控制板与时序控制器200相连。
在从时序控制器200提供的数据控制信号(DCS)的控制下,列驱动电路400基于多个伽马电压将从时序控制器200提供的像素数据(Pdata)转换成模拟类型的数据信号,然后通过输出通道来将经过转换的信号提供给数据分发电路500。在这种情况下,列驱动电路400可以顺序输出被提供给像素(P)的第一数据信号和第二数据信号,以便在每一个水平周期显示不同颜色。举例来说,列驱动电路400在每一个水平周期的第一时分周期中输出第一数据信号,并且在每一个水平周期的第二时分周期中输出第二数据信号。
列驱动电路400可以包括用于对从时序控制器200提供的像素数据(Pdata)进行采样的数字处理部分,用于将数字处理部分提供的采样数据转换成用于每一个像素的模拟类型的数据信号并输出所述模拟类型的数据信号的模拟处理部分,以及用于将从模拟处理部分提供的用于每一个像素的数据信号提供给数据分发电路500的数据输出部分。
该数字处理部分可以包括依照数据控制信号(DCS)的源移位时钟和源起始信号来顺序输出数据采样信号的双向移位寄存器,以及依照双向移位寄存器顺序提供的数据采样信号来顺序采样用于一条水平线的像素数据(Pdata)并同时输出依照数据控制信号(DCS)的源输出使能信号采样的用于一条水平线的采样数据的锁存器。
模拟处理部分可以包括:基于多个参考伽马电压来输出与像素数据中的灰阶数量相对应的多个灰阶电压的灰阶电压生成器;以及用于选择与数字处理部分提供的用于一条水平线的采样数据相对应的灰阶以作为每一个像素的数据信号并输出所选择的每一个像素的数据信号的数模转换器。
根据本公开的一个实施例的列驱动电路400可以包括具有预设输出通道的多个数据集成电路。所述多个数据集成电路中的每一个都是在柔性电路膜中单独提供的,并且可以通过基板、衬垫部分以及附着于基板的衬垫部分的柔性电路膜与数据分发电路500电连接。在这种情况下,行控制信号(RCS)可以经由基板的至少一个拐角、衬垫部分以及第一柔性电路膜和/或最后一个柔性电路膜而被提供给行驱动电路300。
根据本公开的另一个实施例的列驱动电路400可以通过玻璃上芯片方法来提供在基板一侧的非显示部分中,并且可以与衬垫部分以及数据分发电路500电连接。
数据分发电路500可以依照数据选择信号(DSS)来将从列驱动电路400的每一个输出通道顺序提供的每一个像素的数据信号顺序提供给列线组(CL)的数据线。在这种情况下,数据分发电路400可以将列驱动电路400中的每一个输出通道顺序提供的第一数据信号和第二数据信号顺序地提供给两个列线组。
根据本公开的一个实施例的数据分发电路500可以包括输入线和输出线。
数据分发电路500的输入线与列驱动电路400的输出通道以一一对应的方式连接。
数据分发电路500的输出线与被布置在显示部分(DP)中的各个列线组的数据线相连。包含在数据分发电路500中的输出线的数量可以是包含在数据分发电路500中的输入线的数量的两倍。相应地,包含在列驱动电路400中的输出通道的数量可被确定成是数据线数量的一半。
根据本公开的一个实施例的数据分发电路500可以在显示部分(DP)与基板的衬垫部分之间的非显示部分(NDP)中提供。在这种情况下,该数据分发电路500可以在像素(P)的薄膜晶体管的制造工艺中被提供在基板一侧的非显示部分中。
在多个数据集成电路中的每一个数据集成电路中都可以提供根据本公开的另一个实施例的数据分发电路500。
相应地,对于根据本公开的一个实施例的显示装置来说,从列驱动电路400顺序输出的数据信号被依照数据选择信号(DSS)通过数据分发电路500的数据分发处理而分发至数据线,由此,列驱动电路400中的输出通道的数量会减少至数据线数量的一半,并且数据选择信号(DSS)的周期长于1个水平周期,由此降低了功耗。
图2是示出了图1所示的本公开的一个实施例的等效电路图。
参照图1和图2,根据本公开的一个实施例的像素(P)可以包括与用于限定像素区域的行线组(RLG)和列线组(CLG)相连的像素电路(PC),以及与像素电路(PC)相连的发射设备(ED)。
行线组(RLG)可以包括在彼此平行的同时相互分离的发射控制线(ECL)、初始化控制线(ICL)、以及扫描控制线(SCL)。
发射控制线(ECL)将行驱动电路300提供的发射控制信号提供给像素电路(PC)。
初始化控制线(ICL)将行驱动电路300提供的初始化控制信号提供给像素电路(PC)。
扫描控制线(SCL)将行驱动电路300提供的扫描控制信号提供给像素电路(PC)。
列线组(CLG)可以包括在彼此平行的同时与行线组(RLG)的线路(ECL、ICL、SCL)垂直的数据线(DL),初始化电压线(IVL)以及像素驱动电源线(PL)。
数据线(DL)可以顺序向像素电路(PC)提供在每一个水平周期的第一时分周期中从数据分发电路500提供的第一数据信号以及在每一个水平周期的第二时分周期中从数据分发电路500提供的第二数据信号。
根据本公开的一个实施例的初始化电压线(IVL)可以将控制板或印刷电路板中提供的供电电路所供应的初始化电压提供给像素电路(PC)。根据本公开的另一个实施例的初始化电压线(IVL)可以将从列驱动电路400提供的初始化电压提供给像素电路(PC)。
根据本公开的一个实施例的像素驱动电源线(PL)可以将控制板或数据印刷电路板中提供的供电电路所供应的像素驱动电压提供给像素电路(PC)。根据本公开的另一个实施例的像素驱动电源线(PL)可以将列驱动电路400供应的像素驱动电压提供给像素电路(PC)。
作为选择,像素驱动电源线(PL)可以被布置成被沿着第一方向(X)相邻布置的两个像素电路(PC)共用。
根据本公开的一个实施例的像素电路(PC)是按照初始化周期、采样周期(或感测周期)和发光周期的顺序操作的,由此可以向发射设备(ED)提供与提供给数据线(DL)的数据信号相对应的数据电流。在这种情况下,像素电路(PC)可以包括驱动晶体管(Tdr)、第一到第六晶体管(T1到T6)、以及存储电容器(Cst)。在这里,驱动晶体管(Tdr)和第一到第六晶体管(T1到T6)中的至少一个可以由P型(或N型)薄膜晶体管(TFT)形成。并且,驱动晶体管(Tdr)和第一到第六晶体管(T1到T6)中的至少一个可以是Si TFT、多晶硅TFT、氧化物TFT、或有机TFT。
驱动晶体管(Tdr)可以基于提供给数据线(DL)的数据信号来向发射设备(ED)提供与栅极-源极电压对应的数据电流。根据本公开的一个实施例的驱动晶体管(Tdr)可以包括与第一节点(n1)相连的栅极电极、与第二节点(n2)相连的第一源极/漏极电极、以及与第三节点(n3)相连的第二源极/漏极电极。
第一晶体管(T1)由扫描控制信号导通,并且所述第一晶体管(T1)将从数据线(DL)提供的数据信号提供给第二节点(n2)。根据本公开的一个实施例的第一晶体管(T1)可以包括与扫描控制线(SCL)相连的栅极电极、与数据线(DL)相连的第一源极/漏极电极、以及与第二节点(n2)相连第二源极/漏极电极。
第二晶体管(T2)由初始化控制信号导通,并且所述第二晶体管(T2)将初始化电压线(IVL)提供的初始化电压提供给第一节点(n1)。根据本公开的一个实施例的第二晶体管(T2)可以包括与初始化控制线(ICL)相连的栅极电极、与初始化电压线(IVL)相连的第一源极/漏极电极、以及与第一节点(n1)相连的第二源极/漏极电极。
第三晶体管(T3)由扫描控制信号导通,并且所述第三晶体管(T3)将初始化电压线(IVL)提供的初始化电压提供给第四节点(n4)。根据本公开的一个实施例的第三晶体管(T3)可以包括与扫描控制线(SCL)相连的栅极电极、与初始化电压线(IVL)相连的第一源极/漏极电极、以及与第四节点(n4)相连的第二源极/漏极电极。
第四晶体管(T4)由扫描控制信号导通,由此,第四晶体管(T4)会将第一节点(n1)和第三节点(n3)相互电连接。换言之,当第四晶体管(T4)被扫描控制信号导通时,驱动晶体管(Tdr)的栅极和驱动晶体管(Tdr)的漏极会彼此电连接,由此,驱动晶体管(Tdr)会以二极管的形状连接。根据本公开的一个实施例的第四晶体管(T4)可以包括与扫描控制线(SCL)相连的栅极电极、与第一节点(n1)连接的第一源极/漏极电极、以及与第三节点(n3)相连的第二源极/漏极电极。作为选择,第四晶体管(T4)可以包括具有由扫描控制信号同时导通且以串行连接的类型相互连接的4-1晶体管和4-2晶体管的双通道结构。
第五晶体管(T5)由发射控制信号导通,并且第五晶体管(T5)将像素驱动电压提供给第二节点(n2)。根据本公开的一个实施例,第五晶体管(T5)可以包括与发射控制线(ECL)相连的栅极电极、与像素驱动电源线(PL)相连的第一源极/漏极电极、以及与第二节点(n2)相连的第二源极/漏极电极。
第六晶体管(T6)由发射控制信号导通,由此在第三节点(n3)与第四节点(n4)之间形成电流路径。根据本公开的一个实施例的第六晶体管(T6)可以包括与发射控制线(ECL)相连的栅极电极,与第三节点(n3)相连的第一源极/漏极电极,以及与第四节点(n4)相连的第二源极/漏极电极。
存储电容器(Cst)存储驱动晶体管(Tdr)的栅极与驱动晶体管(Tdr)的源极之间的差分电压。例如,存储电容器(Cst)会存储驱动晶体管(Tdr)的特性补偿电压以及提供给第一节点(n1)的数据电压。根据本公开的一个实施例的存储电容器(Cst)可以包括与驱动晶体管(Tdr)的栅极电极相连的第一电容器电极,以及与第一电容器电极重叠并被提供了像素驱动电压的第二电容器电极。
发射设备(ED)依照像素电路(PC)提供的数据电流来发光。根据本公开的一个实施例的发射设备(ED)可以包括与像素电路(PC)相连的像素驱动电极(或阳极电极)、在像素驱动电极上提供的发射层、以及与发射层电相连的公共电极(或阴极电极)。
像素驱动电极被布置在像素(P)的开放区域上,并且与像素电路(PC)的第四节点(n4)电连接。像素驱动电极的周边可以被堤岸图案(bank pattern)覆盖。该堤岸图案可位于除开放区域之外的像素区域的剩余区域上,以使所述堤岸图案可以覆盖像素驱动电极的周边,从而限定像素(P)的开放区域。根据本公开的一个实施例的堤岸图案可以用pentile结构或条纹结构来定义。
根据本公开的一个实施例的发射层包括用于发出白光的两个或更多发光部分。举例来说,根据本公开的一个实施例的发射层可以包括第一发射部分和第二发射部分,由此通过混合第一种光和第二种光来发出白光。在这里,发出第一种光的第一发射部分可以包括蓝色发射部分、绿色发射部分、红色发射部分、黄色发射部分以及黄绿色发射部分中的任何一个。第二发射部分发射第二种光,第二种光是第一种光的互补颜色,并且第二发射部分可以包括蓝色发射部分、绿色发射部分、红色发射部分、黄色发射部分以及黄绿色发射部分中的任何一个。
根据本公开的另一个实施例的发射层可以包括蓝色发射部分、绿色发射部分和红色发射部分中的发射部分,该发射部分被配置成发射呈现与像素(P)的预设颜色相对应的颜色的光。作为示例,根据本公开的另一个实施例的发射层可以包括有机发射层、无机发射层以及量子点发射层中的任何一种,或者可以包括有机发射层(或无机发射层)与量子点发射层的淀积结构或混合结构。
根据本公开的另一个实施例的发射层可以包括以集成电路类型的方式实现的微发射二极管设备。所述微发射二极管设备可以包括与像素驱动电极电连接的第一端子,以及与公共电极电连接的第二端子。
所述公共电极与发射层电连接。所述公共电极可以在基板的整个显示部分(DP)中提供,以使公共电极可以与相应像素区域的发射层共同连接。
以下将会描述根据本公开的一个实施例的像素的操作。
首先,根据本公开的一个实施例的像素(P)可以依照对于每一帧的初始周期、采样周期以及发射周期来操作。
在初始化周期中,提供给初始化控制线(ICL)的初始化控制信号具有晶体管导通电压电平,提供给发射控制线(ECL)的发射控制信号具有晶体管关断电压电平,并且提供给扫描控制线(SCL)的扫描控制信号具有晶体管关断电压电平。相应地,在初始化周期中,第二晶体管(T2)会被具有晶体管导通电压电平的初始化控制信号导通,提供给初始化电压线(IVL)的初始化电压将被提供给第一节点(n1),由此,存储电容器(Cst)被初始化到初始化电压与像素驱动电压之间的差分电压。
在采样周期中,提供给初始化控制线(ICL)的初始化控制信号具有晶体管关断电压电平,提供给发射控制线(ECL)的发射控制信号保持晶体管关断电压电平,并且提供给扫描控制线(SCL)的扫描控制信号具有晶体管导通电压电平。因此,在采样周期中,随着第四晶体管(T4)被具有晶体管导通电压电平的扫描控制信号导通,所述第四晶体管(T4)会与第一节点(n1)和第三节点(n3)中的每一个电连接,由此,驱动晶体管(Tdr)会以二极管类型的方式连接。同时,随着第一晶体管(T1)被具有晶体管导通电压电平的扫描控制信号导通,提供给数据线(DL)的数据信号将被提供给第二节点(n2)。在采样周期中,随着第三节点(n3)的电位由于在驱动晶体管(Tdr)的第二源极/漏极电极与第一源极/漏极电极之间流动的电流而上升第一节点(n1)的电压,所述第一节点(n1)的电位会升至通过从初始化电压中减去驱动晶体管(Tdr)的栅极电压以及依照数据信号的电压所获取的电压,并且依照第一节点(n1)的电位的驱动晶体管(Tdr)的栅极电压与驱动晶体管(Tdr)的源极电压之间的差分电压将被保存在存储电容器(Cst)中。在这种情况下,初始化电压的电压电平与提供给公共电极的公共电力(或阴极电压)相同或小于该公共电力。
在发射周期中,提供给初始化控制线(ICL)的初始化控制信号会保持晶体管关断电压电平,提供给发射控制线(ECL)的发射控制信号具有晶体管导通电压电平,并且提供给扫描控制线(SCL)的扫描控制信号具有晶体管关断电压电平。相应地,在发射周期,随着第五和第六晶体管(T5,T6)中的每一个被具有晶体管导通电压电平的发射控制信号导通,从像素驱动电源线提供的像素驱动电压会通过导通的第五晶体管(T5)而被应用于驱动晶体管(Tdr)的第一源极/漏极电极,由此,依照像素驱动电压与驱动晶体管(Tdr)的栅极电压之间的电压差的数据电流会通过导通的第六晶体管(T6)而被应用于发射设备(ED)。在发射周期中,驱动晶体管(Tdr)的栅极-源极电压(Vgs)会被存储电容器(Cst)保持成“(Vdata-Vth)-Vdd”,并且在驱动晶体管中流动的电流(Tdr)与通过从驱动晶体管(Tdr)的源极-栅极电压(Vsg)中减去阈值电压所获得的值的平方成比例,由此,在发射设备(ED)中流动的电流可以依照数据信号并通过数据电压(Vdata)确定,而不用考虑驱动晶体管(Tdr)的阈值电压(Vth)。在这里,“Vdata”表示数据信号的电压电平,以及“Vdd”表示像素驱动电压。
图3示出了根据图1所示的本公开的一个实施例的像素的布置结构、像素数据的校准顺序以及数据信号的供应顺序。
结合图1来参考图3,根据本公开的一个实施例的像素(P)可以包括用于显示(或发射)红色(或红色光)的红色像素(R或第一颜色像素)、用于显示(或发射)绿色(或绿色光)的绿色像素(G或第二颜色像素)、以及用于显示(或发射)蓝色(或蓝色光)的蓝色像素(B或第三颜色像素)。
沿着第一方向(X)的每一条水平线以红色像素(R)、绿色像素(G)和蓝色像素(B)的重复顺序提供像素(P)。用于显示相同颜色的像素(P)沿着第二方向(Y)的每一条垂直线布置。作为示例,根据本公开的一个实施例的显示部分(DP)可以包括多条水平线,第一到第三颜色像素(R,G,B)以重复顺序沿着所述多条水平线布置。第一颜色像素(R)与多条水平线中的每一条水平线的列线组中的第(3j-2)条列线的数据线(“j”是自然数)相连,并且更具体地说是第(6j-5)条列线和第(6j-2)条列线中的每一条列线中的数据线相连。第二颜色像素(G)与多条水平线中的每一条水平线的列线组中的第(3j-1)条列线的数据线相连,更具体地说是与第(6j-4)条列线和第(6j-1)条列线中的每一条列线的数据线相连。第三颜色像素(B)与多条水平线中的每一条水平线的列线组中的第(3j)条列线的数据线相连,并且更具体地说是与第(6j-3)条列线和第(6j)条列线中的每一条列线的数据线相连。在这种情况下,在数据线中,第(3j-2)条数据线与沿着第二方向(Y)布置的红色像素(R)共同连接,第(3j-1)条数据线与沿着第二方向(Y)布置的绿色像素(G)共同连接,以及第(3j)条数据线与沿第二方向(Y)布置的蓝色像素(B)共同连接。
时序控制器200基于像素(P)的像素布置以及每一个水平周期的第一时分周期和第二时分周期来将输入视频数据(Idata)校准到第一时分周期的像素数据(Pdata)和第二时分周期的像素数据(Pdata)。
时序控制器200可以将用于一条水平线的输入视频数据(Idata)(该数据要被提供给布置在水平线之中的第(4j-3)条水平线(HL4j-3)和第(4j-1)条水平线(HL4j-1)(或奇数编号的水平线(HLo))中的像素(P))校准至要被提供给和奇数编号的数据线(DLo)相连的像素(P)的第一时分周期的像素数据(Pdata)以及要被提供给和偶数编号的数据线(DLe)相连的像素(P)的第二时分周期的像素数据(Pdata)。在这种情况下,第一时分周期的像素数据(Pdata)可以按照红色(R)、绿色(G)和蓝色(B)的顺序布置,并且第二时分周期的像素数据(Pdata)可以按照绿色(G)、红色(R)和蓝色(B)的顺序布置。
时序控制器200可以将用于一条水平线的输入视频数据(Idata)(该数据要被提供给布置在水平线之中的第(4j-2)条水平线(HL4j-2)和第(4j)条水平线(HL4j)(或偶数编号的水平线(HLo))中的像素(P))校准至要被提供给和偶数编号的数据线(DLe)相连的像素(P)的第一时分周期的像素数据(Pdata)以及要被提供给和奇数编号的数据线(DLo)相连的像素(P)的第二时分周期的像素数据(Pdata)。在这种情况下,第一时分周期的像素数据(Pdata)可以按照绿色(G)、红色(R)和蓝色(B)的顺序布置,并且第二时分周期的像素数据(Pdata)可以按照红色(R)、绿色(G)和蓝色(B)的顺序布置。
最终,时序控制器200可以基于像素(P)的像素布置以及每一个水平周期的第一时分周期和第二时分周期而将第(i)个水平周期(“i”是自然数)的第一时分周期的像素数据(Pdata)校准到指示与第(i-1)个水平周期的第二时分周期的像素数据(Pdata)相同颜色的数据。
列驱动电路400将每一个水平周期从时序控制器200提供的像素数据(Pdata)转换成模拟类型的数据信号,并且通过输出通道输出模拟类型的数据信号。在这种情况下,列驱动电路400在每一个水平周期的第一时分周期中通过输出通道输出第一数据信号,并且列驱动电路400在每一个水平周期的第二时分周期中通过输出通道输出要被提供至像素以与第一数据信号显示不同颜色的第二数据信号。
在奇数编号的水平周期的第一时分周期,列驱动电路400可以通过第(3j-2)条输出通道(CH3j-2)输出红色数据信号,通过第(3j-1)条输出通道(CH3j-1)输出蓝色数据信号,以及通过第(3j)条输出通道(CH3j)输出绿色数据信号。在奇数编号的水平周期的第二时分周期,列驱动电路400可以通过第(3j-2)条输出通道(CH3j-2)输出绿色数据信号,通过第(3j-1)条输出通道(CH3j-1)输出红色数据信号,以及通过第(3j)条输出通道(CH3j)输出蓝色数据信号。在偶数编号的水平周期的第一时分周期,列驱动电路400可以通过第(3j-2)条输出通道(CH3j-2)输出绿色数据信号,通过第(3j-1)条输出通道(CH3j-1)输出红色数据信号,以及通过第(3j)条输出通道(CH3j)输出蓝色数据信号。在偶数编号的水平周期的第二时分周期,列驱动电路400可以通过第(3j-2)条输出通道(CH3j-2)输出红色数据信号,通过第(3j-1)条输出通道(CH3j-1)输出蓝色数据信号,以及通过第(3j)条输出通道(CH3j)输出绿色数据信号。
最终,列驱动电路400可以在奇数编号的水平周期的第二时间周期和偶数编号的水平周期的第一时间周期中连续输出指示相同颜色的数据信号。相反,列驱动电路400可以在奇数编号的水平周期的第一时间周期和偶数编号的水平周期的第二时分周期中连续输出指示相同颜色的数据信号。换句话说,在包含了奇数编号的水平周期的第二时分周期和偶数编号的水平周期的第一时分周期的一个水平周期期间,列驱动电路400可以连续输出要被提供给被配置成显示相同颜色并被安排在不同水平线中的像素(P)的指示相同颜色的数据信号。
要在奇数编号的水平周期的第一时分周期中从列驱动电路400的输出通道提供的第一数据信号被依照数据分发电路500的数据分发处理而被提供给奇数编号的数据线(DLo),并且要在奇数编号的水平周期的第二时分周期中从列驱动电路400的输出通道提供的第二数据信号被依照数据分发电路500的数据分发处理而被提供给偶数编号的数据线(DLe)。同时,在偶数编号的水平周期的第一时分周期中从列驱动电路400的输出通道提供的第一数据信号会依照数据分发电路500的数据分发处理而被提供给偶数编号的数据线(DLe),以及在偶数编号的水平周期的第二时分周期中从列驱动电路400的输出通道提供的第二数据信号会依照数据分发电路500的数据分发处理而被提供给奇数编号的数据线(DLo)。由此,第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号可被顺序提供给被配置成布置在相邻水平线中并显示相同颜色的像素(P)。在这种情况下,数据分发电路500可以连续地将第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号提供给两个列线组所包含的任一数据线。
图4是示出了依照图3所示的像素结构的数据信号、数据选择信号以及扫描控制信号的波形图。
参考图1到4,根据本公开的像素(P)可以在每一个水平周期(1H)由第一时分周期(TP1或第一子水平周期)和第二时分周期(TI2或第二子水平周期)驱动。
第一时分周期(TP1)可被定义成是每一个水平周期(1H)的第一部分,并且第二时分周期(TP2)可被定义成是每一个水平周期(1H)的第二部分。
第一时分周期(TP1)可以基于在数据线中填充的数据信号(Vdata)的填充时间来设置。根据本公开的一个实施例的第一时分周期(TP1)可被设置成小于1个水平周期(1H)的一半。
第二时分周期(TP2)可以基于像素(P)的操作来设置。根据本公开的一个实施例的第二时分周期(TP2)可以被设置成大于1个水平周期(1H)中的第一时分周期(TP1)。举例来说,第二时分周期(TP2)可被设置成是1个水平周期(1H)中除了第一时分周期(TP1)之外的剩余时段。
在第二时分周期(TP2)中,从列驱动电路400输出的数据信号(Vdata)会在像素(P)的采样周期通过相应的数据线而被提供给相应像素(P)的像素电路(PC),由此,考虑到像素(P)的采样周期和初始化周期,可以将第二时分周期(TP2)设置成大于1个水平周期(1H)的一半。另一方面,在第一时分周期(TP1)中,从列驱动电路400输出的数据信号(Vdata)不会被提供给像素(P)的像素电路(PC),而仅仅会被填充(或预填充)在数据线中,由此,在与数据线(数据线电容)中填充的数据信号(Vdata)的填充时间(或上升时间)相对应的同时,第一时分周期(TP1)可被设置成小于1水平周期(1H)的一半。
数据选择信号(DSS)可以包括导通周期(Son)和关断周期(Soff)。包含了导通周期(Son)和关断周期(Soff)的数据选择信号(DSS)的一个周期(1P)可被设置成大于1个VB水平周期(1H)。例如,数据选择信号(DSS)的一个周期(1P)可以等同于2个水平周期。因此,在根据本公开的显示装置中,数据选择信号(DSS)的一个周期(1P)被设置成长于1个水平周期(1H)或等同于2个水平周期,由此减少数据选择信号(DSS)的转换,从而降低功耗。
根据本公开的一个实施例的数据选择信号(DSS)可以包括第一数据选择信号(DSS1)和与第一数据选择信号(DSS1)不同的第二数据选择信号(DSS2)。
第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个都可以包括用于保持导通电压电平(Von)的导通周期(Son)和用于保持关断电压电平(Voff)的关断周期(Soff)。在第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个信号中,导通周期(Son)和关断周期(Soff)中的每一个都可以包括导通电压电平(Von)与关断电压电平(Voff)之间的电压转换周期。
为了在一个水平周期(1H)中的第一时分周期(TP1)的第一数据信号(Vdata)与第二时分周期(TP2)的第二数据信号(Vdata)之间实施电压分离和精确的分布处理,第一数据选择信号(DSS1)中的导通电压电平(Von)与关断电压电平(Voff)之间的电压转换周期不会与第二数据选择信号(DSS2)中的导通电压电平(Von)与关断电压电平(Voff)之间的电压转换周期相重叠。
第一数据选择信号(DSS1)的导通周期(Son)不会与第二数据选择信号(DSS2)的导通周期(Son)相重叠。举例来说,第一数据选择信号(DSS1)的导通周期(Son)可以与第二数据选择信号(DSS2)的关断周期(Soff)相重叠。并且,第一数据选择信号(DSS1)的关断周期(Soff)可以与第二数据选择信号(DSS2)的导通周期(Son)相重叠。而且,第一数据选择信号(DSS1)的关断周期(Soff)可以与第二数据选择信号(DSS2)的关断周期(Soff)部分重叠。
基于像素(P)的采样周期和初始化周期,可以将第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的导通周期(Son)设置成长于1个水平周期(1H)的第二时分周期(TP2),并且短于1个水平周期(1H),但这并不是必需的。举例来说,第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个中的导通周期(Son)可被设置成等同于1个水平周期(1H)。
第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的关断周期(Soff)可被设置成是2个水平周期中除了导通周期(Son)之外的剩余时段。
第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的导通周期(Son)可以与顺序提供的2个水平周期中的第一个水平周期的第二时分周期(TP2)以及顺序提供的2个水平周期中的第二个水平周期的第一时分周期(TP1)相重叠。例如,第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的导通周期(Son)可以与第(i)个水平周期的第二时分周期(TP2)以及第(i+1)个水平周期的第一时分周期(TP1)相重叠。
根据本公开的一个实施例的第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个可以包括开始从导通电压电平(Von)转换成关断电压电平(Voff)的第一转换起始点(Tts1),完成从导通电压电平(Von)到关断电压电平(Voff)的转换的第一转换完成点(Ttf1),开始从关断电压电平(Voff)转换到导通电压电平(Von)的第二转换起始点(Tts2),以及完成从关断电压电平(Voff)到导通电压电平(Von)的转换的第二转换完成点(Ttf2)。
为了在每一个水平周期(1H)的第一时分周期(TP1)中完全填充(pull charge)数据信号(Vdata),第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的第一转换起始点(Tts1)可被设置成正好处于每一个水平周期(1H)中的第一时分周期(TP1)与第二时分周期(TP2)之间的时段之前的时间点。
第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的第一转换完成点(Ttf1)可以基于依照数据分发电路500中包含的开关的驱动属性的导通时间来设置。举例来说,第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的第一转换完成点(Ttf1)可被设置成是从列驱动电路400的输出通道顺序输出的第一数据信号(Vdata)与第二数据信号(Vdata)之间的转换时段。
第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的第二转换起始点(Tts2)可被设置成第一转换完成点(Ttf1)之后的时间点,同时与每一个水平周期(1H)的第二时分周期(TP2)重叠。在这种情况下,可以防止第一数据选择信号(DSS1)的导通周期(Son)和第二数据选择信号(DSS2)的导通周期(Son)相互重叠,并且可以确保数据信号(Vdata)在每一个水平周期(1H)的第二时分周期(TP2)中具有足够的填充时间。举例来说,第一数据选择信号(DSS1)的第二转换起始点(Tts2)和第二数据选择信号(DSS2)的第一转换完成点(Ttf1)具有预定时间差,由此,第一数据选择信号(DSS1)的第二转换起始点(Tts2)会与紧接在第二数据选择信号(DSS2)的第一转换完成点(Ttf1)之后的关断周期(Soff)重叠。并且,第二数据选择信号(DSS2)的第二转换起始点(Tts2)与第一数据选择信号(DSS1)的第一转换完成点(Ttf1)具有预定时间差,由此,第二数据选择信号(DSS2)的第二转换起始点(Tts2)会与紧接在第一数据选择信号(DSS1)的第一转换完成点(Ttf1)之后的关断周期(Soff)重叠。
第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的第二转换完成点(Ttf2)可以基于依照数据分发电路500中包含的开关的驱动特性的关断时间来设置。举例来说,第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的第二转换完成点(Ttf2)可被设置位从列驱动电路400的输出通道输出的第二数据信号(Vdata)的转换完成之后的时间点。
在每一个水平周期(1H)的每一个第二时分周期(TP2)可以向相应像素(P)的像素电路(PC)提供用于供应数据信号(Vdata)的扫描控制信号(SCS),其中该数据信号被提供给数据线或是填充在数据线中。
扫描控制信号(SCS)可以包括用于保持晶体管导通电压电平(Von)的晶体管导通周期(Ton),以及用于保持晶体管关断电压电平(Voff)的晶体管关断周期(Toff)。该扫描控制信号(SCS)中的晶体管导通周期(Ton)和晶体管关断周期(Toff)中的每一个可以包括晶体管导通电压电平(Von)与晶体管关断电压电平(Voff)之间的电压转换周期。
为了同时向相应像素(P)的像素电路(PC)提供在1个水平周期(1H)的第一时分周期(TP1)中在数据线中填充的数据信号(Vdata)以及在1个水平周期(1H)的第二时分周期(TP2)中向数据线中提供的数据信号(Vdata),扫描控制信号(SCS)的晶体管导通周期(Ton)可以与第二时分周期(TP2)重叠,同时不与每一个水平周期(1H)的第一时分周期(TP1)重叠。
扫描控制信号(SCS)的晶体管导通周期(Ton)要短于第一数据选择信号(DSS1)和第二数据选择信号(DSS2)中的每一个的导通周期(Son)。并且,扫描控制信号(SCS)的晶体管导通周期(Ton)可以与第一数据选择信号(DSS1)的关断周期(Soff)以及第二数据选择信号(DSS2)的导通周期(Son)重叠。
根据本公开的一个实施例的扫描控制信号(SCS)可以包括开始从晶体管关断电压电平(Voff)到晶体管导通电压电平(Von)的转换的第一转换起始点(Tts1),完成从晶体管关断电压电平(Voff)到晶体管导通电压电平(Von)的转换的第一转换完成点(Ttf1),开始从晶体管导通电压电平(Von)到晶体管关断电压电平(Voff)的转换的第二转换起始点(Tts2),以及完成从晶体管导通电压电平(Von)到晶体管关断电压电平(Voff)的转换的第二转换完成点(Ttf2)。
扫描控制信号(SCS)的第一转换起始点(Tts1)可以与第一数据选择信号(DSS1)的第二转换起始点(Tts2)或第二数据选择信号(DSS2)的第二转换起始点(Tts2)具有预定时间差(Ta)。更详细地说,扫描控制信号(SCS)的第一转换起始点(Tts1)会从重叠的数据选择信号(DSS1,DSS2)的第二转换完成点(Ttf2)延迟预设时段。在这种情况下,扫描控制信号(SCS)的第一转换起始点(Tts1)和数据选择信号(DSS1,DSS2)的第二转换完成点(Ttf2)之间的时段可以与像素(P)的初始化周期相对应,其中在该初始化周期会执行用于在数据线中预填充数据信号的数据预填充处理,由此可以缩短在扫描控制信号(SCS)的晶体管导通周期(Ton)中通过使用数据预填充处理来经由数据线为像素(P)的像素电路(PC)填充数据信号的像素填充时段。
扫描控制信号(SCS)的第一转换完成点(Ttf1)可以基于依照像素电路(PC)的第一晶体管(T1)的驱动特性的导通时间来设置。
扫描控制信号(SCS)的第二转换起始点(Ttf2)可以基于像素(P)的采样周期而被设置成是刚好处于1个水平周期(1H)的结束点之前的时间点。举例来说,扫描控制信号(SCS)的第二转换起始点(Tts2)可以基于依照第一晶体管(T1)的驱动特性的关断周期而被设置成是刚好处于1个水平周期(1H)的结束点之前且相隔预定时段(Tb)的时段。
扫描控制信号(SCS)的第二转换完成点(Ttf2)可被设置成是1个水平周期(1H)的结束点。
图5示出了图1中显示的数据分发电路。
参照图5,根据本公开的一个实施例的数据分发电路500可以包括被配置成将第一数据信号和第二数据信号顺序提供给两个列线组的多个解复用电路5001至500k,其中所述第一数据信号和第二数据信号是在每一个水平周期从列驱动电路400的输出通道(CH1到CHk)顺序提供的。
多个解复用电路5001到500k中的每一个依照数据选择信号(DSS)将从相应列驱动电路400的输出通道(CH1到CHk)顺序提供的第一数据信号和第二数据信号顺序提供给两条数据线。
根据本公开的一个实施例的多个解复用电路5001到500k中的每一个可以包括输入线(IL),第一输出线(OL1),第二输出线(OL2),第一开关(S1),以及第二开关(S2)。作为示例,所述多个解复用电路5001到500k可以是1×2的解复用电路。
输入线(IL)与列驱动电路400的输出通道(CH1到CHk)中的相应输出通道电连接。也就是说,在数据分发电路500中包括的多条输入线(IL)以一一对应的方式连接列驱动电路400的输出通道(CH1到CHk)。
第一输出线(OL1)与两个列线组中的第一列线组的数据线(DLo)电连接。例如,第一输出线(OL1)可以与奇数编号的数据线(DLo)电连接。
第二输出线(OL2)与两个列线组中的第二列线组的数据线(DLe)电连接。例如,第二输出线(OL2)可以与偶数编号的数据线(DLe)电连接。
在数据分发电路500中包括的输出线(OL1,OL2)可以以一一对应的方式连接数据线(DL1到DLn)。
随着第一开关(S1)被数据选择信号(DSS)中的第一数据选择信号(DSS1)导通,通过输入线(IL)提供的第一数据信号被输出到第一输出线(OL1)。根据本公开的一个实施例的第一开关(S1)可以包括与第一数据选择信号(DSSL1)相连的栅极电极,与输入线(IL)相连的第一源极/漏极电极,以及与第一输出线(OL1)相连的第二源极/漏极电极。作为示例,第一开关(S1)可以是P型(或N型)薄膜晶体管。
随着第二开关(S2)被数据选择信号(DSS)中的第二数据选择信号(DSS2)导通,通过输入线(IL)提供的第二数据信号被输出到第二输出线(OL2)。根据本公开的一个实施例的第二开关(S2)可以包括与第二数据选择信号(DSSL2)相连的栅极电极、与输入线(IL)相连的第一源极/漏极电极、以及与第二输出线(OL2)相连的第二源极/漏极电极。作为示例,第二开关(S2)可以是P型(或N型)薄膜晶体管。
图6示出了一种依照图3所示的像素布置结构来提供数据信号的方法,其中显示了在第(3i-2)到第(3i)个水平周期中从列驱动电路的输出通道输出的扫描控制信号、数据选择信号以及数据信号。
参考图1到6,首先,在第(3i-2)个水平周期(H3i-2)的第一时分周期(TP1)中,列驱动电路400通过第(3j-2)个输出通道(CH3j-2)输出第一红色数据信号(R1),所述信号被提供给布置在第(4j-3)条水平线(HL4j-3)中的第一颜色像素(R),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而保持导通状态的第一开关(S1)将第一红色数据信号(R1)提供给第(6j-5)条数据线(DL6j-5)。相应地,第一红色数据信号(R1)被填充在第(6j-5)条数据线(DL6j-5)的线电容中。在第(3i-2)个水平周期(H3i-2)的第一时分周期(TP1)中,提供给第(3i-2)条扫描控制线的扫描控制信号(SCS3i-2)会因为晶体管关断周期而被保持。
然后,在第(3i-2)个水平周期(H3i-2)的第二时分周期(TP2),列驱动电路400通过第(3j-2)条输出通道(CH3j-2)输出第一绿色数据信号(G1),所述信号被提供给布置在第(4j-3)水平线(HL4j-3)中的第二颜色像素(G),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而被导通的第二开关(S2)来向第(6j-4)条数据线(DL6j-4)供应第一绿色数据信号(G1)。并且,随着晶体管导通周期的扫描控制信号(SCS3i-2)被提供给第(3i-2)条扫描控制线,在第(6j-5)条数据线(DL6j-5)中填充的第一红色数据信号(R1)被提供给与第(6j-5)条数据线(DL6j-5)相连的像素(P)的像素电路(PC),并且从数据分发电路500提供到第(6j-4)条数据线(DL6j-4)的第一绿色数据信号(G1)被同时提供给与第(6j-4)条数据线(DL6j-4)相连的像素(P)的像素电路(PC)。
然后,在第(3i-1)个水平周期(H3i-1)的第一时分周期(TP1),列驱动电路400通过第(3j-2)条输出通道(CH3j-2)输出第二绿色数据信号(G2),所述信号要被提供给布置在第(4j-2)条水平线(HL4j-2)中的第二颜色像素(G),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而保持导通状态的第二开关(S2)将第二绿色数据信号(G2)提供给第(6j-4)条数据线(DL6j-4)。也就是说,列驱动电路400在第(3i-2)个水平周期(H3i-2)的第二时分周期(TP2)以及第(3i-1)个水平周期(H3i-1)的第一时分周期(TP1)中连续输出指示相同颜色的第一绿色数据信号(G1)和第二绿色数据信号(G2)。相应地,第二绿色数据信号(G2)被填充到第(6j-4)条数据线(DL6j-4)的线电容中。在第(3i-1)个水平周期(H3i-1)的第一时分周期(TP1)中,提供给第(3i-1)条扫描控制线的扫描控制信号(SCS3i-1)会因为晶体管关断周期而被保持。
然后,在第(3i-1)个水平周期(H3i-1)的第二时分周期(TP2),列驱动电路400通过第(3j-2)条输出通道(CH3j-2)输出第二红色数据信号(R2),所述信号要被提供给布置在第(4j-2)条水平线(HL4j-2)中的第一颜色像素(R),并且数据分发电路500将所述第二红色数据信号(R2)通过依照第一数据选择信号(DSS1)的导通周期(Son)而被导通的第一开关(S1)提供给第(6j-5)条数据线(DL6j-5)。并且,随着晶体管导通周期的扫描控制信号(SCS3i-1)被提供给第(3i-1)条扫描控制线,在第(6j-4)条数据线(DL6j-4)中填充的第二绿色数据信号(G2)被提供给与第(6j-4)条数据线(DL6j-4)连接的像素(P)的像素电路(PC),并且从数据分发电路500提供至第(6j-5)条数据线(DL6j-5)的第二红色数据信号(R2)同时被提供给与第(6j-5)条数据线(DL6j-5)相连的像素(P)的像素电路(PC)。
然后,在第(3i)个水平周期(H3i)的第一时分周期(TP1),列驱动电路400通过第(3j-2)条输出通道(CH3j-2)输出第三红色数据信号(R3),所述信号被提供给布置在在第(4j-1)条水平线(HL4j-1)中的第一颜色像素(R),并且数据分发电路500将第三红色数据信号(R3)通过依照第一数据选择信号(DSS1)的导通周期(Son)而保持导通状态的第一开关(S1)提供给第(6j-5)条数据线(DL6j-5)。也就是说,列驱动电路400在第(3i-1)个水平周期(H3i-1)的第二时分周期(TP2)以及第(3i)个水平周期(H3i)的第一时分周期(TP1)中连续输出指示相同颜色的第二红色数据信号(R2)和第三红色数据信号(R3)。相应地,第三红色数据信号(R3)被填充在第(6j-5)条数据线(DL6j-5)的线电容中。在第(3i)个水平周期(H3i)的第一时分周期(TP1)中,提供给第(3i)条扫描控制线的扫描控制信号(SCS3i)会因为晶体管关断周期而被保持。
然后,在第(3i)个水平周期(H3i)的第二时分周期(TP2),列驱动电路400通过第(3j-2)条输出通道(CH3j-2)输出第三绿色数据信号(G3),所述信号要被提供给布置在第(4j-1)条水平线(HL4j-1)中的第二颜色像素(G),并且数据分发电路500将第三绿色数据信号(G3)通过依照第二数据选择信号(DSS2)的导通周期(Son)而被导通的第二开关(S2)提供给第(6j-4)条数据线(DL6j-4)。随着晶体管导通周期的扫描控制信号(SCS3i)被提供给第(3i)条扫描控制线,填充在第(6j-5)条数据线(DL6j-5)中的第三红色数据信号(R3)将被提供给与第(6j-5)条数据线(DL6j-5)相连的像素(P)的像素电路(PC),并且从数据分发电路500提供到第(6j-4)条数据线(DL6j-4)的第三绿色数据信号(G3)将被同时提供给与第(6j-4)条数据线(DL6j-4)相连的像素(P)的像素电路(PC)。
同样,在第(3i-2)个水平周期到第(3i)个水平周期(H3i-2到H3i),列驱动电路400通过第(3j-1)条输出通道(CH3j-1)顺序输出第一蓝色数据信号(B1)、第一红色数据信号(R1)、第二红色数据信号(R2)、第二蓝色数据信号(B2)、第三蓝色数据信号(B3)以及第三红色数据信号(R3),并且数据分发电路500依照第一和第二数据选择信号(DSS1,DSS2)分发数据,以及将相应的数据信号提供给与第(6j-3)条数据线(DL6j-3)以及第(6j-2)条数据线(DL6j-2)中的每一个相连的像素(P)的像素电路(PC)。
并且,在第(3i-2)个水平周期到第(3i)个水平周期(H3i-2到H3i)中,列驱动电路400通过第(3j)条输出通道(CH3j)顺序输出第一绿色数据信号(G1)、第一蓝色数据信号(B1)、第二蓝色数据信号(B2)、第二绿色数据信号(G2)、第三绿色数据信号(G3)以及第三蓝色数据信号(B3),并且数据分发电路500依照第一和第二数据选择信号(DSS1、DSS2)分发数据,并将相应的数据信号提供给与第(6j-1)条数据线(DL6j-1)和第(6j)条数据线(DL6j)中的每一个相连的像素(P)的像素电路(PC)。
图7示出了根据图1所示的本公开的另一个实施例的像素的布置结构、像素数据的校准顺序以及数据信号的供应顺序。
结合图1来参考图7,根据本公开的另一个实施例的显示部分(DP)可以包括多条水平线,第一到第三颜色像素(R,G,B)的沿所述多条水平线布置。在这种情况下,相邻的第一到第三颜色像素(R,G,B)可以以pentile的结构来布置。例如,第一颜色像素(R)可以是红色像素,第二颜色像素(G)可以是绿色像素,第三颜色像素(B)可以是蓝色像素,但其并不局限于这些结构。
第一颜色像素(R)与多条水平线中的第(4j-3)条水平线(HL4j-3)以及第(4j-2)条水平线(HL4j-2)中的每一条的列线组中的第(4j-3)条列线相连,并且可以与多条水平线中的第(4j-1)条水平线(HL4j-1)以及第(4j)条水平线(HL4j)中的每一条的列线组中的第(4j-1)条列线相连。
第二颜色像素(G)可以与多条水平线中的每一条水平线的列线组中的第(4j-2)条列线以及第(4j)条列线相连。
第三颜色像素(B)与第(4j-3)条水平线(HL4j-3)和第(4j-2)条水平线中的每一个的列线组中的第(4j-1)条列线相连,并且可以与第(4j-1)条水平线(HL4j-1)和第(4j)条水平线(HL4j)中的每一个的列线组中的第(4j-3)条列线相连。
被布置在多条水平线中的第(4j-3)条水平线(HL4j-3)以及第(4j-2)条水平线(HL4j-2)中的每一条水平线的像素(P)是沿着第一方向(X)以Z字形的方式布置的,并且所述像素(P)可以依照红色像素(R)、绿色像素(G)、蓝色像素(B)以及绿色像素(G)的重复顺序提供。此外,被布置在多条水平线中的第(4j-1)条水平线(HL4j-1)和第(4j)条水平线(HL4j)中的每一条水平线的像素(P)是以Z字形的方式沿第一方向(X)布置的,并且所述像素(P)可以依照蓝色像素(B)、绿色像素(G)、红色像素(R)以及绿色像素(G)的重复顺序来提供。
在列线组的数据线中,第(4j-3)条数据线(DL4j-3)可以与沿第二方向交替布置的两个第一颜色像素(R)以及两个第三颜色像素(B)共同连接,第(4j-2)条数据线(DL4j-2)可以与沿第二方向(Y)布置的第二颜色像素(G)共同连接,第(4j-1)条数据线(DL4j-1)可以与沿第二方向(Y)交替布置的两个第三颜色像素(B)和两个第一颜色像素(R)共同连接,以及第(4j)条数据线(DL4j)可以与沿第二方向(Y)布置的第二颜色像素(G)共同连接。
时序控制器200基于像素(P)的像素布置以及每一个水平周期的第一个时分周期和第二个时分周期而将输入视频数据(Idata)与第一时分周期的像素数据(Pdata)和第二时分周期的像素数据(Pdata)相校准。
时序控制器200可以将用于1条水平线的输入视频数据(Idata)(所述数据要被提供给在水平线中的第(4j-3)条水平线(HL4j-3)和第(4j-1)条水平线(HL4j-1)(或奇数编号的水平线(HLo))中布置的像素(P))校准到要提供到与偶数编号的数据线(DLe)相连的像素(P)的第一时分周期的像素数据(Pdata)以及要提供到与奇数编号的数据线(DLo)相连的像素(P)的第二时分周期的像素数据(Pdata)。例如,时序控制器200可以将用于1条水平线的输入视频数据(Idata)中的绿色数据(G)(该数据被提供给布置在第(4j-3)条水平线(HL4j-3)中的像素(P))与第一时分周期的像素数据(Pdata)相校准,并且可以将红色数据(R)和蓝色数据(B)与第二时分周期的像素数据(Pdata)相校准。在这种情况下,在被配置成驱动布置在第(4j-3)条水平线(HL4j-3)中的像素(P)的第(4i-3)个水平周期中,第一时分周期的像素数据(Pdata)只与绿色数据(G)相校准,第二时分周期的像素数据(Pdata)可以按照红色数据(R)、蓝色数据(B)、红色数据(R)以及蓝色数据(B)的顺序校准。并且,在被配置成驱动布置在第(4j-1)条水平线(HL4j-1)中的像素(P)的第(4i-1)个水平周期中,第一时分周期的像素数据(Pdata)只与绿色数据(G)相校准,并且第二时分周期的像素数据(Pdata)可以按照蓝色数据(B)、红色数据(R)、蓝色数据(B)以及红色数据(R)的顺序校准。
时序控制器200可以将用于1条水平线的输入视频数据(Idata)(所述数据要被提供给在水平线中的第(4j-2)条水平线(HL4j-2)和第(4j)条水平线(HL4j)(或偶数编号的水平线(HLe)中布置的像素(P))校准到为连接到奇数编号的数据线(DLo)的像素(P)提供的第一时分周期的像素数据(Pdata)以及为连接到偶数编号的数据线(DLe)的像素(P)提供的第二时分周期的像素数据(Pdata)。例如,时序控制器200可以将用于1条水平线的输入视频数据(Idata)中的红色数据(R)和蓝色数据(B)(该数据被提供给布置在第(4j-2)条水平线(HL4j-2)中的像素(P))与第一时分周期的像素数据(Pdata)相校准,并且可以将绿色数据(G)与第二时分周期的像素数据(Pdata)相校准。在这种情况下,在被配置成驱动布置在第(4j-2)条水平线(HL4j-2)中的像素(P)的第(4i-2)个水平周期中,第一时分周期的像素数据(Pdata)按照红色数据(R)、蓝色数据(B)、红色数据(R)以及蓝色数据(B)的顺序校准,并且第二时分周期的像素数据(Pdata)只与绿色数据(G)相校准。并且,在被配置成驱动被布置在第(4j)条水平线(HL4j)中的像素(P)的第(4i)个水平周期中,第一时分周期的像素数据(Pdata)会按照蓝色数据(B)、红色数据(R)、蓝色数据(B)以及红色数据(R)的顺序校准,并且第二时分周期的像素数据(Pdata)只与绿色数据(G)相校准。
最终,时序控制器200可以基于像素(P)的像素布置以及每一个水平周期的第一时分周期和第二时分周期来将第(i)个水平周期的第一时分周期的像素数据(Pdata)校准成与第(i-1)个水平周期的第二时分周期的像素数据(Pdata)指示相同颜色的数据,并且可以将第(i+1)个水平周期的第一时分周期的像素数据(Pdata)校准成与第(i)个水平周期的第二时分周期的像素数据(Pdata)指示相同颜色的数据。
列驱动电路400将每一个水平周期从时序控制器200提供的像素数据(Pdata)转换为模拟类型的数据信号,并且通过输出通道输出所述模拟类型的数据信号。在这种情况下,列驱动电路400在每一个水平周期的第一时分周期中通过输出通道输出第一数据信号,并且列驱动电路400在每一个水平周期的第二时分周期中通过输出通道输出第二数据信号,该第二数据信号要被提供给像素以显示与第一数据信号不同的颜色。
在第(4i-3)个水平周期中,列驱动电路400在第一时分周期中通过每一个输出通道(CHo,CHe)输出绿色数据信号,并且在第二时分周期中通过奇数编号的输出通道(Cho)输出红色数据信号以及通过偶数编号的输出通道(CHe)输出蓝色数据信号。
在第(4i-2)个水平周期中,列驱动电路400在第一时分周期中通过奇数编号的输出通道(CHo)输出红色数据信号,通过偶数编号的输出通道(CHe)输出蓝色数据信号,以及在第二时分周期中通过每一个输出通道(CHo,CHe)输出绿色数据信号。
在第(4i-1)个水平周期中,列驱动电路400在第一时分周期中通过每一个输出通道(CHo,CHe)输出绿色数据信号,并且在第二时分周期中通过奇数编号的输出通道通道(CHo)输出蓝色数据信号,以及通过偶数编号的输出通道(CHe)输出红色数据信号。
在第(4i)个水平周期中,列驱动电路400在第一时分周期中通过奇数编号的输出通道(CHo)输出蓝色数据信号,通过偶数编号的输出通道(CHe)输出红色数据信号,以及在第二时分周期中通过每一个输出通道(CHo,CHe)输出绿色数据信号。
最终,列驱动电路400可以在奇数编号的水平周期的第二时间周期和偶数编号的水平周期的第一时间周期中连续输出指示相同颜色的数据信号。相反,列驱动电路400可以在奇数编号的水平周期的第一时间周期和偶数编号的水平周期的第二时分周期中连续输出指示相同颜色的数据信号。换句话说,在包含了奇数编号的水平周期的第二时分周期和偶数编号的水平周期的第一时分周期的1个水平周期中,列驱动电路400可以连续输出指示相同颜色的数据信号,由此将其提供给被配置成显示相同颜色且被安排在不同水平线中的像素(P)。
在奇数编号的水平周期的第一时分周期中从列驱动电路400的输出通道输出的第一数据信号依照数据分发电路500的数据分发处理而被提供给偶数编号的数据线(DLe),并且在奇数编号的水平周期的第二时分周期中从列驱动电路400的输出通道输出的第二数据信号依照数据分发电路500的数据分发处理而被提供给奇数编号的数据线(DLo)。同时,在偶数编号的水平周期的第一时分周期中从列驱动电路400的输出通道输出的第一数据信号依照数据分发电路500的数据分发处理而被提供给奇数编号的数据线(DLo),并且在偶数编号的水平周期的第二时分周期中从列驱动电路400的输出通道输出的第二数据信号依照数据分发电路500的数据分发处理而被提供给偶数编号的数据线(DLe)。相应地,第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号可被顺序提供给被配置显示相同颜色且被布置在相邻水平线中的像素(P)。在这种情况下,数据分发电路500可以连续地将第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号提供给包含在两个列线组中的任一数据线。
图8示出了一种根据图7中显示的像素布置结构来提供数据信号的方法,其中显示了在第(4i-3)到第(4i)个水平周期中从列驱动电路的输出通道输出的扫描控制信号、数据选择信号以及数据信号。
参考图1、5、7和8,首先,在第(4i-3)个水平周期(H4i-3)的第一时分周期(TP1)中,列驱动电路400通过奇数编号的输出通道(CHo)输出第一绿色数据信号(G1),所述信号被提供给布置在第(4j-3)条水平线(HL4j-3)中的第二颜色像素(G),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而保持导通状态的第二开关(S2)将第一绿色数据信号(G1)提供给第(4j-2)条数据线(DL4j-2)。相应地,第一绿色数据信号(G1)被填充在第(4j-2)条数据线(DL4j-2)的线电容中。在第(4i-3)个水平周期(H4i-3)的第一时分周期(TP1)中,提供给第(4i-3)条扫描控制线的扫描控制信号(SCS4i-3)会因为晶体管关断周期而被保持。
然后,在第(4i-3)个水平周期(H4i-3)的第二时分周期(TP2),列驱动电路400通过奇数编号的输出通道(CHo)输出要被提供给布置在第(4j-3)条水平线(HL4j-3)中的第一颜色像素(R)的第一红色数据信号(R1),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而被导通的第一开关(S1)将第一红色数据信号(R1)提供给第(4j-3)条数据线(DL4j-3)。并且,随着晶体管导通周期的扫描控制信号(SCS4i-3)被提供给第(4i-3)条扫描控制线,在第(4j-2)条数据线(DL4j-2)中填充的第一绿色数据信号(G1)被提供给与第(4j-2)条数据线(DL4j-2)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至第(4j-3)条数据线(DL4j-3)的第一红色数据信号(R1)被同时提供给与第(4j-3)条数据线(DL4j-3)相连的像素(P)的像素电路(PC)。
然后,在第(4i-2)个水平周期(H4i-2)的第一时分周期(TP1)中,列驱动电路400通过奇数编号的输出通道(CHo)输出第二红色数据信号(R2),所述信号要被提供给被布置在第(4j-2)条水平线(HL4j-2)中的第一颜色像素(R),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而保持导通状态的第一开关(S1)将第二红色数据信号(R2)提供给第(4j-3)条数据线(DL4j-3)。也就是说,列驱动电路400会在第(4i-3)个水平周期(H3i-2)的第二时分周期(TP2)和第(4i-2)个水平周期(H4i-2)的第一时分周期(TP1)持续输出指示相同颜色的第一红色数据信号(R1)和第二红色数据信号(R2)。相应地,第二红色数据信号(R2)被填充在第(4j-3)条数据线(DL4j-3)的线电容中。在第(4i-2)个水平周期(H4i-2)的第一时分周期(TP1)中,提供给第(4i-2)条扫描控制线的扫描控制信号(SCS4i-2)会因为晶体管关断周期而被保持。
然后,在第(4i-2)个水平周期(H4i-2)的第二时分周期(TP2),列驱动电路400通过奇数编号的输出通道(CHo)输出要被提供给布置在第(4j-2)条水平线(HL4j-2)中的第二颜色像素(G)的第二绿色数据信号(G2),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而被导通的第二开关(S2)将第二绿色数据信号(G2)提供给第(4j-2)条数据线(DL4j-2)。并且,随着晶体管导通周期的扫描控制信号(SCS4i-2)被提供给第(4i-2)条扫描控制线,在第(4j-3)条数据线(DL4j-3)中填充的第二红色数据信号(R2)将被提供给与第(4j-3)条数据线(DL4j-3)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至第(4j-2)条数据线(DL4j-2)的第二绿色数据信号(G2)将被同时提供给与第(4j-2)条数据线(DL4j-2)相连的像素(P)的像素电路(PC)。
然后,在第(4i-1)个水平周期(H4i-1)的第一时分周期(TP1)中,列驱动电路400通过奇数编号的输出通道(CHo)输出第三绿色数据信号(G3),所述信号要被提供给被布置在第(4j-1)条水平线(HL4j-1)中的第二颜色像素(G),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而保持导通状态的第二开关(S2)将第三绿色数据信号(G3)提供给第(4j-2)条数据线(DL4j-2)。也就是说,列驱动电路400在第(4i-2)个水平周期(H4i-2)的第二时分周期(TP2)和第(4i-1)个水平周期(H4i-1)的第一时分周期(TP1)中持续输出指示相同颜色的第二绿色数据信号(G2)和第三绿色数据信号(G3)。相应地,第三绿色数据信号(G3)被填充在第(4j-2)条数据线(DL4j-2)的线电容中。在第(4i-1)个水平周期(H4i-1)的第一时分周期(TP1)中,提供给第(4i-1)条扫描控制线的扫描控制信号(SCS4i-1)会因为晶体管关断周期而被保持。
然后,在第(4i-1)个水平周期(H4i-1)的第二时分周期(TP2),列驱动电路400通过奇数编号的输出通道(CHo)输出要被提供给布置在第(4j-1)条水平线(HL4j-1)中的第三颜色像素(B)的第三蓝色数据信号(B3),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而被导通的第一开关(S1)将第三蓝色数据信号(B3)提供给第(4j-3)条数据线(DL4j-3)。并且,随着晶体管导通周期的扫描控制信号(SCS4i-1)被提供给第(4i-1)条扫描控制线,在第(4j-2)条数据线(DL4j-2)中填充的第三绿色数据信号(G3)被提供给与第(4j-2)条数据线(DL4j-2)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至第(4j-3)数据线(DL4j-3)的第三蓝色数据信号(B3)被同时提供给与第(4j-3)条数据线(DL4j-3)相连的像素(P)的像素电路(PC)。
然后,在第(4i)个水平周期(H4i)的第一时分周期(TP1)中,列驱动电路400通过奇数编号的输出通道(CHo)输出第四蓝色数据信号(B4),所述信号被提供给被布置在第(4j)条水平线(HL4j)中的第三颜色像素(B),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而保持导通状态的第一开关(S1)将第四蓝色数据信号(B4)提供给第(4j-3)条数据线(DL4j-3)。也就是说,列驱动电路400在第(4i-1)个水平周期(H4i-1)的第二时分周期(TP2)和第(4i)个水平周期(H4i)的第一时分周期(TP1)中持续输出指示相同颜色的第三蓝色数据信号(B3)和第四蓝色数据信号(B4)。相应地,第三蓝色数据信号(B3)被填充在第(4j-3)条数据线(DL4j-3)的线电容中。在第(4i)个水平周期(H4i)的第一时分周期(TP1)中,提供给第(4i)条扫描控制线的扫描控制信号(SCS4i)会因为晶体管关断周期而被保持。
然后,在第(4i)个水平周期(H4i)的第二时分周期(TP2),列驱动电路400通过奇数编号的输出通道(CHo)输出要提供给布置在第(4j)条水平线(HL4j)中的第二颜色像素(G)的第四绿色数据信号(G4),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而被导通的第二开关(S2)将第四绿色数据信号(G4)提供给第(4j-2)条数据线(DL4j-2)。并且,随着晶体管导通周期的扫描控制信号(SCS4i)被提供给第(4i)条扫描控制线,在第(4j-3)条数据线(DL4j-3)中填充的第四蓝色数据信号(B4)将被提供给与第(4j-3)条数据线(DL4j-3)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至第(4j-2)数据线(DL4j-2)的第四绿色数据信号(G4)将被同时提供给与第(4j-2)条数据线(DL4j-2)相连的像素(P)的像素电路(PC)。
以相同的方式,在第(4i-3)个水平周期到第(4i)个水平周期(H4i-3到H4i),列驱动电路400通过偶数编号的输出通道(CHe)顺序输出第一绿色数据信号(G1)、第一蓝色数据信号(B1)、第二蓝色数据信号(B2)、第二绿色数据信号(G2)、第三绿色数据信号(G3)、第三红色数据信号(R3)、第四红色数据信号(R4)、以及第四绿色数据信号(G4),并且数据分发电路500依照第一和第二数据选择信号(DSS1,DSS2)分发数据,以及将相应的数据信号提供给与第(4j-1)条数据线(DL4j-1)和第(4j)条数据线(DL4j)中的每一个相连的像素(P)的像素电路(PC)。
图9示出了根据图1的另一个实施例的像素的布置结构,像素数据的校准顺序以及数据信号的供应顺序。
结合图1来参考图9,根据本公开的另一个实施例的显示部分(DP)可以包括多条水平线,第一到第三颜色像素(R,G,B)中的两种颜色像素组合沿所述多条水平线布置。在这种情况下,相邻的第一到第三颜色像素(R,G,B)可以布置为pentile结构。举例来说,第一颜色像素(R)可以是红色像素,第二颜色像素(G)可以是绿色像素,以及第三颜色像素(B)可以是蓝色像素,但其并不局限于这些结构。
在多条水平线中,奇数编号的水平线(HLo或第(4j-3)条水平线(HL4j-3)或第(4j-1)条水平线(HL4j-1))可以包括与列线组中的奇数编号的列线相连的第一颜色像素(R),以及与列线组中的偶数编号的列线相连的第二颜色像素(G)。被布置在奇数编号的水平线(HLo)中的第一颜色像素(R)和第二颜色像素(G)可以在第一方向(X)上以Z字形的方式重复布置。
在多条水平线中,偶数编号的水平线(HLe或第(4j-2)条水平线(HL4j-2)或第(4j)条水平线(HL4j))可以包括与列线组中的奇数编号的列线相连的第三颜色像素(B),以及与列线组中的偶数编号的列线相连的第二颜色像素(G)。被布置在偶数编号的水平线(HLe)中的第三颜色像素(B)和第二颜色像素(G)可以在第一方向(X)上以Z字形的方式重复布置。
在列线组的数据线中,奇数编号的数据线(DLo)可以共同与沿第二方向(Y)交替布置的第一颜色像素(R)和第三颜色像素(B)连接,偶数编号的数据线(DLe)可以共同与沿第二方向(Y)布置的第二颜色像素(G)连接。
时序控制器200基于像素(P)的像素布置以及每一个水平周期的第一时分周期和第二时分周期来将输入视频数据(Idata)与第一时分周期的像素数据(Pdata)和第二时分周期的像素数据(Pdata)相校准。
时序控制器200可以将用于1条水平线的输入视频数据(Idata)(所述数据被提供给被布置在水平线中的第(4j-3)条水平线(HL4j-3)的像素(P))校准到为连接到偶数编号的数据线(DLe)的像素(P)提供的第一时分周期的像素数据(Pdata),以及为连接到奇数编号的数据线(DLo)的像素(P)提供的第二时分周期的像素数据(Pdata)。例如,时序控制器200可以将用于1条水平线的输入视频数据(Idata)中的绿色数据(G)(该数据要被提供给布置在第(4j-3)条水平线(HL4j-3)中的像素(P))与第一时分周期的像素数据(Pdata)相校准,并且可以将红色数据(R)与第二时分周期的像素数据(Pdata)相校准。
时序控制器200可以将用于1条水平线的输入视频数据(Idata)(所述数据被提供给被布置在水平线中的第(4j-2)条水平线(HL4j-2)的像素(P))校准到为连接到偶数编号的数据线(DLe)的像素(P)提供的第一时分周期的像素数据(Pdata),以及为连接到奇数编号的数据线(DLo)的像素(P)提供的第二时分周期的像素数据(Pdata)。例如,时序控制器200可以将用于1条水平线的输入视频数据(Idata)中的绿色数据(G)(该数据被提供给布置在第(4j-2)条水平线(HL4j-2)中的像素(P))与第一时分周期的像素数据(Pdata)相校准,并且可以将蓝色数据(B)与第二时分周期的像素数据(Pdata)相校准。
时序控制器200可以将用于1条水平线的输入视频数据(Idata)(所述数据被提供给被布置在水平线中的第(4j-1)条水平线(HL4j-1)的像素(P))校准到为连接到奇数编号的数据线(DLo)的像素(P)提供的第一时分周期的像素数据(Pdata),以及为连接到偶数编号的数据线(DLe)的像素(P)提供的第二时分周期的像素数据(Pdata)。例如,时序控制器200可以将用于1条水平线的输入视频数据(Idata)中的红色数据(R)(该数据要被提供给布置在第(4j-1)条水平线(HL4j-1)中的像素(P))与第一时分周期的像素数据(Pdata)相校准,并且可以将绿色数据(G)与第二时分周期的像素数据(Pdata)相校准。
时序控制器200可以将用于1条水平线的输入视频数据(Idata)(所述数据被提供给被布置在水平线中的第(4j)条水平线(HL4j)的像素(P))校准到为连接到奇数编号的数据线(DLo)的像素(P)提供的第一时分周期的像素数据(Pdata),以及为连接到偶数编号的数据线(DLe)的像素(P)提供的第二时分周期的像素数据(Pdata)。例如,时序控制器200可以将用于1条水平线的输入视频数据(Idata)中的蓝色数据(B)(该数据要被提供给布置在第(4j)条水平线(HL4j)中的像素(P))与第一时分周期的像素数据(Pdata)相校准,并且可以将绿色数据(G)与第二时分周期的像素数据(Pdata)相校准。
最终,时序控制器200可以基于像素(P)的像素布置以及每一个水平周期的第一时分周期和第二时分周期来将第(i)个水平周期的第一时分周期的像素数据(Pdata)校准成与第(i-2)个水平周期的第二时分周期的像素数据(Pdata)指示相同颜色的数据,并且可以将第(i)个水平周期的第二时分周期的像素数据(Pdata)校准成与第(i-1)个水平周期的第二时分周期的像素数据(Pdata)指示相同颜色的数据。
列驱动电路400将每一个水平周期从时序控制器200提供的像素数据(Pdata)转换为模拟类型的数据信号,并且通过输出通道输出所述模拟类型的数据信号。在这种情况下,列驱动电路400会在每一个水平周期的第一时分周期中通过输出通道输出第一数据信号,并且所述列驱动电路400会在每一个水平周期的第二时分周期中通过输出通道输出第二数据信号,由此将其提供给像素,以便显示与第一数据信号的颜色不同的颜色。
在第(4i-3)个水平周期中,列驱动电路400会在第一时分周期中通过每一个输出通道(CHo,CHe)输出为被布置在第(4j-3)条水平线(HL4j-3)中的第二颜色像素(G)提供的绿色数据信号,并且会在第二时分周期中通过每一个输出通道(Cho,CHe)输出为被布置在第(4j-3)条水平线(HL4j-3)中的第一颜色像素(R)提供的红色数据信号。
在第(4i-2)个水平周期中,列驱动电路400在第一时分周期中通过每一个输出通道(CHo,CHe)输出要被提供给布置在第(4j-1)条水平线(HL4j-1)中的第一颜色像素(R)的红色数据信号,并且在第二时分周期中通过每一个输出通道(Cho,CHe)输出要被提供给布置在第(4j-1)条水平线(HL4j-1)中的第二颜色像素(G)的绿色数据信号。
在第(4i-1)个水平周期中,列驱动电路400会在第一时分周期中通过每一个输出通道(CHo,CHe)输出为被布置在第(4j-2)条水平线(HL4j-2)中的第二颜色像素(G)提供的绿色数据信号,并且会在第二时分周期中通过每一个输出通道(Cho,CHe)输出为被布置在第(4j-2)条水平线(HL4j-2)中的第三颜色像素(B)提供的蓝色数据信号。
在第(4i)个水平周期中,列驱动电路400会在第一时分周期中通过每一个输出通道(CHo,CHe)输出为被布置在第(4j)条水平线(HL4j)中的第三颜色像素(B)提供的蓝色数据信号,并且会在第二时分周期中通过每一个输出通道(Cho,CHe)输出为被布置在第(4j)条水平线(HL4j)中的第二颜色像素(G)提供的绿色数据信号。
最终,列驱动电路400可以在第(4i-3)个水平周期的第二时分周期以及第(4i-2)个水平周期的第一时分周期中持续输出指示相同颜色的数据信号,并且可以在第(4i-2)个水平周期的第二时分周期以及第(4i-1)个水平周期的第一时分周期中持续输出指示相同颜色的数据信号。而且,列驱动电路400可以在第(4i-1)个水平周期的第二时分周期以及第(4i)个水平周期的第一时分周期中持续输出指示相同颜色的数据信号,并且可以在第(4i)个水平周期的第二时分周期以及第(4i-3)个水平周期的第一时分周期中持续输出指示相同颜色的数据信号。换句话说,在包含了奇数编号的水平周期的第二时分周期和偶数编号的水平周期的第一时分周期的一个水平周期中,列驱动电路400可以持续输出指示相同颜色的数据信号,由此将其提供给被配置成显示相同颜色且被安排在不同水平线中的像素(P)。
在第(4i-3)个水平周期和第(4i-1)个水平周期中的每一个的第一时分周期中从列驱动电路400的输出通道输出的第一数据信号依照数据分发电路500的数据分发处理而被提供给偶数编号的数据线(DLe),并且在第(4i-3)个水平周期和第(4i-1)个水平周期中的每一个的第二时分周期中从列驱动电路400的输出通道输出的第二数据信号依照数据分发电路500的数据分发处理而被提供给奇数编号的数据线(DLo)。同时,在第(4i-2)个水平周期和第(4i)个水平周期中的每一个的第一时分周期中从列驱动电路400的输出通道输出的第一数据信号会依照数据分发电路500的数据分发处理而被提供给奇数编号的数据线(DLo),并且第(4i-2)个水平周期和第(4i)个水平周期中的每一个的第二时分周期中从列驱动电路400的输出通道输出的第二数据信号会依照数据分发电路500的数据分发处理而被提供给偶数编号的数据线(DLe)。
相应地,第(4i-3)个水平周期的第二数据信号和第(4i-2)个水平周期的第一数据信号可被顺序提供给被配置显示相同颜色且被布置在相邻的奇数编号的水平线(HLo)中的像素(P)。第(4i-1)个水平周期的第二数据信号和第(4i)个水平周期的第一数据信号可被顺序提供给被配置显示相同颜色且被布置在相邻的偶数编号的水平线(HLe)中的像素(P)。第(4i-2)个水平周期的第二数据信号和第(4i-1)个水平周期的第一数据信号可被顺序提供给被配置显示相同颜色且被布置在相邻水平线中并与偶数编号的数据线(DLe)相连的像素(P)。第(4i)个水平周期的第二数据信号和第(4i-3)个水平周期的第一数据信号可被顺序提供给被配置显示相同颜色且被布置在相邻水平线中并与偶数编号的数据线(DLe)相连的像素(P)。
图10示出了一种根据图9所示的像素布置结构来提供数据信号的方法,其中显示了在第(4i-3)到第(4i)个水平周期中从列驱动电路的输出通道输出的扫描控制信号、数据选择信号和数据信号。
参考图1、5、9和10,首先,在第(4i-3)个水平周期(H4i-3)的第一时分周期(TP1),列驱动电路400通过每一个输出通道(CH)输出第一绿色数据信号(G1),所述信号被提供给布置在第(4j-3)条水平线(HL4j-3)中的第二颜色像素(G),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而保持导通状态的第二开关(S2)将第一绿色数据信号(G1)提供给偶数编号的数据线(DLe)。相应地,第一绿色数据信号(G1)被填充在偶数编号的数据线(DLe)的线电容中。在第(4i-3)个水平周期(H4i-3)的第一时分周期(TP1)中,提供给第(4i-3)条扫描控制线的扫描控制信号(SCS4i-3)因为晶体管关断周期而被保持。
然后,在第(4i-3)个水平周期(H4i-3)的第二时分周期(TP2),列驱动电路400通过每一个输出通道(CH)输出第一红色数据信号(R1),所述信号要被提供给布置在第(4j-3)条水平线(HL4j-3)中的第一颜色像素(R),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而被导通的第一开关(S1)将第一红色数据信号(R1)提供给奇数编号的数据线(DLo)。并且,随着晶体管导通周期的扫描控制信号(SCS4i-3)被提供给第(4i-3)扫描控制线,在第(4j-2)条数据线(DL4j-2)中填充的第一绿色数据信号(G1)将被提供给与偶数编号的数据线(DLe)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至第(4j-3)数据线(DL4j-3)的第一红色数据信号(R1)将被同时提供给与奇数编号的数据线(DLo)相连的像素(P)的像素电路(PC)。
然后,在第(4i-2)个水平周期(H4i-2)的第一时分周期(TP1)中,列驱动电路400通过每一个输出通道(CH)输出第三红色数据信号(R3),所述信号要被提供给布置在第(4j-1)条水平线(HL4j-1)中的第一颜色像素(R),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而保持导通状态的第一开关(S1)将第三红色数据信号(R3)提供给奇数编号的数据线(DLo)。也就是说,列驱动电路400在第(4i-3)个水平周期(H3i-2)的第二时分周期(TP2)和第(4i-2)个水平周期(H4i-2)的第一时分周期(TP1)持续输出指示相同颜色的第一红色数据信号(R1)和第三红色数据信号(R3)。相应地,第三红色数据信号(R3)被填充在奇数编号的数据线(DLo)的线电容中。在第(4i-2)个水平周期(H4i-2)的第一时分周期(TP1)中,提供给第(4i-1)条扫描控制线的扫描控制信号(SCS4i-1)会因为晶体管关断周期而被保持。
然后,在第(4i-2)个水平周期(H4i-2)的第二时分周期(TP2),列驱动电路400通过每一个输出通道(CH)输出要被提供给布置在第(4j-1)条水平线(HL4j-1)中的第二颜色像素(G)的第三绿色数据信号(G3),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而被导通的第二开关(S2)将第三绿色数据信号(G3)提供给偶数编号的数据线(DLe)。并且,随着晶体管导通周期的扫描控制信号(SCS4i-2)被提供给第(4i-1)条扫描控制线,在奇数编号的数据线(DLo)中填充的第三红色数据信号(R3)被提供给与奇数编号的数据线(DLo)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至偶数编号的数据线(DLe)的第三绿色数据信号(G3)被同时提供给与偶数编号的数据线(DLe)相连的像素(P)的像素电路(PC)。
然后,在第(4i-1)个水平周期(H4i-1)的第一时分周期(TP1)中,列驱动电路400通过每一个输出通道(CH)输出要被提供给被布置在第(4j-2)条水平线(HL4j-2)中的第二颜色像素(G)的第二绿色数据信号(G2),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而保持导通状态的第二开关(S2)将第二绿色数据信号(G2)提供给偶数编号的数据线(DLe)。也就是说,列驱动电路400在第(4i-2)个水平周期(H4i-2)的第二时分周期(TP2)和第(4i-1)个水平周期(H4i-1)的第一时分周期(TP1)中持续输出指示相同颜色的第三绿色数据信号(G3)和第二绿色数据信号(G2)。相应地,第二绿色数据信号(G2)被填充在偶数编号的数据线(DLe)的线电容中。在第(4i-1)个水平周期(H4i-1)的第一时分周期(TP1)中,提供给第(4i-2)条扫描控制线的扫描控制信号(SCS4i-2)会因为晶体管关断周期而被保持。
然后,在第(4i-1)个水平周期(H4i-1)的第二时分周期(TP2),列驱动电路400通过每一个输出通道(CH)输出第一蓝色数据信号(B1),所述信号被提供给被布置在第(4j-2)条水平线(HL4j-2)中的第三颜色像素(B),并且数据分发电路500将第一蓝色数据信号(B1)通过依照第一数据选择信号(DSS1)的导通周期(Son)而被导通的第一开关(S1)提供给奇数编号的数据线(DLo)。并且,随着晶体管导通周期的扫描控制信号(SCS4i-2)被提供给第(4i-2)条扫描控制线,在偶数编号的数据线(DLe)中填充的第二绿色数据信号(G2)被提供给与偶数编号的数据线(DLe)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至奇数编号的数据线(DLo)的第一蓝色数据信号(B1)被同时提供给与奇数编号的数据线(DLo)相连的像素(P)的像素电路(PC)。
然后,在第(4i)个水平周期(H4i)的第一时分周期(TP1),列驱动电路400通过每一个输出通道(CH)输出要被提供给被布置在第(4j)条水平线(HL4j)中的第三颜色像素(B)的第二蓝色数据信号(B2),并且数据分发电路500通过依照第一数据选择信号(DSS1)的导通周期(Son)而保持导通状态的第一开关(S1)将第二蓝色数据信号(B2)提供给奇数编号的数据线(DLo)。也就是说,列驱动电路400在第(4i-1)个水平周期(H4i-1)的第二时分周期(TP2)和第(4i)个水平周期(H4i)的第一时分周期(TP2)中持续输出指示相同颜色的第一蓝色数据信号(B1)和第二蓝色数据信号(B2)。相应地,第二蓝色数据信号(B2)被填充在奇数编号的数据线(DLo)的线电容中。在第(4i)个水平周期(H4i)的第一时分周期(TP1)中,提供给第(4i)条扫描控制线的扫描控制信号(SCS4i)会因为晶体管关断周期而被保持。
然后,在第(4i)个水平周期(H4i)的第二时分周期(TP2),列驱动电路400通过每一个输出通道(CH)输出第四绿色数据信号(G4),所述信号要被提供给布置在第(4j)条水平线(HL4j)中的第二颜色像素(G),并且数据分发电路500通过依照第二数据选择信号(DSS2)的导通周期(Son)而被导通的第二开关(S2)将第四绿色数据信号(G4)提供给偶数编号的数据线(DLe)。并且,随着晶体管导通周期的扫描控制信号(SCS4i)被提供给第(4i)条扫描控制线,在奇数编号的数据线(DLo)中填充的第二蓝色数据信号(B2)被提供给与奇数编号的数据线(DLo)相连的像素(P)的像素电路(PC),以及从数据分发电路500提供至偶数编号的数据线(DLe)的第四绿色数据信号(G4)被同时提供给与偶数编号的数据线(DLe)相连的像素(P)的像素电路(PC)。
同时,根据本公开的实施例的前述显示装置显示了包含发射设备的发射类型的显示装置,但其并不局限于这种结构。根据本公开的显示装置既可以被应用于平板类型的显示装置,例如液晶显示装置,也可以被应用于发射类型的显示装置。
根据本公开的显示装置可以以如下方式说明。
根据本公开的一个实施例,一种显示装置包括:显示部分,包括由行线组和列线组限定的像素区域中的像素;行驱动电路,被配置成向行线组提供扫描控制信号;列驱动电路,被配置成在每一个水平周期顺序输出数据信号;以及数据分发电路,被配置根据数据选择信号来将从列驱动电路的每一个输出通道顺序输出的数据信号顺序提供给列线组,其中所述数据选择信号的周期长于1个水平周期。
根据本公开的一个或多个实施例,所述列驱动电路可以在每一个水平周期顺序输出要提供给像素以显示不同颜色的第一数据信号和第二数据信号,以及第(i)个水平周期(在这里,‘i’是自然数)的第二数据信号和第(i+1)个水平周期的第一数据信号可被顺序提供给布置在不同水平线中并被配置成显示相同颜色的像素。
根据本公开的实施例,一种显示装置包括:显示部分,包括布置在由行线组和列线组限定的像素区域中的像素;行驱动电路,被配置成向行线组提供扫描控制信号;列驱动电路,被配置成在每一个水平周期将第一数据信号和第二数据信号顺序输出到被配置成显示不同颜色的像素;以及数据分发电路,被配置成根据数据选择信号将从列驱动电路的每一个输出通道顺序输出的第一数据信号和第二数据信号顺序提供给两个列线组,其中第(i)个水平周期(在这里,‘i’是自然数)的第二数据信号和第(i+1)个水平周期的第一数据信号被顺序提供给被布置在不同水平线中且被配置成显示相同颜色的像素,以及数据分发电路将第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号连续提供给两个列线组中的任何一个。
根据本公开的一个或多个实施例,数据选择信号的周期可以长于1个水平周期。
根据本公开的一个或多个实施例,数据分发电路可以包括多个解复用电路,所述解复用电路被配置成依照数据选择信号来将从列驱动电路的输出通道顺序提供的第一数据信号和第二数据信号顺序提供给两个列线组。
根据本公开的一个或多个实施例,该水平周期可以包括第一时分周期和长于第一时分周期的第二时分周期,并且列驱动电路可以在第一时分周期输出第一数据信号,以及在第二时分周期输出第二数据信号。
根据本公开的一个或多个实施例,在第二时分周期可以提供扫描控制信号。
根据本公开的一个或多个实施例,数据选择信号可以包括第一数据选择信号以及与第一数据选择信号不同的第二数据选择信号,并且多个解复用电路中的每一个可以包括:与列驱动电路的输出通道中的相应输出通道相连的输入线,以一一对应的方式与两个列线组相连的第一和第二输出线,由数据选择信号中的第一数据选择信号导通并将通过输入线提供的第一数据信号输出到第一输出线的第一开关,以及由数据选择信号的第二数据选择信号导通并将通过输入线提供的第二数据信号输出到第二输出线的第二开关。
根据本公开的一个或多个实施例,第一数据选择信号和第二数据选择信号中的每一个可以包括被配置成保持导通电压电平的导通周期,以及被配置成保持关断电压电平的关断周期;以及扫描控制信号包括:被配置成保持晶体管导通电压电平的晶体管导通周期,以及被配置成保持晶体管关断电压电平的晶体管关断周期;以及扫描控制信号的晶体管导通周期短于第一数据选择信号和第二数据选择信号中的每一个的导通周期。
根据本公开的一个或多个实施例,扫描控制信号的晶体管导通周期可以与第一数据选择信号的关断周期和第二数据选择信号的导通周期重叠。
根据本公开的一个或多个实施例,第一数据选择信号和第二数据选择信号中的每一个可以包括开始从导通电压电平转换到关断电压电平的第一转换起始点,以及开始从关断电压电平转换到导通电压电平的第二转换起始点;所述第一数据选择信号的第二转换起始点可以与第二数据选择信号的关断周期重叠,以及第二数据选择信号的第二转换起始点可以与第一数据选择信号的关断周期重叠。
根据本公开的一个或多个实施例,第一数据选择信号和第二数据选择信号中的每一个可以包括开始从导通电压电平转换到关断电压电平的第一转换起始点,以及开始从关断电压电平转换到导通电压电平的第二转换起始点;扫描控制信号可以包括开始从晶体管关断电压转换到晶体管导通电压电平的第一转换起始点,以及开始从晶体管导通电压电平转换到晶体管关断电压电平的第二转换起始点;以及扫描控制信号的第一转换起始点与第一数据选择信号的第二转换起始点或第二数据选择信号的第二转换起始点可以具有预定时间差。
根据本公开的一个或多个实施例,扫描控制信号的第一转换起始点可以延迟于第一数据选择信号的第二转换起始点,或者可以是第二数据选择信号的第二转换完成点之后的起始点。
根据本公开的一个或多个实施例,显示部分可以包括多条水平线,第一到第三颜色像素沿多条水平线布置,第一颜色像素可以与多条水平线中的每一条水平线的列线组中的第(3j-2)条列线相连(在这里,‘j’是自然数),第二颜色像素可以与多条水平线中的每一条水平线的列线组中的第(3j-1)条列线相连,以及第三颜色像素可以与多条水平线中的每一条水平线的列线组中的第(3j)条列线相连。
根据本公开的一个或多个实施例,显示部分可以包括多条水平线,第一到第三颜色像素沿多条水平线布置,第一颜色像素可以与多条水平线中的第(4j-3)条水平线(在这里,‘j’是一个自然数)和第(4j-2)条水平线中的每一条水平线的多个列线组中的第(4j-3)条列线相连,以及与多条水平线中的第(4j-1)条水平线和第(4j)条水平线中的每一条水平线的多个列线组中的第(4j-1)条列线相连,第二颜色像素可以与多条水平线中的每一条水平线的多个列线组中的第(4j-2)条列线和第(4j)条列线中的每一条列线相连,以及第三颜色像素可以与第(4j-3)条水平线和第(4j-2)条水平线中的每一条水平线的第(4j-1)条列线相连,并且与第(4j-1)条水平线和第(4j)条水平线中的每一条水平线的第(4j-3)条列线相连。
根据本公开的一个或多个实施例,显示部分可以包括多条水平线,其中多条水平线中的奇数编号的水平线可以包括与列线组中的奇数编号的列线相连的第一颜色像素,以及与列线组中的偶数编号的列线相连的第二颜色像素;以及多条水平线中的偶数编号的水平线可以包括与奇数编号的列线相连的第三颜色像素,以及与列线组中的偶数编号的列线相连的第二颜色像素。
根据本公开的一个或多个实施例,与多条水平线中的每一条水平线的驱动相对应,列驱动电路可以在多个水平周期中的第(4ij-3)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j-3)条水平线的像素提供的第一数据信号和第二数据信号,所述列驱动电路可以在多个水平周期中的第(4i-2)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j-1)条水平线的像素提供的第一数据信号和第二数据信号,所述列驱动电路可以在多个水平周期中的第(4i-1)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j-2)条水平线的像素提供的第一数据信号和第二数据信号,以及所述列驱动电路可以在多个水平周期中的第(4i)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j)条水平线的像素提供的第一数据信号和第二数据信号。
根据本公开的一个或多个实施例,多个水平周期中的每一个可以包括第一时分周期以及长于第一时分周期的第二时分周期,其中行驱动电路可以在第(4i-3)个水平周期的第二时分周期向被布置在第(4j-3)条水平线中的像素提供扫描控制信号,所述行驱动电路可以在第(4i-2)个水平周期的第二时分周期向被布置在第(4j-1)条水平线中的像素提供扫描控制信号,行驱动电路可以在第(4i-1)个水平周期的第二时分周期向被布置在第(4j-2)条水平线中的像素提供扫描控制信号,以及所述行驱动电路可以在第(4i)个水平周期的第二时分周期向被布置在第(4j)条水平线中的像素提供扫描控制信号。
对于本领域技术人员来说,很明显,以上描述的本公开并不局限于如上所述的实施例和附图,并且在不脱离本发明的实质或范围的情况下,在本公开中是可以进行各种替换、修改和变更的。因此,本公开的范围由附加权利要求限定,从权利要求的含义、范围及等价概念中得出的所有变化或修改都应该落入本公开的范围。
考虑到以上的详细描述,可以对实施例实施这些及其他变化。一般来说,在以下的权利要求中使用的术语不应被解释成是将权利要求限制到说明书和权利要求书中公开的具体实施例,而是应该被解释成包含了所有可能的实施例以及赋予此类权利要求的完整的等效范围。相应地,权利要求不受限于本公开。

Claims (20)

1.一种显示装置,包括:
显示部分,其包括由行线组和列线组限定的像素区域中的像素;
行驱动电路,其被配置成向行线组提供扫描控制信号;
列驱动电路,其被配置成每个水平周期顺序输出数据信号;和
数据分发电路,其被配置根据数据选择信号来将从所述列驱动电路的每一输出通道顺序输出的数据信号顺序提供给列线组,
其中所述数据选择信号的周期长于1个水平周期。
2.根据权利要求1所述的显示装置,其中数据选择信号的周期与2个水平周期相对应。
3.根据权利要求2所述的显示装置,其中
所述列驱动电路每个水平周期顺序输出要提供给用于显示不同颜色的像素的第一数据信号和第二数据信号,以及
第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号被顺序提供给布置在不同水平线中并被配置成显示相同颜色的像素,这里,‘i’是自然数。
4.根据权利要求3所述的显示装置,其中数据分发电路包括多个解复用电路,其被配置成将从列驱动电路的输出通道顺序提供的第一数据信号和第二数据信号顺序提供给两个列线组。
5.一种显示装置,包括:
显示部分,其包括布置在由行线组和列线组限定的像素区域中的像素;
行驱动电路,其被配置成向行线组提供扫描控制信号;
列驱动电路,其被配置成每个水平周期将第一数据信号和第二数据信号顺序输出到被配置成显示不同颜色的像素;和
数据分发电路,其被配置成根据数据选择信号将从所述列驱动电路的每一输出通道顺序输出的第一数据信号和第二数据信号顺序提供给两个列线组,
其中第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号被顺序提供给被布置在不同水平线中且被配置成显示相同颜色的像素,这里,‘i’是自然数,以及
所述数据分发电路将第(i)个水平周期的第二数据信号和第(i+1)个水平周期的第一数据信号连续提供给所述两个列线组中的任何一个。
6.根据权利要求5所述的显示装置,其中数据选择信号的周期长于1个水平周期。
7.根据权利要求6所述的显示装置,其中数据分发电路包括多个解复用电路,其被配置成依照数据选择信号来将从列驱动电路的输出通道顺序提供的第一数据信号和第二数据信号顺序提供给所述两个列线组。
8.根据权利要求4或7所述的显示装置,
其中水平周期包括第一时分周期和长于第一时分周期的第二时分周期,以及
列驱动电路在第一时分周期中输出第一数据信号,并且在第二时分周期中输出第二数据信号。
9.根据权利要求8所述的显示装置,其中扫描控制信号是在第二时分周期中提供的。
10.根据权利要求4或7所述的显示装置,
其中数据选择信号包括第一数据选择信号以及与第一数据选择信号不同的第二数据选择信号,以及
多个解复用电路中的每一个包括:
输入线,其与列驱动电路的输出通道中的相应输出通道相连;
第一和第二输出线,其以一一对应的方式与所述两个列线组相连;
第一开关,其由数据选择信号中的第一数据选择信号导通并将通过输入线提供的第一数据信号输出到第一输出线;和
第二开关,其由数据选择信号中的第二数据选择信号导通并将通过输入线提供的第二数据信号输出到第二输出线。
11.根据权利要求10所述的显示装置,
其中第一数据选择信号和第二数据选择信号中的每一个包括被配置成保持导通电压电平的导通周期以及被配置成保持关断电压电平的关断周期,
扫描控制信号包括被配置成保持晶体管导通电压电平的晶体管导通周期以及被配置成保持晶体管关断电压电平的晶体管关断周期,以及
扫描控制信号的晶体管导通周期短于第一数据选择信号和第二数据选择信号中的每一个的导通周期。
12.根据权利要求11所述的显示装置,其中扫描控制信号的晶体管导通周期与第一数据选择信号的关断周期和第二数据选择信号的导通周期重叠。
13.根据权利要求11所述的显示装置,
其中第一数据选择信号和第二数据选择信号中的每一个包括开始从导通电压电平转换到关断电压电平的第一转换起始点以及开始从关断电压电平转换到导通电压电平的第二转换起始点,
第一数据选择信号的第二转换起始点与第二数据选择信号的关断周期重叠,以及
第二数据选择信号的第二转换起始点与第一数据选择信号的关断周期重叠。
14.根据权利要求11所述的显示装置,其中
第一数据选择信号和第二数据选择信号中的每一个包括开始从导通电压电平转换到关断电压电平的第一转换起始点以及开始从关断电压电平转换到导通电压电平的第二转换起始点,
扫描控制信号包括开始从晶体管关断电压转换到晶体管导通电压电平的第一转换起始点以及开始从晶体管导通电压电平转换到晶体管关断电压电平的第二转换起始点,以及
扫描控制信号的第一转换起始点与第一数据选择信号的第二转换起始点或第二数据选择信号的第二转换起始点具有预定时间差。
15.根据权利要求14所述的显示装置,其中扫描控制信号的第一转换起始点延迟于第一数据选择信号的第二转换起始点,或者是第二数据选择信号的第二转换完成点之后的起始点。
16.根据权利要求1-7中任一权利要求所述的显示装置,
其中显示部分包括多条水平线,第一到第三颜色像素沿所述多条水平线布置,
第一颜色像素与多条水平线中的每一水平线的列线组中的第(3j-2)条列线相连,这里,‘j’是自然数,
第二颜色像素与多条水平线中的每一水平线的列线组中的第(3j-1)条列线相连,以及
第三颜色像素与多条水平线中的每一水平线的列线组中的第(3j)条列线相连。
17.根据权利要求1-7中任一权利要求所述的显示装置,
其中显示部分包括多条水平线,第一到第三颜色像素沿所述多条水平线布置,
第一颜色像素与多条水平线中的第(4j-3)条水平线及第(4j-2)条水平线中的每一水平线的多个列线组中的第(4j-3)条列线相连,以及与多条水平线中的第(4j-1)条水平线及第(4j)条水平线中的每一水平线的多个列线组中的第(4j-1)条列线相连,这里,‘j’是自然数,
第二颜色像素与多条水平线中的每一水平线的多个列线组中的第(4j-2)条列线及第(4j)条列线中的每一列线相连,以及
第三颜色像素与第(4j-3)条水平线及第(4j-2)条水平线中的每一水平线的第(4j-1)条列线相连,并且与第(4j-1)条水平线及第(4j)条水平线中的每一水平线的第(4j-3)条列线相连。
18.根据权利要求1-7中任一权利要求所述的显示装置,
其中显示部分包括多条水平线,
其中多条水平线中的奇数编号的水平线包括与列线组中的奇数编号的列线相连的第一颜色像素以及与列线组中的偶数编号的列线相连的第二颜色像素,以及
多条水平线中的偶数编号的水平线包括与奇数编号的列线相连的第三颜色像素以及与列线组中的偶数编号的列线相连的第二颜色像素。
19.根据权利要求18所述的显示装置,
其中与多条水平线中的每一水平线的驱动相对应地,列驱动电路在多个水平周期中的第(4i-3)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j-3)条水平线的像素的第一数据信号和第二数据信号,
所述列驱动电路在多个水平周期中的第(4i-2)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j-1)条水平线的像素的第一数据信号和第二数据信号,
所述列驱动电路在多个水平周期中的第(4i-1)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j-2)条水平线的像素的第一数据信号和第二数据信号,以及
所述列驱动电路在多个水平周期中的第(4i)个水平周期中顺序输出要提供给布置在多条水平线中的第(4j)条水平线的像素的第一数据信号和第二数据信号。
20.根据权利要求19所述的显示装置,
其中多个水平周期中的每一个包括第一时分周期以及长于第一时分周期的第二时分周期,
其中行驱动电路在第(4i-3)个水平周期的第二时分周期向布置在第(4j-3)条水平线中的像素提供扫描控制信号,
所述行驱动电路在第(4i-2)个水平周期的第二时分周期向布置在第(4j-1)条水平线中的像素提供扫描控制信号,
所述行驱动电路在第(4i-1)个水平周期的第二时分周期向布置在第(4j-2)条水平线中的像素提供扫描控制信号,以及
所述行驱动电路在第(4i)个水平周期的第二时分周期向布置在第(4j)条水平线中的像素提供扫描控制信号。
CN201910833919.1A 2018-09-04 2019-09-04 显示装置 Active CN110880287B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180105185A KR102563109B1 (ko) 2018-09-04 2018-09-04 디스플레이 장치
KR10-2018-0105185 2018-09-04

Publications (2)

Publication Number Publication Date
CN110880287A true CN110880287A (zh) 2020-03-13
CN110880287B CN110880287B (zh) 2023-02-28

Family

ID=69640084

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910833919.1A Active CN110880287B (zh) 2018-09-04 2019-09-04 显示装置

Country Status (3)

Country Link
US (1) US10957231B2 (zh)
KR (1) KR102563109B1 (zh)
CN (1) CN110880287B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI764813B (zh) * 2021-08-18 2022-05-11 立積電子股份有限公司 驅動電路
KR20230103668A (ko) * 2021-12-31 2023-07-07 엘지디스플레이 주식회사 표시 장치
KR20240044612A (ko) * 2022-09-28 2024-04-05 삼성디스플레이 주식회사 소스 드라이버, 소스 드라이버를 포함하는 표시 장치 또는 전자 장치 및 그 구동 방법

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1741109A (zh) * 2004-08-25 2006-03-01 三星Sdi株式会社 信号分离电路、使用其的发光显示器及其驱动方法
US20060044236A1 (en) * 2004-08-25 2006-03-02 Kim Yang W Light emitting display and driving method including demultiplexer circuit
CN1758314A (zh) * 2004-10-08 2006-04-12 三星Sdi株式会社 有机发光显示器
CN1776796A (zh) * 2004-11-17 2006-05-24 三星Sdi株式会社 发光显示器和驱动该发光显示器的方法
CN1963905A (zh) * 2005-11-09 2007-05-16 三星Sdi株式会社 扫描驱动器和有机光发射显示器
US20090225009A1 (en) * 2008-03-04 2009-09-10 Ji-Hyun Ka Organic light emitting display device and associated methods
CN103871357A (zh) * 2012-12-11 2014-06-18 乐金显示有限公司 图像显示装置及其驱动方法
US20140198135A1 (en) * 2013-01-17 2014-07-17 Ki-Myeong Eom Organic light emitting display device
CN107564453A (zh) * 2017-09-15 2018-01-09 武汉华星光电技术有限公司 显示面板驱动方法
CN107886885A (zh) * 2016-09-29 2018-04-06 乐金显示有限公司 显示装置和子像素转换方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100947771B1 (ko) 2003-05-10 2010-03-18 엘지디스플레이 주식회사 액정표시패널 및 그 구동장치
US20070103421A1 (en) * 2004-11-05 2007-05-10 Nec Corporation Liquid-crystal display, projector system, portable terminal unit, and method of driving liquid-crystal display
KR102219667B1 (ko) * 2014-09-17 2021-02-24 엘지디스플레이 주식회사 표시장치
KR102353736B1 (ko) * 2015-07-30 2022-01-20 엘지디스플레이 주식회사 액정표시장치
KR20180028889A (ko) 2016-09-09 2018-03-19 삼성전자주식회사 디스플레이 패널을 구동하는 디스플레이 구동 집적 회로
KR102521356B1 (ko) * 2017-12-19 2023-04-13 삼성디스플레이 주식회사 표시 장치

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1741109A (zh) * 2004-08-25 2006-03-01 三星Sdi株式会社 信号分离电路、使用其的发光显示器及其驱动方法
US20060044236A1 (en) * 2004-08-25 2006-03-02 Kim Yang W Light emitting display and driving method including demultiplexer circuit
CN1758314A (zh) * 2004-10-08 2006-04-12 三星Sdi株式会社 有机发光显示器
CN1776796A (zh) * 2004-11-17 2006-05-24 三星Sdi株式会社 发光显示器和驱动该发光显示器的方法
CN1963905A (zh) * 2005-11-09 2007-05-16 三星Sdi株式会社 扫描驱动器和有机光发射显示器
US20090225009A1 (en) * 2008-03-04 2009-09-10 Ji-Hyun Ka Organic light emitting display device and associated methods
CN103871357A (zh) * 2012-12-11 2014-06-18 乐金显示有限公司 图像显示装置及其驱动方法
US20140198135A1 (en) * 2013-01-17 2014-07-17 Ki-Myeong Eom Organic light emitting display device
CN107886885A (zh) * 2016-09-29 2018-04-06 乐金显示有限公司 显示装置和子像素转换方法
CN107564453A (zh) * 2017-09-15 2018-01-09 武汉华星光电技术有限公司 显示面板驱动方法

Also Published As

Publication number Publication date
CN110880287B (zh) 2023-02-28
US10957231B2 (en) 2021-03-23
US20200074908A1 (en) 2020-03-05
KR102563109B1 (ko) 2023-08-02
KR20200027186A (ko) 2020-03-12

Similar Documents

Publication Publication Date Title
US20210158750A1 (en) Display device and oled display panel thereof
US9218768B2 (en) Organic light-emitting diode display device
CN110634433A (zh) 显示面板
CN110880287B (zh) 显示装置
US11096279B2 (en) Display apparatus
KR20140064158A (ko) 유기발광 표시장치 및 이의 구동방법
CN112669760A (zh) 发光显示装置及其驱动方法
CN112669745A (zh) 扫描驱动器和具有该扫描驱动器的显示装置
KR20230103588A (ko) 표시 장치
CN112820237B (zh) 电子基板及其驱动方法、显示装置
CN114902322A (zh) 显示设备中的图像显示方法、显示设备、外围感测电路和像素驱动电路
CN112017573A (zh) 显示装置、控制器、驱动电路和驱动方法
CN114464139B (zh) 显示装置和驱动电路
US11789574B2 (en) Light emitting display apparatus
KR102491625B1 (ko) 표시 패널과 이를 포함하는 표시 장치 및 표시 장치의 구동 방법
KR20150039254A (ko) Oled 표시 장치
KR102626514B1 (ko) 디스플레이 장치
KR20210045034A (ko) 표시장치, 표시패널 및 게이트 구동 회로
US11862057B2 (en) Gate driver and display device using the same
US11694591B2 (en) Display device including dual data lines and method of driving the same
US11847977B2 (en) Display device having a reference voltage for outputting to a subpixel
US11929037B2 (en) Display device including multiplexer and method of driving the same
US20240203348A1 (en) Pixel Circuit and Display Device Including the Same
US20240177651A1 (en) Display panel and display device including the same
US20230206862A1 (en) Display panel, display device, and display driving method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant