CN110832468A - 具有选择性基于页面刷新的存储器装置 - Google Patents
具有选择性基于页面刷新的存储器装置 Download PDFInfo
- Publication number
- CN110832468A CN110832468A CN201880044604.2A CN201880044604A CN110832468A CN 110832468 A CN110832468 A CN 110832468A CN 201880044604 A CN201880044604 A CN 201880044604A CN 110832468 A CN110832468 A CN 110832468A
- Authority
- CN
- China
- Prior art keywords
- memory
- refresh
- subset
- pages
- memory pages
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40615—Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1675—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2275—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0033—Disturbance prevention or evaluation; Refreshing of disturbed memory data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40603—Arbitration, priority and concurrent access to memory cells for read/write or refresh operations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40618—Refresh operations over multiple banks or interleaving
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0004—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0009—RRAM elements whose operation depends upon chemical change
- G11C13/0014—RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material
- G11C13/0016—RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material comprising polymers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dram (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Read Only Memory (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
Abstract
本文揭示具有选择性基于页面刷新的存储器装置及系统的若干实施例。在一个实施例中,一种存储器装置包含控制器,其可操作地耦合到具有包括多个存储器页面的至少一个存储器区域的主存储器。所述控制器经配置以在存储于所述存储器装置及/或主机装置上的一或多个刷新调度表中跟踪具有刷新调度的所述多个存储器页面中的存储器页面子集。在一些实施例中,所述控制器经进一步配置以根据所述刷新调度来刷新所述存储器页面子集。
Description
技术领域
所揭示的实施例涉及存储器装置及系统,且特定来说,所揭示的实施例涉及具有选择性具有页面刷新的存储器装置。
背景技术
存储器装置常作为内部半导体集成电路及/或外部可移除装置提供于计算机或其它电子装置中。存在包含易失性及非易失性存储器的许多不同类型的存储器。易失性存储器需要施加电源来保存其数据且可用于各种技术中,其尤其包含随机存取存储器(RAM)、动态随机存取存储器(DRAM)及同步动态随机存取存储器(SDRAM)。易失性存储器存储在操作期间由存储器控制器频繁存取的信息,且其通常展现比非易失性存储器快的读取及/或写入时间。相比来说,非易失性存储器即使未被外部供电也可保存其存储数据。非易失性存储器还可用于各种技术中,其尤其包含快闪存储器(例如NAND及NOR)、相变存储器((PCM)、电阻式随机存取存储器(RRAM)、铁电随机存取存储器(FeRAM或FRAM)。
一些非易失性存储器技术(例如铁电存储器、聚合物存储器等等)的缺点是:当其存储器单元长时间保持相同数据状态时,这些技术会遭受压印。当数据状态压印到存储器单元中时,存储器单元趋向于保存所述数据状态,即使存储器控制器试图擦除存储器单元及/或将其编程到不同数据状态。因此,这些易压印存储器技术必须周期性刷新(例如通过改变存储器单元的极性及/或数据状态)以防止数据状态压印到存储器单元中。然而,这些非易失性存储器技术所需的刷新次数会消耗存储器的大量能量及大量有效时间,尤其当存储器技术变得更密集时。
附图说明
图1是具有根据本发明的实施例所配置的存储器装置的系统的框图。
图2A及2B是说明根据本发明的若干实施例的选择性基于页面刷新的表。
图3A及3B是说明根据本发明的若干实施例的选择性基于页面刷新的表。
图4A到4B是说明根据本发明的实施例的操作存储器装置的方法的流程图。
图5A到5B是说明根据本发明的实施例的操作存储器装置的额外方法的流程图。
图6是根据本发明的实施例的包含存储器装置的系统的示意图。
具体实施方式
如下文将更详细描述,本发明涉及具有选择性基于页面刷新的存储器装置及相关系统。然而,所属领域的技术人员应了解,本发明可具有额外实施例且可在无下文将参考图1到6描述的实施例的若干细节的情况下实践本发明。在下文将说明的实施例中,主要在并入铁电存储媒体的装置的背景中描述存储器装置。然而,根据本发明的其它实施例所配置的存储器装置可包含其它类型的存储媒体,例如NAND、NOR、PCM、RRAM、MRAM、只读存储器(ROM)、可擦除可编程ROM(EROM)、电可擦除可编程ROM(EEROM)及包含易失性存储媒体的其它存储媒体。
本发明的一个实施例是一种存储器装置,其包括控制器及主存储器。所述主存储器包含具有多个存储器页面的存储器区域。所述控制器可操作地耦合到所述主存储器且经配置以跟踪分别具有第一压印刷新调度及第二刷新压印刷新调度的所述主存储器中的所述多个存储器页面的第一子集及第二子集。所述控制器经进一步配置以根据所述对应第一压印刷新调度及第二压印刷新调度来刷新所述多个存储器页面的所述第一子集及所述第二子集。
压印刷新调度可用于指示存储器页面被多久刷新一次以抵消压印效应。以此方式,可根据存储器页面的分类及/或类型(例如刷新、无刷新、非常频繁刷新、频繁刷新、偶尔刷新等等)来管理存储器装置花在刷新存储器装置内的存储器页面上的消耗能量及有效时间。
图1是具有根据本发明的实施例所配置的存储器装置100的系统101的框图。如图中所展示,存储器装置100包含主存储器102及将主存储器102可操作地耦合到主机装置108(例如上游中央处理器(CPU))的控制器106。主存储器102包含多个存储器区域或存储器单元120,其包含多个存储器单元122。存储器单元120可为个别存储器裸片、单個存储器裸片中的存储器平面、与硅穿孔(TSV)垂直连接的存储器裸片堆叠或其类似者。在一个实施例中,存储器单元120中的每一者可由半导体裸片形成且与其它存储器单元裸片一起布置于单个装置封装(未展示)中。在其它实施例中,存储器单元120中的一或多者可共同位于单个裸片上及/或分布于多个装置封装中。存储器单元122可包含(例如)经配置以永久或半永久存储数据的铁电及/或其它合适存储元件(例如电容、相变、磁阻等等)。主存储器102及/或个别存储器单元120还可包含用于存取及/或编程(例如写入)存储器单元122及其它功能性(例如用于处理信息及/或与控制器106通信)的其它电路组件(未展示)(例如存储器子系统),例如多路复用器、解码器、缓冲器、读取/写入驱动器、地址寄存器、数据输出/数据输入寄存器等等。
存储器单元122可布置成行124(例如各自对应于字线)及列126(例如各自对应于位线)。取决于字线124的存储器单元122经配置以存储的数据状态的数目,每一字线124可跨越一或多个存储器页面。举例来说,在所说明的实施例中,存储器单元122可为各自经配置以存储两个数据状态中的一者的铁电存储器单元,且单个字线124可跨越单个存储器页面。在其中存储器单元经配置以存储两个以上数据状态(例如4个、8个或更多数据状态)的其它实施例中,单个字线124可跨越两个或两个以上存储器页面。在这些及其它实施例中,存储器页面可经交错使得由经配置以将两个数据状态中的一者存储于每一单元中的存储器单元122组成的字线124可跨越两个存储器页面。举例来说,字线124可布置成“奇偶位线架构”,其中(例如)单个字线124的奇数列126中的所有存储器单元122分组为第一存储器页面,而相同字线124的偶数列126中的所有存储器单元122分组为第二存储器页面。当奇偶位线架构用于将更多数据状态存储于每一单元中的存储器单元122的字线124中时,每字线124的存储器页面数可更高(例如4、6、8等等)。
在其它实施例中,存储器单元122可布置于不同于所说明的实施例中所展示的群组及/或阶层类型的群组及/或阶层类型中。此外,尽管在所说明的实施例中为了说明而展示特定数目个存储器单元、行、列、块及存储器单元,但在其它实施例中,存储器单元、行、列、块及存储器单元的数目可变化,且可具有大于或小于所说明的实施例中所展示的规模的规模。举例来说,在一些实施例中,存储器装置100可仅包含1个存储器单元120。替代地,存储器装置100可包含2个、3个、4个、8个、10个或更多(例如16个、12个、64个或更多)存储器单元120。尽管图1中展示存储器单元120各自包含两个存储器块128,但在其它实施例中,每一存储器单元120可包含1个、3个、4个、8个或更多(例如16个、32个、64个、100个、128个、256个或更多)存储器块128。在一些实施例中,每一存储器块128可包含(例如)215个存储器页面,且块内的每一存储器页面可包含(例如)212个存储器单元122。
控制器106可为微控制器、专用逻辑电路(例如现场可编程门阵列(FPGA)、专用集成电路(ASIC)等等)或其它合适处理器。控制器106可包含经配置以执行处于存储器中的指令的处理器130。在所说明的实例中,控制器106的存储器包含经配置以存储各种过程、逻辑流程及用于控制存储器装置100的操作(其包含管理主存储器102及处置存储器装置200与主机装置108之间的通信)的例程的嵌入式存储器132。在一些实施例中,嵌入式存储器132可包含存储(例如)存储器指针、找取数据等等的存储器寄存器。嵌入式存储器132还可包含用于存储微码的只读存储器(ROM)。尽管图1中所说明的示范性存储器装置100包含控制器106,但在本发明的另一实施例中,存储器装置可不包含控制器,而是可以替代地依靠外部控制(例如由外部主机或与存储器装置分离的处理器或控制器提供)。
在操作中,控制器106可直接读取、写入或以其它方式编程(例如擦除)主存储器102的各种存储器区域,例如通过从存储器页面及/或存储器块128的群组读取及/或写入到存储器页面及/或存储器块128的群组。在基于FRAM及其它存储器类型中,写入操作通常包含使用表示数据值(例如各自具有逻辑0或逻辑1的值的数据位串)的特定极性来编程选定存储器页面中的存储器单元122。除擦除操作将存储器单元122重新编程为特定极性及数据状态(例如逻辑0)之外,擦除操作类似于写入操作。
控制器106经由主机-装置接口115与主机装置108通信。在一些实施例中,主机装置108及控制器106可经由串行接口(例如串行附接SCSI(SAS)、串行AT附接(SATA)接口、外围组件互连快速(PCIe))或其它合适接口(例如并行接口)通信。主机装置108可将各种请求(以(例如)包或包流的形式)发送到控制器106。请求可包含写入、擦除、回传信息及/或执行特定操作(例如TRIM操作)的命令。
如上文所讨论,当存储器单元122长时间保持相同极性及/或数据状态时,存储器单元122会遭受压印。为抵消此效应,控制器106及/或主存储器102可周期性刷新存储器单元122(例如通过使其极性相反或以其它方式改变其数据状态)。然而,所需的刷新次数会消耗存储器装置100的大量能量及大量有效时间,尤其当主存储器102内的存储器单元122的数目增加时。此外,主存储器102内的所有存储器单元122无需以相同速率刷新。举例来说,主存储器102内的若干存储器单元122可分在于标记为只读页面的存储器页面中,以防止控制器106、主存储器102及/或主机装置108写入到这些存储器页面中的存储器单元122。这些只读存储器页面通常包含码页面、高速缓冲存储文件页面及存储预期在存储器装置100的使用期限内不修改的数据的其它存储器页面。因为在这些存储器页面中不用担心压印(例如由于预计无法或难以改变这些单元中的数据不会引发问题),所以这些页面中的存储器单元122无需如含有被频繁读取、擦除及/或编程(或甚至在一些实施例中所有)的数据的存储器页面中的存储器单元122那样定期或频繁刷新。此外且如下文将描述,控制器106、主存储器102(例如主存储器的存储器子系统)及/或主机装置108还可将一个分类及/或类型的存储器页面的存储器页面转换为另一分类及/或类型的存储器页面。因此,期望跟踪具有不同压印刷新调度且需要不积极刷新调度来减少由存储器刷新操作消耗的能量及有效时间的存储器页面。
如下文将更详细描述,系统101利用表144来跟踪具有不同压印刷新调度的存储器页面(举例来说,基于每存储器裸片、存储器单元120及/或存储器块128)。在图1所说明的实施例中,表144存储于控制器106的嵌入式存储器132中。在其它实施例中,表144可存储于其它位置处(例如除将表144存储于嵌入式存储器132上之外或替代将表144存储于嵌入式存储器132上),例如存储于主存储器102及/或主机装置108上。
图2A及2B是说明根据本发明的实施例的选择性基于页面刷新的表。参考图2A,存储器装置100(图1)及/或主机装置108(图1)在压印刷新调度表244a中跟踪已标记为无刷新存储器页面的存储器页面的范围。如图中所展示,压印刷新调度表244a跟踪n个存储器区域(例如存储器裸片及/或存储器单元120(图1))内的m个存储器块(例如存储器块128(图1))中的存储器页面。在所说明的实施例中,每一存储器块包括64个存储器页面。在其它实施例中,存储器块可包括不同数目个存储器页面(例如10个、16个、32个、100个、128个、256个、512个、1048个存储器页面)。
压印刷新调度表244a存储无需如其它存储器页面那样频繁刷新的每一存储器块中的存储器页面的一或多个范围。举例来说,压印刷新调度表244a中的条目251对应于存储器区域1的存储器块1。在条目251中,存储器页面39到54已标记为无刷新存储器页面。因此,存储器页面39到54内的存储器单元无需如存储器块1内的刷新存储器页面1到38及55到64内的存储器单元那样频繁刷新。类似地,多个无刷新区域记录于条目253中,条目253对应于存储器区域1内的存储器块3。因此,存储器块3中的存储器页面16到24及存储器页面43到47已标记为无刷新存储器页面,且这些无刷新存储器页面中的存储器单元无需频繁刷新操作。相比来说,对应于存储器区域1内的存储器块2的条目252说明为未记录无刷新区域。因此,存储器块2内的所有存储器页面均未标记为无刷新存储器页面。因而,存储器块2的存储器页面1到64是刷新存储器页面且经历频繁及定期刷新操作。
如下文将进一步详细描述,存储器装置100及/或主机装置108可采用算法来将相同分类或类型(例如刷新及/或无刷新)的存储器页面放置于存储器的物理相连位置中,借此限制需要存储于压印刷新调度表244a中的存储器页面的范围数目及存储器页面的每一范围中的存储器页面数目。限制存储于压印刷新调度表244a中的无刷新区域的数目可最小化存储压印刷新调度表244a所需的存储器量,其可允许压印刷新调度表244a以严格存储器约束存储于位置处。举例来说,压印刷新调度表244a的条目255包含涵盖与压印刷新调度表244a的条目253相同的存储器页面数目(即,总共14个存储器页面)的无刷新区域。然而,算法已将无刷新存储器页面合并成存储器块m-2之前14个存储器页面,与条目253中的两个无刷新区域相比,条目255中仅需要一个无刷新区域。因此,用于条目255的存储器量小于用于条目253的存储器量。在其它实施例中,算法可将无刷新存储器页面合并成存储器的其它物理相连位置。举例来说,算法可将无刷新存储器页面合并成存储器块内的物理相连存储器页面及/或位于压印刷新调度表244a的存储器块的端处的物理相连存储器页面,分别如条目256及257中所说明。
现参考图2B,存储器装置100及/或主机装置108在压印刷新调度表244b中跟踪已标记为无刷新存储器页面的存储器页面的范围。除压印刷新调度表244b未记录每一无刷新区域的结束页面之外,压印刷新调度表244b类似于压印刷新调度表244a。替代地,压印刷新调度表244b记录每一无刷新区域的起始页面及长度。举例来说,记录于图2B中的压印刷新调度表244b的条目271中的无刷新区域与记录于图2A中的压印刷新调度表244a的条目251中的无刷新区域相同。然而,压印刷新调度表244b记录无刷新区域的长度(即,从存储器页面39开始的16个存储器页面)而非记录于压印刷新调度表244a中的存储器区域的结束页面(即,存储器页面54)。
图3A及3B是分别说明根据本发明的选择性基于页面刷新的替代实施例的表344a及344b。在所说明的实施例中,存储器装置100及/或主机装置108在压印刷新调度表344a及344b中跟踪未标记为无刷新存储器页面的存储器页面的范围。因此,除压印刷新调度表344a及344b跟踪必须频繁刷新的存储器页面(例如刷新存储器页面)而非无需频繁刷新的存储器页面(例如无刷新存储器页面)之外,压印刷新调度表344a及344b(图3A及3B)分别类似于压印刷新调度表244a及244b(图2A及2B)。如图3A的条目355到357及图3B的条目375到377中所展示,压印刷新调度表344a及344b还可获益于将无刷新存储器页面合并成物理相连存储器位置,使得存储压印刷新调度表344a及344b所需的存储器量最小,其允许压印刷新调度表344a及344b以严格存储器约束存储于位置处。
尽管图2A到3B所说明的实施例中未展示,但在其它实施例中,压印刷新调度表244a、244b、344a及/或344b可包含额外列及/或信息。举例来说,压印刷新调度表244a、244b、344a及/或344b可包含与个别存储器页面、无刷新区域及/或刷新区域的压印刷新调度及/或压印刷新持续时间相关的额外列及/或信息。换句话说,取决于存储器页面的分类或类型(例如刷新、无刷新、非常频繁刷新、频繁刷新、偶尔刷新等等)及/或其它参数(例如主存储器102中的存储器页面的物理位置、指示存储器页面自由且可供实时使用的旗标等等),存储器装置100(图1)及/或主机装置108(图1)可将各种压印刷新调度及持续时间指派给存储器页面及/或存储器页面的区域。根据本发明的无刷新存储器页面的压印刷新调度的实例包含以刷新存储器页面的刷新频率的分数(例如1/10、1/4、1/3、1/2、2/3、3/4、9/10)刷新无刷新存储器页面以减轻压印效应。在其它实施例中,无刷新存储器页面的压印刷新调度不允同时对对应无刷新存储器页面进行刷新操作。相比来说,转换为另一分类或类型的存储器页面的无刷新或其它存储器页面的根据本发明的压印刷新调度的实例包含至少如刷新刷新存储器页面那样频繁及/或以刷新存储器页面的刷新频率的倍数(例如1.5倍、2倍、3倍、5倍)刷新这些存储器页面以减轻压印效应。此外,在一些实施例中,可在对应压印刷新调度表中修改(例如增大及/或减小)及/或更新针对存储器页面所排定的刷新操作的频率。举例来说,可(例如)在存储器页面的存储器单元中发现无用压印效应时增大存储器页面的刷新操作的频率,及/或可减小存储器页面的刷新操作的频率以(例如)适应系统需求(例如减少由存储器刷新操作消耗的能量及/或有效时间)。在其它实施例中,存储器装置100及/或主机装置108可在不修改或更新存储于压印刷新调度表中的压印刷新调度的情况下将存储于压印刷新调度表中的压印刷新调度例外处理。
此外,尽管图2A到3B中所说明的实施例仅展示两个分类及类型的存储器页面(即,刷新存储器页面及无刷新存储器页面),但在其它实施例中,可使用一或多个压印刷新调度表(例如压印刷新调度表244a、244b、344a及/或344b)来跟踪除刷新存储器页面及/或无刷新存储器页面之外或替代刷新存储器页面及/或无刷新存储器页面的其它分类及/或类型(例如非常频繁刷新、频繁刷新、偶尔刷新等等)的存储器页面。举例来说,在一些实施例中,单个压印刷新调度表可用于跟踪单个分类或类型的存储器页面,使得存在与被跟踪的分类及类型的存储器页面一样多的压印刷新调度表。在其它实施例中,单个压印刷新调度表可用于跟踪所有分类及类型的存储器页面,使得存储器装置仅存在一个压印刷新调度表。在其它实施例中,一或多个压印刷新调度表可用于跟踪存储器装置的指定存储器区域(例如存储器块、裸片及/或单元)中的一或多个分类及/或类型的存储器页面。
图4到5B是分别说明根据本发明的实施例的用于操作存储器装置的例程460、470、580a及580b的流程图。例程460、470、580a及580b可由(例如)控制器106(图1)、主存储器102(图1)(例如主存储器102的存储器子集)及/或主机装置108(图1)执行。
参考图4A,例程460通过参考存储于(例如)主存储器102(图1)、控制器106(图1)及/或主机装置108(图1)上的压印刷新调度表来确定是否刷新存储器区域中的存储器页面。在一些实施例中,压印刷新调度表可类似于图2A、2B、3A及/或3B中所描述的压印刷新调度表。在框461中,例程460开始于在压印刷新调度表中至少基于具有一或多个压印刷新调度的存储器区域内的存储器页面的子集内的存储器页面的分类及/或类型(例如刷新、无刷新、偶尔刷新等等)来跟踪存储器页面的所述子集。举例来说,在一些实施例中,例程460可指派压印刷新调度,其以周期性或定期排定间隔指定刷新操作(例如针对刷新存储器页面),在发生特定事件之后(例如在已发生指定数目个读取、写入、擦除或其它系统操作之后)或在已逝去预定时间量之后(例如针对偶尔刷新存储器页面)自动指定刷新操作,及/或完全不指定刷新操作(例如针对无刷新存储器页面)。在框462中,例程460可继续根据存储器页面的子集的一或多个压印刷新调度来刷新存储器页面的子集。
现参考图4B,例程470可根据从(例如)控制器106及/或主机装置108接收的指令来更新存储器页面的子集的一或多个压印刷新调度。在一些实施例中,指令可由用户提示。在其它实施例中,指令可为自动的。举例来说,控制器106及/或主机装置108可发送指令以在发生特定事件之后(例如在已对存储器页面执行特定数目个读取、写入、擦除或其它系统操作之后)、在存储器页面已在预定时间量内未被存取之后及/或在已在存储器页面的一或多个存储器单元中发现无用压印效应之后自动更新一或多个压印刷新调度。在框471中,例程470可接收含有(例如)涉及存储器页面的子集内的存储器页面的一或多个逻辑地址的压印刷新指令。
在框472中,根据所接收的指令,例程470可更新及/或修改对应于指令中所涉及的存储器页面的一或多个压印刷新调度。举例来说,所接收的指令可指导例程470通过增大及/或减小对所涉及的存储器页面的刷新操作的频率及/或持续时间来改变存储于压印刷新调度表中的一或多个压印刷新调度(例如当将所涉及的存储器页面转换为不同分类及/或类型的存储器页面时,如下文参考图5A及5B刷新;当在所涉及的存储器页面的存储器单元中发现无用压印效应时;为适应系统需求;及/或根据存储器装置的电力调度)。在这些及其它实施例中,所接收的指令可指导例程470在不另外修改一或多个压印刷新调度的情况下对存储于压印刷新调度表中的一或多个压印刷新调度例外处理。举例来说,所接收的指令可指导例程470使所涉及的存储器页面经受暂时积极刷新操作(例如当例程470预计将所涉及的存储器页面转换为不同分类及/或类型的存储器页面及/或在所涉及的存储器页面的存储器单元中发现非所要压印效应时)。
现参考图5A到5B,例程580a及580b可将无刷新及/或其它分类或类型的存储器页面合并成存储器的物理相连位置(例如为最小化存储压印刷新调度表所需的存储器空间)。可执行例程580a以将存储器页面转换为无刷新存储器页面。相比来说,可执行例程580b以将存储器页面(例如无刷新存储器页面)转换为其它分类及/或类型的存储器页面。
现参考图5A,例程580a开始于接收指令以将一或多个存储器页面(例如刷新及/或其它分类及/或类型的存储器页面)转换为无刷新存储器页面(框581a)。在框582a中,例程580a可从存储于(例如)控制器106、主存储器102及/或主机装置108上的压印刷新调度表检索(例如选定存储器块、存储器裸片及/或存储器单元的)对应无刷新区域。例程580a继续确定一或多个存储器页面是否位于与对应无刷新区域物理相连的位置处(决策框583a)。如果例程580a确定一或多个存储器页面位于与对应无刷新区域物理相连的位置处,那么例程580a可将一或多个存储器页面转换为无刷新存储器页面(框586a)且可继续框587a。在一些实施例中,例程580a可在继续框587a之前回传成功消息。
另一方面,如果例程580a确定一或多个存储器页面不位于与对应无刷新区域物理相连的位置处(决策框583a),那么例程580a可将存储于一或多个存储器页面及/或对应无刷新区域中的数据重新定位、重新布置及/或合并成物理相连存储器位置(框585a)。在一些实施例中,例程580a可在重新定位存储于无刷新存储器区域的无刷新存储器页面中的数据时将对应无刷新区域中的无刷新存储器页面转换为刷新及/或其它分类及/或类型的存储器页面及/或反之亦然。在例程580a将存储于一或多个存储器页面及/或对应无刷新区域的无刷新存储器页面中的数据重新定位、重新布置及/或合并成物理相连存储器位置之后,例程580a可将一或多个存储器页面及/或含有其重新定位数据的存储器页面转换为无刷新存储器页面(框586a)且可继续框587a。在一些实施例中,例程580a可在继续框587a之前回传成功消息。
现参考图5B,除个别例外之外,例程580b类似于图5A的例程580a。如上文所刷新,可执行例程580b以将存储器页面(例如无刷新存储器页面)转换为刷新及/或其它分类及/或类型的存储器页面。例程580b开始于接收指令以将一或多个无刷新存储器页面转换为其它分类及/或类型的存储器页面(框581a)。在框582b中,例程580b从存储于(例如)主存储器102、控制器106及/或主机装置108上的压印刷新调度表检索对应无刷新区域。
在决策框583b中,例程580b确定一或多个无刷新存储器页面是否与对应无刷新区域物理相连。举例来说,在一些实施例中,例程583b可确定一或多个无刷新存储器页面先前未合并成相对于对应无刷新区域的物理相连存储器位置且因此不与对应无刷新区域物理相连。在其它实施例中,例程583b可通过确定一或多个无刷新存储器页面是否跨越对应无刷新区域的整个长度来确定一或多个无刷新存储器页面是否与对应无刷新区域物理相连。如果一或多个存储器页面未跨越对应无刷新区域的整个长度,那么例程580b可确定一或多个存储器页面与对应无刷新区域物理相连。另一方面,如果一或多个存储器页面跨越对应无刷新区域的整个长度,那么例程580b可确定一或多个存储器页面不与对应无刷新区域物理相连。
如果例程580b确定一或多个无刷新存储器页面不位于与对应无刷新区域物理相连的位置处,例程580b可将一或多个无刷新存储器页面转换为其它分类及/或类型的存储器页面(框586b)且可继续框587b。在一些实施例中,例程580b可在继续框587b之前回传成功消息。另一方面,如果例程580b确定一或多个无刷新存储器页面位于与对应无刷新区域物理相连的位置处(决策框583b),那么例程580b可继续确定一或多个无刷新存储器页面位于对应无刷新区域的起始(例如起始存储器页面)或结束(例如结束存储器页面)处(决策框584b)。如果例程580b确定一或多个无刷新存储器页面是对应无刷新区域的起始及/或结束,那么例程580b可将一或多个无刷新存储器页面转换为其它分类及/或类型的存储器页面(框586b)且可继续框587b。在一些实施例中,例程580b可在继续框587b之前回传成功消息。
如果例程580b确定一或多个无刷新存储器页面不位于对应无刷新区域的起始(例如起始页面)及/或结束(例如结束页面)(举例来说,例程580b确定一或多个无刷新存储器页面位于对应无刷新区域的内部无刷新存储器页面处)(决策框584b),那么例程580b可将存储于一或多个无刷新存储器页面及/或对应无刷新区域的无刷新存储器页面中的数据重新定位、重新布置及/或合并成物理相连存储器位置(框585b)。在一些实施例中,例程580b可在重新定位存储于无刷新区域的无刷新存储器页面中的数据时将对应无刷新区域中的无刷新存储器页面转换为其它分类及/或类型的存储器页面及/或反之亦然。在例程580b将存储于一或多个无刷新存储器页面及/或对应无刷新区域的无刷新存储器页面中的数据重新定位、重新布置及/或合并成物理相连存储器位置之后,例程580b可将一或多个无刷新存储器页面及/或含有其重新定位数据的存储器页面转换为其它分类及/或类型的存储器页面(框586b)且可继续框587b。在一些实施例中,例程580b可在继续框587b之前回传成功消息。
图6是根据本发明的实施例的包含存储器装置的系统的示意图。上文参考图1到5B所描述之前述存储器装置中的任何者可并入到各种更大及/或更复杂系统中的任何者中,图6中所示意性展示的系统690是所述系统的代表性实例。系统690可包含半导体装置组合件600、电源692、驱动器694、处理器696及/或其它子系统及组件698。半导体装置组合件600可包含大体上类似于上文参考图1到5B所描述的存储器装置的特征的特征且因此可包含选择性基于页面刷新的各种特征。所得系统690可执行各种功能中的任何者,例如存储器存储、数据处理及/或其它合适功能。因此,代表性系统690可包含(但不限于)手持装置(例如移动电话、平板计算机、数字读取器及数字音频播放器)、计算机、车辆、电器及其它产品。系统690的组件可收容于单个单元中或分布于多个互连单元中(例如通过通信网路)。系统690的组件还可包含远程装置及各种计算机可读媒体中的任何者。
应从上文了解,本文已为了说明而描述本发明的特定实施例,但可在不背离本发明的情况下作出各种修改。举例来说,尽管图5B中未展示,但在一些实施例中,例程580b可将其它分类及/或类型的存储器页面(例如刷新存储器页面、偶尔刷新存储器页面等等)中的数据重新定位、重新布置及/或合并成相对于对应分类及/或类型的存储器页面的区域的物理相连存储器位置。借此,例程580b可将存储器页面转换为其它分类及/或类型的存储器页面。另外,特定实施例的上下文所描述的新技术的特定方面还可组合或消除于其它实施例中。此外,尽管已在所述实施例的上下文描述与新技术的特定实施例相关联的优点,但其它实施例还可展现此类优点且未必需要落于本发明的范围内的所有实施例展现此类优点。因此,本发明及相关联技术可涵盖未明确展示或描述的其它实施例。
Claims (30)
1.一种存储器装置,其包括:
主存储器,其包含具有多个存储器页面的存储器区域;及
控制器,其可操作地耦合到所述主存储器,其中所述控制器经配置以:
跟踪具有第一刷新调度的所述多个存储器页面的第一子集及具有不同于所述第一刷新调度的第二刷新调度的所述多个存储器页面的第二子集,
根据所述第一刷新调度来刷新存储器页面的所述第一子集,及
根据所述第二刷新调度来刷新存储器页面的所述第二子集。
2.根据权利要求1所述的存储器装置,其中所述第一子集是存储器页面的连续范围,且所述控制器经配置以使用所述范围的第一页面的标识符及所述范围的最后页面的标识符来跟踪所述第一子集。
3.根据权利要求1所述的存储器装置,其中所述第一子集是存储器页面的连续范围,且所述控制器经配置以使用所述范围的第一页面的标识符及所述范围的长度来跟踪所述第一子集。
4.根据权利要求1所述的存储器装置,其中所述控制器经进一步配置以将第一存储器页面从所述第一子集转换到所述第二子集。
5.根据权利要求4所述的存储器装置,其中所述控制器经进一步配置以通过重复刷新所述第一存储器页面来从所述第一存储器页面移除压印。
6.根据权利要求1所述的存储器装置,其中所述控制器经进一步配置以将对应于所述第一子集的存储器页面中的数据合并成所述多个存储器页面内的物理相连存储器页面。
7.根据权利要求1所述的存储器装置,其中所述控制器经进一步配置以:
跟踪具有不同于所述第一刷新调度及所述第二刷新调度的第三刷新调度的所述多个存储器页面的第三子集。
8.根据权利要求7所述的存储器装置,其中所述第三刷新调度对应于永不刷新所述第三子集。
9.根据权利要求1所述的存储器装置,其中所述第一刷新调度及所述第二刷新调度中的至少一者随从最后刷新操作起逝去的时间而变化。
10.根据权利要求1所述的存储器装置,其中所述第一刷新调度及所述第二刷新调度中的至少一者随从最后刷新操作起的操作数目而变化。
11.根据权利要求1所述的存储器装置,其中所述存储器区域是铁电存储器。
12.根据权利要求1所述的存储器装置,其中所述存储器区域是聚合物存储器。
13.根据权利要求1所述的存储器装置,其中所述控制器经配置以在存储于所述主存储器及所述控制器中的至少一者中的一或多个刷新调度表中跟踪所述第一子集及所述第二子集。
14.一种管理具有多个存储器页面的存储器装置的方法,其包括:
跟踪具有第一刷新调度的所述多个存储器页面的第一子集及具有不同于所述第一刷新调度的第二刷新调度的所述多个存储器页面的第二子集;
根据所述第一刷新调度来刷新存储器页面的所述第一子集,及
根据所述第二刷新调度来刷新存储器页面的所述第二子集。
15.根据权利要求14所述的方法,其进一步包括:跟踪具有不同于所述第一刷新调度及所述第二刷新调度的第三刷新调度的所述多个存储器页面的第三子集。
16.根据权利要求14所述的方法,其进一步包括:将第一存储器页面从所述第一子集转换到所述第二子集。
17.根据权利要求16所述的方法,其进一步包括:将对应于所述第一子集的存储器页面中的数据合并成所述多个存储器页面内的物理相连存储器页面。
18.根据权利要求16所述的方法,其中在一或多个刷新调度表中跟踪所述第一子集及所述第二子集且所述方法进一步包括:在所述一或多个刷新调度表中将对应于所述第一存储器页面的所述第一刷新调度更新为第三刷新调度。
19.根据权利要求18所述的方法,其中所述第三刷新调度使所述第一存储器页面至少如对应于所述第二子集的所述第二刷新调度那样频繁地经受刷新操作。
20.根据权利要求19所述的方法,其中所述第一刷新调度对应于永不刷新所述第一子集。
21.根据权利要求15所述的方法,其中所述第三刷新调度对应于重复刷新所述第一存储器页面以移除所述第一存储器页面中的压印。
22.根据权利要求14所述的方法,其进一步包括:将对应于所述第一子集的存储器页面中的数据合并成所述多个存储器页面内的物理相连存储器页面。
23.一种存储器系统,其包括:
主机装置;及
存储器装置,其包含控制器及可操作地耦合到所述控制器的主存储器,所述主存储器具有包括多个存储器页面的存储器区域,
其中所述控制器经配置以:
跟踪具有第一刷新调度的所述多个存储器页面的第一子集及具有不同于所述第一刷新调度的第二刷新调度的所述多个存储器页面的第二子集,
根据所述第一刷新调度来刷新存储器页面的所述第一子集,及
根据所述第二刷新调度来刷新存储器页面的所述第二子集。
24.根据权利要求23所述的存储器系统,其中所述控制器经配置以在存储于所述主存储器、所述控制器及所述主机装置中的至少一者上的一或多个刷新调度表中跟踪所述第一子集及所述第二子集。
25.根据权利要求24所述的存储器系统,其中所述控制器经进一步配置以将第一存储器页面从所述第一子集转换到所述第二子集。
26.根据权利要求25所述的存储器系统,其中所述主存储器、所述控制器及所述主机装置中的至少一者经配置以指示所述控制器在所述一或多个刷新调度表中将对应于所述第一存储器页面的所述第一刷新调度更新为第三刷新调度。
27.根据权利要求26所述的存储器系统,其中所述第三刷新调度不同于所述第一刷新调度及所述第二刷新调度。
28.根据权利要求23所述的存储器系统,其中所述第一子集是存储器页面的连续范围,且所述控制器经配置以使用所述范围的第一页面的标识符及所述范围的最后页面的标识符来跟踪所述第一子集。
29.根据权利要求23所述的存储器系统,其中所述第一子集是存储器页面的连续范围,且所述控制器经配置以使用所述范围的第一页面的标识符及所述范围的长度来跟踪所述第一子集。
30.根据权利要求23所述的存储器系统,其中所述存储器区域是铁电存储器。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/663,641 US10109339B1 (en) | 2017-07-28 | 2017-07-28 | Memory devices with selective page-based refresh |
US15/663,641 | 2017-07-28 | ||
PCT/US2018/042397 WO2019022993A1 (en) | 2017-07-28 | 2018-07-17 | MEMORY DEVICES WITH SELECTIVE REFRESH BASED ON PAGES |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110832468A true CN110832468A (zh) | 2020-02-21 |
Family
ID=63833286
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201880044604.2A Withdrawn CN110832468A (zh) | 2017-07-28 | 2018-07-17 | 具有选择性基于页面刷新的存储器装置 |
Country Status (6)
Country | Link |
---|---|
US (5) | US10109339B1 (zh) |
EP (1) | EP3659037A4 (zh) |
KR (2) | KR102358552B1 (zh) |
CN (1) | CN110832468A (zh) |
TW (1) | TWI684867B (zh) |
WO (1) | WO2019022993A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10109339B1 (en) * | 2017-07-28 | 2018-10-23 | Micron Technology, Inc. | Memory devices with selective page-based refresh |
CN110729006B (zh) * | 2018-07-16 | 2022-07-05 | 超威半导体(上海)有限公司 | 存储器控制器中的刷新方案 |
US12019506B2 (en) | 2019-09-24 | 2024-06-25 | Micron Technology, Inc. | Imprint recovery management for memory systems |
FR3147658A1 (fr) * | 2023-04-06 | 2024-10-11 | Commissariat A L'energie Atomique Et Aux Energies Alternatives | Circuit mémoire |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070183242A1 (en) * | 2006-01-23 | 2007-08-09 | Sanyo Electric Co., Ltd. | Memory |
US20120099389A1 (en) * | 2010-10-20 | 2012-04-26 | Samsung Electronics Co., Ltd. | Memory circuits, systems, and modules for performing dram refresh operations and methods of operating the same |
CN104903964A (zh) * | 2012-10-26 | 2015-09-09 | 美光科技公司 | 部分页面存储器操作 |
US20160133314A1 (en) * | 2014-11-11 | 2016-05-12 | Samsung Electronics Co., Ltd. | Semiconductor memory devices, memory systems including the same, and methods of operating memory systems |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6940774B2 (en) | 2001-07-26 | 2005-09-06 | Infineon Technologies Ag | Integrated dynamic memory and operating method |
US8077535B2 (en) | 2006-07-31 | 2011-12-13 | Google Inc. | Memory refresh apparatus and method |
US7444577B2 (en) * | 2005-08-04 | 2008-10-28 | Rambus Inc. | Memory device testing to support address-differentiated refresh rates |
JP4537909B2 (ja) * | 2005-08-08 | 2010-09-08 | 株式会社東芝 | 情報記録装置 |
JP5661227B2 (ja) * | 2007-02-07 | 2015-01-28 | 株式会社メガチップス | メモリコントローラ |
US7975170B2 (en) * | 2007-06-15 | 2011-07-05 | Qimonda Ag | Memory refresh system and method |
US20090040167A1 (en) * | 2007-08-06 | 2009-02-12 | Wein-Town Sun | Programmable nonvolatile memory embedded in a timing controller for storing lookup tables |
EP2077559B1 (en) * | 2007-12-27 | 2012-11-07 | Hagiwara Solutions Co., Ltd. | Refresh method of a flash memory |
US8495438B2 (en) | 2007-12-28 | 2013-07-23 | Texas Instruments Incorporated | Technique for memory imprint reliability improvement |
US8612718B2 (en) * | 2009-08-19 | 2013-12-17 | Seagate Technology Llc | Mapping alignment |
US8688894B2 (en) | 2009-09-03 | 2014-04-01 | Pioneer Chip Technology Ltd. | Page based management of flash storage |
JP5430484B2 (ja) * | 2010-04-15 | 2014-02-26 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置、及びその制御方法 |
KR101962874B1 (ko) * | 2012-04-24 | 2019-03-27 | 삼성전자주식회사 | 메모리 장치, 메모리 컨트롤러, 메모리 시스템 및 이의 동작 방법 |
KR101966858B1 (ko) * | 2012-04-24 | 2019-04-08 | 삼성전자주식회사 | 휘발성 메모리 장치의 동작 방법, 휘발성 메모리 장치 및 메모리 시스템의 제어 방법 |
KR101975029B1 (ko) * | 2012-05-17 | 2019-08-23 | 삼성전자주식회사 | 리프레쉬 주기를 조절하는 반도체 메모리 장치, 메모리 시스템 및 그 동작방법 |
KR101932663B1 (ko) * | 2012-07-12 | 2018-12-26 | 삼성전자 주식회사 | 리프레쉬 주기 정보를 저장하는 반도체 메모리 장치 및 그 동작방법 |
US9087614B2 (en) * | 2012-11-27 | 2015-07-21 | Samsung Electronics Co., Ltd. | Memory modules and memory systems |
KR20140076735A (ko) * | 2012-12-13 | 2014-06-23 | 삼성전자주식회사 | 휘발성 메모리 장치 및 메모리 시스템 |
KR101587683B1 (ko) * | 2013-02-15 | 2016-01-21 | 제일모직주식회사 | 태양전지 전극 형성용 조성물 및 이로부터 제조된 전극 |
US9224449B2 (en) * | 2013-03-11 | 2015-12-29 | Nvidia Corporation | Variable dynamic memory refresh |
US9368187B2 (en) * | 2013-07-11 | 2016-06-14 | Qualcomm Incorporated | Insertion-override counter to support multiple memory refresh rates |
US9524771B2 (en) * | 2013-07-12 | 2016-12-20 | Qualcomm Incorporated | DRAM sub-array level autonomic refresh memory controller optimization |
US9228468B2 (en) * | 2014-02-04 | 2016-01-05 | Cummins Inc. | Targeted regeneration of a catalyst in an aftertreatment system |
US20150318035A1 (en) * | 2014-05-02 | 2015-11-05 | Qualcomm Incorporated | Priority adjustment of dynamic random access memory (dram) transactions prior to issuing a per-bank refresh for reducing dram unavailability |
US9418723B2 (en) * | 2014-12-23 | 2016-08-16 | Intel Corporation | Techniques to reduce memory cell refreshes for a memory device |
KR102333361B1 (ko) | 2015-11-23 | 2021-12-06 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
US10175889B2 (en) * | 2016-03-10 | 2019-01-08 | Toshiba Memory Corporation | Memory system capable of accessing memory cell arrays in parallel |
US10324955B2 (en) * | 2016-09-30 | 2019-06-18 | International Business Machines Corporation | Inter-table parallel refresh maximizer |
TWI592800B (zh) | 2016-10-04 | 2017-07-21 | 大心電子(英屬維京群島)股份有限公司 | 記憶體管理方法及使用所述方法的儲存控制器 |
TWI587135B (zh) | 2016-11-23 | 2017-06-11 | 群聯電子股份有限公司 | 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元 |
US10109339B1 (en) * | 2017-07-28 | 2018-10-23 | Micron Technology, Inc. | Memory devices with selective page-based refresh |
US11100013B2 (en) * | 2018-08-08 | 2021-08-24 | Apple Inc. | Scheduling of read and write memory access requests |
-
2017
- 2017-07-28 US US15/663,641 patent/US10109339B1/en active Active
-
2018
- 2018-06-26 US US16/019,483 patent/US10431289B2/en active Active
- 2018-07-17 EP EP18838907.6A patent/EP3659037A4/en not_active Withdrawn
- 2018-07-17 KR KR1020207005042A patent/KR102358552B1/ko active IP Right Grant
- 2018-07-17 WO PCT/US2018/042397 patent/WO2019022993A1/en active Application Filing
- 2018-07-17 KR KR1020227003002A patent/KR20220018092A/ko active IP Right Grant
- 2018-07-17 CN CN201880044604.2A patent/CN110832468A/zh not_active Withdrawn
- 2018-07-27 TW TW107125996A patent/TWI684867B/zh active
-
2019
- 2019-06-28 US US16/456,493 patent/US10748598B2/en active Active
-
2020
- 2020-07-10 US US16/926,582 patent/US11200938B2/en active Active
-
2021
- 2021-11-30 US US17/539,052 patent/US11621029B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070183242A1 (en) * | 2006-01-23 | 2007-08-09 | Sanyo Electric Co., Ltd. | Memory |
US20120099389A1 (en) * | 2010-10-20 | 2012-04-26 | Samsung Electronics Co., Ltd. | Memory circuits, systems, and modules for performing dram refresh operations and methods of operating the same |
CN104903964A (zh) * | 2012-10-26 | 2015-09-09 | 美光科技公司 | 部分页面存储器操作 |
US20160133314A1 (en) * | 2014-11-11 | 2016-05-12 | Samsung Electronics Co., Ltd. | Semiconductor memory devices, memory systems including the same, and methods of operating memory systems |
Also Published As
Publication number | Publication date |
---|---|
US11200938B2 (en) | 2021-12-14 |
US10109339B1 (en) | 2018-10-23 |
US20190318779A1 (en) | 2019-10-17 |
EP3659037A4 (en) | 2021-04-21 |
US11621029B2 (en) | 2023-04-04 |
US20200342933A1 (en) | 2020-10-29 |
KR20220018092A (ko) | 2022-02-14 |
US20190035453A1 (en) | 2019-01-31 |
KR102358552B1 (ko) | 2022-02-08 |
TW201911064A (zh) | 2019-03-16 |
WO2019022993A1 (en) | 2019-01-31 |
US10748598B2 (en) | 2020-08-18 |
TWI684867B (zh) | 2020-02-11 |
EP3659037A1 (en) | 2020-06-03 |
US10431289B2 (en) | 2019-10-01 |
US20220084582A1 (en) | 2022-03-17 |
KR20200022055A (ko) | 2020-03-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10204042B2 (en) | Memory system having persistent garbage collection | |
US10748598B2 (en) | Memory devices with selective page-based refresh | |
US9542344B2 (en) | Datapath management in a memory controller | |
US9645896B2 (en) | Data storage device and flash memory control method | |
EP2715548B1 (en) | Dynamic memory cache size adjustment in a memory device | |
TWI417717B (zh) | 具多流更新之非揮發性記憶體及方法 | |
US9081665B2 (en) | Apparatus, methods and architecture to increase write performance and endurance of non-volatile solid state memory components | |
US7120729B2 (en) | Automated wear leveling in non-volatile storage systems | |
US7969806B2 (en) | Systems and methods for writing to a memory | |
US20220027063A1 (en) | Distribution of Logical-to-Physical Address Entries Across Multiple Memory Areas | |
KR101889298B1 (ko) | 불휘발성 메모리를 포함하는 메모리 장치 및 불휘발성 메모리의 제어 방법 | |
US10839886B2 (en) | Method and apparatus for adaptive data retention management in non-volatile memory | |
JP2015535118A (ja) | データストレージデバイスにおける下位ページ破損を回避するための方法及び装置 | |
US11301150B2 (en) | Memory controller and method for updating address mapping information | |
JP2014116031A (ja) | メモリデバイスを備えた電子システム | |
JP2020529665A (ja) | ウェアレベリング | |
KR20210070054A (ko) | 저장 장치 및 그 동작 방법 | |
US11360885B2 (en) | Wear leveling based on sub-group write counts in a memory sub-system | |
US20200004676A1 (en) | Staggered garbage collection unit (gcu) allocation across dies | |
US20200194080A1 (en) | Consolidation of copy-back and write in pram blocks | |
US11789861B2 (en) | Wear leveling based on sub-group write counts in a memory sub-system | |
CN111949208B (zh) | 数据存储装置的存储器的虚拟物理擦除 | |
US10846213B2 (en) | Memory device and method of operating the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20200221 |
|
WW01 | Invention patent application withdrawn after publication |