CN110767175A - 驱动电路及显示面板 - Google Patents
驱动电路及显示面板 Download PDFInfo
- Publication number
- CN110767175A CN110767175A CN201910949431.5A CN201910949431A CN110767175A CN 110767175 A CN110767175 A CN 110767175A CN 201910949431 A CN201910949431 A CN 201910949431A CN 110767175 A CN110767175 A CN 110767175A
- Authority
- CN
- China
- Prior art keywords
- transistor
- electrically connected
- node
- signal
- drain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请实施例提供驱动电路及显示面板,该驱动电路包括输入模块、控制模块以及输出模块,输入模块用于根据起始信号以及第一时钟信号,输出信号至第一节点,并根据第一时钟信号调整第一节点的电位;控制模块用于根据第一时钟信号、第二时钟信号、恒压高电平信号以及恒压低电平信号,输出信号至第二节点以及控制第一节点的电位;以及输出模块用于根据第一节点的电位、第二节点的电位、恒压高电平信号以及恒压低电平信号输出扫描信号。本申请实施例提供的驱动电路及显示面板,采用较为简单的电路设计输出正压脉冲波形信号,且可以提高正压脉冲波形信号级传功能的稳定性。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种驱动电路及显示面板。
背景技术
GOA(英文全称:Gate Driver on Array,中文全称:集成栅极驱动电路)技术将栅极驱动电路集成在显示面板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。
随着显示面板的发展,人们追求更大屏幕,更高的分辨率,更刺激的视觉效果,这无疑对显示面板的制程、材料以及工艺提出了更高的要求。在液晶显示面板或发光二极管显示面板的面板良率筛选中,GOA驱动电路的工作状态是重点关注的项目,对整个产品的产出有非常重要的影响。然而,现有的驱动电路存在正压脉冲信号级传功能不稳定的缺陷。
发明内容
本申请实施例的目的在于提供一种驱动电路及显示面板,能够解决现有的驱动电路存在正压脉冲讯号级传功能不稳定的缺陷的技术问题。
本申请实施例提供一种驱动电路,包括:
输入模块,所述输入模块接入起始信号、第一时钟信号以及第二时钟信号,并电性连接于第一节点,所述输入模块用于根据所述起始信号以及所述第一时钟信号,输出信号至所述第一节点,并根据所述第一时钟信号调整所述第一节点的电位;
控制模块,所述控制模块接入所述第一时钟信号、所述第二时钟信号、恒压高电平信号以及恒压低电平信号,并电性连接于第二节点以及所述第一节点,所述控制模块用于根据所述第一时钟信号、所述第二时钟信号、所述恒压高电平信号以及所述恒压低电平信号,输出信号至所述第二节点以及控制所述第一节点的电位;以及
输出模块,所述输出模块接入所述恒压高电平信号以及所述恒压低电平信号,并电性连接于所述第一节点以及所述第二节点,所述输出模块用于根据所述第一节点的电位、所述第二节点的电位、所述恒压高电平信号以及所述恒压低电平信号输出扫描信号。
在本申请所述的驱动电路中,所述输出模块包括:第一晶体管、第二晶体管以及第二电容;
所述第一晶体管的栅极电性连接于所述第一节点,所述第一晶体管的源极电性连接于所述恒压低电平信号,所述第一晶体管的漏极电性连接于扫描信号输出端;
所述第二晶体管的栅极电性连接于所述第二节点,所述第二晶体管的源极电性连接于所述恒压高电平信号,所述第二晶体管的漏极端电性连接于所述扫描信号输出端;
所述第二电容的一端与所述第二节点电性连接,所述第二电容的另一端电性连接于所述恒压高电平信号。
在本申请所述的驱动电路中,所述输入模块包括:第八晶体管以及第一电容;
所述第八晶体管的栅极电性连接于所述第二时钟信号,所述第八晶体管的源极电性连接于所述起始信号,所述第八晶体管的漏极电性连接于所述第一节点;
所述第一电容的一端电性连接于所述第一时钟信号,所述第一电容的另一端电性连接于所述第一节点。
在本申请所述的驱动电路中,所述第八晶体管与所述第一节点之间还设置有一第十二晶体管;
所述第十二晶体管的栅极电性连接于所述恒压低电平信号,所述第十二晶体管的源极与所述第八晶体管的漏极电性连接,所述第八晶体管的漏极与所述第一节点电性连接。
在本申请所述的驱动电路中,所述第十二晶体管为P型晶体管,所述第十二晶体管在所述恒压低电平信号的控制下保持常开。
在本申请所述的驱动电路中,所述控制模块包括:第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第九晶体管、第十晶体管以及第三电容;
所述第九晶体管的漏极与所述第一节点电性连接,所述第九晶体管的源极与所述第十晶体管的漏极电性连接,所述第九晶体管的栅极与所述第五晶体管的源极均电性连接于所述第一时钟信号,所述第十晶体管的源极电性连接于所述恒压高电平信号,所述第十晶体管的栅极、所述第五晶体管的漏极、所述第四晶体管的源极均电性连接于第四节点,所述第五晶体管的栅极电性连接于第三节点,所述第六晶体管的源极与所述第七晶体管的栅极均电性连接于所述第二时钟信号,所述第七晶体管的源极电性连接于所述恒压低电平信号,所述第六晶体管的漏极以及所述第七晶体管的漏极均电性连接于所述第三节点,所述第四晶体管的栅极电性连接于所述第一时钟信号,所述第四晶体管的漏极、所述第三晶体管的漏极电性连接于所述第二节点,所述第三晶体管的源极电性连接于所述恒压高电平信号,所述第三晶体管的栅极电性连接于所述第一节点;
所述第三电容的一端电性连接于所述第三节点,所述第三电容的另一端电性连接于所述第四节点。
在本申请所述的驱动电路中,所述第七晶体管的漏极与所述第三节点之间还设置有一第十一晶体管;
所述第十一晶体管的栅极电性连接于所述恒压低电平信号,所述第十一晶体管的源极与所述第七晶体管的漏极电性连接,所述第十一晶体管的漏极与所述第三节点电性连接。
在本申请所述的驱动电路中,所述第十一晶体管为P型晶体管,所述第十一晶体管在所述恒压低电平信号的控制下保持常开。
在本申请所述的驱动电路中,所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第九晶体管、所述第十晶体管均为P型晶体管。
本申请实施例还提供一种显示面板,包括以上所述的驱动电路。
本申请实施例提供的驱动电路及显示面板,采用较为简单的电路设计输出正压脉冲波形信号,且可以提高正压脉冲波形信号级传功能的稳定性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的驱动电路的结构示意图;
图2为本申请实施例提供的驱动电路的时序示意图;
图3-图4为本申请实施例提供的驱动电路的第一阶段流程示意图;
图5-图6为本申请实施例提供的驱动电路的第二阶段流程示意图;
图7-图8为本申请实施例提供的驱动电路的第三阶段流程示意图;
图9-图10为本申请实施例提供的驱动电路的第四阶段流程示意图;
图11-图12为本申请实施例提供的驱动电路的第五阶段流程示意图;以及
图13-图14为本申请实施例提供的驱动电路的第六阶段流程示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请所有实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、输出端为漏极。此外本申请实施例所采用的晶体管均为P型晶体管,其中,P型晶体管为在栅极为低电平时导通,在栅极为高电平时截止。
请参阅图1,图1为本申请实施例提供的驱动电路的结构示意图。如图1所示,本申请实施例提供的驱动电路包括输入模块100、控制模块300以及输出模块200。本申请实施例提供的驱动电路,采用较为简单的电路设计输出正压脉冲波形信号,且可以提高正压脉冲波形信号级传功能的稳定性。
其中,该输入模块100接入起始信号EM(STV)、第一时钟信号CK以及第二时钟信号XCK,并电性连接于第一节点,输入模块100用于根据起始信号EM(STV)以及第一时钟信号CK,输出信号至第一节点Q,并根据第一时钟信号CK调整第一节点Q的电位。
其中,该控制模块300接入第一时钟信号CK、第二时钟信号XCK、恒压高电平信号VGH以及恒压低电平信号VGL,并电性连接于第二节点P以及第一节点Q,控制模块200用于根据第一时钟信号CK、第二时钟信号XCK、恒压高电平信号VGH以及恒压低电平信号VGL,输出信号至第二节点P以及控制第一节点Q的电位。
其中,该输出模块200接入恒压高电平信号VGH以及恒压低电平信号VGL,并电性连接于第一节点Q以及第二节点P,输出模块300用于根据第一节点Q的电位、第二节点P的电位、恒压高电平信号VGH以及恒压低电平信号VGL输出扫描信号EM(OUT)。
具体的,该输出模块200包括:第一晶体管T1、第二晶体管T2以及第二电容C2。第一晶体管T1的栅极电性连接于第一节点Q,第一晶体管T1的源极电性连接于恒压低电平信号VGL,第一晶体管T1的漏极电性连接于扫描信号EM(OUT)输出端;第二晶体管T2的栅极电性连接于第二节点P,第二晶体管T2的源极电性连接于恒压高电平信号VGH,第二晶体管T2的漏极端电性连接于扫描信号EM(OUT)输出端;第二电容C2的一端与第二节点P电性连接,第二电容C2的另一端电性连接于恒压高电平信号VGH。
具体的,该输入模块100包括:第八晶体管以及第一电容。第八晶体管T8的栅极电性连接于第二时钟信号XCK,第八晶体管T8的源极电性连接于起始信号EM(STV),第八晶体管T8的漏极电性连接于第一节点Q;第一电容C1的一端电性连接于第一时钟信号CK,第一电容C1的另一端电性连接于第一节点Q。
在一些实施方式中,第八晶体管T8与第一节点Q之间还设置有一第十二晶体管T12;第十二晶体管T12的栅极电性连接于恒压低电平信号VGL,第十二晶体管T12的源极与第八晶体管T8的漏极电性连接,第八晶体管T8的漏极与第一节点Q电性连接。其中,第十二晶体管T12为P型晶体管,第十二晶体管T12在恒压低电平信号VGL的控制下保持常开。需要说明的是,此处增加第十二晶体管T21可对整个驱动电路起到保护作用。
具体的,该控制模块300包括:第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第九晶体管T9、第十晶体管T10以及第三电容C3。其中,第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第九晶体管T9、第十晶体管T10均为P型晶体管。
第九晶体管T9的漏极与第一节点Q电性连接,第九晶体管T9的源极与第十晶体管T10的漏极电性连接,第九晶体管T9的栅极与第五晶体管T5的源极均电性连接于第一时钟信号CK,第十晶体管T10的源极电性连接于恒压高电平信号VGH,第十晶体管T10的栅极、第五晶体管T5的漏极、第四晶体管T4的源极均电性连接于第四节点A,第五晶体管T5的栅极电性连接于第三节点B,第六晶体管T6的源极与第七晶体管T7的栅极均电性连接于第二时钟信号XCK,第七晶体管T7的源极电性连接于恒压低电平信号VGL,第六晶体管T6的漏极以及第七晶体管T7的漏极均电性连接于第三节点B,第四晶体管T4的栅极电性连接于第一时钟信号CK,第四晶体管T4的漏极、第三晶体管T3的漏极电性连接于第二节点P,第三晶体管T3的源极电性连接于恒压高电平信号VGH,第三晶体管T3的栅极电性连接于第一节点Q;第三电容C3的一端电性连接于第三节点B,第三电容C3的另一端电性连接于第四节点A。
在一些实施方式中,第七晶体管T7的漏极与第三节点B之间还设置有一第十一晶体管T11;第十一晶体管T11的栅极电性连接于恒压低电平信号VGL,第十一晶体管T11的源极与第七晶体管T7的漏极电性连接,第十一晶体管T11的漏极与第三节点B电性连接。其中,第十一晶体管T11为P型晶体管,第十一晶体管T11在恒压低电平信号VGL的控制下保持常开。需要说明的是,此处增加第十一晶体管T11同样可对整个驱动电路起到保护作用。
进一步的,在本申请实施例中,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、第十一晶体管T11以及第十二晶体管T12均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管。本申请实施例提供的驱动电路中的晶体管为同一种类型的晶体管,从而避免不同类型的晶体管之间的差异性对驱动电路造成的影响。
下面对该驱动电路的具体工作流程进行描述,其中,图2为本申请实施例提供的驱动电路的时序示意图。第一时钟信号CK与第二时钟信号XCK为反相信号。该驱动电路的具体工作流程包括:
在第一阶段a,请同时参照图3以及图4,图3-图4为本申请实施例提供的驱动电路的第一阶段流程示意图。第一时钟信号CK为高电平,第二时钟信号XCK为低电平,起始信号EM(STV)为高电平。第九晶体管T9、第六晶体管T6、第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4关闭,通过第四节点A以及第三节点B点对该第三电容C3充电,扫描信号输出端输出的扫描信号EM(OUT)为低电平。
在第二阶段b,请同时参照图5以及图6,图5-图6为本申请实施例提供的驱动电路的第二阶段流程示意图。第二时钟信号XCK为高电平,第一时钟信号CK为低电平,起始信号EM(STV)为高电平;第八晶体管T8、第七晶体管T7、第六晶体管T6、第一晶体管T1、第三晶体管T3关闭,由于第一时钟信号CK的低电平通过第五晶体管T5以及第六晶体管T4进入第二节点P,使第二晶体管T2打开,第二电容C2开始充电,扫描信号输出端输出的扫描信号EM(OUT)为高电平。
在第三阶段c,请同时参照图7以及图8,图7-图8为本申请实施例提供的驱动电路的第三阶段流程示意图。该第一时钟信号CK为高电平,第二时钟信号XCK为低电平,起始信号EM(STV)为高电平;第九晶体管T9、第六晶体管T6、第一晶体管T1、第三晶体管T3、第四晶体管T4关闭,通过第四节点A以及第三节点B点对第三电容C3充电,在第二电容C2作用下,第二节点P位于低电位,扫描信号输出端输出的扫描信号EM(OUT)维持高电平。
在第四阶段d,请同时参照图9以及图10,图9-图10为本申请实施例提供的驱动电路的第四阶段流程示意图。第二时钟信号XCK为高电平,第一时钟信号CK为低电平,起始信号EM(STV)为低电平;第八晶体管T8、第七晶体管T7、第六晶体管T6、第一晶体管T1、第三晶体管T3关闭,由于第一时钟信号CK的低电平通过第五晶体管T5以及第四晶体管T4进入第二节点P,使第二晶体管T2打开,并使得第二电容C2充电,扫描信号输出端输出的扫描信号EM(OUT)持续高电平。
在第五阶段e,请同时参照图11以及图12,图11-图12为本申请实施例提供的驱动电路的第五阶段流程示意图。该第一时钟信号CK为高电平,第二时钟信号XCK为低电平,起始信号EM(STV)为低电平;第九晶体管T9、第二晶体管T2以及第四晶体管T4关闭,在第三晶体管T3打开的作用下,第五节点P位于高电位,关闭第二晶体管T2,扫描信号输出端输出的扫描信号EM(OUT)的电位降低。
在第六阶段f,请同时参照图13以及图14,图13-图14为本申请实施例提供的驱动电路的第六阶段流程示意图。第一时钟信号XCK为高电平,第二时钟信号CK为低电平,起始信号EM(STV)为低电平;第二晶体管T2、第五晶体管T5第七晶体管T7第八晶体管T8、第十晶体管T10关闭,在第一电容C1的作用下,第四节点Q被耦合成比低电位更加低的电平,第一晶体管T1完全打开,低电位写入扫描信号输出端。
本申请实施例还提供一种显示面板,其包括以上所述的驱动电路,具体可参照以上的描述,在此不做赘述。
以上仅为本申请的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (10)
1.一种驱动电路,其特征在于,包括:
输入模块,所述输入模块接入起始信号、第一时钟信号以及第二时钟信号,并电性连接于第一节点,所述输入模块用于根据所述起始信号以及所述第一时钟信号,输出信号至所述第一节点,并根据所述第一时钟信号调整所述第一节点的电位;
控制模块,所述控制模块接入所述第一时钟信号、所述第二时钟信号、恒压高电平信号以及恒压低电平信号,并电性连接于第二节点以及所述第一节点,所述控制模块用于根据所述第一时钟信号、所述第二时钟信号、所述恒压高电平信号以及所述恒压低电平信号,输出信号至所述第二节点以及控制所述第一节点的电位;以及
输出模块,所述输出模块接入所述恒压高电平信号以及所述恒压低电平信号,并电性连接于所述第一节点以及所述第二节点,所述输出模块用于根据所述第一节点的电位、所述第二节点的电位、所述恒压高电平信号以及所述恒压低电平信号输出扫描信号。
2.根据权利要求1所述的驱动电路,其特征在于,所述输出模块包括:第一晶体管、第二晶体管以及第二电容;
所述第一晶体管的栅极电性连接于所述第一节点,所述第一晶体管的源极电性连接于所述恒压低电平信号,所述第一晶体管的漏极电性连接于扫描信号输出端;
所述第二晶体管的栅极电性连接于所述第二节点,所述第二晶体管的源极电性连接于所述恒压高电平信号,所述第二晶体管的漏极端电性连接于所述扫描信号输出端;
所述第二电容的一端与所述第二节点电性连接,所述第二电容的另一端电性连接于所述恒压高电平信号。
3.根据权利要求1所述的驱动电路,其特征在于,所述输入模块包括:第八晶体管以及第一电容;
所述第八晶体管的栅极电性连接于所述第二时钟信号,所述第八晶体管的源极电性连接于所述起始信号,所述第八晶体管的漏极电性连接于所述第一节点;
所述第一电容的一端电性连接于所述第一时钟信号,所述第一电容的另一端电性连接于所述第一节点。
4.根据权利要求3所述的驱动电路,其特征在于,所述第八晶体管与所述第一节点之间还设置有一第十二晶体管;
所述第十二晶体管的栅极电性连接于所述恒压低电平信号,所述第十二晶体管的源极与所述第八晶体管的漏极电性连接,所述第八晶体管的漏极与所述第一节点电性连接。
5.根据权利要求3所述的驱动电路,其特征在于,所述第十二晶体管为P型晶体管,所述第十二晶体管在所述恒压低电平信号的控制下保持常开。
6.根据权利要求1所述的驱动电路,其特征在于,所述控制模块包括:第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第九晶体管、第十晶体管以及第三电容;
所述第九晶体管的漏极与所述第一节点电性连接,所述第九晶体管的源极与所述第十晶体管的漏极电性连接,所述第九晶体管的栅极与所述第五晶体管的源极均电性连接于所述第一时钟信号,所述第十晶体管的源极电性连接于所述恒压高电平信号,所述第十晶体管的栅极、所述第五晶体管的漏极、所述第四晶体管的源极均电性连接于第四节点,所述第五晶体管的栅极电性连接于第三节点,所述第六晶体管的源极与所述第七晶体管的栅极均电性连接于所述第二时钟信号,所述第七晶体管的源极电性连接于所述恒压低电平信号,所述第六晶体管的漏极以及所述第七晶体管的漏极均电性连接于所述第三节点,所述第四晶体管的栅极电性连接于所述第一时钟信号,所述第四晶体管的漏极、所述第三晶体管的漏极电性连接于所述第二节点,所述第三晶体管的源极电性连接于所述恒压高电平信号,所述第三晶体管的栅极电性连接于所述第一节点;
所述第三电容的一端电性连接于所述第三节点,所述第三电容的另一端电性连接于所述第四节点。
7.根据权利要求6所述的驱动电路,其特征在于,所述第七晶体管的漏极与所述第三节点之间还设置有一第十一晶体管;
所述第十一晶体管的栅极电性连接于所述恒压低电平信号,所述第十一晶体管的源极与所述第七晶体管的漏极电性连接,所述第十一晶体管的漏极与所述第三节点电性连接。
8.根据权利要求7所述的驱动电路,其特征在于,所述第十一晶体管为P型晶体管,所述第十一晶体管在所述恒压低电平信号的控制下保持常开。
9.根据权利要求6所述的驱动电路,其特征在于,所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第九晶体管、所述第十晶体管均为P型晶体管。
10.一种显示面板,其特征在于,包括权利要求1-9任一项所述的驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910949431.5A CN110767175A (zh) | 2019-10-08 | 2019-10-08 | 驱动电路及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910949431.5A CN110767175A (zh) | 2019-10-08 | 2019-10-08 | 驱动电路及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110767175A true CN110767175A (zh) | 2020-02-07 |
Family
ID=69331223
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910949431.5A Pending CN110767175A (zh) | 2019-10-08 | 2019-10-08 | 驱动电路及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110767175A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111640388A (zh) * | 2020-06-30 | 2020-09-08 | 上海天马微电子有限公司 | 扫描信号生成电路、检测电路、面板及扫描信号生成方法 |
WO2022241843A1 (zh) * | 2021-05-20 | 2022-11-24 | 武汉华星光电技术有限公司 | 驱动电路及显示面板 |
WO2023178773A1 (zh) * | 2022-03-24 | 2023-09-28 | 惠州华星光电显示有限公司 | 驱动电路及显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105321490A (zh) * | 2015-11-11 | 2016-02-10 | 信利(惠州)智能显示有限公司 | 阵列基板行驱动电路、阵列基板及液晶显示器件 |
CN105632441A (zh) * | 2016-02-26 | 2016-06-01 | 深圳市华星光电技术有限公司 | 栅极驱动电路 |
CN106652901A (zh) * | 2016-12-22 | 2017-05-10 | 武汉华星光电技术有限公司 | 驱动电路及使用其的显示装置 |
CN107978276A (zh) * | 2018-01-19 | 2018-05-01 | 昆山国显光电有限公司 | 级电路、扫描驱动器及显示装置 |
CN109493783A (zh) * | 2018-12-21 | 2019-03-19 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
US10302985B1 (en) * | 2017-11-28 | 2019-05-28 | Wuhan China Star Optoelectronics Technology Co., Ltd. | GOA circuit, liquid crystal panel and display device |
CN110111715A (zh) * | 2019-04-22 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
-
2019
- 2019-10-08 CN CN201910949431.5A patent/CN110767175A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105321490A (zh) * | 2015-11-11 | 2016-02-10 | 信利(惠州)智能显示有限公司 | 阵列基板行驱动电路、阵列基板及液晶显示器件 |
CN105632441A (zh) * | 2016-02-26 | 2016-06-01 | 深圳市华星光电技术有限公司 | 栅极驱动电路 |
CN106652901A (zh) * | 2016-12-22 | 2017-05-10 | 武汉华星光电技术有限公司 | 驱动电路及使用其的显示装置 |
US10302985B1 (en) * | 2017-11-28 | 2019-05-28 | Wuhan China Star Optoelectronics Technology Co., Ltd. | GOA circuit, liquid crystal panel and display device |
CN107978276A (zh) * | 2018-01-19 | 2018-05-01 | 昆山国显光电有限公司 | 级电路、扫描驱动器及显示装置 |
CN109493783A (zh) * | 2018-12-21 | 2019-03-19 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN110111715A (zh) * | 2019-04-22 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111640388A (zh) * | 2020-06-30 | 2020-09-08 | 上海天马微电子有限公司 | 扫描信号生成电路、检测电路、面板及扫描信号生成方法 |
WO2022241843A1 (zh) * | 2021-05-20 | 2022-11-24 | 武汉华星光电技术有限公司 | 驱动电路及显示面板 |
US12067916B2 (en) | 2021-05-20 | 2024-08-20 | Wuhan China Star Optoelectronics Technology Co., Ltd. | Driving circuit and display panel |
WO2023178773A1 (zh) * | 2022-03-24 | 2023-09-28 | 惠州华星光电显示有限公司 | 驱动电路及显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10902931B2 (en) | Shift register unit and method for driving the same, gate driving circuit, and display apparatus | |
CN108766380B (zh) | Goa电路 | |
CN108564930B (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
US10043477B2 (en) | GOA circuit | |
CN108932933B (zh) | 移位寄存器、栅极驱动电路、显示装置 | |
CN103065592B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件 | |
WO2017117849A1 (zh) | Goa驱动电路 | |
EP3499495A1 (en) | Goa circuit | |
US20150325190A1 (en) | Shift register unit, gate driving circuit and display device | |
US10302985B1 (en) | GOA circuit, liquid crystal panel and display device | |
WO2017045346A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置 | |
CN105139822B (zh) | 移位寄存器及其驱动方法,栅极驱动电路 | |
US10403188B2 (en) | Shift register unit, gate driving circuit and display device | |
WO2013152604A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
US10796780B2 (en) | Shift register unit and driving method thereof, gate driving circuit and display apparatus | |
WO2020147689A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN104810003A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN110689858B (zh) | 一种移位寄存器及其驱动方法、栅极驱动电路 | |
CN110007628B (zh) | Goa电路及显示面板 | |
CN110767175A (zh) | 驱动电路及显示面板 | |
CN110767176A (zh) | 驱动电路及显示面板 | |
CN108364622B (zh) | 移位寄存器单元及其驱动方法、驱动装置和显示装置 | |
US11176863B2 (en) | Shift register unit, gate driving circuit and display device | |
CN109935192B (zh) | Goa电路及显示面板 | |
WO2021253570A1 (zh) | 显示面板及栅极驱动电路驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200207 |
|
RJ01 | Rejection of invention patent application after publication |