CN110729992B - 开关电路及其操作方法 - Google Patents

开关电路及其操作方法 Download PDF

Info

Publication number
CN110729992B
CN110729992B CN201811247936.9A CN201811247936A CN110729992B CN 110729992 B CN110729992 B CN 110729992B CN 201811247936 A CN201811247936 A CN 201811247936A CN 110729992 B CN110729992 B CN 110729992B
Authority
CN
China
Prior art keywords
signal
voltage level
conductive terminal
connector
switch circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811247936.9A
Other languages
English (en)
Other versions
CN110729992A (zh
Inventor
孫士宸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Super Micro Computer Inc
Original Assignee
Super Micro Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Super Micro Computer Inc filed Critical Super Micro Computer Inc
Publication of CN110729992A publication Critical patent/CN110729992A/zh
Application granted granted Critical
Publication of CN110729992B publication Critical patent/CN110729992B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • H03K17/6872Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0002Multistate logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/73Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures connecting to other rigid printed circuits or like structures
    • H01R12/735Printed circuits including an angle between each other
    • H01R12/737Printed circuits being substantially perpendicular to each other
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0063High side switches, i.e. the higher potential [DC] or life wire [AC] being directly connected to the switch and not via the load

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Electronic Switches (AREA)

Abstract

本申请涉及开关电路及其操作方法。该开关电路包含:经配置以从连接件的第一插脚接收第一信号的第一导电端子,经配置以从所述连接件的第二插脚接收第二信号的第二导电端子,电连接到所述连接件的第三插脚的第三导电端子,及电连接到所述连接件的第四插脚的第四导电端子。所述第三导电端子在接收到所述第一信号之后,将具有第一电压电平的第一电力信号输出到所述连接件的所述第三插脚,且所述第四导电端子在接收到所述第二信号之后,将具有第二电压电平的第二电力信号输出到所述连接件的所述第四插脚。

Description

开关电路及其操作方法
技术领域
本发明大体上涉及开关电路,且特定来说涉及用于电子装置的开关电路及其操作方 法。
背景技术
随着技术的发展,每天都有新的产品进入市场。有时,此些发展的形式为随时间推移不断改变产品。较新型号可能在某些参数(例如功率消耗)方面不同于之前型号。如果 新的参数产生的新技术要求不能满足,那么装置的性能可能受到不利影响。
发明内容
根据本发明的一些实施例,一种开关电路包含第一导电端子、第二导电端子、第三导电端子及第四导电端子。第一导电端子经配置以从连接件的第一插脚接收第一信号。 第二导电端子经配置以从连接件的第二插脚接收第二信号。第三导电端子电连接到连接 件的第三插脚。第四导电端子电连接到连接件的第四插脚。第三导电端子在接收到第一 信号之后,将具有第一电压电平的第一电力信号输出到连接件的第三插脚,且第四导电 端子在接收到第二信号之后,将具有第二电压电平的第二电力信号输出到连接件的第四 插脚。第二电压电平不同于第一电压电平。
根据本发明的一些实施例,一种操作开关电路的方法。所述方法包含:在开关电路的第一导电端子处从连接件的第一插脚接收第一信号;在开关电路的第二导电端子处从连接件的第二插脚接收第二信号;在接收到第一信号之后,在开关电路的第三导电端子 处将具有第一电压电平的第一电力信号输出到连接件的第三插脚,并在接收到第二信号 之后,在开关电路的第四导电端子处将具有第二电压电平的第二电力信号输出到连接件 的第四插脚。第二电压电平不同于第一电压电平。
附图说明
当结合附图阅读时,从以下详细描述容易地理解本发明的方面。应注意,各种特征可能未按比例绘制,且各种特征的尺寸可出于清楚论述起见而任意增大或减小。
图1A为说明根据本发明的一些实施例的系统的示意图。
图1B为说明根据本发明的一些实施例的另一系统的示意图。
图2为说明根据本发明的一些实施例的连接件的示意图。
图3为说明根据本发明的一些实施例的开关电路的示意图。
图3A为说明根据本发明的一些实施例的开关模块的示意图。
图3B为说明根据本发明的一些实施例的另一开关模块的示意图。
图4A为说明根据本发明的一些实施例的开关电路的示意图。
图4B为说明根据本发明的一些实施例的另一开关电路的示意图。
图5为说明根据本发明的一些实施例的一些操作的流程图。
图6为说明根据本发明的一些实施例的一些操作的流程图。
具体实施方式
下文详细论述本发明的实施例及其使用。然而,应了解,所述实施例阐述可实施于广泛多种特定上下文中的许多适用概念。应理解,以下公开内容提供实施各种实施例的 不同特征的许多不同实施例或实例。下文出于论述的目的描述组件及布置的特定实例。 当然,此些组件及布置仅为实例且不打算为限制性的。
除非另外规定,否则包含例如“上方”、“下方”、“向上”、“左侧”、“右侧”、“向下”、“顶部”、“底部”、“垂直”、“水平”、“侧面”、“较高”、“下部”、“上部”、“上面”、“下 面”等等的术语的空间描述在本文中是相对于对应图中示出的定向使用。应理解,本文 中所使用的空间描述是出于说明的目的,且本文中所描述的结构的实际实施可以任何定 向或方式在空间上布置,前提是本发明的实施例的优点不因此布置而有偏差。
下文使用特定语言公开图中所说明的实施例或实例。然而,将理解,实施例及实例并不打算为限制性的。如相关领域中的一般技术人员通常将想到,本发明实施例的任何 更改及修改,及公开于本文中的原理的任何其它应用处于本发明的范围内。
另外,本发明可在各种实例中重复附图标记及/或字母。此重复是出于简化及清楚的 目的,且本身并不指示本文中所论述的各种实施例及/或配置之间的关系。
因此,需要开发解决装置的不同型号之间(例如,旧版型号与下一代型号之间)的不 相容性问题的机构。
图1A为说明根据本发明的一些实施例的系统的示意图。如图1A中所示出,系统 1a包含电源单元或电力供应单元2、处理单元4、开关电路6a及连接件8。
系统1可集成到电路板(例如,印刷电路板(PCB))上。在本发明的一些实施例中,系统1a可安置于一些未整合的电路板上;例如电力供应单元2可安置于第一电路板上, 且处理单元4可安置于与第一电路板分离且电连接到第一电路板的第二电路板上。
电力供应单元2可包含(但不限于)例如AC-DC电力供应器、DC-DC电力供应器、 可编程电力供应器(CVCC)等。电力供应单元2提供各种电压电平的电力信号。举例来说, 电力供应单元2提供电压电平的范围介于1.8伏特(V)到12V的电力信号。电力供应单元 2输出电压电平为1.8V的电力信号。电力供应单元2输出电压电平为3.3V的电力信号。 电力供应单元2输出电压电平为12V的电力信号。电力供应单元2电连接到开关电路 6a。电力供应单元2电连接到处理单元4。电力供应单元2电连接到连接件8。电力供 应单元2将电力信号供应或输出到开关电路6a。
处理单元4可包含(但不限于)例如中央处理单元(CPU)、微处理器、专用指令集处理 器(ASIP)、图形处理单元(GPU)、物理处理单元(PPU)、数字信号处理器(DSP)、图像处 理器、共处理器、浮点单元、网络处理器、多核心处理器、前端处理器等。处理单元4 电连接到开关电路6a。处理单元4电连接到电力供应单元2。处理单元4电连接到连接 件8。
连接件8可包含(但不限于)例如插口、插槽、接合机构等。连接件8可包含存储卡连接件,其包含在其侧壁处界定导电端子凹槽及两个定位凹槽的绝缘外壳。保护壳与绝 缘外壳耦合以形成(卡)腔体。连接件8可包含一或多个抗失配部分。抗失配部分具有不 同宽度及垂直长度。连接件8可包含固定在导电端子凹槽中,且焊接到电路板(例如PCB) 以与插入到腔体中的电子装置(例如,存储器(卡))的对应接点电接合的导电端子。连接件 8电连接到开关电路6a。连接件8电连接到处理单元4。连接件8电连接到电力供应单 元2。连接件8包含导电插脚P1、P2、P3、P4及P5。开关电路6a在本发明的一些其它 实施例中可包含较多或较少导电插脚,为简化起见未说明此情况。
开关电路6a包含导电端子T1、T2、T3、T4、T5、T6及T7。开关电路6a在本发明 的一些其它实施例中可包含较多或较少导电端子,为简化起见未说明此情况。
导电端子T1电连接到电力供应单元2。为简化起见,图1A中所说明的导电端子 T1仅包含单个连接;然而,可以预期电力供应单元2与开关电路6a之间可存在用于信 号传输(例如,传输各种电压电平的电力信号)的较多连接。
开关电路6a的导电端子T2电连接到处理单元4。开关电路6a的导电端子T3电连 接到连接件8的插脚P1。开关电路6a的导电端子T4电连接到连接件8的插脚P2。开 关电路6a的导电端子T5电连接到连接件8的插脚P3。开关电路6a的导电端子T6电 连接到连接件8的插脚P4。开关电路6a的导电端子T7电连接到连接件8的插脚P5。
开关电路6a的导电端子T1经配置以从电力供应单元2接收电力信号s1。
信号s2在开关电路6a的导电端子T2与处理单元4之间传输。
信号s3在开关电路6a的导电端子T3与连接件8的插脚P1之间传输。
信号s5在开关电路6a的导电端子T5与连接件8的插脚P3之间传输。
开关电路6a的导电端子T4经配置以将电力信号s4提供到连接件8的插脚P2。
开关电路6a的导电端子T6经配置以将电力信号s6提供到连接件8的插脚P4。
信号s7在开关电路6a的导电端子T7与连接件8之间传输。
开关电路6a的导电端子T4在从连接件8的插脚P1接收到信号s3之后,将电力信 号s4输出到连接件8的插脚P2。开关电路6a的导电端子T6在从连接件8的插脚P3 接收到信号s5之后,将电力信号s6输出到连接件8的插脚P4。电力信号s4具有不同 于电力信号s6的电压的电压电平。
开关电路6a经配置以在从连接件8的插脚P3接收到信号s5之后,改变在开关电 路6a与连接件8之间传输的信号s7的电压电平。
当从连接件8的插脚P1接收到的信号s3为接地电平或相对低电压电平的信号时,开关电路6a的导电端子T4将电力信号s4输出到连接件8的插脚P2。
当从连接件8的插脚P3接收到的信号s5为接地电平或相对低电压电平的信号时,开关电路6a的导电端子T6将电力信号s6输出到连接件8的插脚P4。
当从连接件8的插脚P3接收到的信号s5为接地电平或相对低电压电平的信号时,开关电路6a经配置以改变信号s7的电压电平。
电力信号s4具有不同于电力信号s6的电压电平的电压电平。电力信号s4具有低于电力信号s6的电压电平的电压电平。电力信号s4可具有大致3.3V的电压电平。电力信 号s6可具有大致12V的电压电平。
图1B为说明根据本发明的一些实施例的系统的示意图。图1B中示出的系统1b相同或类似于如参考图1A所描述及说明的系统1a。在一些实施例中,图1B中示出的系 统1b不同于如参考图1A所描述及说明的系统1a。
图1B中示出的开关电路6b相同或类似于如参考图1A所描述及说明的开关电路6a。在一些实施例中,图1B中示出的开关电路6b不同于如参考图1A所描述及说明的开关 电路6a。
参考图1B,开关电路6b包含开关电路62a及开关电路64a。
开关电路62a包含导电端子VCC_1、VCC_2、IN_1、OUT_1、IN_2及OUT_2。虽 然未说明,但预期开关电路62a可包含较多或较少导电端子。
开关电路62a的导电端子VCC_1电连接到电力供应单元2。开关电路62a的导电端子VCC_1电连接到开关电路6b的导电端子T1_a。
开关电路62a的导电端子VCC_2电连接到电力供应单元2。开关电路62a的导电端子VCC_2电连接到开关电路6b的导电端子T1_b。
开关电路62a的导电端子IN_1电连接到连接件8的插脚P1。开关电路62a的导电 端子IN_1电连接到开关电路6b的导电端子T3。
开关电路62a的导电端子OUT_1电连接到连接件8的插脚P2。开关电路62a的导 电端子OUT_1电连接到开关电路6b的导电端子T4。
开关电路62a的导电端子IN_2电连接到连接件8的插脚P3。开关电路62a的导电 端子IN_2电连接到开关电路6b的导电端子T5。
开关电路62a的导电端子OUT_2电连接到连接件8的插脚P4。开关电路62a的导 电端子OUT_2电连接到开关电路6b的导电端子T6。
开关电路62a的导电端子VCC_1从电力供应单元2接收电力信号s1_a。开关电路62a的导电端子VCC_2从电力供应单元2接收电力信号s1_b。开关电路62a的导电端子 OUT_1在从连接件8的插脚P1接收到信号s3时或之后,将电力信号s1_a输出到连接 件的插脚P2。开关电路62a的导电端子OUT_2在从连接件8的插脚P3接收到信号s5 时或之后,将电力信号s1_b输出到连接件的插脚P4。
当从连接件8的插脚P1接收到的信号s3为接地电压电平或相对低电压电平的信号时,开关电路62a的导电端子OUT_1将电力信号s1_a输出到连接件的插脚P2。当从连 接件8的插脚P3接收到的信号s5为接地电压电平或相对低电压电平的信号时,开关电 路62a的导电端子OUT_2将电力信号s1_b输出到连接件8的插脚P4。
电力信号s1_a具有不同于电力信号s1_b的电压电平的电压电平。电力信号s1_a具有低于电力信号s1_b的电压电平的电压电平。电力信号s1_a可具有大致3.3V的电压电 平。电力信号s1_b可具有大致12V的电压电平。
开关电路64a包含导电端子VCC_1、VCC_3、D1、IN_1及D2。
开关电路64a的导电端子VCC_1电连接到电力供应单元2。开关电路64a的导电端子VCC_1电连接到开关电路6b的导电端子T1_a。
开关电路64a的导电端子VCC_3电连接到电力供应单元2。开关电路64a的导电端子VCC_3电连接到开关电路6b的导电端子T1_c。
开关电路64a的导电端子D1电连接到处理单元4。开关电路64a的导电端子D1电 连接到开关电路6b的导电端子T2。
开关电路64a的导电端子D2电连接到连接件8的插脚P5。开关电路64a的导电端 子D2电连接到开关电路6b的导电端子T7。
开关电路64a的导电端子IN_1电连接到连接件8的插脚P3。开关电路64a的导电 端子IN_1电连接到开关电路6b的导电端子T5。
开关电路64a的导电端子VCC_1从电力供应单元2接收电力信号s1_a。
开关电路64a的导电端子VCC_3从电力供应单元2接收电力信号s1_c。
电力信号s1_a具有不同于电力信号s1_c的电压电平的电压电平。电力信号s1_a具有高于电力信号s1_c的电压电平的电压电平。电力信号s1_a可具有大致3.3V的电压电 平。电力信号s1_c可具有大致1.8V的电压电平。
开关电路64a经配置以提供信号s2在处理单元4与开关电路6b之间的传输。开关电路64a进一步经配置以提供信号s7在开关电路6b与连接件8之间的传输。开关电路 64a经配置以在开关电路64a的导电端子IN_1处接收到信号s5之后,改变信号s7的电 压电平。开关电路64a经配置以在开关电路6b的T5处接收到信号s5之后,改变信号 s7的电压电平。信号s7的电压电平从相对低电压电平改变为相对高电压电平。信号s7 的电压电平可从1.8V改变为3.3V。
图2为说明根据本发明的一些实施例的连接件的示意图。图2中示出的连接件8a相同或类似于如参考图1A或1B所说明及描述的连接件8。在一些实施例中,图2中示 出的连接件8a不同于如参考图1A或1B所说明及描述的连接件8。
参考图2,连接件8a包含用于在连接件8a接纳电子装置时,与电子装置的对应接点电接合的多个插脚。电子装置可包含(但不限于)例如M.2固态驱动器(SSD)SSD或下一 代小型外观尺寸(NGSFF)SSD。NGSFF SSD为M.2SSD的下一代装置。NGSFF SSD可 以大致3.3V的电力信号工作。NGSFF SSD可以大致12V的电力信号工作。M.2SSD可 以大致3.3V的电力信号工作。NGSFF SSD可接收或传输大致3.3V的边带信号。M.2SSD 可接收或传输大致1.8V的边带信号。
当并无电子装置插入到连接件8a中或与之接合时,具有默认高电压的信号s3被提供到插脚P1。当并无电子装置插入到连接件8a中或与之接合时,具有相对高电压的信 号s3被提供到插脚P1。
一旦电子装置插入到连接件8a中或与之接合,信号s3的电压电平被下拉到相对低电压电平(例如,接地电压电平)。可(由开关电路6a或6b)使用插脚P1处的信号s3的改 变,以确定是否存在或接合了电子装置。
当并无电子装置插入到连接件8a中或与之接合(或由其接纳)时,在插脚P3处提供了具有浮动电压电平(或相对高电压电平)的信号s5。在连接件8a接纳第一类型的电子装置(例如,NGSFF SSD)时或之后,信号s5的电压电平将被下拉到相对低电压电平(例如, 接地电压电平)。在连接件8a接纳第二类型的电子装置(例如,M.2SSD)时或之后,信号 s5的电压电平保持处于相对高电压电平。
插脚P2经配置以接收电力信号s1_a。电力信号s1_a可具有3.3V的电压电平。
插脚P4经配置以接收电力信号s1_b。电力信号s1_b可具有12V的电压电平。
具有相对高电压电平(例如12V)的电力信号可损害M.2SSD。具有相对高电压电平(例如3.3V)的边带信号可损害M.2SSD。
连接件8a的插脚P5经配置以将信号s7传输到处理单元4。连接件8a的插脚P5经 配置以从处理单元4接收信号s7。信号s7可包含(但不限于)与由连接件8a接纳的电子 装置的型号名称、系列编号、温度、功率消耗或性能相关联的信息。
图3为说明根据本发明的一些实施例的开关电路的示意图。图3中示出的开关电路62b相同或类似于如参考图1B所描述及说明的开关电路62a。在一些实施例中,图3中 示出的开关电路62b不同于如参考图1B所描述及说明的开关电路62a。
参考图3,开关电路62b包含开关模块622a及另一开关模块624a。
开关模块622a电连接到开关电路62b的导电端子VCC_1。开关模块622a电连接到开关电路62b的导电端子IN_1。开关模块622a电连接到开关电路62b的导电端子 OUT_1。
开关模块624a电连接到开关电路62b的导电端子VCC_1。开关模块624a电连接到开关电路62b的导电端子VCC_2。开关模块624a电连接到开关电路62b的导电端子 IN_2。开关模块624a电连接到开关电路62b的导电端子OUT_2。
开关模块622a从开关电路62b的导电端子VCC_1接收电力信号s1_a。开关模块622a在从开关电路62b的导电端子IN_1接收到信号s3之后,将电力信号s1_a输出到开关电 路62b的导电端子OUT_1。
开关模块624a从开关电路62b的导电端子VCC_1接收电力信号s1_a。开关模块624a从开关电路62b的导电端子VCC_2接收电力信号s1_b。由开关模块622a输出的电力信 号s1_a可启用开关模块624a。开关模块624a响应于从开关电路62b的导电端子IN_2 接收到的信号s5而将电力信号s1_b输出到开关电路62b的导电端子OUT_2。
图3A为说明根据本发明的一些实施例的开关模块的示意图。图3A中示出的开关模块622b相同或类似于如参考图3所描述及说明的开关模块622a。在一些实施例中, 图3A中示出的开关模块622b不同于如参考图3所描述及说明的开关模块622a。
参考图3A,开关模块622b包含多个导电端子。开关模块622b包含控制逻辑6221。开关模块622b的导电端子VCC_1经配置以从电力供应单元2接收电力信号s1_a。开关 模块622b的导电端子IN_1经配置以从连接件8的插脚P1接收信号s3。开关模块622b 的导电端子OUT_1经配置以将电力信号s1_a输出到连接件8的插脚P2。
开关模块622b包含电连接到开关模块622b的导电端子dVdT的电容器C_1。电容 器C_1用于控制输出到连接件8的插脚P2的电力信号s1_a的上升时间。
电容器C_1的电容值被设计成符合电子装置的标准或规范。电容器C_1的电容值被设计成与不同电子装置的上升时间相容。电容器C_1的电容值被设计成与NGSFF SSD 及M.2SSD的规范中界定的不同上升时间相容。举例来说,在M.2SSD中,所接收电 力信号的上升时间可界定为大于1毫秒(ms)。举例来说,在NGSFF SSD中,所接收电 力信号的上升时间可界定为大于1毫秒。在本申请案的一些实施例中,电容器C_1具有 大致1.5毫微法拉(nF)的电容值。在本申请案的一些实施例中,电容器C_1具有控制/促 进电力信号s1_a具有大致1.5毫秒的上升时间的电容值。电容器C_1具有控制/促进电 力信号s1_a具有满足NGSFFSSD的规范中界定的准则或标准的上升时间的电容值。电 容器C_1具有控制/促进电力信号s1_a具有满足M.2SSD的规范中界定的准则或标准的 上升时间的电容值。在一些实施例中,控制逻辑6221为可提供过电压保护及/或过电流 保护的eFuse组件。
图3B为说明根据本发明的一些实施例的开关模块的示意图。图3B中示出的开关模块624b相同或类似于如参考图3所描述及说明的开关模块624a。在一些实施例中,图 3B中示出的开关模块624b不同于如参考图3所描述及说明的开关模块624a。
参考图3B,开关模块624b包含反相器电路6242及控制逻辑6244。开关模块624b 分别电连接到导电端子VCC_1、VCC_2、IN_2、OUT_1及OUT_2。
导电端子VCC_1经配置以从电力供应单元2接收电力信号s1_a。
导电端子VCC_2经配置以从电力供应单元2接收电力信号s1_b。
控制逻辑6244的启用导电端子EN可接收从开关模块622a或622b输出的电力信号s1_a,以启用控制逻辑6244。
导电端子OUT_2经配置以在导电端子IN_2处接收到信号s5时或之后,输出电力 信号s1_b。
反相器电路6242经配置以改变从导电端子IN_2接收到的信号s5的电压电平。举例来说,如果从导电端子IN_2接收到的信号s5具有相对低电压电平(例如,接地电压电 平或逻辑低),那么反相器电路6242可将相对低电压电平改变为相对高电压电平(逻辑 高),且反之亦然。由反相器电路6242输出的相对高电压电平可触发控制逻辑6244在导 电端子OUT_2处输出电力信号s1_b。
反相器电路6242包含金属氧化物半导体场效应晶体管(MOSFET)。反相器电路6242包含二极管。虽然图3B中未说明,但预期反相器电路6242可包含较多组件或由其它感 兴趣的反相器电路替换。
参考图3B,电容器C_2电连接到控制逻辑6244的导电端子dV/dT。电容器C_2的 电容值用于控制从导电端子OUT_2输出的电力信号s1_b的上升时间。电容器C_2的电 容值被设计成符合电子装置的标准或规范。电容器C_2的电容值被设计成与不同电子装 置的上升时间相容。电容器C_2的电容值被设计成与NGSFF SSD及M.2SSD的规范中 界定的不同上升时间相容。
举例来说,在M.2SSD中,所接收电力信号的上升时间可界定为大于1毫秒(ms)。 举例来说,在NGSFF SSD中,所接收电力信号的上升时间可界定为大于1毫秒。在本 申请案的一些实施例中,电容器C_2具有大致0.1微法拉(μF)的电容值。在本申请案的 一些实施例中,电容器C_2具有控制/促进电力信号s1_b具有大致1.2毫秒的上升时间 的电容值。电容器C_2具有控制/促进电力信号s1_b具有满足NGSFF SSD的规范中界 定的准则或标准的上升时间的电容值。电容器C_2具有控制/促进电力信号s1_b具有满 足M.2SSD的规范中界定的准则或标准的上升时间的电容值。
参考图3B,开关模块624b包含与电阻器R_2串联连接的电阻器R_1。电阻器R_1 及R_2可充当分压器以向控制逻辑6244提供合适的偏压电压。另外,电阻器R_2与电 容器C_3并联连接。电容器C_3经配置以过滤不合需要的噪声。在一些实施例中,控制 逻辑6244为可提供过电压保护及/或过电流保护的eFuse组件。
图4A为说明根据本发明的一些实施例的开关电路的示意图。在一些实施例中,图4A中示出的开关电路64b相同或类似于如参考图1B所描述及说明的开关电路64a。在 一些实施例中,图4A中示出的开关电路64b不同于如参考图1B所描述及说明的开关电 路64a。
参考图4A,开关电路64b包含控制逻辑642a及上拉电路644a。
控制逻辑642a可包含(但不限于)例如符合I2C(互连集成电路)协议的微处理器。控制 逻辑642a支持热调换(hot swap)功能。
控制逻辑642a分别电连接到开关电路64b的导电端子D1、D2及VCC_1。
上拉电路644a分别电连接到开关电路64b的导电端子VCC_1、VCC_3、IN_1及D2。
尽管为简化起见,在图4A中将导电端子D1及D2分别说明为单个连接,但可预期 导电端子D1可包含到处理单元4的多个连接,且导电端子D2可包含到连接件8的多 个连接。
上拉电路644a从开关电路64b的导电端子VCC_1接收电力信号s1_a。上拉电路644a从开关电路64b的导电端子VCC_3接收电力信号s1_c。上拉电路644a从开关电路64b 的导电端子IN_1接收信号s5。
上拉电路644a经配置以在从开关电路64b的导电端子IN_1接收到信号s5时或之后,改变在导电端子D2与连接件8的插脚P5之间传输的信号s7的电压电平。在从导 电端子IN_1接收到信号s5时或之后,信号s7的电压电平从相对低电压电平改变为相对 高电压电平。在一些实施例中,在从导电端子IN_1接收到信号s5时或之后,信号s7 的电压电平从1.8伏特改变为3.3伏特。
图4B为说明根据本发明的一些实施例的开关电路的示意图。图4B中示出的开关电路64c相同或类似于如参考图1B所描述及说明的开关电路64a。图4B中示出的开关电 路64c相同或类似于如参考图4A所描述及说明的开关电路64b。在一些实施例中,图 4B中示出的开关电路64c不同于如参考图1B所描述及说明的开关电路64a。在一些实 施例中,图4B中示出的开关电路64c不同于如参考图4A所描述及说明的开关电路64b。
参考图4B,开关电路64c包含控制逻辑642b及上拉电路644b。
开关电路64c包含多个导电端子。开关电路64c包含电连接到导电端子VCC_1的 电容器C_4。电容器C_4经配置以过滤从导电端子VCC_1接收到的电力信号的不合需 要的噪声。
导电端子D1及D2中的每一个提供两个或多于两个连接通道。导电端子D1及D2 中的每一个提供两个或少于两个连接通道。导电端子D1的连接通道中的每一个经配置 以提供对不同信号的传输。导电端子D2的连接通道中的每一个经配置以提供对不同信 号的传输。导电端子D1的连接通道中的每一个经配置以提供对携载不同数据或信息的 信号的传输。导电端子D2的连接通道中的每一个经配置以提供对携载不同数据或信息 的信号的传输。
参考图4B,上拉电路644b包含例如两个电路40及42。在一些实施例中,电路40 包含p型MOSFET,及连接于p型MOSFET的源极与漏极之间的二极管。电路42包含 n型MOSFET,及连接于n型MOSFET的源极与漏极之间的二极管。开关电路40的二 极管包含(但不限于)例如齐纳二极管。开关电路42的二极管包含(但不限于)例如齐纳二 极管。
在一个操作中,当从导电端子IN_1接收到相对低电压电平(例如,接地电压电平或逻辑低)的信号时,电连接或接通上拉电路644b的端子M2及M4,而断开或关断上拉电 路644b的端子M5及M6。根据从导电端子VCC_1接收到的电力信号,改变在导电端 子D2与连接件8的插脚P5之间传输的信号s7的电压电平。在导电端子D2与连接件8 的插脚P5之间传输的信号s7的电压电平可具有与从导电端子VCC_1接收到的电力信 号s1_a的电压电平大体上相同的电压电平。
在另一操作中,当在导电端子IN_1处接收到相对高电压电平(例如,逻辑高)的信号 时,断开或关断端子M2及M4而电连接或接通端子M5及M6。根据从导电端子VCC_3 接收到的电力信号,改变在导电端子D2与连接件8的插脚P5之间传输的信号s7的电 压电平。在导电端子D2与连接件8的插脚P5之间传输的信号s7可具有与从导电端子 VCC_3接收到的电力信号s1_c的电压电平大体上相同的电压电平。
图5为说明根据本发明的一些实施例的一些操作的流程图。在操作501中,开关电路可确定是否接收到第一信号。第一信号可包含(但不限于)例如逻辑低信号或相对低电压电平的信号。如果接收到第一信号,那么在操作502中,从开关电路输出第一电力信 号。在操作503中,开关电路可确定是否接收到第二信号。第二信号可包含(但不限于) 例如逻辑低信号或相对低电压电平的信号。如果接收到第二信号,那么在操作504中输 出第二电力信号同时在操作505中改变信号的电压。第一电力信号具有第一电压电平且 第二电力信号具有第二电压电平。第一电压电平不同于第二电压电平。第一电压电平低 于第二电压电平。第一电压电平大致为3.3V。第二电压电平大致为12V。在操作505中, 响应于操作503的结果而改变信号的电压电平。
在一些实施例中,当电子装置(例如,M.2SSD)插入到连接件(例如,如图1A、1B、 2中示出的连接件)中或与之接合时,连接件的导电端子的电压电平被下拉到相对低电压 电平(例如,接地电压电平)。举例来说,当M.2SSD插入到图1A或1B的连接件8中或 与之接合时,连接件8的插脚P1的电压电平被下拉到相对低电压电平。举例来说,当 M.2SSD插入到图2的连接件8a中或与之接合时,插脚P1的电压电平被下拉到相对低 电压电平。
在连接件的导电端子的电压电平被下拉到相对低电压电平时或之后,开关电路可从 连接件接收相对低电压电平的第一信号。举例来说,图1A的开关电路6a将在导电端子T3处从连接件8接收信号s3。举例来说,图1B的开关电路6b将在导电端子T3处从连 接件8接收信号s3。举例来说,图3的开关模块622a将在导电端子IN_1处从连接件8 接收信号s3。举例来说,图3A的开关模块622b将在导电端子IN_1处从连接件8接收 信号s3。
在从连接件接收到具有相对低电压电平的第一信号时或之后,开关电路可将具有第 一电压电平的电力信号输出到连接件。举例来说,在从图1A的连接件8接收到信号s3 时或之后,开关电路6a将电力信号s4输出到连接件8。举例来说,在从图1B的连接件 8接收到信号s3时或之后,开关电路6b将电力信号s1_a输出到连接件8。举例来说, 在从连接件8接收到信号s3时或之后,图3的开关模块622a将电力信号s1_a输出到连 接件8。举例来说,在从连接件8接收到信号s3时或之后,图3A的开关模块622b将电 力信号s1_a输出到连接件8。
在一些实施例中,当M.2SSD插入到连接件中或与之接合时,连接件的导电端子的电压电平将保持不变。举例来说,当M.2SSD插入到图1A或1B的连接件8中或与之 接合时,插脚P3的电压电平将保持不变。举例来说,当M.2SSD插入到图2的连接件 8a中或与之接合时,插脚P1的电压电平将保持不变。举例来说,信号s5的电压电平保 持处于相对高电压电平。响应于连接件的导电端子的电压电平(其保持不变),开关电路 并不将相对高电压的电力信号输出到连接件,而是将具有相对低电压电平的电力信号提 供到连接件以保护M.2SSD(其消耗相对低电压的电力来进行工作)免于受损。举例来说, 当M.2SSD插入到图1A或1B的连接件8中或与之接合时,图1A的开关电路6a并不 将电力信号s6输出到连接件8。举例来说,当M.2SSD插入到图1A或1B的连接件8 中或与之接合时,图1B的开关电路6b并不将电力信号s6输出到连接件8。举例来说, 当M.2SSD插入到图1A或1B的连接件8中或与之接合时,图3的开关电路62b并不 将电力信号s1_b输出到连接件8。
在一些实施例中,当M.2SSD插入到连接件中或与之接合时,开关电路并不改变提供到连接件的信号的电压电平。通过使提供到连接件的信号保持相对低电压电平,开关 电路可保护M.2SSD免于受损。举例来说,当M.2SSD插入到图1A的连接件8中或与 之接合时,开关电路6a并不改变信号s7的电压电平。举例来说,当M.2SSD插入到图 1B的连接件8中或与之接合时,开关电路6b并不改变信号s7的电压电平。举例来说, 当M.2SSD插入到图1B的连接件8中或与之接合时,开关电路64a并不改变信号s7的 电压电平。举例来说,当M.2SSD插入到图1B的连接件8中或与之接合时,图4A的 开关电路64b并不改变信号s7的电压电平。举例来说,当M.2SSD插入到图1B的连接 件8中或与之接合时,图4A的上拉电路644a并不改变信号s7的电压电平。
在另一实施例中,当NGSFF SSD插入到连接件中或与之接合时,连接件的导电端子的电压电平将被下拉到相对低电压电平(例如,接地电压电平)。举例来说,当NGSFF SSD插入到图1A或1B的连接件8中或与之接合时,插脚P1的电压电平将被下拉到相 对低电压电平。举例来说,当NGSFF SSD插入到图2的连接件8a中或与之接合时,插 脚P1的电压电平将被下拉到相对低电压电平。
在连接件的导电端子的电压电平被下拉到相对低电压电平时或之后,开关电路将从 连接件接收具有相对低电压电平的信号。举例来说,图1A的开关电路6a在导电端子 T3处从连接件8接收具有相对低电压电平的信号s3。举例来说,图1B的开关电路6b 在导电端子T3处从连接件8接收具有相对低电压电平的信号s3。举例来说,图3的开 关模块622a在导电端子IN_1处从连接件8接收相对低电压电平的信号s3。举例来说, 图3A的开关模块622b在导电端子IN_1处从连接件8接收具有相对低电压电平的信号 s3。
在从连接件接收到具有相对低电压电平的信号时或之后,开关电路将具有相对低电 压电平的电力信号输出到连接件。举例来说,在从图1A的连接件8接收到信号s3时或 之后,开关电路6a将具有相对低电压电平的电力信号s4输出到连接件8。举例来说, 在从图1B的连接件8接收到信号s3时或之后,开关电路6b将具有相对低电压电平的 电力信号s1_a输出到连接件8。举例来说,在从连接件8接收到信号s3时或之后,图3 的开关模块622a将具有相对低电压电平的电力信号s1_a输出到连接件8。举例来说, 在从连接件8接收到信号s3时或之后,图3A的开关模块622b将具有相对低电压电平 的电力信号s1_a输出到连接件8。
当NGSFF SSD插入到连接件中或与之接合时,连接件的导电端子的电压电平将被下拉到相对低电压电平(例如,接地电压电平)。举例来说,当NGSFF SSD插入到图1A 或1B的连接件8中或与之接合时,插脚P3的电压电平将被下拉到相对低电压电平。举 例来说,当NGSFF SSD插入到图2的连接件8a中或与之接合时,插脚P3的电压电平 被下拉到相对低电压电平。在连接件的导电端子的电压电平被下拉到相对低电压电平时 或之后,开关电路将从连接件接收具有相对低电压电平的信号。举例来说,图1A的开 关电路6a可在导电端子T5处从连接件8接收相对低电压电平的信号s5。举例来说,图 1B的开关电路6b可在导电端子T5处从连接件8接收具有相对低电压电平的信号s5。 举例来说,图3的开关模块624a可在导电端子IN_2处从连接件8接收具有相对低电压 电平的信号s5。举例来说,图3B的开关模块624b可在导电端子IN_2处从连接件8接 收具有相对低电压电平的信号s5。
在从连接件接收到具有相对低电压电平的信号时或之后,开关电路将具有相对高电 压电平的电力信号输出到连接件。举例来说,在从图1A的连接件8接收到信号s5时或 之后,开关电路6a将具有相对高电压电平的电力信号s6输出到连接件8。举例来说, 在从图1B的连接件8接收到信号s5时或之后,开关电路6b将具有相对高电压电平的 电力信号s1_b输出到连接件8。举例来说,在从连接件8接收到信号s5时或之后,图3 的开关模块624a将具有相对高电压电平的电力信号s1_b输出到连接件8。举例来说, 在从连接件8接收到具有相对低电压电平的信号s5时或之后,图3B的反相器电路6242 将信号s5的电压电平改变为相对高电压电平并将其输出到控制逻辑6244。控制逻辑 6244将接着被触发以将具有相对高电压电平的电力信号s1_b输出到连接件8。
在从连接件接收到具有相对低电压电平的信号时或之后,开关电路将改变提供到连 接件的信号的电压电平。举例来说,在从图1A的连接件8接收到信号s5时或之后,开 关电路6a改变信号s7的电压电平。举例来说,在从图1B的连接件8接收到信号s5时 或之后,开关电路6b改变信号s7的电压电平。举例来说,在从图1B的连接件8接收 到信号s5时或之后,开关电路64a改变信号s7的电压电平。举例来说,在从图1B的 连接件8接收到信号s5时或之后,图4A的开关电路64b改变信号s7的电压电平。举 例来说,在从图1B的连接件8接收到信号s5时或之后,图4A的上拉电路644a改变信 号s7的电压电平。
图6为说明根据本发明的一些实施例的一些操作的流程图。除了操作505是在操作504之后执行之外,如图6中示出的流程图类似于如参考图5所描述及说明的流程图。
除非上下文另外明确指示,否则如本文中所使用,单数术语“一”及“所述”可包 含多个指示物。在一些实施例的描述中,提供在另一组件“上”、“上方”或“上面”的 组件可涵盖前一组件直接在后一组件上(例如,与之物理接触)的情况,以及一或多个介 入组件位于前一组件与后一组件之间的情况。
如本文中所使用,术语“大体上”、“大致”及“约”用于描述及解释较小变化。当 与事件或情形结合使用时,术语可指事件或情形明确发生的情况以及事件或情形极近似 于发生的情况。举例来说,当结合数值使用时,所述术语可指小于或等于所述数值的± 10%的变化范围,例如小于或等于±5%、小于或等于±4%、小于或等于±3%、小于或 等于±2%、小于或等于±1%、小于或等于±0.5%、小于或等于±0.1%,或小于或等于 ±0.05%的变化范围。举例来说,同等参考两个值的术语“约”或“大体上”可指两个 值的比率处于0.9与1.1之间的范围内(包含0.9及1.1)。
另外,有时在本文中按范围格式呈现量、比率及其它数值。应理解,此类范围格式是为便利及简洁起见而使用,且应灵活地理解为不仅包含明确指定为范围限制的数值, 且还包含涵盖于所述范围内的所有个别数值或子范围,如同明确指定每一数值及子范围 一般。
虽然已参考本发明的特定实施例描述及说明本发明,但此些描述及说明并不限制本 发明。所属领域的技术人员应理解,在不脱离如由所附权利要求书界定的本发明的真实精神及范围的情况下,可作出各种改变且可取代等效物。说明可不必按比例绘制。归因 于制造工艺及容限,本发明中的技艺呈现与实际设备之间可存在区别。可存在并未特定 说明的本发明的其它实施例。应将本说明书及图式视为说明性而非限制性的。可做出修 改,以使特定情形、材料、物质组成、方法或工艺适应于本发明的目标、精神及范围。 所有此类修改打算在此处附加的权利要求书的范围内。尽管已参考按特定次序执行的特 定操作来描述本文中所公开的方法,但应理解,在不脱离本发明的教示的情况下,可组 合、再细分或重新定序此些操作以形成等效方法。因此,除非本文中特定地指示,否则 操作的次序及分组并非本发明的限制。
附图翻译
图2
Reserved MFG_DATA 保留的MFG_DATA
Reserved MFG_CLOCK 保留的MFG_CLOCK
图3B
OUT_1of 622a 622a 的OUT_1
图5
501 接收到第一信号?
No 否
End 结束
Yes 是
502 输出第一电力信号
504 输出第二电力信号
503 接收到第二信号?
Yes 是
End 结束
No 否
End 结束
505 改变信号的电压电平
End 结束
图6
501 接收到第一信号?
No 否
End 结束
Yes 是
502 输出第一电力信号
503 接收到第二信号?
Yes 是
504 输出第二电力信号
No 否
End 结束
505 改变信号的电压电平
End 结束

Claims (18)

1.一种开关电路,其包括:
第一导电端子,其经配置以从连接件的第一插脚接收第一信号;
第二导电端子,其经配置以从所述连接件的第二插脚接收第二信号;
第三导电端子,其电连接到所述连接件的第三插脚;
第四导电端子,其电连接到所述连接件的第四插脚,
其中所述第三导电端子在从所述连接件的所述第一插脚接收到所述第一信号之后,将具有第一电压电平的第一电力信号输出到所述连接件的所述第三插脚,且其中所述第四导电端子在从所述连接件的所述第二插脚接收到所述第二信号之后,将具有第二电压电平的第二电力信号输出到所述连接件的所述第四插脚,其中所述第二电压电平不同于所述第一电压电平;及
第五导电端子,其电连接到所述连接件的第五插脚,以提供第三信号在所述第五导电端子与所述连接件的所述第五插脚之间传输,其中在接收到所述第二信号之后改变所述第三信号的电压电平。
2.根据权利要求1所述的开关电路,其进一步包括:
第六导电端子,其电连接到处理单元,以提供第四信号在所述第六导电端子与所述处理单元之间传输。
3.根据权利要求1所述的开关电路,其中当所述开关电路接收到所述第二信号时,所述连接件的所述第三插脚接收到所述第一电力信号而所述连接件的所述第四插脚接收到所述第二电力信号。
4.根据权利要求2所述的开关电路,其进一步包括电连接到电力供应单元的第七导电端子,其中所述电力供应单元经配置以提供各种电压电平的电力信号。
5.根据权利要求4所述的开关电路,其进一步包括:
第一开关电路,其电连接到所述第一导电端子、所述第二导电端子、所述第三导电端子、所述第四导电端子及所述第七导电端子,其中
所述第一开关电路在接收到所述第一信号之后,将所述第一电力信号输出到所述连接件的所述第三插脚,且在接收到所述第二信号之后,将所述第二电力信号输出到所述连接件的所述第四插脚。
6.根据权利要求4所述的开关电路,其进一步包括电连接到所述第二导电端子、所述第五导电端子、所述第六导电端子及所述第七导电端子的第二开关电路。
7.根据权利要求6所述的开关电路,其中所述第二开关电路在从所述第二导电端子接收到所述第二信号之后,改变所述第三信号的所述电压电平。
8.根据权利要求2所述的开关电路,其中所述第三信号包括关于电连接到所述连接件的电子装置的信息,所述信息包括以下中的至少一个:所述电子装置的型号名称、系列编号、温度、功率消耗或性能。
9.根据权利要求1所述的开关电路,其中所述第三导电端子响应于所述第一信号为接地电平信号而将具有所述第一电压电平的所述第一电力信号输出到所述连接件的所述第三插脚,且其中所述第四导电端子响应于所述第二信号为接地电平信号而将具有所述第二电压电平的所述第二电力信号输出到所述连接件的所述第四插脚。
10.根据权利要求6所述的开关电路,其中当所述第二信号为接地电平信号时,所述第二开关电路改变所述第三信号的所述电压电平。
11.一种操作开关电路的方法,其包括:
在所述开关电路的第一导电端子处从连接件的第一插脚接收第一信号;
在所述开关电路的第二导电端子处从所述连接件的第二插脚接收第二信号;
在从所述连接件的所述第一插脚接收到所述第一信号之后,在所述开关电路的第三导电端子处将具有第一电压电平的第一电力信号输出到所述连接件的第三插脚,并在从所述连接件的所述第二插脚接收到所述第二信号之后,在所述开关电路的第四导电端子处将具有第二电压电平的第二电力信号输出到所述连接件的第四插脚,其中所述第二电压电平不同于所述第一电压电平;
提供第三信号在所述连接件的第五插脚与处理单元之间的传输,及
在所述第二导电端子处从所述连接件的所述第二插脚接收到所述第二信号之后,改变所述第三信号的电压电平。
12.根据权利要求11所述的方法,其进一步包括在接收到所述第二信号之后,提供所述第一电力信号及所述第二电力信号两者。
13.根据权利要求11所述的方法,其进一步包括响应于所述第一信号为接地电平信号而输出具有所述第一电压电平的所述第一电力信号,及响应于所述第二信号为接地电平信号而输出具有所述第二电压电平的所述第二电力信号。
14.一种开关电路,其包括:
第一开关电路,其电连接到所述开关电路的第一导电端子、第二导电端子、第三导电端子和第四导电端子,且
其中所述第一开关电路在从所述第一导电端子接收到第一信号之后,将第一电压电平的第一电力信号输出到所述第三导电端子,且其中所述第一开关电路在从所述第二导电端子接收到第二信号之后,将第二电压电平的第二电力信号输出到所述第四导电端子,其中所述第二电压电平不同于所述第一电压电平;及
第二开关电路,其电连接到所述开关电路的所述第二导电端子和第五导电端子,其中所述第二开关电路经配置以在从所述第二导电端子接收到所述第二信号之后,改变第三信号的电压电平,其中所述第五导电端子电连接到连接件的第五插脚,以及所述第三信号在所述第五导电端子与所述连接件的所述第五插脚之间传输。
15.根据权利要求14所述的开关电路,其中所述第一开关电路电连接到所述开关电路的第六导电端子和第七导电端子,且其中所述第一开关电路经配置以从所述开关电路的所述第六导电端子接收所述第一电力信号并且从所述开关电路的所述第七导电端子接收所述第二电力信号。
16.根据权利要求14所述的开关电路,其中所述第二开关电路电连接到所述开关电路的第六导电端子和第八导电端子,且其中所述第二开关电路经配置以从所述开关电路的第六导电端子接收所述第一电力信号且从所述开关电路的所述第八导电端子接收第三电力信号。
17.根据权利要求16所述的开关电路,其中所述第一电力信号的电压电平不同于所述第三电力信号的电压电平。
18.根据权利要求16所述的开关电路,其中所述第二电力信号的电压电平不同于所述第三电力信号的电压电平。
CN201811247936.9A 2018-07-16 2018-10-25 开关电路及其操作方法 Active CN110729992B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/036,529 US10693458B2 (en) 2018-07-16 2018-07-16 Switch circuit and method of operating the same
US16/036,529 2018-07-16

Publications (2)

Publication Number Publication Date
CN110729992A CN110729992A (zh) 2020-01-24
CN110729992B true CN110729992B (zh) 2022-05-24

Family

ID=69138279

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811247936.9A Active CN110729992B (zh) 2018-07-16 2018-10-25 开关电路及其操作方法

Country Status (3)

Country Link
US (1) US10693458B2 (zh)
CN (1) CN110729992B (zh)
TW (1) TWI761619B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI768881B (zh) * 2021-05-07 2022-06-21 慧榮科技股份有限公司 邊帶信號調整系統及其方法和儲存裝置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101420480A (zh) * 2007-10-25 2009-04-29 宏达国际电子股份有限公司 检测电路以及相关检测方法
CN102053932A (zh) * 2009-10-29 2011-05-11 宏达国际电子股份有限公司 电子装置及其辨识电子配件的方法
CN102214150A (zh) * 2010-04-01 2011-10-12 联发科技股份有限公司 信号处理装置、信号处理方法及对应电子装置
CN103744815A (zh) * 2013-12-05 2014-04-23 威盛电子股份有限公司 中介电子装置、中介电子装置的操作方法及电子系统
TW201439781A (zh) * 2013-02-07 2014-10-16 Apple Inc 用於偵測主機裝置至配件裝置之連接之方法與系統

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100530040C (zh) * 2005-09-23 2009-08-19 鸿富锦精密工业(深圳)有限公司 主板供电控制板
CN101639669B (zh) * 2008-07-30 2011-06-08 鸿富锦精密工业(深圳)有限公司 电源切换电路
TWI600245B (zh) * 2013-11-11 2017-09-21 緯創資通股份有限公司 電源供應電路、電源供應系統以及電源供應方法
KR102328014B1 (ko) * 2015-08-24 2021-11-18 삼성전자주식회사 싱글 와이어 인터페이스를 포함하는 장치와 이를 포함하는 데이터 처리 시스템

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101420480A (zh) * 2007-10-25 2009-04-29 宏达国际电子股份有限公司 检测电路以及相关检测方法
CN102053932A (zh) * 2009-10-29 2011-05-11 宏达国际电子股份有限公司 电子装置及其辨识电子配件的方法
CN102214150A (zh) * 2010-04-01 2011-10-12 联发科技股份有限公司 信号处理装置、信号处理方法及对应电子装置
TW201439781A (zh) * 2013-02-07 2014-10-16 Apple Inc 用於偵測主機裝置至配件裝置之連接之方法與系統
CN103744815A (zh) * 2013-12-05 2014-04-23 威盛电子股份有限公司 中介电子装置、中介电子装置的操作方法及电子系统

Also Published As

Publication number Publication date
CN110729992A (zh) 2020-01-24
TW202007057A (zh) 2020-02-01
US20200021288A1 (en) 2020-01-16
TWI761619B (zh) 2022-04-21
US10693458B2 (en) 2020-06-23

Similar Documents

Publication Publication Date Title
US5734208A (en) Dynamic termination for signal buses going to a connector
US20020051350A1 (en) Load adjustment board and data processing apparatus
US20120131243A1 (en) Multiplexing pin control circuit for computer system
CN110729992B (zh) 开关电路及其操作方法
US9286255B2 (en) Motherboard
CN110275852B (zh) 电子装置和热插保护电路
WO2020134036A1 (zh) 一种用于测试存储卡的测试板及测试设备
CN105100553A (zh) 摄像模组及电子设备
US20180292619A1 (en) Optical module
CN108572891B (zh) 显卡连接提示电路
CN106788370B (zh) 电子器件
US6154058A (en) Output buffer
CN211506223U (zh) 子卡和电子系统
US20150138744A1 (en) Printed circuit board
US20150256173A1 (en) Apparatus for performing signal driving with aid of metal oxide semiconductor field effect transistor, and associated integrated circuit
US8713392B2 (en) Circuitry testing module and circuitry testing device
CN217789355U (zh) 电池连接电路和电子设备
US9473142B2 (en) Method for performing signal driving control in an electronic device with aid of driving control signals, and associated apparatus
US20160187913A1 (en) Power supply system
US9509291B1 (en) CMOS data reset circuit with indicating unit
US7701787B2 (en) Memory controller and output signal driving circuit thereof
US20170141526A1 (en) Arj45 to rj45 adapter
CN113328419B (zh) 可插拔模块的浪涌电流控制电路、可插拔模块
JP2884666B2 (ja) 活線挿抜方式
CN211979174U (zh) 一种线缆插入检测电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant