CN110707108B - 一种阵列基板、显示面板及显示装置 - Google Patents

一种阵列基板、显示面板及显示装置 Download PDF

Info

Publication number
CN110707108B
CN110707108B CN201911168438.XA CN201911168438A CN110707108B CN 110707108 B CN110707108 B CN 110707108B CN 201911168438 A CN201911168438 A CN 201911168438A CN 110707108 B CN110707108 B CN 110707108B
Authority
CN
China
Prior art keywords
array substrate
signal line
edge
signal lines
display area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911168438.XA
Other languages
English (en)
Other versions
CN110707108A (zh
Inventor
李莉达
马宇芳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN201911168438.XA priority Critical patent/CN110707108B/zh
Publication of CN110707108A publication Critical patent/CN110707108A/zh
Application granted granted Critical
Publication of CN110707108B publication Critical patent/CN110707108B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请实施例提供了一种阵列基板、包括该阵列基板的显示面板以及包括该显示面板的显示装置。其中,该阵列基板包括非显示区,非显示区包括第一信号线组,并且第一信号线组包括多条第一信号线。至少部分相邻的第一信号线之间设置有第一阻隔结构。由于阵列基板的第一信号线之间设置有第一阻隔结构,该第一阻隔结构可以阻挡裂缝从该第一阻隔结构处继续向内侧延伸,避免第一信号线出现严重断裂,保证显示面板的显示效果。

Description

一种阵列基板、显示面板及显示装置
【技术领域】
本申请涉及显示领域,具体涉及一种阵列基板、显示面板及显示装置。
【背景技术】
近年来,在柔性衬底上制备显示单元及配线而制成的柔性显示装置,因其更轻薄且便携等性能,越来越受到人们的广泛关注。
柔性衬底弹性大,但是制备在柔性衬底上的金属线、无机绝缘层等质地较脆,在切割及撞击时,由于柔性衬底自身具备弹性可以较为自由的伸缩,因此不能对制备在其上的金属线及无机绝缘层等进行较好的保护。因此,在切割或者撞击时,无机绝缘层上易产生裂纹,裂纹向金属线延伸时会导致金属线断裂从而影响显示装置的性能。
【申请内容】
有鉴于此,本申请实施例提供了提供了一种阵列基板、包括该阵列基板的显示面板以及包括该显示面板的显示装置。
第一方面,本申请实施例提供一种阵列基板,该阵列基板包括非显示区。非显示区包括第一信号线组,并且第一信号线组包括多条第一信号线。至少部分相邻的第一信号线之间设置有第一阻隔结构。
可选地,在第一信号线组与阵列基板边缘之间设置有第一阻隔结构。
可选地,第一信号线组与阵列基板边缘之间设置有第一挖槽,第一挖槽贯穿阵列基板至少部分无机绝缘层。
可选地,第一阻隔结构包括第二挖槽,第二挖槽贯穿阵列基板的至少部分无机绝缘层。
可选地,第一阻隔结构包括虚拟金属线,虚拟金属线与第一信号线同层设置。
可选地,靠近阵列基板边缘的两条相邻第一信号线之间的第一阻隔结构数量,大于远离阵列基板边缘的两条相邻第一信号线之间的第一阻隔结构的数量。
可选地,靠近阵列基板边缘的两条相邻第一信号线之间的第一阻隔结构的宽度,大于远离阵列基板边缘的两条相邻第一信号线之间的第一阻隔结构的宽度。
可选地,第一信号线组中,靠近阵列基板边缘的第一信号线的宽度,大于远离阵列基板边缘的第一信号线的宽度。
可选地,阵列基板还包括第二信号线组,第二信号线组位于第一信号线组远离阵列基板边缘的一侧;且第二信号线组包括多条第二信号线,至少部分相邻的第二信号线之间设置第二阻隔结构。
可选地,第一信号线的宽度与第二信号线的宽度相等。
可选地,阵列基板还包括显示区,并且非显示区与显示区相邻且位于显示区的外侧。显示区内设置有栅极线,非显示区包括移位寄存器;其中,移位寄存器的输出端与栅极线连接;第一信号线与移位寄存器的多个输入端连接。
可选地,阵列基板包括柔性衬底,第一信号线及第一阻隔结构设置在柔性衬底上。
可选地,非显示区包括拐角区域,第一阻隔结构设置于拐角区域。
第二方面,基于同一发明构思,本申请实施例还提供一种显示面板,该显示面板包括如第一方面提供的阵列基板。
第三方面,基于同一发明构思,本申请实施例还提供一种显示装置,该显示装置包括如第二方面提供的显示面板。
由于阵列基板的第一信号线之间设置有第一阻隔结构,该第一阻隔结构可以阻挡裂缝从该第一阻隔结构处继续向内侧延伸,避免第一信号线出现严重断裂,保证显示面板的显示效果。
【附图说明】
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请中一个实施例提供的阵列基板示意图;
图2为本申请中一个实施例提供的阵列基板RR区的局部放大图;
图3为本申请中一个实施例提供的阵列基板RR区的剖面图;
图4为本申请中另一个实施例提供的阵列基板RR区的剖面图;
图5为本申请中又一个实施例提供的阵列基板RR区的剖面图。
图6为本申请中另一个实施例提供的阵列基板RR区的局部放大图;
图7为本申请中又一个实施例提供的阵列基板RR区的局部放大图;
图8为本申请中再一个实施例提供的阵列基板RR区的局部放大图;
图9为本申请中还一个实施例提供的一种阵列基板RR区的局部放大图;
图10为本申请中还一个实施例提供的另一种阵列基板RR区的局部放大图;
图11为本申请实施例提供的一种显示面板的显示区剖面图;
图12为本申请实施例提供的另一种显示面板的显示区剖面图。
【具体实施方式】
为了更好的理解本申请的技术方案,下面结合附图对本申请实施例进行详细描述。
应当明确,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本申请。在本申请实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
本说明书的描述中,需要理解的是,本申请权利要求及实施例所描述的“基本上”、“近似”、“大约”、“约”、“大致”“大体上”等词语,是指在合理的工艺操作范围内或者公差范围内,可以大体上认同的,而不是一个精确值。
应当理解,尽管在本申请实施例中可能采用术语第一、第二、第三等来描述显示区,但这些显示区不应限于这些术语。这些术语仅用来将显示区彼此区分开。例如,在不脱离本申请实施例范围的情况下,第一显示区也可以被称为第二显示区,类似地,第二显示区也可以被称为第一显示区。
本案申请人通过细致深入研究,对于现有技术中所存在的问题,而提供了一种解决方案。
在本申请的一个实施例中提供一种阵列基板,请参考图1,图1为本申请中一个实施例提供的阵列基板示意图。如图1所示,该阵列基板001包括非显示区01以及显示区02,其中,非显示区01与显示区02相邻且位于显示区02的外侧。可选地,非显示区01可以围绕显示区02;可选地,非显示区01也可以部分围绕显示区02。
具体地,显示区02内可设置有显示单元21、数据线22及栅极线23,其中,数据线22可以为显示单元21提供显示信号,栅极线23可以用于控制显示单元21对应的开关单元的打开及关闭状态。
具体地,非显示区01包括移位寄存器13,移位寄存器13的输出端与显示区02的栅极线23连接。
请参考图1及图2,图2为本申请中一个实施例提供的阵列基板RR区的局部放大图。如图1及图2所示,非显示区02包括第一信号线组110,且第一信号线组11包括多条第一信号线11。第一信号线组110包括的多条第一信号线11中,至少部分相邻的第一信号线11之间设置有第一阻隔结构12。如图1所示,非显示区02可以包括分别位于左右两侧的两个第一信号线组110,如图2所示,每个第一信号线组110中包括四条第一信号线11,相邻的两条第一信号线11之间设置有第一阻隔结构12。
在切割阵列基板001或者后续的碰撞时,阵列基板001的边缘处受到应力会使得在阵列基板001的边缘位置处出现裂纹,且裂纹会由阵列基板001的边缘向内侧延伸,可能导致至少部分第一信号线11断裂。若第一信号线11断裂会影响正常的显示,若阵列基板001还包括被显示区01至少部分包围的功能区03时,功能区03两侧的栅极线23一般为单侧驱动,若第一信号线11为移位寄存器13提供信号,且右侧的第一信号线11发生断裂,则功能区03右侧的显示区02则不能正常显示;若第一信号线11为显示区02的数据线22提供显示信号,且第一信号线11发生断裂,就会导致显示区02出现亮线。当在第一信号线11之间设置第一阻隔结构12,该第一阻隔结构12可以阻挡裂缝从该第一阻隔结构12处继续向内侧延伸,避免第一信号线11出现严重断裂,避免阵列基板001的显示不良。
需要说明的是,本申请实施例中第一信号线组110包括的第一信号线11的数量只是举例说明,第一信号线组110中的第一信号线11的数量可以根据需要设置,本申请对此不做限定。
需要说明的是,第一信号线组110中至少部分相邻的第一信号线11之间设置有第一阻隔结构12包括至少两种情况:第一种情况为,如图1及图2所示,任意相邻的两条第一信号线11之间均设置第一阻隔结构12;第二种情况为,仅部分相邻的两条第一信号线11之间设置第一阻隔结构12。当第一信号线组110中任意相邻的两条第一信号线11之间均设置第一阻隔结构12时,可以全面地对每条第一信号线11进行防裂保护;当仅部分相邻的两条第一信号线11之间设置第一阻隔结构12时,优选地,最靠近阵列基板001边缘的两条第一信号线11之间一定设置第一阻隔结构12,如此可以对第一信号线11进行有效地防裂保护。
在本申请的一个实施例中,请继续参考图1,在第一信号线组110与阵列基板边缘之间也设置有第一阻隔结构12。设置在第一信号线组110与阵列基板边缘之间的第一阻隔结构12与设置在相邻两条第一信号线11之间的第一阻隔结构12相同。在第一信号线组110与阵列基板边缘之间设置的第一阻隔结构12可以阻挡阵列基板边缘处产生的裂纹向第一信号线组110扩展。
在本申请的一个实施例中,如图1所示,第一信号线11与移位寄存器13的多个输入端连接。通常,非显示区01中的多条信号线中,为移位寄存器13提供信号的信号线处于最边缘的位置,第一信号线11与移位寄存器13连接为其提供信号,说明第一信号线组110处于非显示区01中其他信号线的外侧,即第一信号线11为最靠近阵列基板001边缘的信号线。在相邻的第一信号线11之间设第一阻隔结构12也就是在最靠近阵列基板001边缘的信号线之间设置第一阻隔结构12,如此将第一阻隔结构12尽可能的设置在靠近阵列基板001边缘的位置,可以有效地对第一信号线11及位于第一信号线11内侧的信号线进行防裂保护。
在本申请的一个实施例中,请继续参考图1及图2,非显示01包括拐角区域并且第一阻隔结构12设置于拐角区域。阵列基板001包括拐角区域有利于显示装置窄边框的实现,同时拐角区域可以折叠到阵列基板001的背面,可以进一步地缩减显示装置的边框。但是由于拐角区域的切割工艺更容易产生使阵列基板001出现裂纹的应力,因此在拐角区域设置第一阻隔结构12可以有效保护拐角区域的第一信号线11及第一信号线11内侧的其他信号线。
在本申请的一个实施例中,请参考图1及图2,第一信号线组110与阵列基板001边缘之间设置有第一挖槽14。请参考图3,图3为本申请中一个实施例提供的阵列基板RR区的剖面图,第一挖槽14贯穿阵列基板001至少部分无机绝缘层。由于阵列基板001中的无机绝缘层的质地较脆,在收到应力时容易产生裂纹,且裂纹很容易沿无机绝缘层延伸,因此,第一挖槽14贯穿至少部分无机绝缘层可以阻挡阵列基板001边缘处裂纹的产生及其向内扩散。另外,在第一信号线组110与阵列基板001边缘处设置第一挖槽14,该第一挖槽14可以尽量避免裂纹延伸至第一信号线组110,保证第一信号线11的可靠性。可选地,第一挖槽14可以贯穿其所在区域的全部无机绝缘层,如此可有效地防止裂纹向第一信号线组110延伸。
在本申请的一个实施例中,阵列基板001中的无机绝缘层可以包括第一无机绝缘层301、第二无机绝缘层302以及第三无机绝缘层303。在阵列基板001的显示区02,第一无机绝缘层301位于薄膜晶体管的有源层与栅极之间,第二无机绝缘层302位于薄膜晶体管的栅极与源/漏极之间,第三无机绝缘层303位于薄膜晶体管的源/漏极之上。可选地,第一挖槽14可以贯穿其所在区域的第一无机绝缘层301、第二无机绝缘层302及第三无机绝缘层303。由于位于非显示区01的大部分信号线,尤其是第一信号线11,通常与栅极、源/漏极同层设置,在第一信号线11与阵列基板001的边缘之间设置的第一挖槽14贯穿了包裹第一信号线11的全部无机绝缘层,因此可以有效避免该些无机绝缘层中的裂纹对第一信号线11产生应力使得第一信号线11断裂。
请继续参考图3,在本申请的一个实施例中,第一阻隔结构12包括第二挖槽,并且第二挖槽贯穿阵列基板001的至少部分无机绝缘层。与第一挖槽14类似,可选地,第二挖槽也可以贯穿其所在区域的全部无机绝缘层;可选地,第二挖槽也可以贯穿第一无机绝缘层301、第二无机绝缘层302及第三无机绝缘层303。如图3所示,第一信号线11可以交替设置在两个金属层内,并且第一无机绝缘层301、第二无机绝缘层302及第三无机绝缘层303包裹住第一信号线,因此当第一信号线组110附近出现裂纹时,第二挖槽可以阻挡裂纹对第一信号线11产生影响。
在本申请的一个实施例中,请参考图4及图5,图4为本申请中另一个实施例提供的阵列基板RR区的剖面图,图5为本申请中又一个实施例提供的阵列基板RR区的剖面图。如图4及图5所示,第一阻隔结构12包括虚拟金属线,即在部分相邻的第一信号线11之间设置虚拟金属线,所谓虚拟金属线即不用于传输信号的金属线。并且优选地,虚拟金属线与第一信号线11同层设置。
请参考图4,若第一信号线11交替设置在不同的金属层,则虚拟金属线可以设置在第一信号线11所在的多个金属层。并且,虚拟金属线可以与第一信号线11类似,即交替地设置在不同的金属层,也可以如图4所示在相邻的两个第一信号线11之间的多个金属层均设置虚拟金属线。虚拟金属线也可以阻挡裂纹进一步向内侧延伸,此外,虚拟金属线与第一信号线11同层设置,则虚拟金属线可以与第一信号线11同时制作,无需额外增加工艺步骤,节约流程、节省成本。
请参考图5,若第一信号线11设置同一金属层,则虚拟金属线可以设置在第一信号线11所在的金属层。
在本申请的一个实施例中,请参考图6,图6为本申请中另一个实施例提供的阵列基板RR区的局部放大图。如图6所示,靠近阵列基板001边缘的两条相邻第一信号线11之间的第一阻隔结构12数量,大于远离阵列基板001边缘的两条相邻第一信号线11之间的第一阻隔结构12的数量。具体地,可参照图6,最靠近阵列基板001边缘的两条第一信号线11之间设置有三个并列的第一阻隔结构12,最远离阵列基板001边缘的两条第一信号线11之间设置有一个第一阻隔结构12。由于越靠近阵列基板001的边缘,在切割或者撞击时,出现裂纹的风险越大,因此在靠近阵列基板001边缘的位置处设置较多的第一阻隔结构12相当于针对阻挡裂纹增加了更多重的保险。
需要说明的是,将靠近阵列基板001边缘的两条第一信号线11之间的第一阻隔结构12的数量设置为大于其他相邻第一信号线11之间第一阻隔结构12的数量,可以只将靠近阵列基板001边缘的相邻两条第一信号线11之间的第一阻隔结构12的数量设置为最多,如大于3个;其他相邻两条第一信号线11之间的第一阻隔结构12的具体数量不做限定。在本申请实施例中,仅是举例说明相邻的两条第一信号线11之间的第一阻隔结构12的数量,本申请实施例并不对具体数量进行限定。另外,为了适应应力随着距离阵列基板001边缘的远近逐渐变化的规律,也可以将相邻两条第一信号线11之间的第一阻隔结构12的数量设置为与第一信号线11到阵列基板001边缘的距离成负相关。
需要进一步说明的是,请继续参考图6,若在第一信号线组110与阵列基板边缘之间也设置有第一阻隔结构12,则第一信号线组110与阵列基板边缘之间的第一阻隔结构12的数量可大于任意相邻的第一信号线11之间的第一阻隔结构12的数量。更进一步地,为了适应应力随着距离阵列基板001边缘的远近逐渐变化的规律,也可以将第一信号线组110与阵列基板边缘之间的第一阻隔结构12的数量及相邻两条第一信号线11之间的第一阻隔结构12的数量设置为与第一信号线11到阵列基板001边缘的距离成负相关。
需要进一步说明的是,在切割阵列基板001或受到撞击时,越靠近阵列基板001边缘产生裂纹的风险越大,因此设置在第一信号线组110与阵列基板001边缘的第一挖槽14数量可大于任意相邻两条第一信号线11之间的第一阻隔结构12的数量。
在本申请的一个实施例中,请参考图7,图7为本申请中又一个实施例提供的阵列基板RR区的局部放大图。如图7所示,靠近阵列基板001边缘的两条相邻第一信号线11之间的第一阻隔结构12的宽度,大于远离阵列基板001边缘的两条相邻第一信号线11之间的第一阻隔结构12的宽度。具体地,可参照图7,最靠近阵列基板001边缘的两条第一信号线11之间设置的第一阻隔结构12的宽度明显大于,最远离阵列基板001边缘的两条第一信号线11之间设置的第一阻隔结构12的宽度。可选地,最靠近阵列基板001边缘的第一阻隔结构12的宽度可以设置为5~15μm,远离阵列基板001边缘的第一阻隔结构12的宽度可以设置为1.5~5μm。在切割阵列基板001或者阵列基板001受到撞击时,越靠近阵列基板001的边缘,应力越大,产生裂纹的风险越大,将靠近阵列基板001边缘的第一阻隔结构12的宽度设置为较大可以有效地对裂纹进行缓冲或者阻挡,避免裂纹进一步的扩展。
需要说明的是,将靠近阵列基板001边缘的两条第一信号线11之间第一阻隔结构12的宽度设置为合适的数值并大于其他相邻第一信号线11之间第一阻隔结构12的宽度,可以只将靠近阵列基板001边缘的相邻两条第一信号线11之间的第一阻隔结构12的宽度设置为最大,如5~15μm;其他相邻两条第一信号线11之间的第一阻隔结构12的具体宽度不做限定。另外,为了适应应力随着距离阵列基板001边缘的远近逐渐变化的规律,也可以将相邻两条第一信号线11之间的第一阻隔结构12的宽度设置为与第一信号线11到阵列基板001边缘的距离成负相关。
需要进一步说明的是,请继续参考图7,若在第一信号线组110与阵列基板边缘之间也设置有第一阻隔结构12,则第一信号线组110与阵列基板边缘之间的第一阻隔结构12的宽度可大于任意相邻的第一信号线11之间的第一阻隔结构12的宽度。更进一步地,为了适应应力随着距离阵列基板001边缘的远近逐渐变化的规律,也可以将第一信号线组110与阵列基板边缘之间的第一阻隔结构12的宽度及相邻两条第一信号线11之间的第一阻隔结构12的宽度设置为与第一信号线11到阵列基板001边缘的距离成负相关。
需要进一步说明的是,在切割阵列基板001或受到撞击时,越靠近阵列基板001边缘产生裂纹的风险越大,因此设置在第一信号线组110与阵列基板001边缘的第一挖槽14的宽度可大于任意相邻两条第一信号线11之间的第一阻隔结构12的宽度。
在本申请的一个实施例中,请参考图8,图8为本申请中再一个实施例提供的阵列基板RR区的局部放大图。如图8所示,第一信号线组110中,靠近阵列基板001边缘的第一信号线11的宽度,大于远离阵列基板001边缘的第一信号线11的宽度。第一信号线11的宽度越大,抵抗应力的能力越大,发生断裂的可能越小。
另外,为了适应应力随着距离阵列基板001边缘的远近逐渐变化的规律,也可以将第一信号线11的宽度设置为与第一信号线11到阵列基板001边缘的距离成负相关。
请参考图1-图10,图9为本申请中还一个实施例提供的一种阵列基板RR区的局部放大图,图10为本申请中还一个实施例提供的另一种阵列基板RR区的局部放大图。如图1-图10所示,阵列基板001还包括第二信号线组150,第二信号线组150包括多条第二信号线15,并且第二信号线组150位于第一信号线组110远离阵列基板001边缘的一侧。可选地,如图1所示,第二信号线15与显示区02中的数据线22电连接,为显示区02中的显示单元21提供显示信号。
优选地,第一信号线11的宽度与第二信号线15的宽度相等。通常,与数据线22电连接的第二信号线15的宽度为2.3μm,与移位寄存器13电连接的第一信号线11的宽度为5μm,将第一信号线11的宽度设置为与第二信号线15的宽度相等,优选地,减小第一信号线11的宽度使之与第二信号线15的宽度相同,为2.3μm。通过减小第一信号线11的宽度,可以在相同的空间内,第一信号线11的数量不变的情况下,优化第一信号线11之间的宽度及优化第一信号线组110与阵列基板边缘之间的宽度,可以进一步优化第一信号线11之间的第一阻隔结构12的数量或宽度,也可以进一步优化第一信号线组110与阵列基板边缘之间的第一阻隔结构12及第一挖槽14的数量或宽度。
可选地,请参考图10,至少部分相邻的第二信号线15之间设置第二阻隔结构。第二阻隔结构的具体结构、数量、宽度等可以参照第一阻隔结构11,在此不再赘述。需要说明的是,由于第二信号线15的数量较多,第二信号线15之间的空间较小,因此可以有选择地仅在部分相邻的第二信号线15之间设置第二阻隔结构16,而无需在所有相邻的第二信号线15之间均设置第二阻隔结构。可选地,也可以在第二信号线组和第一信号线组之间设置一定数量的第二阻隔结构。
请参考图3-图5,阵列基板001还可以包括柔性衬底304,第一信号线11及第一阻隔结构12设置在该柔性衬底304上。如此阵列基板001为柔性阵列基板001,非显示区01处的第一信号线11在阵列基板001弯折时受到应力容易断裂,而将第一信号线11之间设置第一阻隔结构12可以减小阵列基板001在弯折时使第一信号线11断裂的风险。
在本申请的一个实施例中还提供一种显示面板,该显示面板包括如上述任意一个实施例提供的阵列基板001。该显示面板可以为液晶显示面板、有机发光显示面板或者电子纸显示面板等中的任意一者或多者。
请参考图11,图11为本申请实施例提供的一种显示面板的显示区剖面图。如图11所示,该显示面板除包括阵列基板001之外,还包括与阵列基板001相对设置的彩膜基板002,彩膜基板002上可以设置有与显示区002中显示单元21对应的滤光膜102。在阵列基板001与彩膜基板002之间可以设置有液晶层003。显示区02中的开关单元具体可以为薄膜晶体管20,薄膜晶体管20的栅极202控制源极203中的信号传输至漏极204,与漏极204连接的像素电极205接收到信号后与公共电极206之间产生电场可以驱动液晶层003中的液晶偏转,控制光是否通过,从而实现显示。需要说明的是,薄膜晶体管20的栅极202可以与栅极线23电连接,源极203与数据线22电连接。另外需要说明的是,阵列基板001可以包括柔性衬底304,彩膜基板002可以包括彩膜柔性衬底101,从而使得该液晶显示面板为柔性液晶显示面板。
请参考图12,图12为本申请实施例提供的另一种显示面板的显示区剖面图。如图12所示,该显示面板的阵列基板001包括开关单元及显示单元21,其中显示单元21具体可以为有机发光单元,开关单元具体可以为薄膜晶体管20,薄膜晶体管20的栅极202控制源极203中的信号传输至漏极204,与漏极204连接有机发光单元接收到信号后可以进行发光。
由于阵列基板001的第一信号线11之间设置第一阻隔结构12,该第一阻隔结构12可以阻挡裂缝从该第一阻隔结构12处继续向内侧延伸,避免第一信号线11出现严重断裂,保证显示面板的显示效果。
在本申请的一个实施例中还提供一种显示装置,该显示装置包括如上一实施例提供的显示面板。由于阵列基板001的第一信号线11之间设置第一阻隔结构12,该第一阻隔结构12可以阻挡裂缝从该第一阻隔结构12处继续向内侧延伸,避免第一信号线11出现严重断裂,保证显示装置的显示效果。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请保护的范围之内。

Claims (10)

1.一种阵列基板,其特征在于,包括非显示区;
所述非显示区包括第一信号线组,所述第一信号线组包括多条第一信号线;
所述阵列基板还包括显示区,所述非显示区与所述显示区相邻且位于所述显示区的外侧;
所述显示区内设置有栅极线;所述非显示区包括移位寄存器,所述移位寄存器的输出端与所述栅极线连接;
所述第一信号线与所述移位寄存器的多个输入端电连接;
至少部分相邻的所述第一信号线之间设置有第一阻隔结构;
所述第一信号线组中,靠近所述阵列基板边缘的所述第一信号线的宽度,大于远离所述阵列基板边缘的所述第一信号线的宽度;
在所述第一信号线组与所述阵列基板边缘之间设置有所述第一阻隔结构;
其中,
靠近所述阵列基板边缘的两条相邻所述第一信号线之间的第一阻隔结构的宽度,大于远离所述阵列基板边缘的两条相邻所述第一信号线之间的第一阻隔结构的宽度;
或者,
靠近所述阵列基板边缘的两条相邻所述第一信号线之间的第一阻隔结构的数量,大于远离所述阵列基板边缘的两条相邻所述第一信号线之间的第一阻隔结构的数量。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一信号线组与所述阵列基板边缘之间设置有第一挖槽,所述第一挖槽贯穿所述阵列基板至少部分无机绝缘层。
3.根据权利要求1所述的阵列基板,其特征在于,所述第一阻隔结构包括第二挖槽,所述第二挖槽贯穿所述阵列基板的至少部分无机绝缘层。
4.根据权利要求1所述的阵列基板,其特征在于,所述第一阻隔结构包括虚拟金属线,所述虚拟金属线与所述第一信号线同层设置。
5.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括第二信号线组,所述第二信号线组位于所述第一信号线组远离所述阵列基板边缘的一侧;
所述第二信号线组包括多条第二信号线,至少部分相邻的所述第二信号线之间设置第二阻隔结构。
6.根据权利要求5所述的阵列基板,其特征在于,所述第一信号线的宽度与所述第二信号线的宽度相等。
7.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括柔性衬底,所述第一信号线及所述第一阻隔结构设置在所述柔性衬底上。
8.根据权利要求1所述的阵列基板,其特征在于,所述非显示区包括拐角区域,所述第一阻隔结构设置于所述拐角区域。
9.一种显示面板,其特征在于,包括如权利要求1至8任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。
CN201911168438.XA 2019-11-25 2019-11-25 一种阵列基板、显示面板及显示装置 Active CN110707108B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911168438.XA CN110707108B (zh) 2019-11-25 2019-11-25 一种阵列基板、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911168438.XA CN110707108B (zh) 2019-11-25 2019-11-25 一种阵列基板、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN110707108A CN110707108A (zh) 2020-01-17
CN110707108B true CN110707108B (zh) 2023-01-17

Family

ID=69206748

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911168438.XA Active CN110707108B (zh) 2019-11-25 2019-11-25 一种阵列基板、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN110707108B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111768713B (zh) * 2020-07-31 2022-01-14 武汉天马微电子有限公司 一种显示面板以及显示装置
CN113421890B (zh) * 2021-06-24 2022-05-13 武汉天马微电子有限公司 一种阵列基板及其制备方法、显示面板、显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104241544A (zh) * 2013-06-17 2014-12-24 三星显示有限公司 阵列衬底
CN109585509A (zh) * 2018-11-29 2019-04-05 昆山国显光电有限公司 显示面板、显示装置及制作显示面板的方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100995558B1 (ko) * 2007-03-22 2010-11-22 후지쯔 세미컨덕터 가부시키가이샤 반도체 장치 및 반도체 장치의 제조 방법
KR102116105B1 (ko) * 2013-07-31 2020-05-28 삼성디스플레이 주식회사 가요성 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104241544A (zh) * 2013-06-17 2014-12-24 三星显示有限公司 阵列衬底
CN109585509A (zh) * 2018-11-29 2019-04-05 昆山国显光电有限公司 显示面板、显示装置及制作显示面板的方法

Also Published As

Publication number Publication date
CN110707108A (zh) 2020-01-17

Similar Documents

Publication Publication Date Title
CN107993581B (zh) 一种显示面板及显示装置
CN109375399B (zh) 显示装置
EP3716337B1 (en) Display device with hole
US10409121B2 (en) Array substrate and display device including the same
EP3176826B1 (en) Display device and method for manufacturing the same
CN110620132B (zh) 一种显示面板
CN109725771B (zh) 一种触控显示面板及触控显示装置
US11101437B2 (en) Display substrate motherboard, display substrate and display device
CN101110443B (zh) 显示基板、其制造方法和具有显示基板的显示设备
CN102623397B (zh) 显示面板的阵列基板结构及其制作方法
US11164931B2 (en) Electrostatic discharge unit in non-display area of display panel and display device having the display pannel
CN110707108B (zh) 一种阵列基板、显示面板及显示装置
CN110148592A (zh) 一种显示面板、包含其的显示装置
JP2008070873A (ja) 平板表示装置
EP3278360B1 (en) Array substrates, methods for fabricating the same, and display device containing the same
US20180292719A1 (en) Array substrate and liquid crystal display panel comprising the same
KR20110035145A (ko) 횡전계 방식 액정표시장치
US10923548B2 (en) Display panel and method for manufacturing same
JP2023531838A (ja) タッチモジュール、表示パネル及び表示装置
US20190140198A1 (en) A flexibly foldable display panel
JP2008064961A (ja) 配線構造、及び表示装置
CN113809133B (zh) 显示面板及显示装置
CN110600505A (zh) Oled显示装置
CN109887969A (zh) 显示面板及其制造方法
KR101374111B1 (ko) 박막 트랜지스터의 정전기 방지회로 및 그의 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant