CN110634955B - 基于体硅的新型半导体场效应正反馈晶体管及制备方法 - Google Patents

基于体硅的新型半导体场效应正反馈晶体管及制备方法 Download PDF

Info

Publication number
CN110634955B
CN110634955B CN201910772805.0A CN201910772805A CN110634955B CN 110634955 B CN110634955 B CN 110634955B CN 201910772805 A CN201910772805 A CN 201910772805A CN 110634955 B CN110634955 B CN 110634955B
Authority
CN
China
Prior art keywords
doped
region
positive
doping
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910772805.0A
Other languages
English (en)
Other versions
CN110634955A (zh
Inventor
万景
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fudan University
Original Assignee
Fudan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fudan University filed Critical Fudan University
Priority to CN201910772805.0A priority Critical patent/CN110634955B/zh
Publication of CN110634955A publication Critical patent/CN110634955A/zh
Application granted granted Critical
Publication of CN110634955B publication Critical patent/CN110634955B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本发明公开一种基于体硅衬底的新型半导体场效应正反馈晶体管及方法,其源漏为反型重掺杂,一方为p+型,另一方为n+型掺杂,沟道为弱掺杂,临近沟道的是由栅极侧墙所定义的低漏极掺杂区域(LDD),而衬底是与沟道反型的掺杂;传统的场效应正反馈器件,如Z2‑FET,建立在绝缘层上硅(SOI)的衬底上,价格高昂且结构不对称,与普通的体硅CMOS工艺和器件结构不兼容;本发明通过引入关键的LDD、沟道和衬底掺杂,在体硅衬底上形成结构对称的新型场效应正反馈器件。本发明的新型器件工艺成本更低,工艺难度更小,可广泛应用于高性能动态和静态存储器(DRAM和SRAM),低亚阈摆幅开关,静电保护和传感等领域。

Description

基于体硅的新型半导体场效应正反馈晶体管及制备方法
技术领域
本发明涉及半导体器件技术领域,特别涉及一种基于体硅的新型半导体场效应正反馈晶体管及制备方法。
背景技术
2011年,现有技术公开了一种与普通MOSFET的工作机理截然不同新型半导体器件,Z2-FET(参考文献:J.Wan,C.Le Royer,A.Zaslavsky and S.Cristoloveanu,Z2-FETfield-effect transistor with a vertical subthreshold slope and with no impactionization,2013,美国专利:US8,581,310;以及参考文献:J.Wan,S.Cristoloveanu,C.LeRoyer and A.Zaslavsky,Dynamic memory cell provided with a field-effecttransistor having zero swing,2013,美国专利:20,130,100,729)。Z2-FET建立于绝缘层上硅(SOI)的衬底上,通过引入非对称的器件结构和SOI的双栅极感应,在衬底中形成独特的能带结构。而此能带结构使得Z2-FET内部产生载流子的正反馈作用。Z2-FET的电学特性与传统MOSFET也完全不同,具有极低的亚阈摆幅,使其在低电压和低功耗集成电路中具有巨大的应用潜力(参考文献:J.Wan,S.Cristoloveanu,C.Le Royer and A.Zaslavsky,Afeedback silicon-on-insulator steep switching device with gate-controlledcarrier injection.Solid-State Electronics,2012.76:p.109-111)。此外,Z2-FET的输出特性显示出巨大的栅控回滞效应。此特性被开发应用于挥发性存储器,集成密度和读写速度都远优于普通存储器的性能(参考文献:J.Wan,C.Le Royer,A.Zaslavsky andS.Cristoloveanu,A Compact Capacitor-Less High-Speed DRAM Using Field Effect-Controlled Charge Regeneration.IEEE Electron Device Letters,2012.33(2):p.179-181)。此外,由于其导通电流高,开关速度快和开态电压栅极可控等优点,世界半导体著名企业,意法半导体公司将其应用于芯片内部的静电放电保护,比传统静电保护器件性能更好(参考文献:5.Y.Solaro,P.Fonteneau,C.A.Legrand,D.Marin-Cudraz,J.Passieux,P.Guyader,L.R.Clement,C.Fenouillet-Beranger,P.Ferrari,S.Cristoloveanu andIeee,Innovative ESD Protections for UTBB FD-SOI Technology.2013IEEEInternational Electron Devices Meeting(IEDM),2013).
然而,上述的Z2-FET必须建立在特殊的SOI衬底之上,价格高昂,与工业界大量使用的体硅材料不兼容。此外,为了产生正反馈所需的特殊能带结构,Z2-FET具有不对称的物理结构,使其与普通MOSFET的对称结构和自对准工艺不兼容,且更容易受到光刻对准误差的影响。这进一步提高了其工艺难度和成本。
发明内容
本发明的目的在于提供一种基于体硅的新型半导体场效应正反馈晶体管及制备方法,以改进Z2-FET的上述缺陷;通过引入关键的沟道掺杂以及与沟道掺杂反型的衬底掺杂和LDD掺杂,形成正反馈机理所需的特殊能带结构,从而达到与普通Z2-FET相似的电学性能与功能;此外,本发明的新型正反馈器件具有对称的物理结构,利用栅极和栅极侧墙的掩蔽作用,可通过与MOSFET类似的自对准离子注入工艺形成LDD掺杂和阴极/阳极掺杂区域。这种对称结构和自对准工艺与普通的MOSFET高度兼容,工艺简单且避免了光刻套准误差。结合体硅衬底和对称的器件结构;本发明提出的新型器件不但具有优异的电学性能,特殊的应用功能,且工艺与传统CMOS完全兼容,可广泛应用于低亚阈摆幅开关,存储器,静电保护和传感器等领域。
为了达到上述目的,本发明通过以下技术方案实现:
一种基于体硅的新型半导体场效应正反馈晶体管,包含:体硅衬底,其为弱掺杂;位于衬底之上的沟道层,其与衬底互为反型掺杂;栅氧化层,置于所述沟道层之上;正栅极,置于所述栅氧化层之上;低漏掺杂区域,包含互为同型掺杂的第一低漏掺杂区域和第二低漏掺杂区域,分别位于所述正栅极两侧;所述低漏掺杂区域与所述沟道层互为反型掺杂;侧墙,包含位于所述第一低漏掺杂区域之上的第一侧墙和位于所述第二低漏掺杂区域之上的第二侧墙;阴极区域,位于所述第一侧墙的外侧;阳极区域,位于所述第二侧墙的外侧;阴极金属接触,置于所述阴极区域之上;阳极金属接触,置于所述阳极区域之上;栅极金属接触,置于所述正栅极之上且位于所述第一侧墙和所述第二侧墙之间。
优选地,所述衬底为弱p型掺杂,所述沟道层为n型掺杂,所述低漏掺杂区域为p型掺杂;或者,所述衬底为弱n型掺杂,所述沟道层为p型掺杂,所述低漏掺杂区域为n型掺杂。
优选地,所述阴极区域和所述阳极区域均为重度掺杂且互为反型掺杂;所述阴极区域为p+型掺杂以及所述阳极区域为n+型掺杂,或者,所述阴极区域为n+型掺杂以及所述阳极区域为p+型掺杂。
优选地,所述沟道层和/或所述衬底和/或所述低漏掺杂区域的掺杂弱于所述阴极区域和/或所述阳极区域。
优选地,所述新型半导体场效应正反馈晶体管是关于正栅极对称的结构。
优选地,所述衬底的掺杂浓度在1015cm-2至1019cm-2之间;
和/或,所述沟道层的掺杂浓度在1015cm-2至1019cm-2之间,所述沟道层的厚度在50nm至1000nm之间,所述沟道层为硅、锗硅、氮化镓中的一种或多种;
和/或,所述栅氧化层为二氧化硅、氮化硅、三氧化二铝、氧化铪中的一种或多种,所述栅氧化层的厚度在1nm至30nm之间;
和/或,所述正栅极为多晶硅或金属或多晶硅与金属的复合层,其厚度为10nm至500nm之间;
和/或,所述侧墙的材料为氮化硅、二氧化硅、SiOCN、SiBCN中的一种或多种;
和/或,所述阴极区域的厚度在10nm至100nm之间,其掺杂浓度在1019cm-3至1021cm-3之间;
和/或,所述阳极区域的厚度在10nm至100nm之间,其掺杂浓度在1019cm-3至1021cm-3之间;
和/或,阴极金属接触和/或阳极金属接触和/或栅极金属接触为铝、镍、钛、金属硅化物中的一种或多种。
本发明还提供了一种用于制备如上文所述的新型半导体场效应正反馈晶体管的制备方法,包含以下步骤:
S1、起始设置弱掺杂的体硅衬底以及在其之上生长反型掺杂的沟道层;
S2、淀积栅氧化层以及在其之上淀积正栅极材料;
S3、光刻并刻蚀以形成正栅极图形;
S4、以正栅极为掩模板,通过离子注入形成沟道层两侧的低漏掺杂区域;
S5、淀积正栅极的侧墙介质并进行刻蚀形成正栅极两侧的侧墙;
S6、淀积一层硬掩模材料,光刻刻蚀,打开阴极区域,并以淀积的硬掩模、正栅极和侧墙为掩模,选择性外延生长阴极区域;外延生长时进行原位掺杂,最终形成重掺杂的阴极区域;
S7、淀积另一层硬掩模材料,光刻刻蚀,打开阳极区域,并以淀积的硬掩模、正栅极和侧墙为掩模,选择性外延生长阳极区域;外延生长时进行原位掺杂,最终形成与阴极区域互为反型掺杂的重掺杂的阳极区域;
S8、淀积金属接触并退火,以形成阴极金属接触、阳极金属接触和栅极金属接触。
优选地,所述步骤S2中,进一步包含:所述栅氧化层的淀积方式为热氧化、化学气相淀积、原子层淀积方法中的一种或多种;
和/或,所述步骤S3中,进一步包含:光刻并打开正栅极图形的窗口,再利用光刻胶为掩膜对正栅极进行刻蚀以形成正栅极图形,步骤S3中的刻蚀选用干法刻蚀或者湿法刻蚀,所述干法刻蚀使用氟基或者卤族元素气体,所述湿法刻蚀为湿法腐蚀;
和/或,所述步骤S4中,进一步包含:离子注入时使用硼或BF2或砷或磷,剂量为1012cm-2至1014cm-2之间,能量为1keV至50keV之间;
和/或,所述步骤S5中,进一步包含:淀积方式采用化学气相淀积、原子层淀积中的一种或多种,刻蚀方式采用具有垂直方向性的反应离子刻蚀、氟基气体的干法刻蚀中的一种或多种;
和/或,所述步骤S6中,进一步包含:淀积一层选择性外延用的硬掩模材料,光刻并进行干法刻蚀,打开阴极区域,之后进行外延生长,以淀积的硬掩模、正栅极和侧墙为掩模,选择性外延生长阴极区域,外延生长时进行原位掺杂,最终形成重掺杂的阴极区域,步骤S6中的淀积方式为化学气相淀积、原子层淀积中的一种或多种;
和/或,所述步骤S7中,进一步包含:淀积一层选择性外延用的硬掩模材料,光刻并进行干法刻蚀,打开阳极区域,之后进行外延生长,以淀积的硬掩模、正栅极和侧墙为掩模,选择性外延生长阳极区域,外延生长时进行原位掺杂,最终形成重掺杂的阳极区域,步骤S7中的淀积方式为化学气相淀积、原子层淀积中的一种或多种;
和/或,所述步骤S8中,退火温度为300度至900度之间。
本发明又提供了一种用于制备如上文所述的基于体硅的新型半导体场效应正反馈晶体管的制备方法,包含以下步骤:
T1、起始设置弱掺杂的体硅衬底以及在其之上生长反型掺杂的沟道层;
T2、淀积栅氧化层以及在其之上淀积正栅极材料;
T3、光刻并刻蚀以形成正栅极图形;
T4、以正栅极为掩模板,通过离子注入形成沟道层两侧的低漏掺杂区域;
T5、淀积正栅极的侧墙介质并进行刻蚀形成正栅极两侧的第一侧墙和第二侧墙;
T6、外延一层本征的硅层,之后光刻打开阴极区域,并进行离子注入;光刻打开阳极区域,再进行离子注入;去除光刻胶后,进行高温退火激活注入的离子,最终形成重掺杂的阴极区域以及与阴极区域互为反型掺杂的重掺杂的阳极区域;
T7、淀积金属接触并退火,以形成阴极金属接触、阳极金属接触和栅极金属接触。
优选地,所述步骤T6中,进一步包含:所述本征的硅层的厚度在10nm至100nm之间;光刻打开阴极区域后的离子注入时,使用砷或者磷,剂量为1014cm-2至1016cm-2之间,能量为1keV至10keV之间;光刻打开阳极区域厚的离子注入时,使用硼或BF2,剂量为1014cm-2至1016cm-2之间,能量为1keV至50keV之间。
与现有技术相比,本发明的有益效果在于:本发明的基于体硅衬底的新型场效应正反馈晶体管的源、漏为反型重掺杂,沟道为弱掺杂,临近沟道的是由栅极侧墙所定义的低漏极掺杂区域(LDD),衬底是与沟道反型的掺杂;传统的场效应正反馈器件(如Z2-FET)建立在绝缘层上硅(SOI)的衬底上,价格高昂且结构不对称,与普通的体硅CMOS工艺和器件结构不兼容;而本发明通过引入关键的LDD、沟道和衬底掺杂,在体硅衬底上形成结构对称的新型场效应正反馈器件,新型器件工艺成本更低,工艺难度更小,可广泛应用于高性能动态和静态存储器(DRAM和SRAM),低亚阈摆幅开关,静电保护和传感等领域。
附图说明
图1为本发明的实施例一的新型半导体晶体管的结构图;
图1a-图1h为本发明的实施例一的新型半导体晶体管的制备流程图;
图2为本发明的实施例二的新型半导体晶体管的结构示意图;
图3为本发明的实施例三的新型半导体晶体管的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。
在本发明中,场效应正反馈晶体管所必需的特殊能带结构(电子和空穴的注入势垒)由正栅极和临近沟道的低漏掺杂区域(LDD)形成。例如以图1所示的实施例说明,n型沟道掺杂以及正栅极上施加的正电压在沟道中共同形成空穴的注入势垒,从而调控栅极右边阳极空穴的注入;而沟道左边的p型低漏掺杂区域将会形成电子的势垒从而控制阴极电子的注入。
基于同一工作原理,器件的结构可以不同,具体实施方式依据实施例不同可分为实施例一(图1的器件结构和图1a-图1h的工艺流程)、实施例二(对应图2的器件结构图)、实施例三(对应图3的器件结构图)。
实施例一:
如图1所示,本发明的基于体硅的新型半导体场效应正反馈晶体管包含由下至上依次布置的衬底1、外延沟道层2、覆盖沟道层的栅氧化层3和正栅极4;具体地,沟道层2位于衬底1之上,栅氧化层3位于沟道层2之上,正栅极4位于栅氧化层3之上。
衬底1为不掺杂或弱掺杂,且衬底1与沟道层2为反型掺杂,即一方为n型掺杂,而另一方为p型掺杂。本实施例一中的衬底1为弱p型掺杂,沟道层2为n型掺杂。
在正栅极4两侧分别设有低漏掺杂区域5(LDD)和低漏掺杂区域6(LDD),低漏掺杂区域5和低漏掺杂区域6两者为同型掺杂;同时,正栅极4的两侧还分别设置有第一侧墙7和第二侧墙8且第一侧墙7和第二侧墙8对应地分别位于低漏掺杂区域5之上和低漏掺杂区域6之上。
低漏掺杂区域(5或6)与沟道层2为反型掺杂,即其中一方为n型掺杂,而另一方为p型掺杂;这意味着低漏掺杂区域(5或6)与衬底1为同型掺杂。实施例一中低漏掺杂区域5和低漏掺杂区域6为p型掺杂,而沟道层2为n型掺杂。
第一侧墙7的外侧设有重掺杂的阴极区域9且阴极区域9位于p型低漏掺杂区域5之上,第二侧墙8的外侧设置有重掺杂的阳极区域10且阳极区域10位于p型低漏掺杂区域6之上。
其中,阴极区域9和阳极区域10均为重度反型掺杂,即其中一方为n+型掺杂,而另一方为p+型掺杂。实施例一中的阴极区域9为n型重掺杂以及阳极区域10为p型重掺杂。
本发明的沟道层2、衬底1和LDD区域(即低漏掺杂区域5和低漏掺杂区域6)的掺杂均较阴极区域9和阳极区域10弱。
如图1所示,n型重掺杂的阴极区域9之上设置有阴极金属接触11(也称源极接触11)且阴极金属接触11位于第一侧墙7的外侧;p型重掺杂的的阳极区域10之上设置有阳极金属接触12(也称漏极接触12)且阳极金属接触12位于第二侧墙8的外侧。正栅极4上端设置有栅极金属接触13且该栅极金属接触13位于第一侧墙7和第二侧墙8之间。
示例地,新型场效应正反馈晶体管是基于体硅衬底或者建立在其他半导体上(如锗,锗硅和氮化镓等),本实施例一中的衬底1为体硅衬底。
示例地,本发明的晶体管是一种在体硅衬底上形成结构对称(关于正栅极4对称)的新型场效应正反馈器件。
如图1a-图1h示,本发明提供了一种场效应正反馈晶体管的制备方法,包含以下步骤:
步骤S1、起始有p型掺杂的体硅衬底1以及在其之上生长n型掺杂外延沟道层2;
具体地,如图1a所示为起始的体硅衬底1,衬底掺杂一般为弱p型掺杂,掺杂浓度在1015cm-2至1019cm-2之间。在原始的硅片之上,外延一层n型掺杂的沟道层2,其掺杂浓度在1015cm-2至1019cm-2之间,而厚度在50nm至1000nm之间;沟道层2一般为硅、锗硅或者氮化镓等材料。
步骤S2、淀积一层栅氧化层3以及在其之上淀积一层正栅极材料,如图1b所示;
具体地,栅氧化层3一般为二氧化硅(SiO2),也可以是氮化硅或三氧化二铝或氧化铪等材料,栅氧化层3的厚度一般为1nm至30nm之间,栅氧化层3的淀积方式可以是热氧化或化学气相淀积或原子层淀积等方法;正栅极4一般为多晶硅或者金属,也可以是多晶硅和金属的复合层,其厚度可为10nm至500nm。
步骤S3、光刻并刻蚀以形成正栅极图形,如图1c所示;
所述步骤S3中,具体为:光刻并打开正栅极图形的窗口,之后利用光刻胶为掩膜对正栅极进行刻蚀以形成正栅极的图形。其中,该刻蚀可选用干法刻蚀或者湿法刻蚀,所述干法刻蚀一般使用氟基或者卤族元素气体,例如SF6,CHF3,HBr或者Cl2等;所述湿法刻蚀为湿法腐蚀,一般使用TMAH、KOH等溶液。
步骤S4、以正栅极4为掩模板,以自对准的方式离子注入形成沟道两边的低漏掺杂区域5(例如p型低漏掺杂区域)和低漏掺杂区域6(例如p型低漏掺杂区域),如图1d所示;
所述步骤S4中,离子注入一般使用硼或者BF2,剂量为1012cm-2至1014cm-2之间,能量为1keV至50keV之间。
步骤S5、淀积正栅极4一层的侧墙介质并进行干法各向异性刻蚀形成如图1e所示的正栅极4的侧墙7和侧墙8;
所述步骤S5中,具体为:淀积一层栅极侧墙材料,如常用的氮化硅、二氧化硅或者是SiOCN、SiBCN等低介电常数介质;淀积可使用化学气相淀积、原子层淀积等工艺;之后进行刻蚀以形成如图1e所示的栅极侧墙;刻蚀一般使用具有垂直方向性的反应离子刻蚀,或者一般使用氟基气体的干法刻蚀(如SF6、CHF3或者CH3F等)。
步骤S6、淀积一层硬掩模材料(如氮化硅、二氧化硅等),并光刻刻蚀,打开阴极区域;以淀积的硬掩模、正栅极4和栅极侧墙7、8为掩模,选择性外延生长阴极区域;外延生长时进行原位掺杂,最终形成n型重掺杂的阴极区域9。
所述步骤S6中,具体为:淀积另一层选择性外延用的硬掩模材料,如氮化硅和二氧化硅等;淀积可使用化学气相淀积、原子层淀积等工艺;光刻并进行干法刻蚀,打开阴极区域,之后进行外延生长;以淀积的硬掩模、正栅极4和栅极侧墙7、8为掩模,选择性外延生长阴极区域;外延生长时进行原位掺杂,最终形成n型重掺杂的阴极区域9。其中,形成的阴极区域9的厚度在10nm至100nm之间,掺杂浓度在1019cm-3至1021cm-3之间。
步骤S7、淀积一层硬掩模材料(如氮化硅、二氧化硅等),并光刻刻蚀,打开阳极区域;以淀积的硬掩模,栅极和栅侧墙为掩模,选择性外延生长阳极区域;外延生长时进行原位掺杂,最终形成p型重掺杂的阳极区域10。
所述步骤S7中,具体为:淀积一层选择性外延用的硬掩模材料,如氮化硅、二氧化硅等;淀积可使用化学气相淀积、原子层淀积等工艺;光刻并进行干法刻蚀,打开阳极区域,之后进行外延生长;以淀积的硬掩模,栅极和栅侧墙为掩模,选择性外延生长阳极区域;外延生长时进行原位掺杂,最终形成p型重掺杂的阳极区域10。其中,形成的阳极区域10的厚度在10nm至100nm之间,掺杂浓度在1019cm-3至1021cm-3之间。
步骤S8、淀积金属接触并退火,以形成阴极金属接触11、阳极金属接触12和栅极金属接触13,如图1h所示。
所述步骤S8中,具体为:淀积金属并退火以在源、漏和栅极形成如图所示的电极;常用金属为铝、镍、钛或者金属硅化物(如镍硅、钛硅等),退火温度为300度至900度之间。
实施例二:
如图2所示,实施例二的器件结构和方法与实施例一类似,区别在于实施例二为p型器件,而实施例一为n型器件。具体地:实施例二中的衬底1为n型掺杂,低漏掺杂区域5和低漏掺杂区域6均为n型掺杂,而沟道层2为p型掺杂。
实施例二的结构的实现只需将在实施例一的基础上将衬底1换成n型掺杂、沟道层2变为p型掺杂、LDD的离子注入换为n型即可。具体为:衬底掺杂为弱n型掺杂,掺杂浓度在1015cm-2至1019cm-2之间。在原始的硅片之上,外延一层p型掺杂的沟道层,其掺杂浓度在1015cm-2至1019cm-2之间,而厚度在50nm至1000nm之间。另外,LDD的离子注入时:一般使用砷或者磷,剂量为1012cm-2至1014cm-2之间,能量为1keV至50keV之间。
实施例三:
如图3所示,实施例三的器件结构和方法与实施例一结构相似,区别在于阴极和阳极区域的形成方式。其中,在实施例三中,阴极区域9和阳极区域10的外延无需原位掺杂,也无需掩模;外延之后,结合光刻和离子注入的方法,在阴极和阳极外延层中选择性地形成n+和p+的掺杂;具体步骤与实施例一类似,不同之处在于,步骤S6和步骤S7被以下步骤替代:外延一层本征的硅层,厚度在10nm至100nm之间;之后光刻打开阴极区域,注入砷或者磷,剂量为1014cm-2至1016cm-2之间,能量为1keV至10keV之间;光刻打开阳极区域,注入硼或者BF2,剂量为1014cm-2至1016cm-2之间,能量为1keV至10keV之间;去除光刻胶后,进行高温退火激活注入的离子。
综上所述,本发明提出一种基于体硅衬底的新型场效应正反馈晶体管,器件的源、漏为反型重掺杂,即一方为p+型而另一方为n+型掺杂,沟道为弱掺杂;临近沟道的是由栅极侧墙所定义的低漏极掺杂区域(LDD),而衬底是与沟道反型的掺杂;传统的场效应正反馈器件,如Z2-FET,建立在绝缘层上硅(SOI)的衬底上,价格高昂且结构不对称,与普通的体硅CMOS工艺和器件结构不兼容;而本发明通过引入关键的LDD,沟道和衬底掺杂,在体硅衬底上形成结构对称的新型场效应正反馈器件。新型器件工艺成本更低,工艺难度更小,可广泛应用于高性能动态和静态存储器(DRAM和SRAM),低亚阈摆幅开关、静电保护和传感等领域。
尽管本发明的内容已经通过上述优选实施例作了详细介绍,但应当认识到上述的描述不应被认为是对本发明的限制。在本领域技术人员阅读了上述内容后,对于本发明的多种修改和替代都将是显而易见的。因此,本发明的保护范围应由所附的权利要求来限定。

Claims (8)

1.一种基于体硅的新型半导体场效应正反馈晶体管,其特征在于,包含:
体硅衬底(1),其为弱掺杂;
位于衬底(1)之上的沟道层(2),其与衬底(1)互为反型掺杂;
栅氧化层(3),置于所述沟道层(2)之上;
正栅极(4),置于所述栅氧化层(3)之上;
低漏掺杂区域,包含互为同型掺杂的第一低漏掺杂区域(5)和第二低漏掺杂区域(6),分别位于所述正栅极(4)两侧;所述低漏掺杂区域与所述沟道层(2)互为反型掺杂;
侧墙,包含位于所述第一低漏掺杂区域(5)之上的第一侧墙(7)和位于所述第二低漏掺杂区域(6)之上的第二侧墙(8);
阴极区域(9),位于所述第一侧墙(7)的外侧;
阳极区域(10),位于所述第二侧墙(8)的外侧;
阴极金属接触(11),置于所述阴极区域(9)之上;
阳极金属接触(12),置于所述阳极区域(10)之上;
栅极金属接触(13),置于所述正栅极(4)之上且位于所述第一侧墙(7)和所述第二侧墙(8)之间;
所述阴极区域(9)和所述阳极区域(10)均为重度掺杂且互为反型掺杂;
所述阴极区域(9)为p+型掺杂以及所述阳极区域(10)为n+型掺杂,或者,所述阴极区域(9)为n+型掺杂以及所述阳极区域(10)为p+型掺杂;
所述衬底(1)的掺杂浓度在1015cm-2至1019cm-2之间;
所述沟道层(2)的掺杂浓度在1015cm-2至1019cm-2之间,所述沟道层(2)的厚度在50nm至1000nm之间,所述沟道层(2)为硅、锗硅、氮化镓中的一种或多种;
所述栅氧化层(3)为二氧化硅、氮化硅、三氧化二铝、氧化铪中的一种或多种,所述栅氧化层(3)的厚度在1nm至30nm之间;
所述正栅极(4)为多晶硅或金属或多晶硅与金属的复合层,其厚度为10nm至500nm之间;
所述侧墙的材料为氮化硅、二氧化硅、SiOCN、SiBCN中的一种或多种;
所述阴极区域(9)的厚度在10nm至100nm之间,其掺杂浓度在1019cm-3至1021cm-3之间;
所述阳极区域(10)的厚度在10nm至100nm之间,其掺杂浓度在1019cm-3至1021cm-3之间;
阴极金属接触(11)和/或阳极金属接触(12)和/或栅极金属接触(13)为铝、镍、钛、金属硅化物中的一种或多种。
2.如权利要求1所述的新型半导体场效应正反馈晶体管,其特征在于,
所述衬底(1)为弱p型掺杂,所述沟道层(2)为n型掺杂,所述低漏掺杂区域为p型掺杂;
或者,所述衬底(1)为弱n型掺杂,所述沟道层(2)为p型掺杂,所述低漏掺杂区域为n型掺杂。
3.如权利要求1或2所述的新型半导体场效应正反馈晶体管,其特征在于,
所述沟道层(2)和/或所述衬底(1)和/或所述低漏掺杂区域的掺杂弱于所述阴极区域(9)和/或所述阳极区域(10)。
4.如权利要求1所述的新型半导体场效应正反馈晶体管,其特征在于,
所述新型半导体场效应正反馈晶体管是关于正栅极(4)对称的结构。
5.一种用于制备如权利要求1-4任意一项所述的新型半导体场效应正反馈晶体管的制备方法,其特征在于,包含以下步骤:
S1、起始设置弱掺杂的体硅衬底(1)以及在其之上生长反型掺杂的沟道层(2);
S2、淀积栅氧化层(3)以及在其之上淀积正栅极材料;
S3、光刻并刻蚀以形成正栅极图形;
S4、以正栅极(4)为掩模板,通过离子注入形成沟道层(2)两侧的低漏掺杂区域;
S5、淀积正栅极(4)的侧墙介质并进行刻蚀形成正栅极(4)两侧的侧墙;
S6、淀积一层硬掩模材料,光刻刻蚀,打开阴极区域,并以淀积的硬掩模、正栅极(4)和侧墙为掩模,选择性外延生长阴极区域;外延生长时进行原位掺杂,最终形成重掺杂的阴极区域(9);
S7、淀积另一层硬掩模材料,光刻刻蚀,打开阳极区域,并以淀积的硬掩模、正栅极(4)和侧墙为掩模,选择性外延生长阳极区域;外延生长时进行原位掺杂,最终形成与阴极区域(9)互为反型掺杂的重掺杂的阳极区域(10);
S8、淀积金属接触并退火,以形成阴极金属接触(11)、阳极金属接触(12)和栅极金属接触(13)。
6.如权利要求5所述的制备方法,其特征在于,
所述步骤S2中,进一步包含:所述栅氧化层(3)的淀积方式为热氧化、化学气相淀积、原子层淀积方法中的一种或多种;
所述步骤S3中,进一步包含:光刻并打开正栅极图形的窗口,再利用光刻胶为掩膜对正栅极进行刻蚀以形成正栅极图形,步骤S3中的刻蚀选用干法刻蚀或者湿法刻蚀,所述干法刻蚀使用氟基或者卤族元素气体,所述湿法刻蚀为湿法腐蚀;
所述步骤S4中,进一步包含:离子注入时使用硼或BF2或砷或磷,剂量为1012cm-2至1014cm-2之间,能量为1keV至50keV之间;
所述步骤S5中,进一步包含:淀积方式采用化学气相淀积、原子层淀积中的一种或多种,刻蚀方式采用具有垂直方向性的反应离子刻蚀、氟基气体的干法刻蚀中的一种或多种;
所述步骤S6中,进一步包含:淀积一层选择性外延用的硬掩模材料,光刻并进行干法刻蚀,打开阴极区域,之后进行外延生长,以淀积的硬掩模、正栅极(4)和侧墙为掩模,选择性外延生长阴极区域,外延生长时进行原位掺杂,最终形成重掺杂的阴极区域(9),步骤S6中的淀积方式为化学气相淀积、原子层淀积中的一种或多种;
所述步骤S7中,进一步包含:淀积一层选择性外延用的硬掩模材料,光刻并进行干法刻蚀,打开阳极区域,之后进行外延生长,以淀积的硬掩模、正栅极(4)和侧墙为掩模,选择性外延生长阳极区域,外延生长时进行原位掺杂,最终形成重掺杂的阳极区域(10),步骤S7中的淀积方式为化学气相淀积、原子层淀积中的一种或多种;
所述步骤S8中,退火温度为300度至900度之间。
7.一种用于制备如权利要求1-4任意一项所述的基于体硅的新型半导体场效应正反馈晶体管的制备方法,其特征在于,包含以下步骤:
T1、起始设置弱掺杂的体硅衬底(1)以及在其之上生长反型掺杂的沟道层(2);
T2、淀积栅氧化层(3)以及在其之上淀积正栅极材料;
T3、光刻并刻蚀以形成正栅极图形;
T4、以正栅极(4)为掩模板,通过离子注入形成沟道层(2)两侧的低漏掺杂区域;
T5、淀积正栅极(4)的侧墙介质并进行刻蚀形成正栅极(4)两侧的第一侧墙(7)和第二侧墙(8);
T6、外延一层本征的硅层,光刻打开阴极区域,并进行离子注入;光刻打开阳极区域,再进行离子注入;去除光刻胶后,进行高温退火激活注入的离子,最终形成重掺杂的阴极区域(9)以及与阴极区域(9)互为反型掺杂的重掺杂的阳极区域(10);
T7、淀积金属接触并退火,以形成阴极金属接触(11)、阳极金属接触(12)和栅极金属接触(13)。
8.如权利要求7所述的制备方法,其特征在于,
所述步骤T6中,进一步包含:
所述本征的硅层的厚度在10nm至100nm之间;
光刻打开阴极区域后的离子注入时,使用砷或者磷,剂量为1014cm-2至1016cm-2之间,能量为1keV至10keV之间;
光刻打开阳极区域厚的离子注入时,使用硼或BF2,剂量为1014cm-2至1016cm-2之间。
CN201910772805.0A 2019-08-21 2019-08-21 基于体硅的新型半导体场效应正反馈晶体管及制备方法 Active CN110634955B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910772805.0A CN110634955B (zh) 2019-08-21 2019-08-21 基于体硅的新型半导体场效应正反馈晶体管及制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910772805.0A CN110634955B (zh) 2019-08-21 2019-08-21 基于体硅的新型半导体场效应正反馈晶体管及制备方法

Publications (2)

Publication Number Publication Date
CN110634955A CN110634955A (zh) 2019-12-31
CN110634955B true CN110634955B (zh) 2021-04-06

Family

ID=68970586

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910772805.0A Active CN110634955B (zh) 2019-08-21 2019-08-21 基于体硅的新型半导体场效应正反馈晶体管及制备方法

Country Status (1)

Country Link
CN (1) CN110634955B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111477685B (zh) * 2020-04-26 2021-09-28 复旦大学 基于半导体衬底的凹槽型场效应正反馈晶体管及制备方法
CN113178489B (zh) * 2021-03-03 2024-04-02 中国科学院微电子研究所 一种z2-fet器件及其制备方法、一种半导体器件
CN114242792B (zh) * 2021-12-16 2024-10-11 复旦大学 一种基于体硅的柱状型半导体场效应正反馈晶体管

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5682055A (en) * 1995-06-07 1997-10-28 Sgs-Thomson Microelectronics, Inc. Method of forming planarized structures in an integrated circuit
US8362604B2 (en) * 2008-12-04 2013-01-29 Ecole Polytechnique Federale De Lausanne (Epfl) Ferroelectric tunnel FET switch and memory
FR2980039B1 (fr) * 2011-09-12 2013-09-27 Commissariat Energie Atomique Transistor a effet de champ z2fet a pente sous le seuil verticale et sans ionisation par impact
CN106876368B (zh) * 2017-02-04 2019-06-21 复旦大学 一种半导体场效应正反馈器件

Also Published As

Publication number Publication date
CN110634955A (zh) 2019-12-31

Similar Documents

Publication Publication Date Title
US7834345B2 (en) Tunnel field-effect transistors with superlattice channels
CN1332437C (zh) 新型场效应晶体管和制造方法
CN106876368B (zh) 一种半导体场效应正反馈器件
US10008501B2 (en) Sandwich EPI channel for device enhancement
CN110634955B (zh) 基于体硅的新型半导体场效应正反馈晶体管及制备方法
CN107004701B (zh) 隧道场效应晶体管及其制造方法
Masahara et al. Ultrathin channel vertical DG MOSFET fabricated by using ion-bombardment-retarded etching
US20120223390A1 (en) Tunneling field effect transistor and method for forming the same
WO2012116528A1 (en) Tunneling field effect transistor and method for forming the same
US10741647B2 (en) Conformal doping for punch through stopper in fin field effect transistor devices
WO2012068928A1 (zh) 一种低功耗复合源结构mos晶体管及其制备方法
WO2016070592A1 (zh) 一种互补隧穿场效应晶体管及其制作方法
CN103855096A (zh) Cmos晶体管的形成方法
US20070138501A1 (en) Semiconductor device and method of manufacturing semiconductor device
KR102133208B1 (ko) 펀치스루 스토퍼가 배제된 전계효과 트랜지스터 및 이의 제조방법
US20230014586A1 (en) Horizontal gaa nano-wire and nano-slab transistors
CN111477685B (zh) 基于半导体衬底的凹槽型场效应正反馈晶体管及制备方法
KR101367989B1 (ko) Ultra-Thin FinFET 제조 방법 및 이를 이용하여 제조된 Ultra-Thin FinFET.
US20230037719A1 (en) Methods of forming bottom dielectric isolation layers
CN103123899A (zh) FinFET器件制造方法
CN114242792B (zh) 一种基于体硅的柱状型半导体场效应正反馈晶体管
CN110718463A (zh) 隧穿场效应晶体管及其形成方法
CN111540739B (zh) 一种基于双隧穿晶体管的半浮栅存储器及其制备方法
CN113517348B (zh) 一种直接带隙GeSn增强型nMOS器件及其制备方法
CN111508960B (zh) 一种低操作电压半浮栅存储器及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant