CN1105452C - 字符显示装置 - Google Patents

字符显示装置 Download PDF

Info

Publication number
CN1105452C
CN1105452C CN96119776A CN96119776A CN1105452C CN 1105452 C CN1105452 C CN 1105452C CN 96119776 A CN96119776 A CN 96119776A CN 96119776 A CN96119776 A CN 96119776A CN 1105452 C CN1105452 C CN 1105452C
Authority
CN
China
Prior art keywords
character
signal
clock pulse
dot clock
multiplication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN96119776A
Other languages
English (en)
Other versions
CN1157530A (zh
Inventor
吉见晃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN1157530A publication Critical patent/CN1157530A/zh
Application granted granted Critical
Publication of CN1105452C publication Critical patent/CN1105452C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Systems (AREA)

Abstract

一种字符显示装置,能消除字符显示信号频带的局限性且能显示小字符等。同步分离电路(4)的同步信号加到字符发生电路(8),由RGB三基色信号与预定的点时钟脉冲同步形成任意字符等的显示信号。该信号和点时钟脉冲加到行存储器(9)以写入其中。点时钟脉冲还加到倍增电路(10),三基色信号由来自倍增电路的经倍增的点时钟脉冲从行存储器中读出,并在水平方向上被压缩成与倍增比相应的比值,倍增至任意倍增比的时钟脉冲加到行存储器而从其中读出显示信号并加到叠加电路(5),再叠加到三基色信号上而加到阴极射线管(6),从而将字符显示出来。

Description

字符显示装置
技术领域
本发明涉及一种字符显示装置,更具体地说,涉及电视接收机中使用的一种字符显示装置。
背景技术
目前市面上出售一种能将诸如图象上文字之类想显示的字符以重叠形式显示在阴极射线管(CRT)上的电视接收机。这类电视接收机适宜将字符发生电路之类电路产生的字符显示信号加到CRT紧靠前的视频信号上。
另一方面,目前市面上还出售一种具有16∶9宽幅比CRT的电视接收机。图1示出了这类宽幅比CRT电视接收机的一个例子。
这种电视接收机若以整个显示屏面显示4∶3幅形比的视频信号,则视频信号不可避免地要在水平方向上放大和显示出来。于是显示与4∶3类似的幅形比的字符显示信号时,待显示的字符在水平方向上也被放大。
另一方面,市面上还出售一种显示屏面被划分成例如两个显示屏面的多重显示屏面且其视频信号在水平方向上被压缩从而显示出基本上为正常画面的显示装置。然而,迄今尚未有人提出过字符显示信号的压缩技术,因此按照上述将字符显示信号加到CRT紧靠前的视频信号上的方法是不能把图象显示在诸如有两个显示屏面之类的多重显示屏面上的。
在为避免画面闪炼而以双扫描线扫描视频信号的那类能以双速扫描的电视接收机中,当视频信号以双扫描方式加以处理时,水平偏转以双倍于正常速度的速度进行,从而使待显示的字符在水平方向上被放大两倍。
当电视接收机显示字符等,并以多重屏面的方式处理视频信号从而在两个显示屏面之类上以双速扫描方式显示图象时,RGB三基色信号组成的字符显示信号临时被转换成象Y/U/V之类的视频信号。经如此转换的视频信号连同其它视频信号一起以多重屏面和双速扫描方式处理,因而图象在双显示屏面之类上以多重显示屏方式显示出来。
然而,进行这种处理时,处理中使用的频带有限,因而象小字符之类的字符显示信号的频带受到限制,从而不可能显示如此之小的字符。
发明内容
有鉴于此,本发明的目的是提供一种字符显示信号的频带不受限制因而能令人满意地显示小字符等的字符显示装置。
本发明是将来自字符发生电路的三基色信号用点时钟脉冲写入行存储器中,用经倍增的点时钟脉冲从行存储器中读出,再将如此读出的三基色信号叠加到视频信号上而显示出来。本发明的字符显示信号的频带不受限制,因而能令人满意地显示出小字符等。
按照本发明的一个方面提供的字符显示装置由字符发生电路、行存储器和倍增电路组成,来自字符发生电路的三基色信号写入行存储器中,由倍增电路倍增来自字符发生电路的三基色信号的点时钟脉冲,用点时钟脉冲将来自字符发生电路的三基色信号写入行存储器中,用来自倍增电路的倍增的点时钟脉冲从行存储器中读出三基色信号,再将读出的三基色信号叠加到视频信号上显示出来,并且用倍增的点时钟脉冲从行存储器读出的三基色信号在水平方向上被压缩成与倍增比相应的比值。
按照本发明另一个方面提供的显示装置包括:一个频道选择器,供接收电视信号用;一个处理电路,供处理来自频道选择器的视频信号;一个信号分离电路,用于将同步信号从收自频道选择器的信号中分离出来;一个字符发生电路,用于以与预定的点时钟脉冲同步的三基色信号的形式产生字符;一个行存储器,用于向其中写入和存储从字符发生电路来的字符信号和点时钟脉冲;一个倍增电路,用于倍增从字符发生电路来的点时钟脉冲;其中三基色信号上的字符信号用点时钟脉冲写入行存储器,三基色信号上的字符信号用来自倍增电路的经倍增的点时钟脉冲从行存储器中读出,并且其中三基色信号上的用倍增的点时钟脉冲从行存储器读出的字符信号在水平方向上被压缩成与倍增比相应的比值;一个叠加电路,用于将从行存储器读出的三基色信号上的字符信号用经倍增的点时钟脉冲叠加到从处理电路来的视频信号上;和一个显示器,用于显示已叠加的信号。
附图说明
图1是说明宽幅比阴极射线管的电视接收机工作过程的示意图。
图2是采用本发明字符显示装置的电视接收机的方框图。
具体实施方式
现在参看附图说明本发明的内容。
图2是采用本发明的字符显示装置的电视接收机一个实例的方框图。
如图2中所示,在天线1处收到的信号加到频道选择器2上,从而接收想接收的电视信号。收到的视频信号加到视频处理电路3上。来自频道选择器2的信号提供给同步分离电路4,由此分离出的同步信号提供给视频处理电路3。视频处理电路3处理加到其上的视频信号,使图象不仅以多重屏面显示的方式而且还以双速扫描的方式显示在诸如两个显示屏面之类的多重显示屏面上。
经处理的视频信号从视频信号处理电路3以三基色信号的形式输出。来自视频处理电路3的三基色信号通过叠加电路5提供给例如宽幅比的阴极射线管(CRT)。来自同步分离电路4的同步信号加到偏转电路7上,偏转信号从偏转电路7出来加到CRT6的偏转线圈11上,于是视频信号就在CRT6的显示屏上显示出来。
来自同步分离电路4的同步信号提供给字符发生电路(例如屏上显示器(OSD))8,在字符发生电路中由RGB三基色信号以与其预定的点时钟脉冲同步的形式形成任意字符的显示信号。由字符发生电路8这样形成的显示信号提供给行存储器9。来自字符发生电路8的点时钟脉冲提供给行存储器9,显示信号则写入行存储器9中。
来自字符发生电路8的点时钟脉冲加到倍增电路10上,由倍增电路10产生按预定倍增比倍增的时钟脉冲。如此倍增的时钟脉冲加到行存储器9,从而将写入的显示信号从行存储器9中读出。将从行存储器9这样读出的显示信号提供给叠加电路5,在叠加电路5中将其叠加到来自视频处理电路3的三基色信号上。这样,字符等就显示在CRT6的显示屏上。
在此字符显示装置中,从行存储器9读出的显示信号以字符的形式输出,其在水平方向上依据用倍增电路10倍增的时钟脉冲的倍增比加以压缩。经如此压缩的信号加到叠加电路5上,在叠加电路5中叠加到已处理的视频信号上,再提供给CRT6。这样,信号在CRT6的显示屏上被放大显示,于是CRT6的显示屏上就能显示出基本上正常的字符。
本发明字符显示装置中使用的行存储9可以是其数据能在不同的周期中独立且异步地写入和读出的行存储器。此外,在每个水平周期中每次在行存储器9中写入和从行存储器9中读出数据都是依据从字符发生电路8中每次输出的一个水平周期的字符显示信号进行的。
在字符显示装置中,象字符之类显示信号的频带只受行存储器9的驱动频率限制,因而有较高频率分量的小字符也可以显示出来。当时钟脉冲超过行存储器9的驱动频率时,若例如将RGB三基色信号的串行数据转换成并行数据并输入到行存储器9中、且将行存储器9的输出再转换成串行数据,则可以允许有较高频率的频带。
因此,在此字符显示装置中,来自字符发生电路的三基色信号用点时钟脉冲写入行存储器中,且用倍增的时钟脉冲从行存储器中读出它们,因而象字符之类的显示信号可在水平方向加以压缩。于是,当这样压缩的信号叠加到视频信号上显示出来时,字符显示信号的频带没有受到限制,因而小字符能令人满意地显示出来。
一般的字符显示装置在处理视频信号时,信号的频带受到限制。此外,一般字符显示装置极难显示频率分量高的小字符。而本发明的字符显示信号的频带没有受到限制,因而能显示出小字符,且能在多个显示屏面上令人满意地以多重屏面的形式和双速扫描的形式显示图象。
此外,上述字符显示装置能通过任意改变倍增电路10的倍增比按所需要的压缩比来压缩字符显示信号,因而当图象在多个显示屏面上以多重屏面显示的形式和以双速扫描的方式显示时,字符等可按要求的形状稳定地显示出来。此外,还可以通过任意控制点时钟脉冲的倍增比将字符等压缩成所要求的形状。
综上所述,本发明的字符显示装置包括字符发生电路、行存储器和倍增电路,来自字符发生电路的三基色信号写入行存储器中,倍增电路用以倍增来自字符发生电路的三基色信号的点时钟脉冲,来自字符发生电路的三基色信号用点时钟脉冲写入行存储器中,三基色信号用倍增电路来的倍增的时钟脉冲从行存储器中读出,再将如此读出的三基色信号叠加到视频信号上显示出来。因此,字符显示信号的频带不受限制,从而小字符等能令人满意地显示出来。
本发明的来自字符发生电路的三基色信号是用点时钟脉冲写入行存储器的,是用倍增的时钟脉冲从行存储器中读出的,因而可以在水平方向压缩诸如字符等显示信号。这个经压缩的显示信号叠加到视频信号上显示出来时,字符显示信号的频带没有受到限制,因而小字符能令人满意地显示出来。
一般的字符显示装置在视频信号受到处理时,信号的频带受到限制,而且一般字符显示装置极难显示频率分量高的小字符。而本发明字符显示信号的频带没有受到限制,因而小字符能显示出来,图象能在多显示屏面上以多重屏面形式和双速扫描方式令人满意地显示出来。
另外,上述字符显示装置能通过任意改变倍增电路10的倍增比而以所要求的压缩比压缩字符显示信号,因而图象在多显示屏面上以多重屏面的形式和双速扫描的方式显示出来时,字符等可按要求的形状稳定地显示出来。此外,通过任意控制点时钟脉冲的倍增比可将字符等压缩成所要求的形状。
上面已参照附图说明了本发明的一个最佳实施例。不言而喻,本发明并不局限于上述具体实施例,本技术领域的行家们在不脱离本发明说明书所附权利要求中所述的精神实质或范围的前提下,是可以对上述实施例进行种种更改和修改的。

Claims (8)

1.一种字符显示装置,包括:
一个字符发生电路;
一个行存储器,来自所述字符发生电路的三基色信号即写入此行存储器中;和
一个倍增电路,用以倍增来自所述字符发生电路的三基色信号的点时钟脉冲,其中所述来自字符发生电路的三基色信号用所述点时钟脉冲写入所述行存储器中,而该三基色信号用来自所述倍增电路的经倍增的点时钟脉冲从所述行存储器中读出,所述如此读出的三基色信号再叠加到视频信号上显示出来,并且其中所述用倍增的点时钟脉冲从所述行存储器读出的三基色信号在水平方向上被压缩成与所述倍增比相应的比值。
2.如权利要求1所述的字符显示装置,其特征在于,所述视频信号以多重屏面显示方式处理,所述点时钟脉冲由所述倍增电路倍增至与所述处理相应的倍增比。
3.如权利要求1所述的字符显示装置,其特征在于,所述视频信号以双速扫描方式处理,所述点时钟脉冲由所述倍增电路倍增至与所述处理相应的倍增比。
4.如权利要求1所述的字符显示装置,其特征在于,所述三基色信号按不同的周期独立地异步写入所述行存储器和从所述行存储器中读出。
5.如权利要求1所述的显示装置,其特征在于,所述三基色信号中的字符信号按不同的周期独立地异步写入所述行存储器和从所述行存储器中读出。
6.一种显示装置,包括:
一个频道选择器,用于接收电视信号;
处理装置,用于处理来自所述频道选择器的视频信号;
信号分离装置,用于从收自所述频道选择器的信号中分离出同步信号;
字符发生装置,用于以与预定的点时钟脉冲同步的三基色信号的形式产生字符;
行存储装置,用于向其中写入和储存从所述字符发生装置来的所述字符信号和点时钟脉冲;
倍增装置,用于倍增从所述字符发生装置来的点时钟脉冲,其中所述三基色信号上的字符信号用所述点时钟脉冲写入所述行存储装置,所述三基色信号上的字符信号用来自所述倍增装置的经倍增的点时钟脉冲从所述行存储装置中读出,并且其中所述三基色信号上的用倍增的点时钟脉冲从所述行存储装置读出的所述字符信号在水平方向上被压缩成与所述倍增比相应的比值;
叠加装置,用于用经倍增的点时钟脉冲将从所述行存储装置读出的所述三基色信号上的所述字符信号叠加到从所述处理装置来的视频信号上;和
显示装置,用于显示所述已叠加的信号。
7.如权利要求6所述的显示装置,其特征在于,所述视频信号以多重屏面显示方式在所述处理装置中处理,所述点时钟脉冲由所述倍增装置倍增至与所述处理相应的倍增比。
8.如权利要求6所述的显示装置,其特征在于,所述视频信号以多速扫描方式在所述处理装置中处理,所述点时钟脉冲由所述倍增装置倍增至与所述处理相应的倍增比。
CN96119776A 1995-12-04 1996-12-04 字符显示装置 Expired - Fee Related CN1105452C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP315488/1995 1995-12-04
JP7315488A JPH09163257A (ja) 1995-12-04 1995-12-04 文字表示装置
JP315488/95 1995-12-04

Publications (2)

Publication Number Publication Date
CN1157530A CN1157530A (zh) 1997-08-20
CN1105452C true CN1105452C (zh) 2003-04-09

Family

ID=18065979

Family Applications (1)

Application Number Title Priority Date Filing Date
CN96119776A Expired - Fee Related CN1105452C (zh) 1995-12-04 1996-12-04 字符显示装置

Country Status (4)

Country Link
US (1) US5959685A (zh)
JP (1) JPH09163257A (zh)
KR (1) KR100405275B1 (zh)
CN (1) CN1105452C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000224477A (ja) 1999-02-02 2000-08-11 Matsushita Electric Ind Co Ltd 映像表示装置および方法
US6919929B1 (en) * 2001-03-29 2005-07-19 National Semiconductor Corporation Method and system for implementing a video and graphics interface signaling protocol
JP2009267940A (ja) * 2008-04-28 2009-11-12 Toshiba Corp オンスクリーンディスプレイ回路および映像信号処理装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4180805A (en) * 1977-04-06 1979-12-25 Texas Instruments Incorporated System for displaying character and graphic information on a color video display with unique multiple memory arrangement
US4595953A (en) * 1984-10-31 1986-06-17 Rca Corporation Television receiver having character generator with burst locked pixel clock and correction for non-standard video signals
JP3070333B2 (ja) * 1993-04-16 2000-07-31 三菱電機株式会社 画像表示装置
US5532741A (en) * 1993-05-19 1996-07-02 Rohm Co., Ltd. Video image display and video camera for producing a mirror image
EP0631439B1 (en) * 1993-05-21 1999-08-04 Hitachi, Ltd. Character display circuit and method for superimposing character code during blanking period of video signal
US5608425A (en) * 1993-08-31 1997-03-04 Zilog, Inc. Technique for generating on-screen display characters using software implementation

Also Published As

Publication number Publication date
KR100405275B1 (ko) 2004-03-26
KR970057734A (ko) 1997-07-31
CN1157530A (zh) 1997-08-20
US5959685A (en) 1999-09-28
JPH09163257A (ja) 1997-06-20

Similar Documents

Publication Publication Date Title
US7030934B2 (en) Video system for combining multiple video signals on a single display
US5227882A (en) Video display apparatus including display device having fixed two-dimensional pixel arrangement
US5422677A (en) Apparatus and method for processing a picture-in-picture video signal
US5159438A (en) Aspect ratio conversion of television display
JPH089411A (ja) ピクセルデータの処理システムと方法
JPS62142476A (ja) テレビジョン受像機
JPH05150219A (ja) 補助フレーム記憶メモリなしにrgbおよび同期ビデオ信号を表示する方法および装置
US6023262A (en) Method and apparatus in a computer system to generate a downscaled video image for display on a television system
JP2650186B2 (ja) 静止画映像信号処理装置
CN1094014C (zh) 在宽宽高比屏幕上控制字幕显示的装置
CN1105452C (zh) 字符显示装置
US6928118B1 (en) Device and method for displaying video
CN1113634A (zh) 宽视角电视的视频信号处理装置
JPH05292476A (ja) 汎用走査周期変換装置
EP0721639B1 (en) Image reconstruction interface with interlaced video signal to non-interlaced video signal conversion for lcd
CN1317888C (zh) 图像信号处理装置以及图像显示装置
JPH11136592A (ja) 画像処理装置
JP2006184619A (ja) 映像表示装置
CA2318867C (en) Picture-in-guide generator
JPH02179681A (ja) ドットマトリックス型表示媒体の制御装置
CN1096792C (zh) 用于宽屏电视的双图象装置
JP2000206489A (ja) 液晶駆動方法及び当該液晶駆動方法を用いた液晶表示装置
JP2001117533A (ja) マトリクス型画像表示装置
RU2245002C2 (ru) Способ отображения сигналов телевизионного изображения в приемнике твч
JPH0347511B2 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee