CN110430431B - 视频解码方法、芯片、装置、计算机设备和存储介质 - Google Patents

视频解码方法、芯片、装置、计算机设备和存储介质 Download PDF

Info

Publication number
CN110430431B
CN110430431B CN201910555314.0A CN201910555314A CN110430431B CN 110430431 B CN110430431 B CN 110430431B CN 201910555314 A CN201910555314 A CN 201910555314A CN 110430431 B CN110430431 B CN 110430431B
Authority
CN
China
Prior art keywords
input channel
video
detection result
target
output mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910555314.0A
Other languages
English (en)
Other versions
CN110430431A (zh
Inventor
王淑瑶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Dahua Technology Co Ltd
Original Assignee
Zhejiang Dahua Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang Dahua Technology Co Ltd filed Critical Zhejiang Dahua Technology Co Ltd
Priority to CN201910555314.0A priority Critical patent/CN110430431B/zh
Publication of CN110430431A publication Critical patent/CN110430431A/zh
Priority to EP19934684.2A priority patent/EP3949408A4/en
Priority to PCT/CN2019/129304 priority patent/WO2020258805A1/en
Application granted granted Critical
Publication of CN110430431B publication Critical patent/CN110430431B/zh
Priority to US17/457,921 priority patent/US20220094944A1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/136Incoming video signal characteristics or properties
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/146Data rate or code amount at the encoder output
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/156Availability of hardware or computational resources, e.g. encoding based on power-saving criteria
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/184Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/423Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/20Details of the management of multiple sources of image data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/436Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation using parallelised computational arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

本申请提供的一种视频解码方法、芯片、装置、计算机设备和存储介质,通过检测多个输入通道上的标志位是否发生变化,得到第一检测结果;再根据第一检测结果,控制各输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,并根据输出模式开启目标输出接口。在上述视频解码的过程中,由于根据第一检测结果控制各输入通道的功能模块的运行状态,使接入视频的输入通道的功能模块处于开启状态,而未接入视频的输入通道的功能模块处于关闭,以及由于根据输出模式选择目标输出接口输出信号,这样的方法使需要的输出接口处于开启状态,而不需要的输出接口处于关闭状态,极大的降低了视频解码时的使用功耗。

Description

视频解码方法、芯片、装置、计算机设备和存储介质
技术领域
本申请涉及视频处理技术领域,尤其涉及一种视频解码方法、芯片、装置、计算机设备和存储介质。
背景技术
随着视频解码技术的发展,视频解码芯片得到了普及应用,利用视频解码芯片可以实现对任意种视频制式的视频接入,以及解码并输出给中央处理器(CentralProcessing Unit,CPU)进行处理和存储。
目前,视频解码芯片包括均衡模块(Equalize,EQ)、整流/回馈模块(Active FrontEnd,AFE)、备份还原解码模块(vSphere Data Protection,VDP)、以及VO模块。而利用视频解码芯片在对接入视频进行处理时,对应各个通道的EQ均衡模块、AFE模块、VDP解码模块以及VO模块均是开启的,以使上述视频解码芯片能够将接入的模拟视频信号进行解码输出数字信号,并将输出的数字信号发送到CPU中进行视频信号的处理和存储。
但是,上述视频解码方法存在功耗高的问题。
发明内容
基于此,有必要针对上述技术问题,提供一种能够有效降低功耗的视频解码方法、装置、计算机设备和存储介质。
第一方面,一种视频解码方法,所述方法包括:
检测多个输入通道上的标志位是否发生变化,得到第一检测结果;
根据第一检测结果,控制各输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据输出模式开启目标输出接口;运行状态包括开启状态和关闭状态;功能模块用于对输入通道上的接入视频进行解码。
在其中一个实施例中,根据所述第一检测结果,控制各输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据输出模式开启目标输出接口,包括:
若第一检测结果为存在标志位发生变化的输入通道,则将发生变化的标志位对应的输入通道确定为目标输入通道;
控制目标输入通道上的功能模块的运行状态改变为开启状态,并根据目标通道上的接入视频的视频制式配置所述目标输入通道对应的输出模式,开启与输出模式对应的目标输出接口。
在其中一个实施例中,所述方法还包括:
检测目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测所述目标输入通道的标志位是否发生变化,得到第三检测结果;
根据第二检测结果和所述第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式。
在其中一个实施例中,根据第二检测结果和第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式,包括:
若第二检测结果为目标通道上的接入视频的视频制式发生变化,且第三检测结果为目标输入通道上的标志位发生变化,则控制目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
在其中一个实施例中,所述根据第二检测结果和第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式,包括:
若第二检测结果为目标通道上接入视频的视频制式发生变化,且第三检测结果为目标输入通道上的标志位未发生变化,则根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
在其中一个实施例中,根据第二检测结果和所述第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式,包括:
若第二检测结果为目标通道上接入视频的视频制式未发生变化,且第三检测结果为目标输入通道上的标志位发生变化,则控制目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
在其中一个实施例中,根据第二检测结果和第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式,包括:
若第二检测结果为所述目标通道上接入视频的视频制式未发生变化,且第三检测结果为目标输入通道上的标志位未发生变化,则返回执行检测目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测目标输入通道的标志位是否发生变化,得到第三检测结果的步骤。
在其中一个实施例中,所述视频制式包括视频的数据量和视频的分辨率。
第二方面,一种视频解码芯片,所述视频解码芯片用于执行第一方面任一实施例所所述的视频解码方法。
第三方面,一种视频解码装置,所述装置包括:
第一检测模块,用于检测多个输入通道上的标志位是否发生变化,得到第一检测结果;
配置模块,用于根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口;所述运行状态包括开启状态和关闭状态;所述功能模块用于对所述输入通道上的接入视频进行解码。
在一个实施例中,上述配置模块包括:
确定单元,用于在所述第一检测结果为存在标志位发生变化的输入通道时,将发生变化的标志位对应的输入通道确定为目标输入通道;
和控制单元,用于控制所述目标输入通道上的功能模块的运行状态改变为开启状态,并根据所述目标通道上的接入视频的视频制式配置所述目标输入通道对应的输出模式,开启与所述输出模式对应的目标输出接口。
在一个实施例中,上述视频解码装置还包括:
第二检测模块,用于检测所述目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测所述目标输入通道的标志位是否发生变化,得到第三检测结果;
控制模块,用于根据所述第二检测结果和所述第三检测结果,控制所述目标输入通道的功能模块的运行状态和所述目标输入通道对应的输出模式。
在一个实施例中,上述控制模块具体用于在所述第二检测结果为所述目标通道上的接入视频的视频制式发生变化,且所述第三检测结果为所述目标输入通道上的标志位发生变化时,控制所述目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
在一个实施例中,上述控制模块还具体用于在所述第二检测结果为所述目标通道上接入视频的视频制式发生变化,且所述第三检测结果为所述目标输入通道上的标志位未发生变化时,根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
在一个实施例中,上述控制模块还具体用于在所述第二检测结果为所述目标通道上接入视频的视频制式未发生变化,且所述第三检测结果为所述目标输入通道上的标志位发生变化时,控制所述目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
在一个实施例中,上述控制模块还具体用于在所述第二检测结果为所述目标通道上接入视频的视频制式未发生变化,且所述第三检测结果为所述目标输入通道上的标志位未发生变化时,返回执行检测所述目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测所述目标输入通道的标志位是否发生变化,得到第三检测结果的步骤。
在一个实施例中,所述视频制式包括视频的数据量和视频的分辨率。
第四方面,一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现第一方面任一实施例所述的视频解码方法。
第五方面,一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现第一方面任一实施例所述的视频解码方法。
本申请提供的一种视频解码方法、芯片、装置、计算机设备和存储介质,通过检测多个输入通道上的标志位是否发生变化,得到第一检测结果;再根据第一检测结果,控制各输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,并根据输出模式开启目标输出接口。在上述视频解码的过程中,由于根据第一检测结果控制各输入通道的功能模块的运行状态,使接入视频的输入通道的功能模块处于开启状态,而未接入视频的输入通道的功能模块处于关闭,相比于传统的视频解码方法中的所有功能模块始终为开启状态,极大的降低了视频解码时的使用功耗。另外,在本方案的视频解码过程中,根据接入视频的视频制式配置输出模式,从而根据输出模式选择目标输出接口输出信号,这样的方法使需要的输出接口处于开启状态,而不需要的输出接口处于关闭状态且在根据包括开启状态和关闭状态,也极大的降低了视频解码时的使用功耗。
附图说明
图1为一个实施例提供的一种应用场景示意图;
图2为一个实施例提供的一种视频解码方法的流程图;
图3为图2实施例中S102的另一种实现方式的流程图;
图4为一个实施例提供的一种视频解码方法的流程图;
图5为一个实施例提供的一种配置模式的结构示意图;
图6为一个实施例提供的一种配置模式的结构示意图;
图7为一个实施例提供的一种视频解码方法的流程图;
图8为一个实施例提供的一种视频解码装置的结构示意图;
图9为一个实施例提供的一种视频解码装置的结构示意图;
图10为一个实施例提供的一种视频解码装置的结构示意图;
图11为一个实施例提供的一种计算机设备的内部结构示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅用以解释本申请,并不用于限定本申请。
本申请提供的视频解码方法,可以应用于如图1所示的应用环境中。其中,视频解码芯片与终端通过总线连接,视频解码芯片用于接收外部的模拟视频源信号,并对该模拟视频源信号进行解码,得到解码后的数字视频信号,并将该数字视频信号通过总线传输给终端进行存储或处理。其中,视频解码芯片可以被设置在但不限于是磁盘录像机(DigitalVideo Recorder,DVR)、网络磁盘录像机(Network Video Recorder,DVD)等设备中。终端可以但不限于是各种个人计算机、笔记本电脑、智能手机、平板电脑和便携式可穿戴设备。
下面将通过实施例并结合附图具体地对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。
图2为一个实施例提供的一种视频解码方法的流程图,该方法的执行主体为图1中的视频解码芯片,该方法涉及的是视频解码芯片对接入的模拟视频信号进行解码并输出数字视频信号的过程。如图2所示,该方法包括:
S101、检测多个输入通道上的标志位是否发生变化,得到第一检测结果。
其中,输入通道用于接入外部模拟视频信号到视频解码芯片中,并对接入的模拟视频信号进行解码操作。一个视频解码芯片可以包含多个输入通道。输入通道中可以包括用于接入视频信号的输入接口,用于解码的多种功能器件,例如,均衡模块(Equalizer,EQ)、整流/回馈模块(Active Front End,AFE)、备份还原解码模块(vSphere DataProtection,VDP)等。标志位为用于指示视频解码芯片是否接入外部模拟视频信号,其可以用字母、数字、符号、序列号等表示,对此本实施例不做限制。例如,输入通道的标志位在视频解码芯片初始化的时候可以被设置为0。第一检测结果表示视频解码芯片上各输入通道上的标志位的变化情况,其可以表示视频解码芯片上存在标志位发生变化的输入通道,相当于视频解码芯片上有视频接入;其也可以表示视频解码芯片上不存在标志位发生变化的输入通道,相当于视频解码芯片上没有视频接入。
在实际应用中,当视频解码芯片上电后,立即检测该视频解码芯片上的各输入通道上的标志位是否发生变化,查看是否有视频接入,得到第一检测结果,再进一步的根据第一检测结果进入下一步的工作流程。
S102、根据第一检测结果,控制各输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据输出模式开启目标输出接口;运行状态包括开启状态和关闭状态;功能模块用于对输入通道上的接入视频进行解码。
本实施例中的功能模块具体包括但不限于EQ均衡模块、AFE模块、VDP解码模块。各输入通道均对应各自的EQ均衡模块、AFE模块、VDP解码模块,用于对各自接入的模拟视频信号进行解码操作。目标输出接口表示需要输出数字视频信号的输出接口,目标输出接口的数量可以根据输出模式确定,有的输出模式需要配置一个目标输出接口,有的输出模式需要配置多个目标输出接口。
当视频解码芯片得到第一检测结果后,可以进一步的根据第一检测结果的指示,控制视频解码芯片上各输入通道的功能模块的运行状态,使需要执行职能的功能模块开启,不需要执行职能的功能模块关闭。另外,视频解码芯片还可以进一步的对处于开启状态的输入通道配置对应的输出模式,使处于开启状态的输入通道在对接入视频信号进行解码后输出的信号,能够通过对应的输出接口输出至视频编码芯片的外部。因此,当视频解码芯片配置好输入通道的输出模式后,可以根据该输出模式开启需要输出信号的目标输出接口。
需要说明的是,在实际应用中存在多种应用场景,一种为:当视频解码芯片上电后,视频解码芯片上的各输入通道的功能模块和各输出接口均处于关闭状态,在该情况下,当视频解码芯片获取到第一检测结果后,控制需要使用的输入通道的功能模块处于开启状态,相应的,根据该输入通道对应的输出模式控制需要使用的输出接口处于开启状态。
另一种为:当视频解码芯片上电后,视频解码芯片上的各输入通道的功能模块和各输出接口均处于开启状态,或者有的输入通道的功能模块处于开启状态,有的输入通道的功能模块处于关闭状态,再或者有的输出接口处于开启状态,有的输出接口处于关闭状态。在该种情况下,当视频解码芯片获取到第一检测结果后,控制需要使用的输入通道的功能模块处于开启状态,控制不需要使用的输入通道的功能模块处于关闭状态,相应的,根据开启的输入通道对应的输出模式控制需要使用的输出接口处于开启状态,控制不需要使用的输出接口处于关闭状态。对于上述两种情况的描述,在于对视频解码芯片的初始设置,视频解码芯片的初始设置不同,对应的视频解码芯片上各功能模块和输出接口的初始运行状态不同,无论哪种设置均不影响本方案的实施,均在本方案的保护范围内,对此本实施例不做限制。
上述实施例中,通过检测多个输入通道上的标志位是否发生变化,得到第一检测结果;再根据第一检测结果,控制各输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,并根据输出模式开启目标输出接口。在上述视频解码的过程中,由于根据第一检测结果控制各输入通道的功能模块的运行状态,使接入视频的输入通道的功能模块处于开启状态,而未接入视频的输入通道的功能模块处于关闭,相比于传统的视频解码方法中的所有功能模块始终为开启状态,极大的降低了视频解码时的使用功耗。另外,在本方案的视频解码过程中,根据接入视频的视频制式配置输出模式,从而根据输出模式选择目标输出接口,这样的方法使需要的输出接口处于开启状态,而不需要的输出接口处于关闭状态且在根据包括开启状态和关闭状态,也极大的降低了视频解码时的使用功耗。
图3为图2实施例中S102的另一种实现方式的流程图,如图3所示,上述S102“根据第一检测结果,控制各输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据输出模式开启目标输出接口”,包括:
S301、若第一检测结果为存在标志位发生变化的输入通道,则将发生变化的标志位对应的输入通道确定为目标输入通道。
本实施例涉及第一检测结果为存在标志位发生变化的输入通道的情况,这种情况说明,视频解码芯片上有一个或多个输入通道上有视频信号的接入,此时需要视频解码芯片对输入通道上接入的视频信号进行接收,以便之后对接入的视频信号进行解码操作。本实施例中当视频解码芯片检测到标志位发生变化的输入通道,则将该输入通道确定为目标输入通道,以便之后视频解码芯片对目标输入通道上的视频信号进行处理。
S302、控制目标输入通道上的功能模块的运行状态改变为开启状态,并根据目标通道上的接入视频的视频制式配置目标输入通道对应的输出模式,开启与输出模式对应的目标输出接口。
其中,视频制式用于表示视频解码芯片接入的视频信号的性能参数,例如,视频制式可以包括视频信号的数据量、视频信号的分辨率、视频信号的频率等参数。目标输出接口用于表示视频解码芯片使用到的输出接口。
当视频解码芯片确定了目标输入通道上接入了视频信号后,可以同时开启目标输入通道上的所有功能模块,使目标输入通道上的各功能模块能够正常工作,执行对目标输入通道上接入的视频信号的解码操作,且视频解码芯片在解码后需要输出解码后的数字视频信号时,可以进一步的根据接入视频的视频制式,配置目标输入通道对应的输出模式,并根据该输出模式开启相应的输出接口,使目标输入通道输出的数字视频信号能够通过对应的输出接口输出到视频解码芯片外部。
在一种应用场景中,当视频解码芯片控制各输入通道的功能模块进行正常工作的时候,常常还需要随时检测视频解码芯片与输入线缆的插拔情况,以及视频解码芯片对接入视频的视频制式的变化情况。因此,本申请还提供了一种视频解码方法以适用上述应用环境,如图4所示,该方法包括:
S401、检测目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测目标输入通道的标志位是否发生变化,得到第三检测结果。
第二检测结果表示目标输入通道上的接入视频的视频制式的变化情况,其可以表示视频制式发生变化,也可以表示视频制式未发生变化。第三检测结果表示目标输入通道的标志位的变化情况,其可以表示目标输入通道的标志位发生变化,也可以表示目标输入通道的标志位未发生变化。
S402、根据第二检测结果和第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式。
当视频解码芯片执行S401步骤得到第二检测结果和第三检测结果时,可以分别根据第二检测结果和第三检测结果的指示,控制目标输入通道的功能模块处于开启状态或关闭状态,以及配置目标输入通道对应的输出模式,从而控制根据输出模式选择出的目标输出接口处于开启状态,或控制根据输出模式没有选择出的输出接口处于关闭状态。
上述实施例中,视频解码芯片通过第二检测结果和第三检测结果配合控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式,实现了灵活配置的过程,使用到的功能模块和输出接口处于开启状态,使未用到的功能模块和输出接口处于关闭状态,极大的降低了视频解码芯片的功耗,同时提高了视频解码芯片的使用寿命。
基于上述实施例,上述S402“根据第二检测结果和第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式”可以有以下四种实现方式:
第一种实现方式,包括:
若第二检测结果为目标通道上的接入视频的视频制式发生变化,且第三检测结果为目标输入通道上的标志位发生变化,则控制目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
上述第一种实现方式涉及目标通道上的接入视频的视频制式发生变化,且目标输入通道上的标志位发生变化的情况,此种情况在实际应用中说明与目标输入通道连接的输入线缆被重新插拔,该目标输入通道上接入了新的视频信号,且输入线缆在被重新插拔后,该输入线缆对应的输入通道会自动断电。因此,面对上述情况,视频解码芯片则会相应的控制目标输入通道上的功能模块的运行状态重新开启,使各功能模块处于开启状态,并在确定了新接入视频的视频制式后,再根据新的视频制式配置该目标输入通道对应的新的输出模式,然后再根据新的输出模式确定开启对应的目标输出接口,以通过目标输出接口输出编码后的数字视频信号。
第二种实现方式,包括:
若第二检测结果为目标通道上接入视频的视频制式发生变化,且第三检测结果为目标输入通道上的标志位未发生变化,则根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
上述第二种实现方式涉及目标通道上的接入视频的视频制式发生变化,且目标输入通道上的标志位未发生变化的情况,此种情况在实际应用中说明目标输入通道的功能模块在对该输入通道上接入的视频进行解码时,根据应用需求改变了接入视频的视频制式,例如,输入通道对接入的视频的数据量进行了压缩,得到了改变数据量的视频信号。因此,面对上述情况,视频解码芯片则会根据改变后的视频制式,即新的视频制式配置该目标输入通道对应的新的输出模式,然后再根据新的输出模式确定开启对应的目标输出接口,以通过目标输出接口输出编码后的数字视频信号。
第三种实现方式,包括:
若第二检测结果为目标通道上接入视频的视频制式未发生变化,且第三检测结果为目标输入通道上的标志位发生变化,则控制目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
上述第三种实现方式涉及目标通道上的接入视频的视频制式未发生变化,且目标输入通道上的标志位发生变化的情况,此种情况在实际应用中说明与目标输入通道连接的输入线缆没有被重新插拔,在正常工作,但是视频源发生了变化,使输入通道重新接入了新的视频信号。因此,面对上述情况,视频解码芯片则会相应的控制目标输入通道上的功能模块的运行状态保持为开启状态,使各功能模块正常工作,并根据新的视频制式配置该目标输入通道对应的新的输出模式,然后再根据新的输出模式确定开启对应的目标输出接口,以通过目标输出接口输出编码后的数字视频信号。
第四种实现方式,包括:
若第二检测结果为目标通道上接入视频的视频制式未发生变化,且第三检测结果为目标输入通道上的标志位未发生变化,则返回执行检测目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测目标输入通道的标志位是否发生变化,得到第三检测结果的步骤。
上述第四种实现方式涉及目标通道上的接入视频的视频制式未发生变化,且目标输入通道上的标志位未发生变化的情况,此种情况在实际应用中说明与目标输入通道连接的输入线缆没有被重新插拔,在正常工作,且目标输入通道上也没有接入新的视频信号。因此,面对上述情况,视频解码芯片则会返回执行前述S401的步骤,以继续根据第二检测结果和第三检测结果,控制目标输入通道的功能模块的运行状态和目标输入通道对应的输出模式。
在一个实施例中,上述任一实施例中涉及到的接入视频的视频制式包括视频的数据量和视频的分辨率。由前述描述可知,根据不同的视频制式配置不同的输出模式,以下示例性说明上述配置方法。
示例1:假设视频解码芯片的通道1上有接入的视频,该视频的视频制式包括的视频的数据量为4M或4K,而视频的分辨率为小于等于720p,则可以按照如图5所示的模式,选择开启对应的输出接口。在该例子中,视频解码芯片的输入通道1处于开启状态,与该输入通道1对应的输出接口VO1处于开启状态,而V02-V04输出接口处于关闭状态。
示例2:假设视频解码芯片的通道1上有接入的视频,该视频的视频制式包括的视频的数据量为4M或4K,而视频的分辨率为小于等于1080p,则可以按照如图6所示的模式,选择开启对应的输出接口。在该例子中,视频解码芯片的输入通道1处于开启状态,与该输入通道1对应的VO1-V02输出接口处于开启状态,而V03-V04输出接口处于关闭状态。
示例3:假设视频解码芯片的通道1上有接入的视频,该视频的视频制式包括的视频的数据量小于等于4K,而视频的分辨率为任一种分辨率,则可以按照如图5所示的模式,选择开启对应的输出接口。在该例子中,视频解码芯片的输入通道1处于开启状态,与该输入通道1对应的VO1输出接口处于开启状态,而V02-V04输出接口处于关闭状态。
以上只是举例说明,可以存在很多配置模式,对此本实施例并不限制,只要能够根据视频制式配置输出模式即可。
综合上述所有实施例,本申请还提供了一种视频解码方法,如图7所示,该方法包括:
S501、检测多个输入通道上的标志位是否发生变化,若发生变化,则执行步骤S502,若未发生,则执行步骤S503。
S502、将发生变化的输入通道确定为目标输入通道,并控制目标输入通道上的功能模块的运行状态改变为开启状态,并根据目标输入通道上的接入视频的视频制式配置对应的输出模式,开启与输出模式对应的输出接口。
S503、返回执行S501。
S504、检测目标输入通道上的接入视频的视频制式是否发生变化,若发生变化,则执行步骤S505,若未发生,则执行步骤S506。
S505、检测目标输入通道上的标志位是否发生变化,若发生变化,则执行S507,若未发生变化,则执行S508。
S506、检测目标输入通道上的标志位是否发生变化,若发生变化,则执行S507,若未发生变化,则执行S509。
S507、控制目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
S508、根据新的视频制式配置目标输入通道对应的新的输出模式,开启与新的输出模式对应的目标输出接口。
S509、返回执行S504的步骤。
上述实施例提供的视频解码方法,根据输入通道的标志位和接入视频的视频制式控制各输入通道的功能模块的运行状态,以及配置相应的输出模式,从而控制输出接口的运行状态。这样的方法实现了视频解码芯片上各功能模块和输出接口的灵活配置,且使需要用到的功能模块和输出接口处于开启状态,不需要用到的功能模块和输出接口处于关闭状态,极大的降低了视频编码时所需的功耗,进而提高了视频解码芯片及周围器件的使用寿命。
应该理解的是,虽然图2-7的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图2-7中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行。
在一个实施例中,本申请还提供了一种视频解码芯片,该视频解码芯片用于执行上述任一实施例所述的视频解码方法。具体利用该视频解码芯片对接入视频进行解码的方法请参见前述实施例的内容,在此不重复累赘说明。
在一个实施例中,如图8所示,提供了一种视频解码装置,包括:第一检测模块11和配置模块12,其中:
第一检测模块11,用于检测多个输入通道上的标志位是否发生变化,得到第一检测结果;
配置模块12,用于根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口;所述运行状态包括开启状态和关闭状态;所述功能模块用于对所述输入通道上的接入视频进行解码。
在一个实施例中,如图9所示,上述配置模块12包括:
确定单元121,用于在所述第一检测结果为存在标志位发生变化的输入通道时,将发生变化的标志位对应的输入通道确定为目标输入通道;
控制单元122,用于控制所述目标输入通道上的功能模块的运行状态改变为开启状态,并根据所述目标通道上的接入视频的视频制式配置所述目标输入通道对应的输出模式,开启与所述输出模式对应的目标输出接口。
在一个实施例中,如图10所示,上述视频解码装置还包括:
第二检测模块13,用于检测所述目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测所述目标输入通道的标志位是否发生变化,得到第三检测结果;
控制模块14,用于根据所述第二检测结果和所述第三检测结果,控制所述目标输入通道的功能模块的运行状态和所述目标输入通道对应的输出模式。
在一个实施例中,上述控制模块具体用于在所述第二检测结果为所述目标通道上的接入视频的视频制式发生变化,且所述第三检测结果为所述目标输入通道上的标志位发生变化时,控制所述目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
在一个实施例中,上述控制模块还具体用于在所述第二检测结果为所述目标通道上接入视频的视频制式发生变化,且所述第三检测结果为所述目标输入通道上的标志位未发生变化时,根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
在一个实施例中,上述控制模块还具体用于在所述第二检测结果为所述目标通道上接入视频的视频制式未发生变化,且所述第三检测结果为所述目标输入通道上的标志位发生变化时,控制所述目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
在一个实施例中,上述控制模块还具体用于在所述第二检测结果为所述目标通道上接入视频的视频制式未发生变化,且所述第三检测结果为所述目标输入通道上的标志位未发生变化时,返回执行检测所述目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测所述目标输入通道的标志位是否发生变化,得到第三检测结果的步骤。
在一个实施例中,所述视频制式包括视频的数据量和视频的分辨率。
关于视频解码装置的具体限定可以参见上文中对于一种视频解码方法的限定,在此不再赘述。上述视频解码装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
本申请提供的视频解码方法,可以应用于如图11所示的计算机设备中。该计算机设备可以是服务器,其内部结构图可以如图11所示。该计算机设备包括通过系统总线连接的处理器、存储器、网络接口和数据库。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的数据库用于存储视频数据。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种视频解码方法。
本领域技术人员可以理解,图11中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该处理器执行计算机程序时实现以下步骤:
检测多个输入通道上的标志位是否发生变化,得到第一检测结果;
根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口;所述运行状态包括开启状态和关闭状态;所述功能模块用于对所述输入通道上的接入视频进行解码。
上述实施例提供的一种计算机设备,其实现原理和技术效果与上述方法实施例类似,在此不再赘述。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时还实现以下步骤:
检测多个输入通道上的标志位是否发生变化,得到第一检测结果;
根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口;所述运行状态包括开启状态和关闭状态;所述功能模块用于对所述输入通道上的接入视频进行解码。
上述实施例提供的一种计算机可读存储介质,其实现原理和技术效果与上述方法实施例类似,在此不再赘述。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双倍数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (11)

1.一种视频解码方法,其特征在于,所述方法包括:
检测多个输入通道上的标志位是否发生变化,得到第一检测结果;
根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口;
所述根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口包括:
若所述第一检测结果为存在标志位发生变化的输入通道,则将发生变化的标志位对应的输入通道确定为目标输入通道;
控制所述目标输入通道上的功能模块的运行状态改变为开启状态,并根据所述目标通道上的接入视频的视频制式配置所述目标输入通道对应的输出模式,开启与所述输出模式对应的目标输出接口;
所述运行状态包括开启状态和关闭状态;所述功能模块用于对所述输入通道上的接入视频进行解码。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
检测所述目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测所述目标输入通道的标志位是否发生变化,得到第三检测结果;
根据所述第二检测结果和所述第三检测结果,控制所述目标输入通道的功能模块的运行状态和所述目标输入通道对应的输出模式。
3.根据权利要求2所述的方法,其特征在于,根据所述第二检测结果和所述第三检测结果,控制所述目标输入通道的功能模块的运行状态和所述目标输入通道对应的输出模式,包括:
若所述第二检测结果为所述目标通道上的接入视频的视频制式发生变化,且所述第三检测结果为所述目标输入通道上的标志位发生变化,则控制所述目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
4.根据权利要求2所述的方法,其特征在于,所述根据所述第二检测结果和所述第三检测结果,控制所述目标输入通道的功能模块的运行状态和所述目标输入通道对应的输出模式,包括:
若所述第二检测结果为所述目标通道上接入视频的视频制式发生变化,且所述第三检测结果为所述目标输入通道上的标志位未发生变化,则根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
5.根据权利要求2所述的方法,其特征在于,所述根据所述第二检测结果和所述第三检测结果,控制所述目标输入通道的功能模块的运行状态和所述目标输入通道对应的输出模式,包括:
若所述第二检测结果为所述目标通道上接入视频的视频制式未发生变化,且所述第三检测结果为所述目标输入通道上的标志位发生变化,则控制所述目标输入通道上的功能模块的运行状态保持为开启状态,并根据新的视频制式配置所述目标输入通道对应的新的输出模式,开启与所述新的输出模式对应的目标输出接口。
6.根据权利要求2所述的方法,其特征在于,所述根据所述第二检测结果和所述第三检测结果,控制所述目标输入通道的功能模块的运行状态和所述目标输入通道对应的输出模式,包括:
若所述第二检测结果为所述目标通道上接入视频的视频制式未发生变化,且所述第三检测结果为所述目标输入通道上的标志位未发生变化,则返回执行检测所述目标输入通道上的接入视频的视频制式是否发生变化,得到第二检测结果,以及检测所述目标输入通道的标志位是否发生变化,得到第三检测结果的步骤。
7.根据权利要求1-6任一项所述的方法,其特征在于,所述视频制式包括视频的数据量和视频的分辨率。
8.一种视频解码芯片,其特征在于,所述视频解码芯片用于执行权利要求7所述的视频解码方法。
9.一种视频解码装置,其特征在于,所述装置包括:
第一检测模块,用于检测多个输入通道上的标志位是否发生变化,得到第一检测结果;
配置模块,用于根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口;
所述根据所述第一检测结果,控制各所述输入通道的功能模块的运行状态,并配置开启状态的输入通道对应的输出模式,根据所述输出模式开启目标输出接口包括:若所述第一检测结果为存在标志位发生变化的输入通道,则将发生变化的标志位对应的输入通道确定为目标输入通道;
控制所述目标输入通道上的功能模块的运行状态改变为开启状态,并根据所述目标通道上的接入视频的视频制式配置所述目标输入通道对应的输出模式,开启与所述输出模式对应的目标输出接口;
所述运行状态包括开启状态和关闭状态;所述功能模块用于对所述输入通道上的接入视频进行解码。
10.一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至7中任一项所述方法的步骤。
11.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7中任一项所述的方法的步骤。
CN201910555314.0A 2019-06-25 2019-06-25 视频解码方法、芯片、装置、计算机设备和存储介质 Active CN110430431B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201910555314.0A CN110430431B (zh) 2019-06-25 2019-06-25 视频解码方法、芯片、装置、计算机设备和存储介质
EP19934684.2A EP3949408A4 (en) 2019-06-25 2019-12-27 SYSTEMS AND METHODS FOR VIDEO DECODING
PCT/CN2019/129304 WO2020258805A1 (en) 2019-06-25 2019-12-27 Systems and methods for video decoding
US17/457,921 US20220094944A1 (en) 2019-06-25 2021-12-07 Systems and methods for video decoding

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910555314.0A CN110430431B (zh) 2019-06-25 2019-06-25 视频解码方法、芯片、装置、计算机设备和存储介质

Publications (2)

Publication Number Publication Date
CN110430431A CN110430431A (zh) 2019-11-08
CN110430431B true CN110430431B (zh) 2021-10-22

Family

ID=68408637

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910555314.0A Active CN110430431B (zh) 2019-06-25 2019-06-25 视频解码方法、芯片、装置、计算机设备和存储介质

Country Status (4)

Country Link
US (1) US20220094944A1 (zh)
EP (1) EP3949408A4 (zh)
CN (1) CN110430431B (zh)
WO (1) WO2020258805A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110430431B (zh) * 2019-06-25 2021-10-22 浙江大华技术股份有限公司 视频解码方法、芯片、装置、计算机设备和存储介质
CN112860426B (zh) * 2019-11-28 2024-03-01 杭州海康消防科技有限公司 智能分析方法、装置、电子设备及可读存储介质
CN113890771B (zh) * 2021-11-30 2022-03-18 长芯盛(武汉)科技有限公司 一种用于降低有源线缆功耗的装置及其方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102075745A (zh) * 2010-12-02 2011-05-25 北京世纪鼎点软件有限公司 一种视频编转码器输入与输出动态配置装置及方法
CN104185027A (zh) * 2014-09-10 2014-12-03 中航华东光电有限公司 一种基于fpga的编解码芯片的使能端的控制方法
CN205265822U (zh) * 2016-01-04 2016-05-25 京东方科技集团股份有限公司 一种图像处理系统
CN105761681A (zh) * 2014-12-18 2016-07-13 深圳Tcl数字技术有限公司 屏幕的窗口显示方法及装置
CN106534852A (zh) * 2016-11-22 2017-03-22 浙江大华技术股份有限公司 一种解码卡的解码方法及装置
CN106657815A (zh) * 2016-09-30 2017-05-10 南京巨鲨医疗科技有限公司 一种视频拼接处理系统及方法
CN106791551A (zh) * 2016-12-12 2017-05-31 广东威创视讯科技股份有限公司 一种自动调节信号源分辨率的方法、拼接屏及系统
CN108400977A (zh) * 2018-02-07 2018-08-14 苏州科达科技股份有限公司 视频数据调取方法及装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4863438B2 (ja) * 2004-09-10 2012-01-25 キヤノン株式会社 データ処理装置及び処理方法
US8270920B2 (en) * 2008-06-05 2012-09-18 Broadcom Corporation Systems and methods for receiving and transferring video information
JP2013026859A (ja) * 2011-07-21 2013-02-04 Toshiba Corp 映像表示装置、情報再生方法及び情報再生装置
CN103096163B (zh) * 2011-11-01 2015-12-09 中国移动通信集团公司 媒体播放器和媒体文件的播放方法
JP6031750B2 (ja) * 2011-11-25 2016-11-24 株式会社リコー 表示制御装置、画像表示システム、表示制御方法およびプログラム
US9565404B2 (en) * 2012-07-30 2017-02-07 Apple Inc. Encoding techniques for banding reduction
WO2014116047A1 (ko) * 2013-01-23 2014-07-31 삼성전자 주식회사 비디오 부호화 방법 및 장치, 비디오 복호화 방법 및 장치
JP6202330B2 (ja) * 2013-10-15 2017-09-27 ソニー株式会社 復号装置および復号方法、並びに符号化装置および符号化方法
CN104683860B (zh) * 2015-02-02 2018-11-30 北京神州天脉网络计算机有限公司 一种音视频多路并发解码加速卡及其解码加速方法
KR102385365B1 (ko) * 2017-07-21 2022-04-12 삼성전자주식회사 전자 장치 및 전자 장치에서 이미지 데이터를 압축하는 방법
CN107948198B (zh) * 2017-12-26 2020-11-13 北京东土科技股份有限公司 一种流媒体安全隔离网闸
US10484688B2 (en) * 2018-01-23 2019-11-19 Aspeed Technology Inc. Method and apparatus for encoding processing blocks of a frame of a sequence of video frames using skip scheme
PT3847818T (pt) * 2018-09-18 2024-03-05 Huawei Tech Co Ltd Codificador de vídeo, um descodificador de vídeo e métodos correspondentes
SG11202103023TA (en) * 2018-11-02 2021-04-29 Sony Corp Image processing device and image processing method
KR20200084516A (ko) * 2019-01-03 2020-07-13 삼성전자주식회사 디스플레이장치, 영상공급장치, 및 그 제어방법
CN110430431B (zh) * 2019-06-25 2021-10-22 浙江大华技术股份有限公司 视频解码方法、芯片、装置、计算机设备和存储介质

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102075745A (zh) * 2010-12-02 2011-05-25 北京世纪鼎点软件有限公司 一种视频编转码器输入与输出动态配置装置及方法
CN104185027A (zh) * 2014-09-10 2014-12-03 中航华东光电有限公司 一种基于fpga的编解码芯片的使能端的控制方法
CN105761681A (zh) * 2014-12-18 2016-07-13 深圳Tcl数字技术有限公司 屏幕的窗口显示方法及装置
CN205265822U (zh) * 2016-01-04 2016-05-25 京东方科技集团股份有限公司 一种图像处理系统
CN106657815A (zh) * 2016-09-30 2017-05-10 南京巨鲨医疗科技有限公司 一种视频拼接处理系统及方法
CN106534852A (zh) * 2016-11-22 2017-03-22 浙江大华技术股份有限公司 一种解码卡的解码方法及装置
CN106791551A (zh) * 2016-12-12 2017-05-31 广东威创视讯科技股份有限公司 一种自动调节信号源分辨率的方法、拼接屏及系统
CN108400977A (zh) * 2018-02-07 2018-08-14 苏州科达科技股份有限公司 视频数据调取方法及装置

Also Published As

Publication number Publication date
CN110430431A (zh) 2019-11-08
US20220094944A1 (en) 2022-03-24
EP3949408A4 (en) 2022-05-25
WO2020258805A1 (en) 2020-12-30
EP3949408A1 (en) 2022-02-09

Similar Documents

Publication Publication Date Title
CN110430431B (zh) 视频解码方法、芯片、装置、计算机设备和存储介质
US8082374B2 (en) Information processing apparatus, information processing system, method of processing information, and computer program
US9304855B2 (en) Data storage device
US20060041611A1 (en) Data transfer control system, electronic apparatus, and program
US10649840B2 (en) Data storage device performing recovery operation after sudden power-off and operating method thereof
US8433886B2 (en) Nonvolatile memory device including a buffer RAM and boot code management method thereof
CN106776104B (zh) 一种Nand Flash控制器和终端以及控制Nand Flash的方法
CN106372527A (zh) 一种数据处理方法及终端
KR100625811B1 (ko) 코드 데이터 에러 정정 방법 및 장치
US20110078336A1 (en) State change in systems having devices coupled in a chained configuration
CN103425539B (zh) 信息处理方法及装置
EP2618259B1 (en) Data erasable method of memory in smart card and smart card thereof
CN110704288B (zh) 一种信息处理方法、电子设备
CN111475435A (zh) 一种存储介质共享方法、装置及电子设备和存储介质
CN107749949B (zh) 摄像头自适应方法、摄像头自适应装置和电子设备
US8341334B2 (en) Flash memory apparatus and method for operating the same and data storage system
CN114281724A (zh) 数据传输方法、装置及电子设备
KR102063566B1 (ko) 메시지 운용 방법 및 이를 지원하는 전자 장치
KR100743253B1 (ko) 코드 데이터 에러 정정 방법 및 장치
CN105404467A (zh) 便携式电子装置及其中用户数据的存取方法
CN110493185A (zh) 信道停留方法、装置、计算机设备和存储介质
KR102143521B1 (ko) 불휘발성 메모리 시스템, 이를 포함하는 메모리 카드 및 불휘발성 메모리 시스템의 동작방법
CN116340208A (zh) 基于QSPI的flash访问方法及应用
KR102165150B1 (ko) 메시지 운용 방법 및 이를 지원하는 전자 장치
KR100743252B1 (ko) 코드 데이터 에러 정정 방법 및 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant