CN110380702B - 集成器件制造方法及相关产品 - Google Patents

集成器件制造方法及相关产品 Download PDF

Info

Publication number
CN110380702B
CN110380702B CN201910679848.4A CN201910679848A CN110380702B CN 110380702 B CN110380702 B CN 110380702B CN 201910679848 A CN201910679848 A CN 201910679848A CN 110380702 B CN110380702 B CN 110380702B
Authority
CN
China
Prior art keywords
filter
power amplifier
epitaxial layer
integrated device
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910679848.4A
Other languages
English (en)
Other versions
CN110380702A (zh
Inventor
樊永辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Huixin Communication Technology Co Ltd
Original Assignee
Shenzhen Huixin Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Huixin Communication Technology Co Ltd filed Critical Shenzhen Huixin Communication Technology Co Ltd
Priority to CN201910679848.4A priority Critical patent/CN110380702B/zh
Priority to CN202010427701.9A priority patent/CN111682860B/zh
Publication of CN110380702A publication Critical patent/CN110380702A/zh
Application granted granted Critical
Publication of CN110380702B publication Critical patent/CN110380702B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/0538Constructional combinations of supports or holders with electromechanical or other electronic elements
    • H03H9/0542Constructional combinations of supports or holders with electromechanical or other electronic elements consisting of a lateral arrangement
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/15Constructional features of resonators consisting of piezoelectric or electrostrictive material
    • H03H9/17Constructional features of resonators consisting of piezoelectric or electrostrictive material having a single resonator
    • H03H9/171Constructional features of resonators consisting of piezoelectric or electrostrictive material having a single resonator implemented with thin-film techniques, i.e. of the film bulk acoustic resonator [FBAR] type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/46Filters
    • H03H9/54Filters comprising resonators of piezoelectric or electrostrictive material
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • H03H2003/023Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks the resonators or networks being of the membrane type

Landscapes

  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本申请实施例公开了一种集成器件制造方法及相关产品,包括:提供用于制造集成器件的第一外延层、第二外延层和初始晶圆;针对第一外延层、第二外延层执行预设的器件正面(“Frontside”)制造工艺,形成滤波器和功率放大器正面组件;针对滤波器、功率放大器和初始晶圆执行晶圆键合,并完成背面(“Backside”)工艺以得到完整的集成器件;本申请实施例通过将滤波器和功率发大器集成在同一个芯片上,可以减小器件的尺寸,降低制造成本,提高器件的性能。

Description

集成器件制造方法及相关产品
技术领域
本申请涉及芯片制造领域,具体涉及射频滤波器和功率放大器芯片,特别是一种集成器件制造方法及相关产品。
背景技术
在射频前端RFFE,功率发大器和滤波器是核心部件。在第五代移动通信技术中,体声波滤波器(例如:薄膜体声波谐振器FBAR滤波器)将被广泛应有,而功率放大器将采用高性能的氮化镓高电子迁移率晶体管GaN HEMT器件。
发明内容
本申请实施例提供了一种集成器件制造方法及相关产品,通过将滤波器和功率发大器集成在同一个芯片上,可以减小器件的尺寸,提高器件的性能。
第一方面,本申请实施例提供了一种集成器件制造方法,应用于器件制造系统,所述器件制造系统用于制造集成有滤波器和功率放大器的集成器件,所述滤波器包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;所述方法包括:
提供晶圆,并在所述晶圆上设置第一外延层和第二外延层,得到第一形态集成器件,所述第一外延层为具有压电特性的压电层,所述第一外延层、所述第二外延层和所述晶圆形成由上至下的位置关系,所述第二外延层为氮化镓GaN材料层,所述第一外延层的初始厚度满足所述滤波器的设计要求;所述第二外延层的初始厚度满足所述功率放大器的设计要求;
针对所述第一形态集成器件执行预设的正面制造工艺,得到第二形态集成器件,所述第二形态集成器件包括所述滤波器的滤波器第一外延层和滤波器第二外延层,以及包括所述功率放大器的功率放大器第一外延层和功率放大器第二外延层,所述滤波器第一外延层和所述滤波器第二外延层形成的滤波器外延结构与所述功率放大器第一外延层和所述功率放大器第二外延层形成的功率放大器外延结构之间设置有隔离凹槽,且所述功率放大器第一外延层的厚度满足所述功率放大器的设计要求;
针对所述第二形态集成器件执行预设的背面制造工艺,得到所述集成器件,所述背面制造工艺包括制作所述滤波器的下空腔和下电极,以及制作所述功率放大器的背孔、背孔金属层和背面金属层。
第二方面,本申请实施例提供了一种集成器件,使用如第一方面所述的制造方法得到,所述集成器件集成有滤波器和功率放大器,所述滤波器包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;所述滤波器和所述功率放大器共用同一块晶圆作为衬底,所述滤波器滤波器外延结构包括滤波器第一外延层和滤波器第二外延层,所述功率放大器的功率放大器外延结构包括功率放大器第一外延层和功率放大器第二外延层,所述滤波器外延结构和所述功率放大器外延结构之间通过隔离凹槽隔离,所述滤波器第二外延层和所述功率放大器第二外延层为GaN材料层,所述滤波器第一外延层、所述滤波器第二外延层和所述晶圆由上至下层叠设置,所述功率放大器第一外延层、所述功率放大器第二外延层和所述晶圆由上至下层叠设置,所述滤波器第一外延层的厚度满足所述滤波器的设计要求,所述功率放大器第一外延层的厚度满足所述功率放大器的设计要求,所述第二外延层的初始厚度满足所述功率放大器的设计要求。
第三方面,本申请实施例提供了一种集成器件制造装置,应用于器件制造系统,所述滤波器包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;所述装置包括处理单元和通信单元,其中,
所述处理单元,用于提供晶圆,并在所述晶圆上设置第一外延层和第二外延层,得到第一形态集成器件,所述第一外延层为具有压电特性的压电层,所述第一外延层、所述第二外延层和所述晶圆形成由上至下的位置关系,所述第二外延层为氮化镓GaN材料层,所述第一外延层的初始厚度满足所述滤波器的设计要求;所述第二外延层的初始厚度满足所述功率放大器的设计要求;以及针对所述第一形态集成器件执行预设的正面制造工艺,得到第二形态集成器件,所述第二形态集成器件包括所述滤波器的滤波器第一外延层和滤波器第二外延层,以及包括所述功率放大器的功率放大器第一外延层和功率放大器第二外延层,所述滤波器第一外延层和所述滤波器第二外延层形成的外延结构与所述功率放大器第一外延层和所述功率放大器第二外延层形成的外延结构之间设置有隔离凹槽,且所述功率放大器第一外延层的厚度满足所述功率放大器的设计要求;以及针对所述第二形态集成器件执行预设的背面制造工艺,得到所述集成器件,所述背面制造工艺包括制作所述滤波器的下空腔和下电极,以及制作所述功率放大器的背孔、背孔金属层和背面金属层。
第四方面,本申请实施例提供了一种集成器件制造系统,包括:处理器,存储器,以及一个或多个程序;所述一个或多个程序被存储在上述存储器中,并且被配置成由所述处理器执行,所述程序包括用于执行本申请实施例第一方面任一方法中所描述的步骤的指令。
第五方面,本申请实施例提供了一种计算机可读存储介质,其中,所述计算机可读存储介质存储有用于电子数据交换的计算机程序,该计算机程序具体包括指令,所述指令用于执行如本申请实施例第一方面任一方法中所描述的部分或全部步骤。
第六方面,本申请实施例提供了一种计算机程序产品,其中,所述计算机程序产品包括计算机程序,所述计算机程序可操作来使计算机执行如本申请实施例第一方面任一方法中所描述的部分或全部步骤。该计算机程序产品可以为一个软件安装包。
可以看出,本申请实施例中,本申请实施例中的集成器件具体包括基于FBAR的射频滤波器和基于GaN HEMT的射频功率放大器,该集成器件共用晶圆、第一外延层和第二外延层,且滤波器的滤波器第一外延层和功率放大器的功率放大器第一外延层的厚度分别符合对应器件的设计要求,从而可以在保证各自器件的性能的同时,减小器件尺寸和成本,简化制造工艺、提高器件制造效率。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1A是本申请实施例公开的一种滤波器的结构示意图;
图1B是本申请实施例公开的一种功率放大器的结构示意图;
图2A是本申请实施例公开的一种集成器件制造方法的示意图;
图2B是本申请实施例公开的一种用于制作集成器件的晶圆及外延层示例图;
图2C是本申请实施例公开的另一种集成器件制造工艺示例图;
图2D是本申请实施例公开的另一种集成器件制造工艺示例图;
图2E是本申请实施例公开的另一种集成器件制造工艺示例图;
图2F是本申请实施例公开的另一种集成器件制造工艺示例图;
图2G是本申请实施例公开的另一种集成器件制造工艺示例图;
图3A是本申请实施例公开的一种集成器件的结构示意图;
图3B是本申请实施例公开的另一种集成器件的结构示意图;
图3C是本申请实施例公开的另一种集成器件的结构示意图;
图3D是本申请实施例公开的另一种集成器件的结构示意图;
图3E是本申请实施例公开的另一种集成器件的结构示意图;
图4是本申请实施例公开的一种集成器件制造系统的结构示意图;
图5是本申请实施例公开的一种集成器件制造装置的功能单元组成框图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其他步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
在射频前端(RFFE),功率发大器和滤波器是核心部件。在5G通讯中,体声波滤波器(FBAR或BAW)将被广泛应有,而功率放大器将采用高性能的氮化镓高电子迁移率晶体管(GaN HEMT)器件。目前,基于FBAR(薄膜体声波谐振器)的射频滤波器和基于GaN HEMT(氮化镓高电子迁移率晶体管)的射频功率放大器是分别制作完成的。封装后集成到电路板(PCB)上提供给终端用户。或者,将分别制作完成的滤波器和功率放大器在封装的时候集成为一个模组(Module)。
图1A是一个以氮化铝(AlN)为压电材料的FBAR谐振器的示例结构,FBAR器件制造工艺通常包括设置压电薄膜层、制作上电极和下电极,也可能包括其他的步骤如金属连线设置、频率调节结构设置、钝化层设置、衬底减薄设置、背孔刻蚀与金属化等。压电材料包括AlN。上下电极材料可以是钼(Mo),金(Au),钛(Ti),铝(Al)。衬底材料可以是硅(Si)或者碳化硅(SiC)。
图1B是一个以AlN/GaN为外延结构的GaN HEMT器件,图中S表示源极,G表示栅极,D表示漏极,GaN HEMT器件有栅极(Gate)、源极(source)、漏极(drain)组成,栅极可以是一般的矩形栅,也可以是T-栅或Y-栅,栅极的下面也可以设置有一层氧化铝层或者氮化硅绝缘层。器件工艺可能还包括其他的步骤如氮化硅钝化、薄膜电阻、电容、电感、金属连线、衬底减薄、背孔刻蚀与金属化等。外延结构是AlN/GaN,也可以是其他组合如AlGaN/GaN,铟InAlN/GaN,InN/GaN等。衬底材料可以是Si或者SiC。
目前,基于FBAR的射频滤波器和基于GaN HEMT的射频功率放大器是分别制作完成的。封装后集成到电路板PCB上提供给终端用户。或者,将分别制作完成的滤波器和功率放大器在封装的时候集成为一个模组。
针对上述技术现状,本申请实施例提供了一种集成器件制造方法,下面对本申请实施例进行详细介绍。
如图2A所示,本申请实施例提供一种集成器件制造方法,应用于器件制造系统,所述器件制造系统用于制造集成有滤波器和功率放大器的集成器件,所述滤波器包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;所述方法包括:
步骤201,如图2B所示,提供晶圆,并在所述晶圆上设置第一外延层和第二外延层,得到第一形态集成器件,所述第一外延层为具有压电特性的压电层,所述第一外延层、所述第二外延层和所述晶圆形成由上至下的位置关系,所述第二外延层为氮化镓GaN材料层,所述第一外延层的初始厚度满足所述滤波器的设计要求;所述第二外延层的初始厚度满足所述功率放大器的设计要求。
其中,所述在所述晶圆上设置第一外延层和第二外延层的具体实现方式可以是由MOCVD(金属有机化学气相沉积)方法或MBE(分子束外延)方法完成。
其中,所述第二外延层的初始厚度满足所述功率放大器的设计要求,即GaN的厚度由GaN HEMT器件设计决定,一般为1-3um。
其中,所述晶圆的材料包括硅Si或碳化硅SiC。
其中,所述压电层为氮化铝AlN。
其中,滤波器的AlN层的厚度由滤波器设计需求决定,对于频率范围1GHz-6GHz的滤波器,滤波器的AlN层的厚度为0.1-2um。
步骤202,如图2C所示,针对所述第一形态集成器件执行预设的正面制造工艺,得到第二形态集成器件,所述第二形态集成器件包括所述滤波器的滤波器第一外延层和滤波器第二外延层,以及包括所述功率放大器的功率放大器第一外延层和功率放大器第二外延层,所述滤波器第一外延层和所述滤波器第二外延层形成的滤波器外延结构与所述功率放大器第一外延层和所述功率放大器第二外延层形成的功率放大器外延结构之间设置有隔离凹槽,且所述功率放大器第一外延层的厚度满足所述功率放大器的设计要求。
其中,所述隔离凹槽的是矩形,大小以满足隔离滤波器和功率放大器功能需求为条件进行约束,一般为5-20微米。高度为外延层的总厚度,即刻蚀凹槽的底部与晶圆的上表面相接触。
其中,以所述功率放大器第一外延层为AlN为例,功率放大器的AlN层的厚度一般为2-20nm。
步骤203,如图2D所示,针对所述第二形态集成器件执行预设的背面制造工艺,得到所述集成器件,所述背面制造工艺包括制作所述滤波器的下空腔和下电极,以及制作所述功率放大器的背孔、背孔金属层和背面金属层。
其中,所述背面制造工艺还可以包括晶圆减薄与抛光操作,此工艺与现有制造工艺保持一致,此处不做赘述。
可见,本申请实施例中,本申请实施例中的集成器件具体包括基于FBAR的射频滤波器和基于GaN HEMT的射频功率放大器,该集成器件共用晶圆、第一外延层和第二外延层,且滤波器的滤波器第一外延层和功率放大器的功率放大器第一外延层的厚度分别符合对应器件的设计要求,从而可以在保证各自器件的性能的同时,减小器件尺寸和成本,简化制造工艺、提高器件制造效率。
在一个可能的示例中,如图2E所示,所述第二形态集成器件还包括相对于所述滤波器外延结构设置的滤波器正面组件、相对于所述功率放大器外延结构设置的功率放大器正面组件、连接所述滤波器正面组件和所述功率放大器正面组件的跨接金属连线和所述晶圆;所述针对所述第一形态集成器件执行预设的正面制造工艺,得到第二形态集成器件,包括:刻蚀所述第一外延层和所述第二外延层形成所述隔离凹槽;针对所述滤波器外延结构执行滤波器正面制造工艺,形成所述滤波器正面组件;针对所述功率放大器外延结构执行功率放大器正面制造工艺,形成所述功率放大器正面组件;在所述滤波器正面组件和所述功率放大器正面组件之间设置跨接金属连线。
其中,所述隔离凹槽可以通过刻蚀工艺制作得到。
其中,所述滤波器正面制造工艺为针对滤波器正面组件的制造工艺,所述功率放大器正面制造工艺为针对功率放大器正面组件的制造工艺。所述滤波器正面制造工艺和所述功率放大器正面制造工艺的执行顺序不做限定,可以先执行滤波器正面制造工艺,再执行功率放大器正面制造工艺,也可以先执行功率放大器正面制造工艺,再执行滤波器正面制造工艺,还可以同步或者差时同步执行滤波器和功率放大器正面制造工艺。
其中,所述跨接金属连线的作用在于实现滤波器和功率放大器电连接,因此,需要滤波器的一个电极(上电极或下电极)与功率放大器的一个电极(源极或漏极)电连接,可见该跨接金属连线包括以下4种连接方式:
第一种,滤波器的上电极通过跨接金属连线连接功率放大器的源极。
第二种,滤波器的上电极通过跨接金属连线连接功率放大器的漏极。
第三种,滤波器的下电极通过跨接金属连线连接功率放大器的源极。
第四种,滤波器的下电极通过跨接金属连线连接功率放大器的漏极。
上述四种连接方式对应的制作工艺可以相同,也可以不同,此处不做唯一限定。
可见,本示例中,通过滤波器和功率放大器正面制造工艺在相同晶圆和外延层上分别进行滤波器正面组件的制造和功率放大器正面组件的制造,可以节约成本,减少信息传输损耗、提升信息传输速度、提高集成器件的性能。
在一个可能的示例中,如图2F所示,所述针对所述滤波器外延结构执行滤波器正面制造工艺,形成滤波器正面组件,包括:在所述滤波器第一外延层上方设置上电极;刻蚀所述滤波器第一外延层形成通孔;在所述上电极制作第一金属连线以形成所述上电极的引脚,穿过所述通孔设置第二金属连线以形成下电极的引脚;通过晶圆极封装WLP方法或其他方法在所述上电极上方设置盖帽以形成上空腔,所述上电极的引脚和所述下电极的引脚穿过所述盖帽并向外延伸至预设距离。
其中,所述预设距离可以是10um-100um,此处不做唯一限定。
可见,本示例中,由于滤波器第一外延层的厚度满足滤波器的设计需求,因此无需对滤波器第一外延层的厚度做调整,因此集成器件的制造流程不会包含针对滤波器第一外延层的调整操作。
在一个可能的示例中,所述通过晶圆极封装WLP方法或其他方法在所述上电极上方设置盖帽以形成上空腔之前,所述方法还包括:在所述滤波器上电极上设置用于调节谐振器频率的质量载荷的第一结构;和/或,在所述滤波器第一外延层或上电极上设置用于抑制杂散波的第二结构;和/或,在所述滤波器第一外延层或上电极上设置用于滤波器温度补偿的薄膜层,和/或,在所述上电极设置滤波器钝化层以保护所述滤波器,所述滤波器钝化层包括氧化硅、氮化硅或其他绝缘材料。
在一个可能的示例中,如图2G所示,所述针对所述功率放大器外延结构执行功率放大器正面制造工艺,形成功率放大器正面组件,包括:减薄处理所述功率放大器第一外延层以达到所述功率放大器的设计要求;在所述功率放大器第一外延层制作源极和漏极,以及在所述功率放大器的源极和漏极以及第一外延层的上端面制作功率放大器钝化层;在所述功率放大器第一外延层制作栅极。
其中,所述减薄处理可以采用刻蚀工艺。
其中,源极和漏极可以直接制作在功率放大器第一外延层的表面,也可以先刻蚀凹槽。源极和漏极一般是几种金属的组合通过高温退火形成合金以减小电阻。这些金属包括以下至少一种:钛(Ti)、铝(Al)、镍(Ni)、金(Au),通常是通过金属蒸镀(Metalevaporation)逐层沉淀到功率放大器第一外延层上。采用退火工艺之后,然后在功率放大器的源极和漏极以及第一外延层上制作一层钝化层,该钝化层一般为氮化硅(例如:Si3N4)。
其中,所述栅极的制作过程包括,在预设部位刻蚀所述钝化层或者钝化层加上功率放大器第一外延层的部分或全部形成凹槽,通过再该凹槽设置金属以形成栅极。
此外,在栅极与功率放大器第一外延层之间也可以加一层绝缘层,该绝缘层例如氧化铝(Al2O3)或氮化硅(Si3N4)。栅极的形状可以是矩形,T-形或Y-形。栅一般由镍(Ni)、金(Au)、铂(Pt),钛(Ti)等金属组成,一般通过金属蒸镀逐层沉淀到凹槽位置处。
可见,本示例中,在集成器件的制造工艺中通过专属的减薄处理工艺能够使得共用外延结构带来的功率放大器第一外延层厚度可能不满足要求的问题得到解决,从而保证功率放大器的器件性能能够满足设计要求。
此外,功率放大器正面组件中可能包含其他的原件,如薄膜电阻,电容,电感,通过金属连线联通而制成单片集成电路(MMIC)。
在一个可能的示例中,所述针对所述第二形态集成器件执行预设的背面制造工艺,得到所述集成器件,包括:将所述第二形态集成器件键合到一片载片上,并针对所述第二形态集成器件进行晶圆减薄与抛光,得到第三形态集成器件;针对所述第三形态集成器件执行滤波器背面制造工艺,形成滤波器背面组件;针对所述第三形态集成器件执行功率放大器背面制造工艺,形成功率放大器背面组件。
其中,所述载片可以是蓝宝石载片等,此处不做唯一限定。
其中,所述滤波器背面组件包括下电极,所述功率放大器背面组件包括背孔金属层和背面金属层。所述滤波器背面制造工艺为针对滤波器背面组件的制造工艺,所述功率放大器背面制造工艺为针对功率放大器背面组件的制造工艺。所述滤波器背面制造工艺和所述功率放大器背面制造工艺的执行顺序不做限定,可以先执行滤波器背面制造工艺,再执行功率放大器背面制造工艺,也可以先执行滤波器背面制造工艺,再执行滤波器背面制造工艺,还可以同步或者差时同步执行滤波器和功率放大器背面制造工艺。
可见,本示例中,通过滤波器和功率放大器背面制造工艺在相同晶圆上分别进行滤波器背面组件的制造和功率放大器背面组件的制造,仅在一个晶圆即可完成滤波器和功率放大器的背面组件的制造,有利于优化器件工艺步骤、降低器件材料损耗,提高器件制造效率和节约成本。
在一个可能的示例中,所述针对所述第三形态集成器件执行滤波器背面制造工艺,形成滤波器背面组件,包括:刻蚀所述晶圆和所述滤波器第二外延层以形成所述滤波器的下空腔,所述下空腔的顶部端面为所述滤波器第一外延层的下端面;在所述下空腔的顶部端面制作下电极,所述下电极与穿过所述滤波器第一外延层的通孔设置的第二金属连线相连。
其中,所述下电极的制作工艺可以采用金属沉淀等方式,此处不做唯一限定。
在一个可能的示例中,所述针对所述第三形态集成器件执行功率放大器背面制造工艺,形成功率放大器背面组件,包括:刻蚀所述晶圆、所述功率放大器第二外延层和所述功率放大器第一外延层以形成所述功率放大器的背孔,所述背孔的顶部端面为所述源极的下端面;在所述背孔的内侧边设置金属以形成所述功率放大器的背孔金属层,以及在所述晶圆的下端面的预设区域设置金属以形成所述功率放大器的背面金属层,所述预设区域为所述晶圆的底部端面的与所述功率放大器相对应的区域。
请参阅图3A,图3A是本申请实施例提供了一种集成器件3000的结构示意图,该集成器件3000基于上述方法实施例的制造工艺所制造得到,所述集成器件集成有滤波器3100和功率放大器3200,所述滤波器3100包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器3200包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;
所述滤波器3100和所述功率放大器3200共用同一块晶圆3010作为衬底,所述滤波器3100的滤波器外延结构3110包括滤波器第一外延层3111和滤波器第二外延层3112,所述功率放大器3200的功率放大器外延结构32 10包括功率放大器第一外延层3211和功率放大器第二外延层3212,所述滤波器外延3110和所述功率放大器外延结构3210之间通过隔离凹槽隔离,所述滤波器第二外延层3112和所述功率放大器第二外延层3212为GaN材料层,所述滤波器第一外延层3111、所述滤波器第二外延层3112和所述晶圆由上至下层叠设置,所述功率放大器第一外延层3211、所述功率放大器第二外延层3212和所述晶圆由上至下层叠设置,所述滤波器第一外延层3111的厚度满足所述滤波器的设计要求,所述功率放大器第一外延层3211的厚度满足所述功率放大器的设计要求。
可以看出,本申请实施例中,本申请实施例中的集成器件具体包括基于FBAR的射频滤波器和基于GaN HEMT的射频功率放大器,该集成器件共用晶圆、第一外延层和第二外延层,且滤波器的滤波器第一外延层和功率放大器的功率放大器第一外延层的厚度分别符合对应器件的设计要求,可以减小器件尺寸、提高器件的传输速度和性能,降低成本、简化制造工艺、提高器件制造效率。
在一个可能的示例中,如图3B所示,所述第二形态集成器件3000还包括相对于所述滤波器外延结构3110设置的滤波器正面组件3120、相对于所述功率放大器外延结构3210设置的功率放大器正面组件3220、连接所述滤波器正面组件3120和所述功率放大器正面组件3220的跨接金属连线3020和所述晶圆3010。
在一个可能的示例中,如图3C所示,所述滤波器正面组件3120包括上电极3121、第一金属连线3122、第二金属连线3123、盖帽3124,其中,所述上电极3121设置于所述滤波器第一外延层3111的上端面,所述第一金属连线3122设置于所述上电极3121上以形成所述上电极3121的引脚,所述第二金属连线3123穿过所述滤波器第一外延层3111的通孔和所述盖帽3124的通孔形成下电极的引脚;所述盖帽3124设置于所述上电极3121的上方以形成所述滤波器3100的上空腔。
在一个可能的示例中,所述滤波器正面组件3120还包括设置于所述滤波器上电极3121之上的用于调节谐振器频率的质量载荷的第一结构;和/或,
设置于所述滤波器第一外延层3111或上电极3121之上的用于抑制杂散波的第二结构;和/或,
设置于所述滤波器第一外延层3111或上电极3121之上的用于滤波器温度补偿的薄膜层,和/或,
设置于所述滤波器上电极3121之上的滤波器钝化层以保护所述滤波器,所述钝化层包括氧化硅、氮化硅或其他绝缘材料。
在一个可能的示例中,如图3D所示,所述功率放大器正面组件3220包括源极3221、漏极3222、栅极3223和钝化层3224,其中,
所述钝化层3224设置于所述功率放大器的源极3221和漏极3222以及第一外延层3211的上端面,所述栅极3223穿过所述钝化层3224设置于所述功率放大器第一外延层3211的上端面。
在一个可能的示例中,如图3E所示,所述滤波器3100的下空腔设置有下电极3101,所述功率放大器3200的背孔设置有背孔金属层3201,所述功率放大器3200的下端面设置有背面金属层3202。
与上述图2A所示的实施例一致的,请参阅图4,图4是本申请实施例提供的一种集成器件制造系统400的结构示意图,如图所示,该集成器件制造系统包括处理器401、存储器402、通信接口403以及一个或多个程序404,其中,上述一个或多个程序404被存储在上述存储器402中,并且被配置由上述处理器401执行,上述程序404包括用于执行如上述集成器件制造方法实施例中任一步骤的指令。
上述主要从方法侧执行过程的角度对本申请实施例的方案进行了介绍。可以理解的是,集成器件制造系统为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本文中所提供的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例可以根据上述方法示例对集成器件制造系统进行功能单元的划分,例如,可以对应各个功能划分各个功能单元,也可以将两个或两个以上的功能集成在一个处理单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。需要说明的是,本申请实施例中对单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
图5是本申请实施例中所涉及的集成器件制造装置500的功能单元组成框图。该集成器件制造装置500应用于器件制造系统,所述滤波器包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;该集成器件制造装置500包括处理单元501和通信单元502,其中,所述处理单元501,用于执行如上述方法实施例中任一步骤。
其中,所述集成器件制造装置500还可以包括存储单元503,用于存储移动终端的程序代码和数据。所述处理单元501可以是处理器,所述通信单元502可以是触控显示屏或者收发器,存储单元503可以是存储器。
本申请实施例还提供一种计算机存储介质,其中,该计算机存储介质存储用于电子数据交换的计算机程序,该计算机程序使得计算机执行如上述集成器件制造方法实施例中记载的任何一种集成器件制造方法的部分或全部步骤,上述计算机包括电子设备。
本申请实施例还提供一种计算机程序产品,所述计算机程序产品包括计算机程序,所述计算机程序可操作来使计算机执行如上述集成器件制造方法实施例中记载的任何一种集成器件制造方法的部分或全部步骤,上述计算机包括电子设备。
需要说明的是,对于前述的各集成器件制造方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本申请并不受所描述的动作顺序的限制,因为依据本申请,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本申请所必须的。
本领域普通技术人员可以理解上述集成器件制造方法实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于计算机可读存储器中,存储器可以包括:闪存盘、只读存储器(英文:Read-Only Memory,简称:ROM)、随机存取器(英文:Random Access Memory,简称:RAM)、磁盘或光盘等。
以上对本申请实施例进行了详细介绍,本文中应用了具体个例对本申请集成器件制造方法的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请集成器件制造方法的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
可以理解的是,凡是被控制或者被配置以用于执行本申请集成器件制造方法实施例所描述的流程图的处理方法的产品,如上述流程图的处理装置、电子设备以及计算机可读存储介质,均属于本申请所描述的相关产品的范畴。
显然,本领域的技术人员可以对本申请提供的集成器件进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (6)

1.一种集成器件制造方法,其特征在于,应用于器件制造系统,所述器件制造系统用于制造集成有滤波器和功率放大器的集成器件,所述滤波器包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;所述方法包括:
提供晶圆,并在所述晶圆上设置第一外延层和第二外延层,得到第一形态集成器件,所述第一外延层为具有压电特性的压电层,所述第一外延层、所述第二外延层和所述晶圆形成由上至下的位置关系,所述第二外延层为氮化镓GaN材料层,所述第一外延层的初始厚度满足所述滤波器的设计要求;所述第二外延层的初始厚度满足所述功率放大器的设计要求;所述第一外延层为AlN层,所述GaN材料层的厚度为1-3um,所述滤波器的AlN层的厚度为0.1-2um;
针对所述第一形态集成器件执行预设的正面制造工艺,得到第二形态集成器件,所述第二形态集成器件包括所述滤波器的滤波器第一外延层和滤波器第二外延层,以及包括所述功率放大器的功率放大器第一外延层和功率放大器第二外延层,所述滤波器第一外延层和所述滤波器第二外延层形成的滤波器外延结构与所述功率放大器第一外延层和所述功率放大器第二外延层形成的功率放大器外延结构之间设置有隔离凹槽,且所述功率放大器第一外延层的厚度满足所述功率放大器的设计要求;所述功率放大器的AlN层即所述功率放大器第一外延层的厚度为2-20nm;
针对所述第二形态集成器件执行预设的背面制造工艺,得到所述集成器件,所述背面制造工艺包括制作所述滤波器的下空腔和下电极,以及制作所述功率放大器的背孔、背孔金属层和背面金属层;
所述第二形态集成器件还包括相对于所述滤波器外延结构设置的滤波器正面组件、相对于所述功率放大器外延结构设置的功率放大器正面组件、连接所述滤波器正面组件和所述功率放大器正面组件的跨接金属连线和所述晶圆;所述针对所述第一形态集成器件执行预设的正面制造工艺,得到第二形态集成器件,包括:刻蚀所述第一外延层和所述第二外延层形成所述隔离凹槽;针对所述滤波器外延结构执行滤波器正面制造工艺,形成所述滤波器正面组件;针对所述功率放大器外延结构执行功率放大器正面制造工艺,形成所述功率放大器正面组件;在所述滤波器正面组件和所述功率放大器正面组件之间设置跨接金属连线;
所述针对所述滤波器外延结构执行滤波器正面制造工艺,形成滤波器正面组件,包括:在所述滤波器第一外延层上方设置上电极;刻蚀所述滤波器第一外延层形成通孔;在所述上电极制作第一金属连线以形成所述上电极的引脚,穿过所述通孔设置第二金属连线以形成下电极的引脚;通过晶圆极封装WLP方法在所述上电极上方设置盖帽以形成上空腔,所述上电极的引脚和所述下电极的引脚穿过所述盖帽并向外延伸至预设距离;
所述针对所述第二形态集成器件执行预设的背面制造工艺,得到所述集成器件,包括:将所述第二形态集成器件键合到一片载片上,并针对所述第二形态集成器件进行晶圆减薄与抛光,得到第三形态集成器件;针对所述第三形态集成器件执行滤波器背面制造工艺,形成滤波器背面组件;针对所述第三形态集成器件执行功率放大器背面制造工艺,形成功率放大器背面组件;
所述针对所述第三形态集成器件执行滤波器背面制造工艺,形成滤波器背面组件,包括:刻蚀所述晶圆和所述滤波器第二外延层以形成所述滤波器的下空腔,所述下空腔的顶部端面为所述滤波器第一外延层的下端面;在所述下空腔的顶部端面制作下电极,所述下电极与穿过所述滤波器第一外延层的通孔设置的第二金属连线相连;
所述针对所述功率放大器外延结构执行功率放大器正面制造工艺,形成功率放大器正面组件,包括:减薄处理所述功率放大器第一外延层以达到所述功率放大器的设计要求;在所述功率放大器第一外延层上方制作源极和漏极,以及在所述功率放大器第一外延层的上端面制作功率放大器钝化层;在所述功率放大器第一外延层上方制作栅极。
2.根据权利要求1所述的方法,其特征在于,所述通过晶圆极封装WLP方法在所述上电极上方设置盖帽以形成上空腔之前,所述方法还包括:
在所述滤波器上电极上方设置用于调节谐振器频率的质量载荷的第一结构;和/或,
在所述滤波器第一外延层或所述上电极上方设置用于抑制杂散波的第二结构;和/或,
在所述滤波器第一外延层或所述上电极上方设置用于滤波器温度补偿的薄膜层;和/或,
在所述上电极设置滤波器钝化层以保护所述滤波器,所述滤波器钝化层包括绝缘材料。
3.根据权利要求1所述的方法,其特征在于,所述针对所述第三形态集成器件执行功率放大器背面制造工艺,形成功率放大器背面组件,包括:
刻蚀所述晶圆、所述功率放大器第二外延层和所述功率放大器第一外延层以形成所述功率放大器的背孔,所述背孔的顶部端面为所述源极的下端面;
在所述背孔的内侧边设置金属以形成所述功率放大器的背孔金属层,以及在所述晶圆的下端面的预设区域设置金属以形成所述功率放大器的背面金属层,所述预设区域为所述晶圆的底部端面的与所述功率放大器相对应的区域。
4.一种集成器件,其特征在于,所述集成器件集成有滤波器和功率放大器,所述滤波器包括基于薄膜体声波谐振器FBAR的射频滤波器,所述功率放大器包括基于氮化镓高电子迁移率晶体管GaN HEMT的射频功率放大器;
所述滤波器和所述功率放大器共用同一块晶圆作为衬底,所述滤波器的滤波器外延结构包括滤波器第一外延层和滤波器第二外延层,所述功率放大器的功率放大器外延结构包括功率放大器第一外延层和功率放大器第二外延层,所述滤波器外延结构和所述功率放大器外延结构之间通过隔离凹槽隔离,所述滤波器第二外延层和所述功率放大器第二外延层为GaN材料层,所述滤波器第一外延层、所述滤波器第二外延层和所述晶圆由上至下层叠设置,所述功率放大器第一外延层、所述功率放大器第二外延层和所述晶圆由上至下层叠设置,所述滤波器第一外延层的厚度满足所述滤波器的设计要求,所述功率放大器第一外延层的厚度满足所述功率放大器的设计要求,所述第二外延层的初始厚度满足功率放大器的设计要求;所述第一外延层为AlN层,所述GaN材料层的厚度为1-3um,所述滤波器的AlN层的厚度为0.1-2um;所述功率放大器的AlN层即所述功率放大器第一外延层的厚度为2-20nm;
所述集成器件还包括相对于所述滤波器外延结构设置的滤波器正面组件、相对于所述功率放大器外延结构设置的功率放大器正面组件、连接所述滤波器正面组件和所述功率放大器正面组件的跨接金属连线和所述晶圆;
所述滤波器正面组件包括上电极、第一金属连线、第二金属连线、盖帽,其中,所述上电极设置于所述滤波器第一外延层的上端面,所述第一金属连线设置于所述上电极上以形成所述上电极的引脚,所述第二金属连线穿过所述滤波器第一外延层的通孔和所述盖帽的通孔形成下电极的引脚;所述盖帽设置于所述上电极的上方以形成所述滤波器的上空腔;
所述滤波器的下空腔设置有下电极,所述功率放大器的背孔设置有背孔金属层,所述功率放大器的下端面设置有背面金属层。
5.根据权利要求4所述的集成器件,其特征在于,所述滤波器正面组件还包括设置于所述滤波器上电极上的用于调节谐振器频率的质量载荷的第一结构;和/或,
设置于所述滤波器第一外延层或上电极上的用于抑制杂散波的第二结构;和/或,
设置于所述滤波器第一外延层或上电极上的用于滤波器温度补偿的薄膜层;和/或,
设置于所述上电极之上的滤波器钝化层以保护所述滤波器,所述钝化层包括氧化硅、氮化硅或其他绝缘材料。
6.根据权利要求5所述的集成器件,其特征在于,所述功率放大器正面组件包括源极、漏极、栅极和钝化层,其中,
所述钝化层设置于所述源极和漏极以及功率放大器第一外延层的上端面,所述栅极穿过所述钝化层设置于所述功率放大器第一外延层的上端面。
CN201910679848.4A 2019-07-25 2019-07-25 集成器件制造方法及相关产品 Active CN110380702B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201910679848.4A CN110380702B (zh) 2019-07-25 2019-07-25 集成器件制造方法及相关产品
CN202010427701.9A CN111682860B (zh) 2019-07-25 2019-07-25 集成器件制造方法及相关产品

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910679848.4A CN110380702B (zh) 2019-07-25 2019-07-25 集成器件制造方法及相关产品

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202010427701.9A Division CN111682860B (zh) 2019-07-25 2019-07-25 集成器件制造方法及相关产品

Publications (2)

Publication Number Publication Date
CN110380702A CN110380702A (zh) 2019-10-25
CN110380702B true CN110380702B (zh) 2020-04-10

Family

ID=68256164

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201910679848.4A Active CN110380702B (zh) 2019-07-25 2019-07-25 集成器件制造方法及相关产品
CN202010427701.9A Active CN111682860B (zh) 2019-07-25 2019-07-25 集成器件制造方法及相关产品

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202010427701.9A Active CN111682860B (zh) 2019-07-25 2019-07-25 集成器件制造方法及相关产品

Country Status (1)

Country Link
CN (2) CN110380702B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111146235A (zh) * 2019-11-21 2020-05-12 深圳市汇芯通信技术有限公司 滤波器和功率放大器的集成模组、其制造方法和电子装置
CN113161349B (zh) * 2020-01-22 2023-01-31 深圳市汇芯通信技术有限公司 一种集成芯片及其制作方法和集成电路
CN113161348B (zh) * 2020-01-22 2023-03-21 深圳市汇芯通信技术有限公司 一种集成芯片及其制作方法和集成电路
US11437367B2 (en) * 2020-04-21 2022-09-06 Qualcomm Incorporated Heterogeneous integrated wideband high electron mobility transistor power amplifier with a single-crystal acoustic resonator/filter
CN111540712B (zh) * 2020-04-26 2024-04-16 深圳市汇芯通信技术有限公司 集成器件制造方法及相关产品
CN111446270A (zh) * 2020-05-08 2020-07-24 中山大学 一种基于氧化镓的集成器件
CN111968972B (zh) * 2020-07-13 2024-03-26 深圳市汇芯通信技术有限公司 一种集成芯片及其制作方法和集成电路
CN112542482A (zh) * 2020-12-02 2021-03-23 海宁波恩斯坦生物科技有限公司 一种无源空腔型单晶FBAR与有源GaN HEMT的单片异质异构集成结构
CN114975322A (zh) * 2021-01-27 2022-08-30 英诺赛科(苏州)半导体有限公司 半导体器件结构

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107104119A (zh) * 2017-04-01 2017-08-29 南京邮电大学 硅衬底悬空led直波导耦合集成光子器件及其制备方法
CN108519174A (zh) * 2018-03-27 2018-09-11 中国电子科技集团公司第十三研究所 GaN电桥式绝压压力传感器及制作方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7898047B2 (en) * 2003-03-03 2011-03-01 Samsung Electronics Co., Ltd. Integrated nitride and silicon carbide-based devices and methods of fabricating integrated nitride-based devices
JP2007074647A (ja) * 2005-09-09 2007-03-22 Toshiba Corp 薄膜圧電共振器及びその製造方法
JP4870541B2 (ja) * 2006-12-15 2012-02-08 太陽誘電株式会社 圧電薄膜共振器およびフィルタ
JP2013038471A (ja) * 2011-08-03 2013-02-21 Taiyo Yuden Co Ltd 弾性波フィルタ
CN104113289B (zh) * 2014-06-05 2017-03-15 苏州能讯高能半导体有限公司 一种微波集成放大器电路及其制作方法
CN104134689B (zh) * 2014-06-11 2018-02-09 华为技术有限公司 一种hemt器件及制备方法
CN104242864B (zh) * 2014-08-28 2017-03-29 中国工程物理研究院电子工程研究所 具有温度补偿和谐振频率修调功能的fbar及滤波器
CN106849897B (zh) * 2015-12-03 2020-04-10 中芯集成电路(宁波)有限公司 薄膜体声波谐振器及其制造方法
DE112015007201T5 (de) * 2015-12-21 2018-09-06 Intel Corporation Integrierte hf-frontend-strukturen
CN105703736B (zh) * 2016-02-25 2018-12-07 锐迪科微电子(上海)有限公司 一种体声波器件及集成结构
CN107181472B (zh) * 2016-03-10 2020-11-03 中芯国际集成电路制造(上海)有限公司 薄膜体声波谐振器、半导体器件及其制造方法
CN109534278B (zh) * 2018-11-01 2020-12-15 中国科学院半导体研究所 声学滤波器与hemt异构集成的结构及其制备方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107104119A (zh) * 2017-04-01 2017-08-29 南京邮电大学 硅衬底悬空led直波导耦合集成光子器件及其制备方法
CN108519174A (zh) * 2018-03-27 2018-09-11 中国电子科技集团公司第十三研究所 GaN电桥式绝压压力传感器及制作方法

Also Published As

Publication number Publication date
CN110380702A (zh) 2019-10-25
CN111682860B (zh) 2023-10-10
CN111682860A (zh) 2020-09-18

Similar Documents

Publication Publication Date Title
CN110380702B (zh) 集成器件制造方法及相关产品
US11398402B2 (en) Wafer scale packaging
JP2020043566A (ja) バルク弾性波共振器のための陥凹枠構造
US11842997B2 (en) Methods for pillar connection on frontside and passive device integration on backside of die
US20230353118A1 (en) Film bulk acoustic resonator and fabrication method thereof
WO2021135009A1 (zh) 具有叠置单元的半导体结构及制造方法、电子设备
CN105262455A (zh) 一种高可靠性的薄膜体声波谐振器及其制造方法
CN105262456A (zh) 一种高性能薄膜体声波谐振器及其制造方法
CN112039465A (zh) 一种薄膜体声波谐振器及其制造方法
US20210111700A1 (en) Baw resonators with antisymmetric thick electrodes
US20210184645A1 (en) Packaging module and packaging method of baw resonator
US11749622B2 (en) Field effect transistor and semiconductor device
US20220262710A1 (en) Semiconductor device and method of manufacturing the same
CN110931433B (zh) 集成器件制造方法及相关产品
CN110676287A (zh) 单片集成射频器件、制备方法以及集成电路系统
CN112542482A (zh) 一种无源空腔型单晶FBAR与有源GaN HEMT的单片异质异构集成结构
CN114447105B (zh) 半导体器件的制备方法和半导体器件
KR20220108210A (ko) 결정 음향 공진기 디바이스를 가지고 구성된 집적 회로
CN210467842U (zh) 单片集成的射频器件及集成电路系统
KR20210113557A (ko) 음향파 소자 및 그 제조방법
US20230216478A1 (en) Bulk acoustic wave resonator with integrated capacitor
US8350271B2 (en) Transistor including shallow trench and electrically conductive substrate for improved RF grounding
JP7332130B2 (ja) 半導体デバイスの製造方法、半導体装置の製造方法、半導体デバイス、及び半導体装置
US20230268431A1 (en) GaN-Based High Electron Mobility Transistors and Fabrication Method Thereof
TWI836222B (zh) 用於在裸晶之前側上之柱連接及在裸晶之後側上之被動裝置整合之方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP02 Change in the address of a patent holder

Address after: 518000, Building 4, 1001, Shenzhen New Generation Industrial Park, No. 136 Zhongkang Road, Meidu Community, Meilin Street, Futian District, Shenzhen City, Guangdong Province

Patentee after: Shenzhen Huixin Communication Technology Co.,Ltd.

Address before: 518035 2701, building T2, Shenye Shangcheng (South District), 5001 Huanggang Road, Lianhua Yicun community, Huafu street, Futian District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen Huixin Communication Technology Co.,Ltd.

CP02 Change in the address of a patent holder