CN110349541B - 显示装置的扫描驱动器 - Google Patents

显示装置的扫描驱动器 Download PDF

Info

Publication number
CN110349541B
CN110349541B CN201910260417.4A CN201910260417A CN110349541B CN 110349541 B CN110349541 B CN 110349541B CN 201910260417 A CN201910260417 A CN 201910260417A CN 110349541 B CN110349541 B CN 110349541B
Authority
CN
China
Prior art keywords
scan
node
transistor
control signal
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910260417.4A
Other languages
English (en)
Other versions
CN110349541A (zh
Inventor
李斅哲
金喆浩
金洪宝
蔡伦姃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN110349541A publication Critical patent/CN110349541A/zh
Application granted granted Critical
Publication of CN110349541B publication Critical patent/CN110349541B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

提供了一种扫描驱动器,所述扫描驱动器包括:阻断电路,被构造为接收扫描控制信号,并且阻断比预定的第一参考电压低且比预定的第二参考电压高的扫描控制信号,其中,第二参考电压比第一参考电压低;以及多个级,被构造为响应于扫描控制信号输出扫描信号,其中,阻断电路包括:第一阻断电路,被构造为阻断比第一参考电压低的扫描控制信号;以及第二阻断电路,被构造为阻断比第二参考电压高的扫描控制信号。

Description

显示装置的扫描驱动器
技术领域
一些示例实施例的方面总体上涉及一种扫描驱动器和具有该扫描驱动器的显示装置。
背景技术
因为与阴极射线管(CRT)显示装置相比,平板显示(FPD)装置相对重量轻且薄,所以FPD装置广泛用作电子设备的显示装置。FPD装置的示例是液晶显示(LCD)装置、场发射显示(FED)装置、等离子体显示面板(PDP)装置和有机发光显示(OLED)装置。因为OLED装置具有诸如相对宽的视角、相对快的响应速度、相对薄的厚度、相对低的功耗等的各种特性,所以OLED装置已作为下一代显示装置受到关注。
OLED装置的扫描驱动器包括输出扫描信号的多个级。每个级基于从时序控制器提供的诸如起始信号、时钟信号等的扫描控制信号输出扫描信号。当具有异常范围的扫描控制信号提供到扫描驱动器时,扫描信号以异常的时序输出。因此,显示缺陷会显示在显示面板上。
该背景技术部分中公开的上述信息仅用于增强对发明的背景的理解,因此,它可以包含不构成现有技术的信息。
发明内容
一些示例实施例的方面包括当提供具有异常范围的扫描控制信号时能够阻断扫描控制信号的扫描驱动器。
一些示例实施例的方面包括当提供具有异常范围的扫描控制信号时能够阻断扫描控制信号的显示装置。
根据一些示例实施例的方面,扫描驱动器可以包括:阻断电路,被构造为接收扫描控制信号,并且阻断比预定的第一参考电压低且比预定的第二参考电压高的扫描控制信号,其中,第二参考电压比第一参考电压低;以及多个级,被构造为响应于扫描控制信号输出扫描信号。阻断电路可以包括:第一阻断电路,被构造为阻断比第一参考电压低的扫描控制信号;以及第二阻断电路,被构造为阻断比第二参考电压高的扫描控制信号。
在一些示例实施例中,第一阻断电路和第二阻断电路可以并联结合。
在一些示例实施例中,第一阻断电路可以包括:第一电阻器,结合在第一驱动电压提供线与第一节点之间;第二电阻器,结合在第二驱动电压提供线与第二节点之间;第一晶体管,结合在通过其输入扫描控制信号的输入线与通过其输出扫描控制信号的输出线之间,第一晶体管响应于第二节点的电压而导通或截止;第二晶体管,结合在第一节点与第二节点之间,其中,第二晶体管响应于扫描控制信号而导通或截止;以及第一电容器,结合到输出线。
在一些示例实施例中,第二电阻器的电阻值可以比第一电阻器的电阻值大100倍以上。
在一些示例实施例中,通过第二驱动电压提供线提供的第二驱动电压的电压电平可以比通过第一驱动电压提供线提供的第一驱动电压的电压电平低。
在一些示例实施例中,当提供具有比第一参考电压的电压电平低的电压电平的扫描控制信号时,第一晶体管可以截止,并且扫描控制信号不被输出,当提供具有比第一参考电压的电压电平高的电压电平的扫描控制信号时,第一晶体管可以导通,并且扫描控制信号被输出。
在一些示例实施例中,第二阻断电路可以包括:第三电阻器,结合在第一驱动电压提供线与第三节点之间;第四电阻器,结合在第三驱动电压提供线与第四节点之间;第五电阻器,结合在第一驱动电压提供线与第五节点之间;第六电阻器,结合在第二驱动电压提供线与第六节点之间;第三晶体管,结合在通过其输入扫描控制信号的输入线与通过其输出扫描控制信号的输出线之间,第三晶体管被构造为响应于第六节点的电压而导通或截止;第四晶体管,结合在第三节点与第四节点之间,第四晶体管被构造为响应于扫描控制信号而导通或截止;第五晶体管,结合在第五节点与第六节点之间,第五晶体管被构造为响应于第四节点的电压而导通或截止;以及第二电容器,结合到输出线。
在一些示例实施例中,第三电阻器的电阻值与第五电阻器的电阻值可以相同,第四电阻器的电阻值与第六电阻器的电阻值可以相同,并且第四电阻器的电阻值和第六电阻器的电阻值可以比第三电阻器的电阻值和第五电阻器的电阻值大100倍以上。
在一些示例实施例中,通过第一驱动电压提供线提供的第一驱动电压的电压电平可以比通过第二驱动电压提供线提供的第二驱动电压的电压电平和通过第三驱动电压提供线提供的第三驱动电压的电压电平高。
在一些示例实施例中,当提供具有比第二参考电压的电压电平高的电压电平的扫描控制信号时,第三晶体管可以截止,扫描控制信号可以不被输出,并且当提供具有比第二参考电压的电压电平低的电压电平的扫描控制信号时,第三晶体管可以导通,扫描控制信号可以被输出。
在一些示例实施例中,扫描控制信号可以包括起始信号和至少一个时钟信号。
在一些示例实施例中,阻断电路可以分别结合到通过其提供起始信号的起始信号提供线和通过其提供时钟信号的时钟信号提供线。
根据一些示例实施例的方面,显示装置可以包括:显示面板,包括多个像素、结合到像素的多条数据线以及结合到像素的多条扫描线;时序控制器,被构造为将从外部装置提供的第一图像数据转换为第二图像数据,并且产生控制第二图像数据的驱动时序的扫描控制信号和数据控制信号;扫描驱动器,被构造为基于扫描控制信号产生扫描信号,并将扫描信号通过扫描线提供到像素;以及数据驱动器,被构造为基于数据控制信号产生与第二图像数据对应的数据信号,并将数据信号通过数据线提供到像素。扫描驱动器可以包括:阻断电路,被构造为阻断具有比预定的第一参考电压的电压电平低且比预定的第二参考电压的电压电平高的电压电平的扫描控制信号,第二参考电压比第一参考电压低;以及多个级,被构造为响应于扫描控制信号输出扫描信号。阻断电路可以包括:第一阻断电路,被构造为阻断比第一参考电压低的扫描控制信号;以及第二阻断电路,被构造为阻断比第二参考电压高的扫描控制信号。
在一些示例实施例中,第一阻断电路和第二阻断电路可以并联结合。
在一些示例实施例中,第一阻断电路可以包括:第一电阻器,结合在第一驱动电压提供线与第一节点之间;第二电阻器,结合在第二驱动电压提供线与第二节点之间;第一晶体管,结合在通过其输入扫描控制信号的输入线与通过其输出扫描控制信号的输出线之间,第一晶体管被构造为响应于第二节点的电压而导通或截止;第二晶体管,结合在第一节点与第二节点之间,第二晶体管被构造为响应于扫描控制信号而导通或截止;以及第一电容器,结合到输出线。
在一些示例实施例中,当提供具有比第一参考电压的电压电平低的电压电平的扫描控制信号时,第一晶体管可以截止,扫描控制信号可以不被输出,当提供具有比第一参考电压的电压电平高的电压电平的扫描控制信号时,第一晶体管可以导通,扫描控制信号可以被输出。
在一些示例实施例中,第一电阻器和第二电阻器可以安装在印刷电路板(PCB)或柔性印刷电路板(FPCB)上。
在一些示例实施例中,第二阻断电路可以包括:第三电阻器,结合在第一驱动电压提供线与第三节点之间;第四电阻器,结合在第三驱动电压提供线与第四节点之间;第五电阻器,结合在第一驱动电压提供线与第五节点之间;第六电阻器,结合在第二驱动电压提供线与第六节点之间;第三晶体管,结合在通过其输入扫描控制信号的输入线与通过其输出扫描控制信号的输出线之间,第三晶体管被构造为响应于第六节点的电压而导通或截止;第四晶体管,结合在第三节点与第四节点之间,第四晶体管被构造为响应于扫描控制信号而导通或截止;第五晶体管,结合在第五节点与第六节点之间,第五晶体管被构造为响应于第四节点的电压而导通或截止;以及第二电容器,结合到输出线。
在一些示例实施例中,当提供具有比第二参考电压的电压电平高的电压电平的扫描控制信号时,第三晶体管可以截止,扫描控制信号可以不被输出,当提供具有比第二参考电压的电压电平低的电压电平的扫描控制信号时,第三晶体管可以导通,扫描控制信号可以被输出。
在一些示例实施例中,第三电阻器、第四电阻器、第五电阻器和第六电阻器可以安装在印刷电路板(PCB)或柔性印刷电路板(FPCB)上。
因此,根据一些示例实施例的扫描驱动器和显示装置可以通过包括阻断电路来防止或减少异常的扫描信号的情况,该阻断电路接收扫描控制信号,并且当扫描控制信号具有比第一参考电压的电压电平低且比第二参考电压的电压电平高的电压电平时,阻断扫描控制信号。因此,可以改善显示装置的显示缺陷。
附图说明
通过下面结合附图的详细描述,将更清楚地理解说明性的非限制性的示例实施例。
图1是示出根据一些示例实施例的扫描驱动器的框图。
图2是示出包括在图1的扫描驱动器中的级的示例的电路图。
图3是示出包括在图1的扫描驱动器中的阻断电路的框图。
图4A至图4C是示出用于描述图3的阻断电路的操作的曲线图。
图5是示出包括在图3的阻断电路中的第一阻断电路的电路图。
图6A和图6B是示出用于描述图5的第一阻断电路的操作的电路图。
图7是示出包括在图3的阻断电路中的第二阻断电路的电路图。
图8A和图8B是示出用于描述图7的第二阻断电路的操作的电路图。
图9是示出根据一些示例实施例的显示装置的框图。
图10是示出包括在图9的显示装置中的像素的示例实施例的电路图。
图11是示出图9的显示装置的图。
图12是示出包括图9的显示装置的电子设备的框图。
图13是示出图12的电子设备实现为智能电话的示例实施例的图。
具体实施方式
在下文中,将参照附图更详细地解释本发明的一些示例实施例的方面。
图1是示出根据一些示例实施例的扫描驱动器的框图,图2是示出包括在图1的扫描驱动器中的级的示例的电路图。
参照图1,扫描驱动器100可以包括多个级122、124、126和阻断电路142、144、146。级122、124、126中的每个可以独立地结合并顺序输出扫描信号SCAN[1]、SCAN[2]、SCAN[N]。扫描信号SCAN[1]、SCAN[2]、SCAN[N]可以通过形成在显示面板上的扫描线提供到显示面板的像素。
级122、124、126中的每个可以接收扫描控制信号CTL_S。扫描控制信号CTL_S可以包括起始信号和至少一个时钟信号。例如,图1的级122、124、126可以接收起始信号FLM、第一时钟信号CLK1和第二时钟信号CLK2。级122、124、126中的每个可以结合到第二线L2和第三线L3。级122、124、126中的每个可以通过第二线L2接收第一时钟信号CLK1,并且通过第三线L3接收第二时钟信号CLK2。第一级122可以结合到第一线L1。第一级122可以通过第一线L1接收起始信号FLM。除了第一级122之外的剩余的级可以接收从前一级输出的进位信号CR。例如,进位信号CR可以是与从前一级输出的扫描信号SCAN[1]、SCAN[2]、SCAN[N]相同的信号。级122、124、126中的每个可以通过第一驱动电压提供线接收第一驱动电压VGH,并且通过第三驱动电压提供线接收第三驱动电压VGL。这里,第一驱动电压VGH可以具有高于0V的高电平(例如,7V),第三驱动电压VGL可以具有低于0V的低电平(例如,-9V)。
第一级122可以基于起始信号FLM、第一时钟信号CLK1和第二时钟信号CLK2产生扫描信号SCAN[1]。第一级122中产生的扫描信号SCAN[1]可以提供到结合到第一扫描线的像素。例如,第一扫描线可以结合到形成在显示面板的第一列中的像素。这里,扫描信号SCAN[1]可以作为进位信号CR提供到第二级124。
第二级124可以基于进位信号CR、第一时钟信号CLK1和第二时钟信号CLK2产生扫描信号SCAN[2]。第二级124中产生的扫描信号SCAN[2]可以提供到结合到第二扫描线的像素。例如,第二扫描线可以结合到形成在显示面板的第二列中的像素。这里,扫描信号SCAN[2]可以作为进位信号CR提供到第三级。
第N级126可以基于进位信号CR、第一时钟信号CLK1和第二时钟信号CLK2产生扫描信号SCAN[N],其中,N是等于或大于2的整数。第N级中产生的扫描信号SCAN[N]可以提供到结合到第N扫描线的像素。例如,第N扫描线可以结合到形成在显示面板的第N列中的像素。这里,扫描信号SCAN[N]可以作为进位信号CR提供到第(N+1)级。
如上所述,级122、124、126可以独立地结合并顺序输出扫描信号SCAN[1]、SCAN[2]、SCAN[N]。也就是说,第一级122可以基于起始信号FLM、第一时钟信号CLK1和第二时钟信号CLK2产生扫描信号SCAN[1],第N级126可以基于进位信号CR、第一时钟信号CLK1和第二时钟信号CLK2产生扫描信号SCAN[N]。
例如,级122、124、126可以分别包括图2的电路。参照图2,级122、124、126中的至少一个可以包括第一开关晶体管M1、第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5、第六开关晶体管M6、第七开关晶体管M7、第八开关晶体管M8、第一电容器CP1、第二电容器CP2。
第一开关晶体管M1可以响应于第二时钟信号CLK2导通或截止。第一开关晶体管M1可以结合在第一线L1或进位信号提供线CRL与第一节点ND1之间。当级是结合到形成在显示面板上的第一扫描线的第一级122时,包括在第一级122中的第一开关晶体管M1可以结合在第一线L1与第一节点ND1之间。当级是结合到形成在显示面板上的第N扫描线的第N级126时,包括在第N级126中的第一开关晶体管M1可以结合在进位信号提供线CRL与第一节点ND1之间。第一开关晶体管M1可以具有结合到第三线L3的栅电极、结合到第一线L1或进位信号提供线CRL的第一电极以及结合到第一节点ND1的第二电极。当第一开关晶体管M1导通时,通过第一线L1提供的起始信号FLM或通过进位信号提供线CRL提供的进位信号CR可以提供到第一节点ND1。
第二开关晶体管M2可以响应于第三节点ND3的电压导通或截止。第二开关晶体管M2可以结合在第一驱动电压提供线与第三开关晶体管M3之间。第二开关晶体管M2可以具有结合到第三节点ND3的栅电极、结合到第一驱动电压提供线的第一电极以及结合到第三开关晶体管M3的第二电极。当第二开关晶体管M2导通时,通过第一驱动电压提供线提供的第一驱动电压VGH可以提供到第三开关晶体管M3。第三开关晶体管M3可以响应于第一时钟信号CLK1导通或截止。第三开关晶体管M3可以结合在第一节点ND1与第二开关晶体管M2之间。第三开关晶体管M3可以具有结合到第二线L2的栅电极、结合到第一节点ND1的第一电极以及结合到第二开关晶体管M2的第二电极。当第三开关晶体管M3导通时,第二开关晶体管M2的第二电极的电压可以提供到第一节点ND1。
第四开关晶体管M4可以响应于第一节点ND1的电压导通或截止。第四开关晶体管M4可以结合在第三线L3与第三节点ND3之间。第四开关晶体管M4可以具有结合到第一节点ND1的栅电极、结合到第三节点ND3的第一电极以及结合到第三线L3的第二电极。当第四开关晶体管M4导通时,第二时钟信号CLK2可以提供到第三节点ND3。第五开关晶体管M5可以响应于第二时钟信号CLK2导通或截止。第五开关晶体管M5可以结合在第三驱动电压提供线与第三节点ND3之间。第五开关晶体管M5可以具有结合到第三线L3的栅电极、结合到第三节点ND3的第一电极以及结合到第三驱动电压提供线的第二电极。当第五开关晶体管M5导通时,通过第三驱动电压提供线提供的第三驱动电压VGL可以提供到第三节点ND3。
第六开关晶体管M6可以响应于第三节点ND3的电压导通或截止。第六开关晶体管M6可以结合在第一驱动电压提供线与扫描输出节点NS之间。第六开关晶体管M6可以具有结合到第三节点ND3的栅电极、结合到第一驱动电压提供线的第一电极以及结合到扫描输出节点NS的第二电极。当第六开关晶体管M6导通时,通过第一驱动电压提供线提供的第一驱动电压VGH可以提供到扫描输出节点NS。
这里,施加到扫描输出节点NS的第一驱动电压VGH可以作为扫描信号SCAN输出。第七开关晶体管M7可以响应于第二节点ND2的电压导通或截止。第七开关晶体管M7可以结合在扫描输出节点NS与第二线L2之间。第七开关晶体管M7可以具有结合到第二节点ND2的栅电极、结合到扫描输出节点NS的第一电极以及结合到第二线L2的第二电极。当第七开关晶体管M7导通时,第一时钟信号CLK1可以提供到扫描输出节点NS。
这里,施加到扫描输出节点NS的第一时钟信号CLK1可以作为扫描信号SCAN输出。第八开关晶体管M8可以响应于第三驱动电压VGL导通或截止。第八开关晶体管M8可以结合在第一节点ND1与第二节点ND2之间。第八开关晶体管M8可以具有结合到第三驱动电压提供线的栅电极、结合到第一节点ND1的第一电极以及结合到第二节点ND2的第二电极。当第八开关晶体管M8导通时,第一节点ND1的电压可以提供到第二节点ND2。第一电容器CP1可以结合在第一驱动电压提供线与第三节点ND3之间。第一电容器CP1可以具有结合到第一驱动电压提供线的第一电极和结合到第三节点ND3的第二电极。第一电容器CP1可以存储第一驱动电压VGH与施加到第三节点ND3的电压之间的电压差。第二电容器CP2可以结合在第二节点ND2与扫描输出节点NS之间。第二电容器CP2可以包括结合到第二节点ND2的第一电极和结合到扫描输出节点NS的第二电极。第二电容器CP2可以存储施加到第二节点ND2的电压与施加到扫描输出节点NS的电压之间的电压差。
当异常地提供扫描控制信号CTL_S(例如,起始信号FLM、第一时钟信号CLK1和第二时钟信号CLK2)时,级122、124、126会输出异常的扫描信号SCAN。例如,当起始信号FLM和时钟信号CLK1、CLK2通过柔性印刷电路板(FPCB)提供时,会由于诸如短路、开路或耦合等的线路缺陷而异常地提供起始信号FLM和时钟信号CLK1、CLK2等。当具有比起始信号FLM的电压电平低的电压电平的第二时钟信号CLK2提供到图2的级的电路时,第一开关晶体管M1和第七开关晶体管M7会导通,扫描信号SCAN会被异常地输出。像素会响应于异常的扫描信号SCAN而发光。根据示例实施例的扫描驱动器100可以包括阻断电路142、144、146,当提供超出范围(例如,预定范围)的扫描控制信号CTL_S时,阻断电路142、144、146阻断扫描控制信号CTL_S。因此,可以不输出异常的扫描信号SCAN。
参照图1,阻断电路142、144、146可以结合到提供扫描控制信号CTL_S的提供线。当扫描控制信号CTL_S的电压电平比预定的第一参考电压的电压电平低且比预定的第二参考电压的电压电平高时,阻断电路142、144、146可以接收扫描控制信号CTL_S并阻断扫描控制信号CTL_S。如上所述,扫描控制信号CTL_S可以包括起始信号FLM和至少一个时钟信号CLK1和CLK2。阻断电路142、144、146可以分别结合到通过其提供起始信号FLM的第一线L1、通过其提供第一时钟信号CLK1的第二线L2以及通过其提供第二时钟信号CLK2的第三线L3。当提供具有超出预定范围的电压电平的扫描控制信号CTL_S(例如,起始信号FLM、第一时钟信号CLK1和第二时钟信号CLK2)时,阻断电路142、144、146可以阻断扫描控制信号CTL_S,使得可以不输出异常的扫描信号SCAN。在下文中,将更详细地描述阻断电路142、144、146。
如上所述,图1的扫描驱动器100可以包括阻断电路142、144、146,阻断电路142、144、146布置在通过其提供扫描控制信号CTL_S的提供线之间,接收扫描控制信号CTL_S,并且当扫描控制信号CTL_S的电压电平比第一参考电压的电压电平低且比第二参考电压的电压电平高时阻断扫描控制信号CTL_S。因此,扫描驱动器100可以防止或减少级122、124、126输出异常的扫描信号SCAN的情况。
图3是示出包括在图1的扫描驱动器中的阻断电路的框图,图4A至图4C是示出用于描述图3的阻断电路的操作的曲线图。
参照图3,阻断电路200可以包括第一阻断电路220和第二阻断电路240。这里,图3的阻断电路200可以与图1的阻断电路142、144、146中的一个阻断电路对应。第一阻断电路220和第二阻断电路240可以并联结合。阻断电路200可以阻断比第一参考电压VR1低的扫描控制信号和比第二参考电压VR2高的扫描控制信号。这里,扫描控制信号可以是输入起始信号FLM_IN。参照图3,第一阻断电路220可以阻断具有比第一参考电压VR1低的电压的输入起始信号FLM_IN,第二阻断电路240可以阻断具有比第二参考电压VR2高的电压的输入起始信号FLM_IN。阻断电路200可以通过阻断具有比第一参考电压VR1的电压电平低且比第二参考电压VR2的电压电平高的电压电平的输入起始信号FLM_IN来输出不在第一参考电压VR1与第二参考电压VR2之间的范围内(例如,在正常范围内)的输出起始信号FLM_OUT。尽管图3中描述了阻断异常的输入起始信号FLM_IN的阻断电路200,但是阻断电路200可以通过布置在提供时钟信号的时钟信号提供线中来阻断异常的时钟信号。
参照图4A,输入起始信号FLM_IN可以包括高时段PH和低时段PL。在高时段PH期间提供具有第一驱动电压VGH的输入起始信号FLM_IN,在低时段PL期间提供具有第三驱动电压VGL的输入起始信号FLM_IN。在输入起始信号FLM_IN的高时段PH期间,图2的级的第一开关晶体管M1可以截止,扫描信号SCAN可以不被输出。在输入起始信号FLM_IN的低时段PL期间,图2的级的第一开关晶体管M1可以导通,扫描信号SCAN可以被输出。当提供正常的输入起始信号FLM_IN时,阻断电路200可以将输入起始信号FLM_IN作为输出起始信号FLM_OUT进行输出。
参照图4B,通过诸如短路、开路、耦合等的线路缺陷发生的异常的输入起始信号FLM_IN可以提供到阻断电路200。例如,如图4B中描述的,异常的输入起始信号FLM_IN可以是在高时段PH期间具有比第一参考电压VR1的电压电平低的电压电平的输入起始信号FLM_IN和在低时段PL期间具有比第二参考电压VR2的电压电平高的电压电平的输入起始信号FLM_IN。当具有比第一参考电压VR1的电压电平低的电压电平的输入起始信号FLM_IN在高时段PH期间提供到图1的第一级122时,第一级122的第一开关晶体管M1会导通,扫描信号SCAN会被异常地输出。此外,当具有比第二参考电压VR2的电压电平高的电压电平的输入起始信号FLM_IN在低时段PL期间提供到图1的第一级122时,第一级122的第一开关晶体管M1会截止,扫描信号SCAN不会被输出。
参照图4C,阻断电路200可以在高时段PH期间阻断具有比第一参考电压VR1的电压电平低的电压电平的输入起始信号FLM_IN,在低时段PL期间阻断具有比第二参考电压VR2的电压电平高的电压电平的输入起始信号FLM_IN,输出所得信号作为输出起始信号FLM_OUT。存储在第一阻断电路220的第一电容器(参照图5的C1)中的电压可以放电,并且输入起始信号FLM_IN的电压电平可以保持,同时具有比第一参考电压VR1的电压电平低的电压电平的输入起始信号FLM_IN被阻断。此外,存储在第二阻断电路240的第二电容器(参照图7的C2)中的电压可以放电,并且输入起始信号FLM_IN的电压电平可以保持,同时具有比第二参考电压VR2的电压电平高的电压电平的输入起始信号FLM_IN被阻断。
图5是示出包括在图3的阻断电路中的第一阻断电路的电路图。图6A和图6B是示出图5的第一阻断电路的操作的电路图。图7是示出包括在图3的阻断电路中的第二阻断电路的电路图。图8A和图8B是示出图7的第二阻断电路的操作的电路图。
参照图5,第一阻断电路220可以包括第一电阻器R1、第二电阻器R2、第一晶体管T1、第二晶体管T2和第一电容器C1。这里,第一电阻器R1和第二电阻器R2可以形成在结合到显示面板的印刷电路板或柔性印刷电路板中。第一晶体管T1、第二晶体管T2和第一电容器C1可以形成在显示面板的非显示区域中。第一电阻器R1可以结合在第一驱动电压提供线与第一节点N1之间。通过第一驱动电压提供线提供的第一驱动电压VGH可以与提供到图2的级的第一驱动电压VGH相同。例如,第一驱动电压VGH可以具有高于0V的高电平电压(例如,7V)。第二电阻器R2可以结合在第二驱动电压提供线与第二节点N2之间。例如,第二驱动电压VGLL可以具有低于0V的低电平(例如,-12V)。第二驱动电压VGLL可以低于提供到图2的级的第三驱动电压VGL(例如,-9V)。
第二电阻器R2的电阻值可以比第一电阻器R1的电阻值大100倍以上。例如,当第一电阻器R1的电阻值为100Ω时,第二电阻器R2的电阻值可以为10kΩ。可以通过控制第一电阻器R1和第二电阻器R2的电阻值来确定使第一晶体管T1导通或截止的第二节点N2的电压。第一晶体管T1可以响应于第二节点N2的电压导通或截止。第一晶体管T1可以结合在通过其使输入起始信号FLM_IN输入的输入线L_IN与通过其使输出起始信号FLM_OUT输出的输出线L_OUT之间。第一晶体管T1可以具有栅电极、第一电极和第二电极。第一晶体管T1的栅电极可以结合到第二节点N2,第一晶体管T1的第一电极可以结合到输入线L_IN,第一晶体管T1的第二电极可以结合到输出线L_OUT。当第一晶体管T1响应于第二节点N2的电压导通时,通过输入线L_IN提供的输入起始信号FLM_IN可以通过第一晶体管T1输出到输出线L_OUT。第二晶体管T2可以响应于输入起始信号FLM_IN导通或截止。第二晶体管T2可以结合在第一节点N1与第二节点N2之间。第二晶体管T2可以包括栅电极、第一电极和第二电极。第二晶体管T2的栅电极可以结合到输入线L_IN,第二晶体管T2的第一电极可以结合到第一节点N1,第二晶体管T2的第二电极可以结合到第二节点N2。当第二晶体管T2响应于输入起始信号FLM_IN导通时,第一驱动电压VGH可以通过第一电阻器R1提供到第二节点N2。第一电容器C1可以在通过输出线L_OUT使输出起始信号FLM_OUT输出的同时充电,并且在第一晶体管T1截止并阻断输入起始信号FLM_IN的同时放电。因此,可以在阻断输入起始信号FLM_IN的同时保持通过输出线L_OUT输出的电压。
参照图6A,当通过输入线L_IN提供的输入起始信号FLM_IN比第一参考电压高时,第二晶体管T2可以截止。当第二晶体管T2截止时,第二驱动电压VGLL可以通过第二电阻器R2提供到第二节点N2。当第一晶体管T1响应于第二节点N2的电压导通时,通过输入线L_IN提供的输入起始信号FLM_IN可以输出到输出线L_OUT。
参照图6B,当通过输入线L_IN提供的输入起始信号FLM_IN比第一参考电压低时,第二晶体管T2可以导通。当第二晶体管T2导通时,第一驱动电压VGH可以通过第一电阻器R1提供到第二节点N2。当第一晶体管T1响应于第二节点N2的电压而截止时,通过输入线L_IN提供的输入起始信号FLM_IN可以不被输出。在这种情况下,存储在第一电容器C1中的电压可以提供到输出线L_OUT。
如上所述,当输入起始信号FLM_IN的电压电平比第一参考电压(例如,预定的第一参考电压)的电压电平低时,图5的第一阻断电路220可以防止或减少输入起始信号FLM_IN输出到输出线L_OUT的情况。此外,尽管图5、图6A和图6B中描述了阻断比第一参考电压低的输入起始信号FLM_IN的第一阻断电路220,但是第一阻断电路220可以布置在提供时钟信号的时钟信号提供线上,并且阻断比第一参考电压低的时钟信号。
参照图7,第二阻断电路240可以包括第三电阻器R3、第四电阻器R4、第五电阻器R5、第六电阻器R6、第三晶体管T3、第四晶体管T4、第五晶体管T5和第二电容器C2。这里,第三电阻器R3、第四电阻器R4、第五电阻器R5和第六电阻器R6可以形成在结合到显示面板的印刷电路板或柔性印刷电路板上。第三晶体管T3、第四晶体管T4和第五晶体管T5可以形成在显示面板的非显示区域中。第三电阻器R3可以结合在第一驱动电压提供线与第三节点N3之间。第四电阻器R4可以结合在第三驱动电压提供线与第四节点N4之间。第五电阻器R5可以结合在第一驱动电压提供线与第五节点N5之间。第六电阻器R6可以结合在第二驱动电压提供线与第六节点N6之间。例如,第一驱动电压VGH可以是高于0V的高电平电压(例如,7V)。第二驱动电压VGLL是低于0V的低电平电压(例如,-12V)。第二驱动电压VGLL的电压电平可以低于提供到图2的级的第三驱动电压VGL的电压电平(例如,-9V)。
第三电阻器R3的电阻值和第五电阻器R5的电阻值可以相同。第四电阻器R4的电阻值和第六电阻器R6的电阻值可以相同。第四电阻器R4和第六电阻器R6的电阻值可以比第三电阻器R3和第五电阻器R5的电阻值大100倍以上。例如,当第三电阻器R3的电阻值和第五电阻器R5的电阻值分别为100Ω时,第四电阻器R4和第六电阻器R6的电阻值可以分别为10kΩ。
可以通过控制第三电阻器R3和第四电阻器R4的电阻值来确定使第五晶体管T5导通或截止的第四节点N4的电压电平。可以通过控制第五电阻器R5和第六电阻器R6的电阻值来确定使第三晶体管T3导通或截止的第六节点N6的电压电平。第三晶体管T3可以响应于第六节点N6的电压导通或截止。第三晶体管T3可以响应于施加到第六节点N6的电压导通或截止。第三晶体管T3可以结合在通过其使输入起始信号FLM_IN输入的输入线L_IN与通过其使输出起始信号FLM_OUT输出的输出线L_OUT之间。第三晶体管T3可以包括栅电极、第一电极和第二电极。第三晶体管T3的栅电极可以结合到第六节点N6,第三晶体管T3的第一电极可以结合到输入线L_IN,第三晶体管T3的第二电极可以结合到输出线L_OUT。
当第三晶体管T3响应于第六节点N6的电压导通时,通过输入线L_IN提供的输入起始信号FLM_IN可以输出到输出线L_OUT。第四晶体管T4可以响应于输入起始信号FLM_IN导通或截止。第四晶体管T4可以结合在第三节点N3与第四节点N4之间。第四晶体管T4可以包括栅电极、第一电极和第二电极。第四晶体管T4的栅电极可以结合到输入线L_IN,第四晶体管T4的第一电极可以结合到第三节点N3,第四晶体管T4的第二电极可以结合到第四节点N4。当第四晶体管T4导通时,第一驱动电压VGH可以通过第三电阻器R3提供到第四节点N4。
第五晶体管T5可以响应于第四节点N4的电压导通或截止。第五晶体管T5可以结合在第五节点N5与第六节点N6之间。第五晶体管T5可以包括栅电极、第一电极和第二电极。第五晶体管T5的栅电极可以结合到第四节点N4,第五晶体管T5的第一电极可以结合到第五节点N5,第五晶体管T5的第二电极可以结合到第六节点N6。当第五晶体管T5导通时,第一驱动电压VGH可以通过第五电阻器R5提供到第六节点N6。第二电容器C2可以在通过输出线L_OUT使输出起始信号FLM_OUT输出的同时充电,并且可以在阻断输入起始信号FLM_IN的同时保持通过输出线L_OUT输出的电压。
参照图8A,当通过输入线L_IN提供具有比第二参考电压的电压电平低的电压电平的输入起始信号FLM_IN时,第四晶体管T4可以导通。当第四晶体管T4导通时,第一驱动电压VGH可以通过第三电阻器R3提供到第四节点N4。第五晶体管T5可以响应于第四节点N4的电压而截止。当第五晶体管T5截止时,第二驱动电压VGLL可以通过第六电阻器R6提供到第六节点N6。当第三晶体管T3响应于第六节点N6的电压导通时,通过输入线L_IN提供的输入起始信号FLM_IN可以输出到输出线L_OUT作为输出起始信号FLM_OUT。这里,当输入起始信号FLM_IN具有与第三驱动电压VGL的电压电平相同的电压电平时,通过将具有比第三驱动电压VGL的电压电平低的电压电平的第二驱动电压VGLL提供到第六节点N6,第三晶体管T3可以导通。
参照图8B,当通过输入线L_IN提供具有比第二参考电压的电压电平高的电压电平的输入起始信号FLM_IN时,第四晶体管T4可以逐渐截止。也就是说,当具有第三驱动电压VGL的电压电平的输入起始信号FLM_IN逐渐升高并且升高到高于第二参考电压时,第四晶体管T4可以导通并且可以逐渐截止。因此,第四节点N4的电压可以逐渐降低。也就是说,随着输入起始信号FLM_IN逐渐升高,第四节点N4的电压可以逐渐降低。当第四节点N4的电压降低到第五晶体管T5的导通电平时,第五晶体管T5可以导通。当第五晶体管T5导通时,第一驱动电压VGH可以通过第五电阻器R5提供到第六节点N6。当第三晶体管T3响应于第六节点N6的电压而截止时,通过输入线L_IN提供的输入起始信号FLM_IN可以不被输出。在这种情况下,第二电容器C2中充电的电压可以提供到输出线L_OUT作为输出起始信号FLM_OUT。
如上所述,当输入起始信号FLM_IN具有比预定的第二参考电压的电压电平高的电压电平时,图7的第二阻断电路240可以阻断输入起始信号FLM_IN。此外,尽管图7、图8A和图8B中描述了阻断具有比第二参考电压的电压电平高的电压电平的输入起始信号FLM_IN的第二阻断电路240,但是第二阻断电路240可以布置在提供时钟信号的时钟信号提供线上,并且阻断具有比第二参考电压的电压电平高的电压电平的时钟信号。
如上所述,第一阻断电路220可以阻断比第一参考电压低的输入起始信号FLM_IN,并且输出充电的电压(例如,第一驱动电压VGH)作为输出起始信号FLM_OUT,使得第一阻断电路220可以防止或减少比第一参考电压低的输入起始信号FLM_IN在高时段PH中提供到级的情况。此外,第二阻断电路240可以阻断比第二参考电压高的输入起始信号FLM_IN,并且输出充电的电压(例如,第三驱动电压VGL)作为输出起始信号FLM_OUT,使得第二阻断电路240可以防止或减少比第二参考电压高的输入起始信号FLM_IN在低时段PL中提供到级的情况。
图9是示出根据示例实施例的显示装置的框图。图10是示出包括在图9的显示装置中的像素的示例实施例的电路图。
参照图9,显示装置300可以包括显示面板310、时序控制器320、扫描驱动器330和数据驱动器340。图9的扫描驱动器330可以与图1的扫描驱动器100对应。
显示面板310可以包括多个像素PX。多条数据线DL和多条扫描线SL可以形成在显示面板310上。多个像素PX可以形成在数据线DL和扫描线SL的交叉区域中。
参照图10,像素PX可以包括驱动晶体管TD、第一开关晶体管TS1、第二开关晶体管TS2、第一初始化晶体管TI1、第二初始化晶体管TI2、第一发射控制晶体管TE1、第二发射控制晶体管TE2、存储电容器CST和有机发光二极管EL。帧可以包括初始化时段、数据写入时段和发射时段。在初始化时段期间,第一初始化晶体管TI1可以响应于第二扫描信号SCAN2而导通,第二初始化晶体管TI2可以响应于第一扫描信号SCAN1而导通。当第一初始化晶体管TI1导通时,驱动晶体管TD的栅电极可以被初始化为初始化电压VINIT。在数据写入时段期间,第一开关晶体管TS1和第二开关晶体管TS2可以响应于第一扫描信号SCAN1而导通。当第一开关晶体管TS1和第二开关晶体管TS2导通时,驱动晶体管TD的阈值电压可以通过驱动晶体管TD的二极管连接来补偿,通过数据线DL提供的数据电压DATA(例如,数据信号)可以存储在存储电容器CST中。第一发射控制晶体管TE1和第二发射控制晶体管TE2可以在发射时段期间响应于发射控制信号EM而导通。当第一发射控制晶体管TE1和第二发射控制晶体管TE2导通时,流过驱动晶体管TD的驱动电流可以提供到有机发光二极管EL,有机发光二极管EL可以发光。驱动电流可以从电压ELVDD流到电压ELVSS。在初始化时段和数据写入时段期间提供的第一扫描信号SCAN1和第二扫描信号SCAN2可以从扫描驱动器330提供。例如,第一扫描信号SCAN1可以是从扫描驱动器330的第N级输出的扫描信号,第二扫描信号SCAN2可以是从扫描驱动器330的第(N-1)级输出的扫描信号。
时序控制器320可以将从外部装置提供的第一图像数据DATA1转换为第二图像数据DATA2,并且产生控制第二图像数据DATA2的驱动时间的扫描控制信号CTL_S和数据控制信号CTL_D。时序控制器320可以通过应用用于改善显示质量的算法(例如,动态电容补偿(DCC))将从外部装置提供的第一图像数据DATA1转换为第二图像数据DATA2。当时序控制器320不包括用于改善显示质量的算法时,第一图像数据DATA1可以作为第二图像数据DATA2输出。时序控制器320可以从外部装置接收控制信号CON。时序控制器320可以产生包括起始信号和至少一个时钟信号的扫描控制信号CTL_S,并将扫描控制信号CTL_S提供到扫描驱动器330。时序控制器320可以产生包括起始信号和至少一个时钟信号的数据控制信号CTL_D,并将数据控制信号CTL_D提供到数据驱动器340。
扫描驱动器330可以基于扫描控制信号CTL_S产生扫描信号SCAN,并且通过扫描线SL将扫描信号SCAN提供到像素PX。扫描驱动器330可以包括阻断电路和多个级。每个级可以接收扫描控制信号CTL_S。例如,扫描控制信号CTL_S可以包括起始信号、第一时钟信号和第二时钟信号。结合到第一扫描线的第一级可以基于起始信号、第一时钟信号和第二时钟信号输出扫描信号。例如,第一扫描线可以结合到形成在显示面板310的第一列中的像素。第N级可以结合到第N扫描线,第N级可以基于第一时钟信号、第二时钟信号和从第(N-1)级提供的进位信号输出扫描信号。例如,第N扫描线可以结合到形成在显示面板310的第N列中的像素。如上所述,扫描驱动器330的级可以独立地结合并且顺序地将扫描信号SCAN输出到形成在显示面板310上的扫描线SL。阻断电路可以结合到提供扫描控制信号CLT_S的提供线。
例如,阻断电路可以分别结合到提供起始信号的起始信号提供线、提供第一时钟信号的第一时钟信号提供线以及提供第二时钟信号的第二时钟信号提供线。阻断电路可以阻断具有比第一参考电压的电压电平低且比第二参考电压的电压电平高的电压电平的扫描控制信号CTL_S。阻断电路可以包括第一阻断电路和第二阻断电路。第一阻断电路和第二阻断电路可以并联结合。当提供具有比第一参考电压的电压电平高的电压电平的扫描控制信号CTL_S时,第一阻断电路可以输出扫描控制信号CTL_S。当提供具有比第一参考电压的电压电平低的电压电平的扫描控制信号CTL_S时,第一阻断电路可以阻断扫描控制信号CTL_S。当提供具有比第二参考电压的电压电平低的电压电平的扫描控制信号CTL_S时,第二阻断电路可以输出扫描控制信号CTL_S。当提供具有比第二参考电压的电压电平高的电压电平的扫描控制信号CTL_S时,第二阻断电路可以阻断扫描控制信号CTL_S。扫描驱动器330可以通过阻断具有比第一参考电压的电压电平低且比第二参考电压的电压电平高的电压电平的扫描控制信号CTL_S来防止或减少异常的扫描信号输出到扫描线的情况。
数据驱动器340可以基于数据控制信号CTL_D产生与第二图像数据DATA2对应的数据信号DATA,并且通过数据线DL将数据信号DATA提供到像素PX。
如上所述,图9的显示装置300可以包括扫描驱动器330,扫描驱动器330包括阻断具有比第一参考电压的电压电平低且比第二参考电压的电压电平高的电压电平的扫描控制信号CTL_S的阻断电路,使得可以不输出由异常的扫描控制信号CTL_S产生的扫描信号SCAN。因此,可以不发生显示缺陷。
图11是示出图9的显示装置的图。
参照图11,显示装置400可以包括柔性印刷电路板(FPCB)420和印刷电路板(PCB)440。
显示面板410可以包括显示区域DA和非显示区域NDA。多条扫描线和多条数据线可以形成在显示区域DA和非显示区域NDA中。例如,扫描线可以在第一方向D1上延伸并且在与第一方向D1垂直的第二方向D2上布置。数据线可以在第二方向D2上延伸并且在第一方向D1上布置。第一方向D1可以与显示面板410的短边平行,第二方向D2可以与显示面板410的长边平行。像素可以在显示区域DA中形成在扫描线和数据线的交叉区域中。扫描驱动器可以形成在非显示区域NDA中。这里,扫描驱动器可以与图1的扫描驱动器100对应。例如,扫描驱动器的级可以沿第二方向D2布置并且结合到扫描线。扫描驱动器的阻断电路可以形成在非显示区域NDA以及柔性印刷电路板420或印刷电路板440中。阻断电路的晶体管和电容器可以形成在非显示区域NDA中,电阻器可以形成在柔性印刷电路板420或印刷电路板440中。数据驱动器可以形成在显示面板410的非显示区域NDA中。这里,数据驱动器可以实现为驱动芯片,并且可以以玻璃上芯片(COG)方法安装在显示面板410的非显示区域NDA上。
柔性印刷电路板420可以将显示面板410和印刷电路板440结合。阻断电路的电阻器可以安装在柔性印刷电路板420上。可选择地,数据驱动器可以以膜上芯片(COF)方法安装在柔性印刷电路板420上。
实现为芯片的时序控制器、电力控制器等可以安装在印刷电路板440上。印刷电路板440可以包括结合到外部装置(诸如,图形处理器)的连接部分。此外,阻断电路的电阻器可以安装在印刷电路板440上。
图12是示出包括图9的显示装置的电子设备的框图。图13是示出图12的电子设备实现为智能电话的示例实施例的图。
参照图12和图13,电子设备500可以包括处理器510、存储器装置520、存储装置530、输入/输出(I/O)装置540、电源550和显示装置560。这里,显示装置560可以与图9的显示装置300对应。此外,电子设备500还可以包括用于与视频卡、声卡、存储器卡、通用串行总线(USB)器件、其它电子器件等通信的多个端口。尽管图13中示出了电子设备500被实现为智能电话600,但是电子设备500的种类不限于此。
处理器510可以执行各种计算功能。处理器510可以是微处理器、中央处理单元(CPU)等。处理器510可以经由地址总线、控制总线、数据总线等结合到其它组件。此外,处理器510可以结合到诸如外围组件互连(PCI)总线的扩展总线。存储器装置520可以存储用于电子设备500的操作的数据。例如,存储器装置520可以包括至少一个非易失性存储器装置和/或至少一个易失性存储器装置,非易失性存储器装置诸如可擦除可编程只读存储器(EPROM)装置、电可擦除可编程只读存储器(EEPROM)装置、闪存装置、相变随机存取存储器(PRAM)装置、电阻随机存取存储器(RRAM)装置、纳米浮栅存储器(NFGM)装置、聚合物随机存取存储器(PoRAM)装置、磁随机存取存储器(MRAM)装置、铁电随机存取存储器(FRAM)装置等,易失性存储器装置诸如动态随机存取存储器(DRAM)装置、静态随机存取存储器(SRAM)装置、移动DRAM装置等。存储装置530可以是固态驱动器(SSD)装置、硬盘驱动器(HDD)装置、CD-ROM装置等。
I/O装置540可以是诸如键盘、小键盘、触摸板、触摸屏、鼠标等的输入装置以及诸如打印机、扬声器等的输出装置。在一些示例实施例中,显示装置560可以包括在I/O装置540中。电源550可以提供用于电子设备500的操作的电力。显示装置560可以通过总线或其它通信链路与其它组件通信。
如上所述,显示装置560可以包括显示面板、时序控制器、扫描驱动器和数据驱动器。显示面板可以包括多个像素、多条数据线和多条扫描线。时序控制器可以将从外部装置提供的第一图像数据转换为第二图像数据,并且产生控制第二图像数据的驱动时序的扫描控制信号和数据控制信号。扫描驱动器可以响应于扫描控制信号输出扫描信号。例如,扫描控制信号可以包括起始信号、第一时钟信号和第二时钟信号。
扫描驱动器可以包括阻断异常的扫描控制信号的阻断电路和基于扫描控制信号产生扫描信号的多个级。阻断电路可以结合到提供扫描控制信号的提供线。例如,阻断电路可以分别结合到通过其提供起始信号的起始信号提供线、通过其提供第一时钟信号的第一时钟信号提供线以及通过其提供第二时钟信号的第二时钟信号提供线。阻断电路可以阻断具有比第一参考电压的电压电平低且比第二参考电压的电压电平高的电压电平的扫描控制信号。这里,第二参考电压可以比第一参考电压低。
每个级可以接收扫描控制信号并基于扫描控制信号输出扫描信号。当提供异常的扫描控制信号时,包括在扫描驱动器的级中的开关晶体管会以异常的时序导通,使得扫描驱动器会输出异常的扫描信号。包括在根据示例实施例的电子设备500中的显示装置560可以通过阻断具有比第一参考电压的电压电平低且比第二参考电压的电压电平高的电压电平的扫描控制信号(例如,具有异常的电压电平的扫描控制信号)来防止输出异常的扫描信号。数据驱动器可以基于数据控制信号产生与第二图像数据对应的数据信号,并通过数据线将数据信号提供到像素。
如上所述,图12的电子设备500可以包括显示装置560,显示装置560包括阻断异常的扫描控制信号的阻断电路。因此,可以防止或减少由于异常的扫描信号而发生的显示缺陷的情况。
本发明构思可以应用于显示装置和具有显示装置的电子设备。例如,本发明构思可以应用于计算机监视器、笔记本电脑、数码相机、蜂窝式电话、智能电话、智能平板、电视、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器、导航系统、游戏机、视频电话等。
前述内容是对示例实施例的说明,并且不应解释为对其进行限制。尽管已经描述了一些示例实施例,但是本领域技术人员将容易理解的是,在不实质上脱离本发明构思的新颖教导和特性的情况下,能够在示例实施例中进行许多修改。因此,所有这些修改意图包括在本发明构思如限定在权利要求中的范围内。因此,将理解的是,前述内容是对各种示例实施例的说明,并且不被解释为限于所公开的特定的示例实施例,并且对所公开的示例实施例以及其它示例实施例的修改意图包括在所附权利要求及其等同物的范围内。

Claims (8)

1.一种扫描驱动器,所述扫描驱动器包括:
阻断电路,被构造为接收扫描控制信号,并且阻断比预定的第一参考电压低且比预定的第二参考电压高的扫描控制信号,其中,所述第二参考电压比所述第一参考电压低;以及
多个级,被构造为响应于扫描控制信号输出扫描信号,
其中,所述阻断电路包括:第一阻断电路,被构造为阻断比所述第一参考电压低的扫描控制信号;以及第二阻断电路,被构造为阻断比所述第二参考电压高的扫描控制信号,
其中,所述第一阻断电路包括第一晶体管,所述第一晶体管被构造为在被提供具有比所述第一参考电压的电压电平低的电压电平的所述扫描控制信号时截止并且该扫描控制信号不被输出,并且所述第一晶体管被构造为在被提供具有比所述第一参考电压的电压电平高的电压电平的所述扫描控制信号时导通并且该扫描控制信号被输出,并且
其中,所述第二阻断电路包括第三晶体管,所述第三晶体管被构造为在被提供具有比所述第二参考电压的电压电平高的电压电平的所述扫描控制信号时截止并且该扫描控制信号不被输出,并且所述第三晶体管被构造为在被提供具有比所述第二参考电压的电压电平低的电压电平的所述扫描控制信号时导通并且该扫描控制信号被输出。
2.根据权利要求1所述的扫描驱动器,其中,所述第一阻断电路和所述第二阻断电路并联结合。
3.根据权利要求2所述的扫描驱动器,其中,所述第一阻断电路还包括:
第一电阻器,结合在第一驱动电压提供线与第一节点之间;
第二电阻器,结合在第二驱动电压提供线与第二节点之间;
第二晶体管,结合在所述第一节点与所述第二节点之间,其中,所述第二晶体管被构造为响应于从所述阻断电路接收的扫描控制信号而导通或截止;以及
第一电容器,结合到通过其输出所述扫描控制信号的输出线,并且
其中,所述第一晶体管结合在通过其输入所述扫描控制信号的输入线与所述输出线之间,所述第一晶体管被构造为响应于所述第二节点的电压而导通或截止。
4.根据权利要求3所述的扫描驱动器,其中,所述第二电阻器的电阻值比所述第一电阻器的电阻值大100倍以上。
5.根据权利要求3所述的扫描驱动器,其中,通过所述第二驱动电压提供线提供的第二驱动电压的电压电平比通过所述第一驱动电压提供线提供的第一驱动电压的电压电平低。
6.根据权利要求2所述的扫描驱动器,其中,所述第二阻断电路还包括:
第三电阻器,结合在第一驱动电压提供线与第三节点之间;
第四电阻器,结合在第三驱动电压提供线与第四节点之间;
第五电阻器,结合在所述第一驱动电压提供线与第五节点之间;
第六电阻器,结合在第二驱动电压提供线与第六节点之间;
第四晶体管,结合在所述第三节点与所述第四节点之间,所述第四晶体管被构造为响应于从所述阻断电路接收的扫描控制信号而导通或截止;
第五晶体管,结合在所述第五节点与所述第六节点之间,所述第五晶体管被构造为响应于所述第四节点的电压而导通或截止;以及
第二电容器,结合到通过其输出所述扫描控制信号的输出线,并且
其中,所述第三晶体管结合在通过其输入所述扫描控制信号的输入线与所述输出线之间,所述第三晶体管被构造为响应于所述第六节点的电压而导通或截止。
7.根据权利要求6所述的扫描驱动器,其中,所述第三电阻器的电阻值与所述第五电阻器的电阻值相同,
其中,所述第四电阻器的电阻值与所述第六电阻器的电阻值相同,并且
其中,所述第四电阻器的电阻值和所述第六电阻器的电阻值比所述第三电阻器的电阻值和所述第五电阻器的电阻值大100倍以上。
8.根据权利要求6所述的扫描驱动器,其中,通过所述第一驱动电压提供线提供的第一驱动电压的电压电平比通过所述第二驱动电压提供线提供的第二驱动电压的电压电平和通过所述第三驱动电压提供线提供的第三驱动电压的电压电平高。
CN201910260417.4A 2018-04-02 2019-04-02 显示装置的扫描驱动器 Active CN110349541B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180038174A KR102566690B1 (ko) 2018-04-02 2018-04-02 스캔 구동부 및 이를 포함하는 표시 장치
KR10-2018-0038174 2018-04-02

Publications (2)

Publication Number Publication Date
CN110349541A CN110349541A (zh) 2019-10-18
CN110349541B true CN110349541B (zh) 2024-05-10

Family

ID=68055452

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910260417.4A Active CN110349541B (zh) 2018-04-02 2019-04-02 显示装置的扫描驱动器

Country Status (3)

Country Link
US (1) US10755645B2 (zh)
KR (1) KR102566690B1 (zh)
CN (1) CN110349541B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070074078A (ko) * 2006-01-06 2007-07-12 삼성전자주식회사 액정표시장치
KR20100047063A (ko) * 2008-10-28 2010-05-07 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR20130062011A (ko) * 2011-12-02 2013-06-12 엘지디스플레이 주식회사 게이트 드라이브 집적회로 및 이를 이용한 유기발광표시장치
CN106104664A (zh) * 2014-03-10 2016-11-09 乐金显示有限公司 显示装置及其驱动方法
CN106601192A (zh) * 2015-10-16 2017-04-26 三星显示有限公司 栅极驱动器和具有栅极驱动器的显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100602066B1 (ko) * 2003-09-30 2006-07-14 엘지전자 주식회사 일렉트로 루미네센스 표시소자의 구동방법 및 장치
KR101332088B1 (ko) * 2006-12-07 2013-11-22 엘지디스플레이 주식회사 정전기 차단기 및 이를 구비한 평판표시장치
KR101542506B1 (ko) * 2009-03-02 2015-08-06 삼성디스플레이 주식회사 액정 표시 장치
KR101990568B1 (ko) * 2013-07-24 2019-06-19 삼성디스플레이 주식회사 주사 구동 장치 및 이를 이용한 유기발광표시장치
KR102566782B1 (ko) * 2016-03-09 2023-08-16 삼성디스플레이 주식회사 스캔 구동부 및 이를 포함하는 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070074078A (ko) * 2006-01-06 2007-07-12 삼성전자주식회사 액정표시장치
KR20100047063A (ko) * 2008-10-28 2010-05-07 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR20130062011A (ko) * 2011-12-02 2013-06-12 엘지디스플레이 주식회사 게이트 드라이브 집적회로 및 이를 이용한 유기발광표시장치
CN106104664A (zh) * 2014-03-10 2016-11-09 乐金显示有限公司 显示装置及其驱动方法
CN106601192A (zh) * 2015-10-16 2017-04-26 三星显示有限公司 栅极驱动器和具有栅极驱动器的显示装置

Also Published As

Publication number Publication date
US20190304377A1 (en) 2019-10-03
KR20190115544A (ko) 2019-10-14
KR102566690B1 (ko) 2023-08-16
US10755645B2 (en) 2020-08-25
CN110349541A (zh) 2019-10-18

Similar Documents

Publication Publication Date Title
US10453386B2 (en) Emission control driver and display device having the same
CN105895019B (zh) 有机发光二极管显示设备
US9911384B2 (en) Scan driver, organic light emitting diode display device and display system including the same
US10825391B2 (en) Pixel of organic light emitting display device and organic light emitting display device having the same
CN105895021B (zh) 用于显示面板的耦合补偿器和包括耦合补偿器的显示装置
US9418590B2 (en) Organic light emitting display device and method of adjusting luminance of the same
US10283054B2 (en) Pixel and display device having the same
CN107705751B (zh) 有机发光显示设备
EP3151233A1 (en) Organic light emitting diode display
US11380265B2 (en) Scan driver and display device including the same
KR102477012B1 (ko) 스캔 드라이버 및 스캔 드라이버를 포함하는 표시 장치
US10957258B2 (en) Display device and electronic device having the same
US10497317B2 (en) Integration driver and a display device having the same
KR20210028774A (ko) 스캔 드라이버 및 표시 장치
US11462170B2 (en) Scan driver and display device
KR20160117758A (ko) 표시 장치
US10943535B2 (en) Organic light emitting display device and method for determining gamma reference voltage thereof
KR102557278B1 (ko) 화소 및 이를 포함하는 유기 발광 표시 장치
US10395603B2 (en) Display device and electronic device having the same
US11551604B2 (en) Scan driver and display device
US10140926B2 (en) Display device and electronic device having the same
KR20170026783A (ko) 표시 장치 및 이를 포함하는 전자 기기
CN110349541B (zh) 显示装置的扫描驱动器
US10950180B2 (en) Pixel and organic light emitting display device having the same
US11592859B2 (en) Gate clock generator and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant