CN110322921A - 一种终端及电子设备 - Google Patents

一种终端及电子设备 Download PDF

Info

Publication number
CN110322921A
CN110322921A CN201810289503.3A CN201810289503A CN110322921A CN 110322921 A CN110322921 A CN 110322921A CN 201810289503 A CN201810289503 A CN 201810289503A CN 110322921 A CN110322921 A CN 110322921A
Authority
CN
China
Prior art keywords
storage
memory
repaired
processor
storage array
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810289503.3A
Other languages
English (en)
Inventor
魏威
普玉伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201810289503.3A priority Critical patent/CN110322921A/zh
Priority to PCT/CN2019/075070 priority patent/WO2019184612A1/zh
Publication of CN110322921A publication Critical patent/CN110322921A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

本申请公开了一种终端及电子设备。该终端包括判断模块,处理器,存储器,修复模块;所述判断模块用于在所述存储器发生异常时,通知所述处理器;所述处理器用于在所述存储器发生异常时,指令所述修复模块对所述存储器进行修复。该终端实现了对终端中已使用的存储器进行修复。

Description

一种终端及电子设备
技术领域
本申请涉及存储器技术领域,尤其涉及一种终端及电子设备。
背景技术
一般来说,集成电路在研制、生产和使用过程中失效不可避免。随着人们对产品质量和可靠性要求的不断提高,越来越注重对芯片的测试、修复。
终端类芯片的失效,是造成终端现场失效的重要原因,其中,静态随机存储器(static random access memory,SRAM)的早期失效在终端类芯片早期失效中占有较大比例。为了解决这一问题,可以利用自动测试设备(automatic test equipment,ATE)以及存储器内置的存储器内建自测试(memory build in self-test,MBIST)、内建自修复(build-in self-repair,BISR)对存储器中的存储单元(bit cell)进行检测并修复。利用ATE对存储器进行检测、修复的过程通常在出厂之前进行,能够较好的解决存储器早期失效问题。
然而,上述方法无法在运行的终端上进行,即对于终端在使用后发生的存储器失效问题,并不能通过上述方法解决,且目前也没有有效的对终端中存储器进行修复的方法。
发明内容
本申请实施例提供一种存储器修复方法、终端及处理器,用以实现对终端中的存储器进行检测、修复。
第一方面,本申请实施例提供了一种终端,包括:判断模块,处理器,存储器,修复模块。
其中,所述判断模块用于在所述存储器发生异常时,通知所述处理器。
所述处理器用于在所述存储器发生异常时,指令所述修复模块对所述存储器进行修复。
可选地,上述处理器可以为中央处理器(central processing unit,CPU),或者为应用处理器(application processing unit),还可以是专门执行诸如修复存储器这种辅助工作的低功耗处理器。
可选地,上述存储器可以为高速缓冲存储器、嵌入式多媒体卡、通用闪存存储器或双倍速率同步动态随机存储器等。
可选地,上述修复模块可以为存储器中内置的自修复模块。
在一种可能的实现方式中,所述终端还包括:测试模块;
所述处理器在指令所述修复模块对存储器进行修复时,具体用于:
指令所述测试模块对所述存储器中的存储单元进行检测;
若检测到失效的存储单元,指令所述修复模块对所述失效的存储单元进行修复。
可选地,上述测试模块可以为存储器中内置的自测试模块。
在一种可能的实现方式中,所述处理器在指令所述修复模块对所述存储器进行修复之后,还用于:
指令所述测试模块对所述存储器进行测试,确定是否修复成功。
在一种可能的实现方式中,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述处理器在指令所述测试模块对每个存储阵列进行检测之前,还用于:
读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
在一种可能的实现方式中,所述处理器在指令所述修复模块对所述存储器进行修复之后,还用于:设置所述存储器的标志位,设置后的标志位表示所述存储阵列已被修复过。
上述实施例所提供的终端,能够对终端中已使用的处理器进行修复,从而提高用户体验。
第二方面,本申请实施例提供了一种电子设备,包括:处理器,判断模块,以及修复模块,所述处理器用于执行程序,并基于所述程序指令访问存储器,所述处理器还用于在所述程序执行过程中发生异常时生成异常报告,所述判断模块用于分析所述异常报告,并基于所述异常报告判断存储器是否发生故障,所述修复模块用于在存储器发生故障时,对存储器进行修复。
在一种可能的实现方式中,该电子设备还包括:测试模块,用于对所述存储器中的存储单元进行检测;
所述修复模块具体用于:对检测到失效的存储单元进行修复。
在一种可能的实现方式中,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述处理器在所述测试模块对每个存储阵列进行检测之前,还用于:读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
第三方面,本申请实施例提供了一种电子设备,包括一个或多个处理器和指令存储设备,所述指令存储设备中保存有指令,所述指令用于使得所述一个或多个处理器执行下述动作:
在发生异常时,生成异常报告;
基于所述异常报告,判断异常是否是由存储器故障引起的;
当异常是由存储器故障引起的时候,对存储器进行修复。
在一种可能的实现方式中,所述指令具体用于使得所述一个或多个处理器执行下述动作:对所述存储器中的存储单元进行检测;若检测到失效的存储单元,对所述失效的存储单元进行修复。
在一种可能的实现方式中,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述指令使得所述一个或多个处理器在对每个存储阵列进行检测之前,读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
第四方面,本申请实施例提供了一种非易失性计算机可读存储介质(non-transitory computer-readable medium),所述可读存储介质包括:
用于接收处理器生成的异常报告的指令;
用于基于所述异常报告,判断异常是否是由存储器故障引起的指令;
用于当异常是由存储器故障引起的时候,对存储器进行修复的指令。
在一种可能的实现方式中,所述用于对存储器进行修复的指令,包括:用于对所述存储器中的存储单元进行检测的指令;用于在检测到失效的存储单元,对所述失效的存储单元进行修复的指令。
在一种可能的实现方式中,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
用于在对每个存储阵列进行检测之前,读取所述存储阵列的标志位的指令,所述标志位表示所述存储阵列未被修复。
本发明实施例中所述的终端包括移动终端设备,以及各种网络设备。
附图说明
图1为本申请实施例提供的存储芯片测试、修复流程示意图;
图2为本申请实施例提供的终端的结构示意图;
图3为本申请实施例提供的终端执行的流程示意图;
图4为本申请实施例提供的处理器与修复模块连接示意图;
图5为本申请实施例提供的处理器与测试模块连接示意图;
图6为本申请实施例提供的终端对存储器进行修复的流程示意图;
图7为本申请实施例提供的电子设备的结构示意图。
具体实施方式
为了使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请作进一步地详细描述。
一个存储芯片上包括若干存储单元,用于存储数据,每个存储单元可以存储1个或更多bit的数据。由于加工过程中可能会导致存储单元失效,为了避免这种早期失效,通常在存储芯片上内置MBIST和BISR,存储芯片在出厂前,可以通过ATE调用MBIST对存储芯片进行测试,检测是否存在失效的存储单元,并在检测到存在失效存储单元后,调用BISR对存储芯片进行修复。
其中,MBIST通常采用一种或多种算法为测试存储器一种或多种缺陷类型而特别设计,MBIST可以自动实现存储单元或存储阵列(例如:一行存储单元或一列存储单元)进行内建自测试,MBIST的电子设计自动化(electronic design automatic,EDA)工具支持多种测试算法的自动实现,此外MBIST中还可以包括故障自动诊断功能,方便了故障定位和开发针对性测试向量。
MBIST可以包括测试向量产生电路、BIST控制电路以及响应分析器。测试向量产生电路可生成多种测试向量,不同的测试算法实现的电路所产生的测试向量内容也不同;BIST控制电路通常由状态机实现,控制对存储器的读写操作;响应分析器既可以用比较器实现,也可以用压缩器多输入移位寄存器(MISR)电路实现,它对照已知正常的存储器响应,比较实际存储器模型响应并检测器件错误。
具体地,对存储芯片进行测试、修复的流程可以如图1所示,其中,ATE中的可测试性设计(design for testability,DFT)调用MBIST对存储芯片中的存储单元进行测试,检测是否存在失效的存储单元。若没有失效的存储单元,则DFT继续对存储芯片进行其他测试。若存在失效的存储单元,可以进一步判断该存储单元是否能够被BISR修复。若判断不能被修复,则认为该芯片失效;若判断该存储单元能够被BISR修复,则DFT可以调用BISR对失效的存储单元进行修复。待BISR修复完成后,再次调用MBIST对存储单元进行测试,检测是否修复成功。若通过测试,则对该存储单元对应的标志位进行烧写,表示该存储单元被修复过;若修复后仍无法通过测试,则认为该芯片失效。
然而,上述对存储芯片的测试、修复均是基于ATE实现的。若一个存储芯片在被置于一个终端上,该终端在使用后存储芯片发生了故障,此时,由于终端并不具备对存储芯片进行测试、修复的功能,可能需要更换存储芯片才能使终端继续工作,给用户造成了不便,降低了用户体验。
为了解决上述问题,本申请实施例提供了一种终端,实现对终端中已经使用的存储器进行修复,有助于提高用户体验。
如图2所示,本申请实施例提供的终端包括判断模块201,处理器202、存储器203和修复模块204。
可选地,修复模块204可以为存储器203中内置的修复模块,例如BISR;或者,修复模块204也可以独立于存储器203。
本申请实施例中的处理器202与存储器203可以位于一个集成电路芯片上,例如,CPU可以与高速缓冲存储器(cache)位于一个芯片上;或者,处理器202与存储器203位于不同的芯片上,二者通过芯片的外部接口实现数据通信。
本申请实施例中的判断模块201也可以与存储器203可以位于一个集成电路芯片上,或者,位于不同的芯片上,二者通过芯片的外部接口实现数据通信。
具体地,本申请实施例中的存储管理系统可以设置于终端中,并执行如图3所示的步骤:
步骤301、判断模块201判断存储器203发生异常时,通知处理器201。
步骤302、处理器202在存储器203发生异常时,指令修复模块204对存储器203进行修复。
上述实施例可以应用于终端上,对终端中的存储器进行修复,以实现存储器在使用后发生失效时终端也能够对其进行修复,从而提高用户体验。
在一种可能的设计中,判断模块201可以为所述处理器202中逻辑上的模块。所述处理器202用于指令修复模块204对存储器进行修复。所述处理器202可以为CPU,也可以为诸如应用处理器那样的专门执行特定业务的处理器,甚至是专门执行诸如修复存储器这种辅助工作的低功耗处理器。
处理器在工作中通常都会涉及到从存储器中读写数据,而存储器的故障会带来错误的读写反馈,从而被所述判断模块201侦测到。在这个基础上,可以设定处理器自身有能力发现并指令修复这种存储器的故障,比如应用处理器在执行程序读写存储器时,通过判断模块201发现存储器异常,然后应用处理器指令修复模块对存储器进行修复。在其它可选择的实施例中,也可以设定一个专门的低功耗处理器,在应用处理器发现存储器异常时,来修复存储器。而判断模块可以为应用处理器中的一个逻辑模块,以在应用处理器发生异常时判断该异常是否为存储器异常导致的。判断模块也可以是所述低功耗处理器的逻辑模块,对应用处理器的异常进行分析,然后识别出存储器发生故障。
比如,处理器在运行应用系统程序以及其他应用程序时,若程序运行异常并生成异常报告,判断模块201则根据异常报告判断存储器是否异常。若判断模块201根据异常报告判断存储器异常,则向对应的处理器发送信息,通知存储器异常,然后该对应的处理器则对存储器进行修复。
具体地,判断模块201根据异常报告中的异常原因判断存储器203是否异常。然而,通常情况下,异常报告中不会直接上报存储器异常或其他器件异常。例如,若存储器中部分存储单元失效,将无法从该失效的存储单元中读取数据,也无法将数据写入该失效的存储单元中,从而可能导致读取数据失败或写入数据失败,使得程序无法正常运行,此时生成的异常报告中可能指示获取数据失败。因此,判断模块201需要判断获取数据失败是否为存储器203异常导致的。
可选地,为了提高判断模块201给出的判断结果的准确度,可以预先对多种异常报告中的异常原因,以及最终确定出的故障原因进行统计分析,确定出哪些类型的异常原因可能是由于存储器故障导致的。例如,通常获取地址、数据失败较大可能是由于存储器203异常导致的。
应当理解,虽然读取或写入数据失败较大可能是由于存储器故障导致的,但不排除其他原因导致失败的可能性。在一种可能的实现方式中,本申请实施例提供的存储管理系统中还包括测试模块205。处理器202还可以在处理器202指令修复模块204对存储器203进行修复前,进一步指令测试模块205对存储器203进行检测,以最终确定存储器203是否存在失效的存储单元。
可选地,测试模块205可以为存储器203中内置的测试模块,例如MBIST;或者,测试模块205也可以独立于存储器203。
可选地,处理器202可以通过总线分别与测试模块205和修复模块204连接。
在一个具体实施例中,处理器202与修复模块204(BISR)的连接可以如图4所示,其中,BISR分别与存储器中的存储器修复模块(memory repair block,MRB)以及电编程熔丝(EFUSE)器件连接,此外,还设置有一个接口,用于连接终端中的处理器或者ATE中的DFT。如图所示,处理器可以通过设置功能寄存器,以实现控制BISR对存储器进行修复,其中,处理器可以通过X2J(AXI to JTAG)总线与功能寄存器连接进而控制功能寄存器。进一步地,该功能寄存器也可以通过DFT寄存器实现,以避免增加新的器件。
处理器202与测试模块205(MBIST)的连接可以如图5所示,其中,MBIST可以包括一个或多个MBIST控制器(图5中以2个MBIST控制器为例),每个MBIST用于对其连接的存储阵列进行测试。ATE中的DFT可以通过DFT寄存器控制MBIST对存储阵列进行测试;此外,处理器也可以通过设置功能寄存器实现访问MBIST,从而实现控制MBIST对存储阵列进行测试。进一步地,该功能寄存器也可以通过DFT寄存器实现,以避免增加新的器件。
通过上述实施例,由于处理器202通过总线与MBIST、BISR连接,能够访问存储器203内置的MBIST和BISR,使得在终端正常运行时,终端中的处理器也能够控制MBIST、BISR对存储器进行检测、修复,而不必进行拆机或利用专业维修设备进行维修。
当存储阵列中存在失效存储单元时,通常采用冗余的存储阵列替换存在失效存储单元的存储阵列。具体地,在存储器测试阶段,BISR可以从MRB中读取数据,以获取失效存储单元的位置信息,对读取的数据进行压缩处理后写入到EFUSE器件中,在存储器修复阶段中,BISR从EFUSE器件中读取压缩后的数据,经过解压,将解压后的数据输入到替换存储阵列所对应的MRB中,以实现利用冗余存储阵列替换失效的存储阵列。
其中,对存在失效存储单元的存储阵列进行替换时,BISR可以将冗余的存储阵列的地址设置为存在失效存储单元的存储阵列的地址,使得后续根据该地址读取数据时能够从冗余的存储阵列中获取到相应数据。
在一种可能的实现方式中,处理器202在指令修复模块204对失效的存储单元进行修复之后,还可以指令测试模块205再次对存储器进行检测,以检测存储器是否修复成功。若修复成功,终端可继续工作或继续对其它部件进行检测,若未能修复成功,存储器可能无法继续正常工作,可能需要更换存储器。
由于对存储器的修复通常是采用冗余存储阵列,对失效的存储单元所在的存储阵列进行替换,而经过替换后的存储阵列通常再次发生故障的可能性极低,故通常仅对一个存储阵列替换一次,而不再对替换后的存储阵列再次替换。因此,在一种可能的实现方式中,可以对存储器中的每个存储阵列设置一个对应的标志位,该标志位用于表示与其对应的存储阵列是否被修复过。
在上述方式中,处理器202可以先读取每个存储阵列的对应的标志位,若该标志位表示其对应的存储阵列没有被修复过,则处理器202指令测试模块205对该存储阵列进行检测,检测是否存在失效的存储单元;若该标志位表示其对应的存储阵列已被修复过,则可以跳过对该存储阵列的检测,继续读取下一个存储阵列的标志位。或者,也可以无需处理器读取标志位,而是通过硬件实现自动跳过已被修复过的存储阵列。
在一种可能的实现方式中,处理器202在执行完上述步骤302之后,可以进一步指令修复模块204设置该标志位,以表示该存储阵列被修复过。
通常情况下,一个终端中可以包括多个处理器,其中,可以包括低功耗处理器。低功耗处理器通常用于执行底层程序,并不用于运行应用系统以及基于应用系统的应用程序等。在一种可能的实现方式中,终端中处理器在发现终端发生异常后,可以控制该终端重新启动,在终端重启后,可以仅运行该终端中的低功耗处理器,以执行上述步骤301和步骤302。相应地,与存储器中的测试模块2021和修复模块2022连接的处理器,为低功耗处理器。可选地,判断终端异常是否与存储器是否相关的处理器,可以是低功耗处理器,也可以是其他处理器。
为了清楚理解上述实施例,下面结合图6进行说明详细说明。
步骤601、终端运行中发生异常。
步骤602、终端中的处理器判断异常是否与存储器相关。若处理器判断该异常可能与存储器有关,则执行步骤603;否则,可以认为存储器正常,可执行其他检测。
步骤603、终端中的处理器控制该终端重新启动,且终端重启后仅运行低功耗处理器。
步骤604、低功耗处理器控制存储器中的MBIST对存储器进行检测,检测是否存在失效的存储单元。
具体地,MBIST可以对存储器中的存储单元可以进行逐行或逐列的检测,以逐列检测为例,每列存储单元可以称为一个存储阵列,在MBIST对每个存储阵列进行测试之前,低功耗处理器可以读取该存储阵列对应的标志位,判断该存储阵列是否被修复过,若已被修复过,则跳过对该存储阵列的检测,继续读取下一个存储阵列的标志位,若标志位表示该存储阵列未被修复过,则控制MBIST对该存储阵列进行测试,以检测该存储阵列中是否存在失效的存储单元。
步骤605、若检测到存在失效的存储单元,则低功耗处理器控制BISR对存储器进行修复。
BISR可以利用冗余的存储阵列替换存在失效存储单元的存储阵列。具体地,在存储器测试阶段中,BISR可以从MRB中读取数据,以获取失效存储单元的位置信息,对读取的数据进行压缩处理后写入到EFUSE器件中;在存储器修复阶段中,BISR从EFUSE器件中读取压缩后的数据,经过解压,将解压后的数据输入到替换存储阵列所对应的MRB中,以实现利用冗余存储阵列替换失效的存储阵列。
步骤606、低功耗处理器控制MBIST再次对存储器进行检测,检测是否修复成功。若修复成功,则执行步骤607;否则,认为该存储器已无法修复。
若判断存储器无法被修复,该终端可能无法继续正常工作,可能需要经过专业人员或设备对其进行修复,或者更换新的存储器。
步骤607、若修复成功,低功耗处理器控制该终端重新启动该终端,并运行应用系统。经过修复后,终端能够正常运行、工作。
基于相同的技术构思,本申请实施例还提供了一种电子设备,可如图7所示,包括:处理器701,判断模块702,以及修复模块703,所述处理器701用于执行程序,并基于所述程序指令访问存储器,所述处理器701还用于在所述程序执行过程中发生异常时生成异常报告,所述判断模块702用于分析所述异常报告,并基于所述异常报告判断存储器是否发生故障,所述修复模块703用于在存储器发生故障时,对存储器进行修复。
在一种可能的实现方式中,该电子设备还包括:测试模块(图中未示出),用于对所述存储器中的存储单元进行检测;所述修复模块703具体用于:对检测到失效的存储单元进行修复。
在一种可能的实现方式中,所述测试模块在所述修复模块703对所述存储器进行修复之后,还用于:对所述存储器进行测试,确定是否修复成功。
在一种可能的实现方式中,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述处理器701在所述测试模块对每个存储阵列进行检测之前,还用于:读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
在一种可能的实现方式中,所述处理器701在所述修复模块703对所述存储器进行修复之后,还用于:设置所述存储器的标志位,设置后的标志位表示所述存储阵列已被修复过。
基于相同的技术构思,本申请实施例还提供了一种电子设备,包括一个或多个处理器和指令存储设备,其特征在于,所述指令存储设备中保存有指令,所述指令用于使得所述一个或多个处理器执行下述动作:
在发生异常时,生成异常报告;
基于所述异常报告,判断异常是否是由存储器故障引起的;
当异常是由存储器故障引起的时候,对存储器进行修复。
在一种可能的实现方式中,所述指令具体用于使得所述一个或多个处理器执行下述动作:对所述存储器中的存储单元进行检测;若检测到失效的存储单元,对所述失效的存储单元进行修复。
在一种可能的实现方式中,所述指令使得所述一个或多个处理器在对所述存储器进行修复之后,对所述存储器进行测试,确定是否修复成功。
在一种可能的实现方式中,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述指令使得所述一个或多个处理器在对每个存储阵列进行检测之前,读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
在一种可能的实现方式中,所述指令使得所述一个或多个处理器在对所述存储器进行修复之后,设置所述存储器的标志位,设置后的标志位表示所述存储阵列已被修复过。
基于相同的技术构思,本申请实施例还提供了一种非易失性计算机可读存储介质,所述可读存储介质包括:
用于接收处理器生成的异常报告的指令;
用于基于所述异常报告,判断异常是否是由存储器故障引起的指令;
用于当异常是由存储器故障引起的时候,对存储器进行修复的指令。
在一种可能的实现方式中,所述用于对存储器进行修复的指令,包括:用于对所述存储器中的存储单元进行检测的指令;用于在检测到失效的存储单元,对所述失效的存储单元进行修复的指令。
在一种可能的实现方式中,所述可读存储介质还包括:用于在对所述存储器进行修复之后,对所述存储器进行测试确定是否修复成功的指令。
在一种可能的实现方式中,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述可读存储介质还包括:用于在对每个存储阵列进行检测之前,读取所述存储阵列的标志位的指令,所述标志位表示所述存储阵列未被修复。
在一种可能的实现方式中,所述可读存储介质还包括:用于在对所述存储器进行修复之后,设置所述存储器的标志位的指令,设置后的标志位表示所述存储阵列已被修复过。
本发明实施例中,所述指令存储设备可以为诸如嵌入式多媒体卡(embeddedmultimedia card,eMMC)/通用闪存存储器(universal flash storage,UFS)的芯片外存储设备。在实际产品中,计算机需要运行的程序指令通常被预先保存在eMMC和UFS中。此外,所述指令存储设备也可为内存,比如双倍速率同步动态随机存储器(double data ratememory,DDR memory)。如上文所述程序指令通常被预先保存在eMMC和UFS中,然后在需要执行的时候被写入内存中,从而提高处理速度。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、光学存储器等)上实施的计算机程序产品的形式。
显然,本领域的技术人员在本申请的技术方案的基础上,对本申请进行的等同替换、改进等,均应包括在本申请的保护范围之内。

Claims (14)

1.一种终端,其特征在于,所述存储器管理系统包括判断模块,处理器,存储器,修复模块;
所述判断模块用于在所述存储器发生异常时,通知所述处理器;
所述处理器用于在所述存储器发生异常时,指令所述修复模块对所述存储器进行修复。
2.如权利要求1所述的终端,其特征在于,还包括:测试模块;
所述处理器在指令所述修复模块对存储器进行修复时,具体用于:
指令所述测试模块对所述存储器中的存储单元进行检测;
若检测到失效的存储单元,指令所述修复模块对所述失效的存储单元进行修复。
3.如权利要求2所述的终端,其特征在于,所述处理器在指令所述修复模块对所述存储器进行修复之后,还用于:
指令所述测试模块对所述存储器进行测试,确定是否修复成功。
4.如权利要求2所述的终端,其特征在于,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述处理器在指令所述测试模块对每个存储阵列进行检测之前,还用于:
读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
5.如权利要求4所述的终端,其特征在于,所述处理器在指令所述修复模块对所述存储器进行修复之后,还用于:
设置所述存储器的标志位,设置后的标志位表示所述存储阵列已被修复过。
6.一种电子设备,其特征在于,包括处理器,判断模块,以及修复模块,所述处理器用于执行程序,并基于所述程序指令访问存储器,所述处理器还用于在所述程序执行过程中发生异常时生成异常报告,所述判断模块用于分析所述异常报告,并基于所述异常报告判断存储器是否发生故障,所述修复模块用于在存储器发生故障时,对存储器进行修复。
7.如权利要求6所述的电子设备,其特征在于,还包括:
测试模块,用于对所述存储器中的存储单元进行检测;
所述修复模块具体用于:对检测到失效的存储单元进行修复。
8.如权利要求7所述的电子设备,其特征在于,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述处理器在所述测试模块对每个存储阵列进行检测之前,还用于:读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
9.一种电子设备,包括一个或多个处理器和指令存储设备,其特征在于,所述指令存储设备用于保存指令,所述指令用于使得所述一个或多个处理器执行下述动作:
在发生异常时,生成异常报告;
基于所述异常报告,判断异常是否是由存储器故障引起的;
当异常是由存储器故障引起的时候,对存储器进行修复。
10.如权利要求9所述的电子设备,其特征在于,所述指令具体用于使得所述一个或多个处理器执行下述动作:对所述存储器中的存储单元进行检测;若检测到失效的存储单元,对所述失效的存储单元进行修复。
11.如权利要求10所述的电子设备,其特征在于,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述指令使得所述一个或多个处理器在对每个存储阵列进行检测之前,读取所述存储阵列的标志位,所述标志位表示所述存储阵列未被修复。
12.一种非易失性计算机可读存储介质,其特征在于,所述可读存储介质包括:
用于接收处理器生成的异常报告的指令;
用于基于所述异常报告,判断异常是否是由存储器故障引起的指令;
用于当异常是由存储器故障引起的时候,对存储器进行修复的指令。
13.如权利要求12所述的非易失性计算机可读存储介质,其特征在于,所述用于对存储器进行修复的指令,包括:
用于对所述存储器中的存储单元进行检测的指令;
用于在检测到失效的存储单元,对所述失效的存储单元进行修复的指令。
14.如权利要求13所述的非易失性计算机可读存储介质,其特征在于,所述存储器中的每个存储阵列设置有一个标志位,所述标志位用于表示所述存储阵列是否被修复过,所述每个存储阵列包括多个存储单元;
所述可读存储介质还包括:
用于在对每个存储阵列进行检测之前,读取所述存储阵列的标志位的指令,所述标志位表示所述存储阵列未被修复。
CN201810289503.3A 2018-03-30 2018-03-30 一种终端及电子设备 Pending CN110322921A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810289503.3A CN110322921A (zh) 2018-03-30 2018-03-30 一种终端及电子设备
PCT/CN2019/075070 WO2019184612A1 (zh) 2018-03-30 2019-02-14 一种终端及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810289503.3A CN110322921A (zh) 2018-03-30 2018-03-30 一种终端及电子设备

Publications (1)

Publication Number Publication Date
CN110322921A true CN110322921A (zh) 2019-10-11

Family

ID=68062171

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810289503.3A Pending CN110322921A (zh) 2018-03-30 2018-03-30 一种终端及电子设备

Country Status (2)

Country Link
CN (1) CN110322921A (zh)
WO (1) WO2019184612A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112667168A (zh) * 2020-12-31 2021-04-16 联想(北京)有限公司 一种处理方法和处理装置
CN113900843A (zh) * 2021-09-08 2022-01-07 联想(北京)有限公司 一种检测修复方法、装置、设备及可读存储介质
WO2023011367A1 (zh) * 2021-08-03 2023-02-09 西安紫光国芯半导体有限公司 一种存储芯片及堆叠芯片
CN118409299A (zh) * 2024-06-25 2024-07-30 深圳市速腾聚创科技有限公司 激光雷达芯片及其控制方法、激光雷达

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1307341A (zh) * 2000-01-28 2001-08-08 三星电子株式会社 集成电路半导体器件及其内建存储器自修复电路和方法
CN101329918A (zh) * 2008-07-30 2008-12-24 中国科学院计算技术研究所 存储器内建自修复系统及自修复方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101349978B (zh) * 2008-08-07 2010-09-08 航天东方红卫星有限公司 星载计算机硬件扫描错误恢复方法
DE102014115885B4 (de) * 2014-10-31 2018-03-08 Infineon Technologies Ag Funktionstüchtigkeitszustand von nicht-flüchtigem Speicher
CN105653405B (zh) * 2015-12-31 2018-12-14 北京锐安科技有限公司 一种通用引导程序的故障处理方法及系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1307341A (zh) * 2000-01-28 2001-08-08 三星电子株式会社 集成电路半导体器件及其内建存储器自修复电路和方法
CN101329918A (zh) * 2008-07-30 2008-12-24 中国科学院计算技术研究所 存储器内建自修复系统及自修复方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112667168A (zh) * 2020-12-31 2021-04-16 联想(北京)有限公司 一种处理方法和处理装置
WO2023011367A1 (zh) * 2021-08-03 2023-02-09 西安紫光国芯半导体有限公司 一种存储芯片及堆叠芯片
CN113900843A (zh) * 2021-09-08 2022-01-07 联想(北京)有限公司 一种检测修复方法、装置、设备及可读存储介质
CN118409299A (zh) * 2024-06-25 2024-07-30 深圳市速腾聚创科技有限公司 激光雷达芯片及其控制方法、激光雷达

Also Published As

Publication number Publication date
WO2019184612A1 (zh) 2019-10-03

Similar Documents

Publication Publication Date Title
US7493541B1 (en) Method and system for performing built-in-self-test routines using an accumulator to store fault information
US7484141B2 (en) Semiconductor device capable of performing test at actual operating frequency
US6067262A (en) Redundancy analysis for embedded memories with built-in self test and built-in self repair
CN110322921A (zh) 一种终端及电子设备
JP3962337B2 (ja) システム・オン・チップ設計のための階層的ビルトイン・セルフテスト
US8055960B2 (en) Self test apparatus for identifying partially defective memory
US6651202B1 (en) Built-in self repair circuitry utilizing permanent record of defects
US8037376B2 (en) On-chip failure analysis circuit and on-chip failure analysis method
WO2008131347A1 (en) Jtag controlled self-repair after packaging
US20160093401A1 (en) Integrated circuits with built-in self test mechanism
CN112542199B (zh) 检测flash存储出错的方法、电路、存储介质和终端
JP2003272399A (ja) 半導体メモリの検査、欠陥救済方法、及び半導体メモリ
KR100498509B1 (ko) 검사시간을 단축하는 플래시 메모리 테스터 및 이를이용한 전기적 검사방법
KR101877939B1 (ko) 테스트 회로, 메모리 시스템 및 메모리 시스템의 테스트 방법
US8977513B2 (en) Reliability test with monitoring of the results
CN113851180A (zh) 检测ssd备电可靠性的系统、测试治具及ssd
KR100825068B1 (ko) 램 테스트 및 고장처리 시스템
CN115602242B (zh) 一种存储装置及其测试方法
US20210335440A1 (en) Memory test engine with fully programmable patterns
JP4215723B2 (ja) 集積回路
CN114121120A (zh) 一种存储器的检测系统、方法及芯片
CN115691632A (zh) 测试控制系统和方法
JPH1138085A (ja) テスタの動作誤謬検査方法
CN112015579A (zh) 计算机装置与基本输入输出系统的检测方法
JP3664466B2 (ja) メモリ・チェック・テスト実行方法及び記憶媒体

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20191011

RJ01 Rejection of invention patent application after publication