CN110301036B - 蚀刻方法 - Google Patents

蚀刻方法 Download PDF

Info

Publication number
CN110301036B
CN110301036B CN201780086620.3A CN201780086620A CN110301036B CN 110301036 B CN110301036 B CN 110301036B CN 201780086620 A CN201780086620 A CN 201780086620A CN 110301036 B CN110301036 B CN 110301036B
Authority
CN
China
Prior art keywords
substrate
etching
sic
etched
molten alkali
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201780086620.3A
Other languages
English (en)
Other versions
CN110301036A (zh
Inventor
池野顺一
山田洋平
铃木秀树
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shin Etsu Polymer Co Ltd
Saitama University NUC
Original Assignee
Shin Etsu Polymer Co Ltd
Saitama University NUC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shin Etsu Polymer Co Ltd, Saitama University NUC filed Critical Shin Etsu Polymer Co Ltd
Publication of CN110301036A publication Critical patent/CN110301036A/zh
Application granted granted Critical
Publication of CN110301036B publication Critical patent/CN110301036B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • H01L21/30608Anisotropic liquid etching
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/50Working by transmitting the laser beam through or within the workpiece
    • B23K26/53Working by transmitting the laser beam through or within the workpiece for modifying or reforming the material inside the workpiece, e.g. for producing break initiation cracks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • H01L21/0201Specific process step
    • H01L21/02019Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67075Apparatus for fluid treatment for etching for wet etching
    • H01L21/6708Apparatus for fluid treatment for etching for wet etching using mainly spraying means, e.g. nozzles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68764Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a movable susceptor, stage or support, others than those only rotating on their own vertical axis, e.g. susceptors on a rotating caroussel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Plasma & Fusion (AREA)
  • Inorganic Chemistry (AREA)
  • Oil, Petroleum & Natural Gas (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • Weting (AREA)
  • Laser Beam Processing (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

一种使用熔融碱来蚀刻基板的蚀刻方法,使用处于预定高温区域的熔融碱AL,一边在高温且含氧的环境下在基板PL的被蚀刻面形成氧化被膜,一边通过对被蚀刻面进行各向同性蚀刻从而除去氧化被膜。

Description

蚀刻方法
技术领域
本发明涉及一种使用熔融碱来蚀刻基板的蚀刻方法。
背景技术
在半导体的制造等中,广泛进行将SiC(碳化硅)等基板蚀刻来进行缺陷检测。需要说明的是,SiC基板由于其优异的特性因此作为下一代的功率半导体基板而备受期待。
从制造高性能且成品率高的半导体装置方面出发,在基板上形成损伤少的良好表面是很重要的。
现有技术文献
专利文献
专利文献1:日本特开2014-22677号公报
发明内容
发明要解决的课题
但是,为了在基板上形成损伤少的良好表面,存在所需的处理工序数多、且花费大量时间和成本这样的课题。另外,由于为了得到无缺陷的状态需要进行精密的研磨加工,因此所需的处理工序数变多,这也是成为花费大量时间和成本的主要原因。
特别是由于SiC基板为高硬度、且是除了一部分的化学试剂以外化学稳定的难加工材料、难削材料,因此研磨、磨削需花费时间,这些课题变得更加显著。
鉴于上述课题,本发明的课题在于提供一种能够在不存在蚀刻坑的状态下进行蚀刻,作为结果能够制造具有不存在缺陷的表面状态和镜面的晶片的蚀刻方法。
用于解决课题的方法
为了解决上述课题,本发明人等反复研究,着眼于利用熔融碱(已熔融的碱)进行的调查SiC晶片的缺陷的方法。该方法是检测存在于SiC晶片表面附近的缺陷的方法,通过将SiC晶片浸渍于熔融碱中,从而能以蚀刻坑的形式观察到缺陷。
然后,通过反复研究实验,发现:通过不将基板浸渍于熔融碱中,而是一边成型氧化被膜一边连续地进行蚀刻,从而能够得到不存在蚀刻坑的镜面的晶片。然后,进一步反复实验并进行研究,以至完成了本发明。
用于解决上述课题的本发明的一个形态为一种蚀刻方法,其为使用熔融碱来蚀刻基板的蚀刻方法,使用处于预定高温区域的上述熔融碱,一边在高温且含氧的环境下在上述基板的被蚀刻面形成氧化被膜,一边通过对上述被蚀刻面进行各向同性蚀刻来除去上述氧化被膜。由此,能够实现能在不存在蚀刻坑的状态下进行蚀刻,作为结果能够制造不存在缺陷的表面状态和镜面的晶片的蚀刻方法。
可以通过将上述基板的氧化速度设为上述氧化被膜的溶解速度以上,从而对上述被蚀刻面进行上述各向同性蚀刻。
作为上述高温且含氧的环境下,可以设为在大气中使用上述熔融碱的环境下。
作为上述高温且含氧的环境下,可以设为在将氧气供给至上述被蚀刻面的空间中使用上述熔融碱的环境下。
可以通过使上述熔融碱流到上述基板的被蚀刻面从而除去上述氧化被膜。
在这种情况下,在使上述熔融碱流到上述被蚀刻面时,可以使上述被蚀刻面处于上表面侧且使上述基板相对于水平面倾斜预定角度,使上述熔融碱从上述被蚀刻面的上部侧向下部侧流动。
作为上述熔融碱,可以使用熔融氢氧化钠(已熔融的氢氧化钠)。
上述预定高温区域可以设为650℃以上。
作为上述基板可以使用SiC基板。
在这种情况下,进行如下工序:在SiC晶体构件的被照射面上非接触地配置将激光聚光的激光聚光器的工序;使用上述激光聚光器对上述被照射面照射激光,使上述激光聚光于上述SiC晶体构件内部,并且使上述激光聚光器与上述SiC晶体构件相对地移动,在上述SiC晶体构件内部形成二维状的改性层的工序;以及通过将由上述改性层分割而成的晶体层从上述改性层剥离,从而形成SiC晶体基板的工序,其中,可以将通过上述剥离得到的上述SiC晶体基板用作上述SiC基板。
发明效果
根据本发明,能够提供一种能以宽范围且高速地形成良好的镜面的蚀刻方法。
附图说明
图1(a)~(c)是分别说明通过本发明的一个实施方式涉及的蚀刻方法逐渐蚀刻基板的示意性正视图。
图2是图1(b)的局部放大侧视图。
图3是表示用于通过本发明的一个实施方式涉及的蚀刻方法来形成所使用的基板的基板加工装置的一个例子的斜视图。
图4是说明图3所示的基板加工装置的校正环内的透镜的侧视图。
图5是说明通过本发明的一个实施方式的变形例涉及的蚀刻方法来蚀刻基板的示意性侧视图。
图6是表示实验例1中蚀刻后的基板面的粗糙度的图表图。
图7是表示实验例1中蚀刻后的基板面的非浸渍部的界面附近的照片图。
图8是表示实验例1中蚀刻后的基板面的浸渍部的照片图。
图9是使用AFM对实验例1中蚀刻后的非浸渍部进行拍摄得到的斜视图。
图10是表示实验例2中蚀刻温度与蚀刻速率的关系的图表图。
图11中,(a)是表示实验例2中浸渍部的蚀刻时间与粗糙度的关系的图表图,(b)是表示实验例2中非浸渍部的界面附近的蚀刻时间与粗糙度的关系的图表图。
图12中,(a)是表示在实验例2中氮流量与蚀刻速率的关系的图表图,(b)是表示在实验例2中氮流量与粗糙度的关系的图表图。
图13中,(a)是表示在实验例2中空气流量与蚀刻速率的关系的图表图,(b)是表示在实验例2中空气流量与粗糙度的关系的图表图。
具体实施方式
以下,参照附图,对本发明的实施方式进行说明。以下的说明中,对于与已经说明的构成要素相同或类似的构成要素赋予相同或类似的符号,并适当省略其详细说明。
图1(a)~(c)是分别说明通过本发明的一个实施方式(以下,称为本实施方式)涉及的蚀刻方法逐渐蚀刻基板的示意性正视图。图2是图1(b)的局部放大侧视图。
本实施方式涉及的蚀刻方法是使用熔融碱来蚀刻基板的蚀刻方法,其为使用处于预定高温区域的熔融碱,一边在高温且含氧的环境下在基板的被蚀刻面形成氧化被膜,一边通过对被蚀刻面进行各向同性蚀刻来除去氧化被膜的方法。
而且在本实施方式中,通过将基板的氧化速度设为氧化被膜的溶解速度以上,从而对被蚀刻面进行各向同性蚀刻。具体地说,作为溶解碱,使用溶解氢氧化钠,作为基板,使用SiC基板。而且,通过将SiC基板PL的氧化速度设为氧化被膜的溶解速度以上,从而对被蚀刻面进行各向同性蚀刻。作为高温且含氧的环境下,设为在大气中使用熔融碱AL的环境下。
具体地说,首先在大气中将SiC基板PL放入装入于容器10中的熔融碱AL中(参照图1(a))。然后,以固定速度慢慢提起SiC基板PL(参照图1(a)~(c))。由此,SiC基板PL的基板面PLS上的熔融碱AL的界面位置F(熔融碱AL的液面位置)从基板上端向下方逐渐移动。需要说明的是,如图1、图2所示,本说明书中,界面位置F与熔融碱AL的液面位置相同。
通过配置有熔融碱AL,从而其周围的大气温度升高。因此,成为SiC基板PL的基板面PLS容易被大气中的氧氧化的环境。而且,在SiC基板PL的界面附近V,因大气中的氧而使得氧化反应高效地进行,可高效地形成氧化被膜。而且,与此同时通过利用熔融碱AL除去氧化被膜,可高速地进行良好的蚀刻。更详细地说明的话,在液面的边界区域中熔融碱因表面张力而沿SiC面向上爬,形成薄的熔融碱液的膜。而且,由于该膜薄,因此容易将空气中的氧供给至SiC面,使氧化变得活跃。然后由熔融碱除去该氧化膜,将这样的循环反复活跃地进行。因此,可高效地促进镜面化(各向同性蚀刻)。
而且,通过将SiC基板的氧化速度设为氧化被膜的溶解速度以上,从而避免了未被氧化的阶段的基板材料(SiC)被蚀刻。即,即使在基板材料中产生缺陷(晶体缺陷),也在该缺陷被氧化后,也就是说在成为氧化被膜后被蚀刻,作为结果,SiC基板PL被进行各向同性蚀刻。
因此,这样通过使SiC基板PL上的熔融碱AL的界面位置F逐渐移动,从而即使作为高硬度且难加工材料的SiC基板PL,也可以通过各向同性蚀刻而除去被蚀刻的面的缺陷,能够在基板面PLS上以宽范围且高速地形成良好的镜面。即,与通过将SiC基板全部浸渍于熔融碱AL中(使整个基板成为浸渍部)来进行蚀刻相比,能够在非常短的时间内在基板整面形成该良好的镜面。认为是因为:由于在浸渍的状态下不易受到氧的影响,不能形成稳定的氧化被膜,因此只能成为产生与通常蚀刻同样的蚀刻坑的状态。
关于SiC基板PL的提起速度(上升速度),考虑氧化被膜的厚度、氧化被膜形成速度与蚀刻速度的关系,并根据熔融碱的种类、温度、气体气氛中的氧浓度等,以能够进行良好的蚀刻的方式决定。通过除去氧化被膜来进行各向同性蚀刻,从而避免基板面PLS的缺陷部分预先被蚀刻的各向异性蚀刻。
这里,如果使用熔融氢氧化钠作为熔融碱,则能够使用廉价且容易获得的材料来实现上述效果。
需要说明的是,通过将SiC基板PL从上方以固定速度慢慢下降至熔融碱AL中,从而即使SiC基板PL上的熔融碱AL的界面位置F(熔融碱AL的液面位置)向基板上方逐渐移动,也能够在SiC基板PL的基板面PLS上以宽范围且高速地形成良好的镜面。
作为熔融碱,可列举熔融氢氧化钠(NaOH)、熔融氢氧化钾(KOH)等,从成本等观点考虑,优选为熔融氢氧化钠SHL(参照图1、图2)。在这种情况下,如果使用使氢氧化钠处于600℃以上(更优选为650~1100℃的范围、或者其以上的温度)而得到的熔融氢氧化钠,则容易进行这种高速且良好的蚀刻而镜面化。需要说明的是,在1000℃以上,会成为比后述的图10所示的750℃的蚀刻速率更高的蚀刻速率。
这里,如果使用熔融氢氧化钠,则容易高速地蚀刻SiC基板PL的Si面。由于Si面不易机械研磨也不易化学研磨,因此从使Si面高速地进行镜面化方面出发,这是非常有效的。需要说明的是,在不是对Si面而是对C面进行蚀刻时,从将C面高效地除去(蚀刻速度的高速化)而进行镜面化的观点考虑,优选使用熔融氢氧化钾。
另外,如果提高熔融碱AL的温度,则蚀刻速率大大上升,而且能够在短时间内减小界面附近V的粗糙度(参照后述的实验例2、图10、图11(b)),因此也可以将熔融碱AL喷洒于基板面PLS的凸部而有效地使其平滑化。
另外,通过在基板面PLS形成温度分布并提高在温度高的基板面部分的蚀刻速率,从而能够调节基板面PLS的平面度。该温度分布例如可以通过激光照射等来进行。
另外,在使作为SiC基板PL的被蚀刻面的基板面PLS氧化并进行蚀刻时,也可以一边形成预定厚度(例如几nm~几十nm的厚度)的氧化被膜,一边使用处于预定高温区域的熔融氢氧化钠SHL来除去该氧化被膜。在这种情况下,通过蚀刻而最终被除去的氧化被膜厚度(蚀刻深度)优选设为10~80μm的范围。如果比10μm薄,则担心蚀刻量容易不足,如果比80μm厚,则往往难以得到镜面。
作为SiC基板PL,可以是从SiC晶体构件切出的基板,或也可以是从SiC晶体构件剥离的基板。
为了得到从SiC晶体构件剥离的SiC基板PL,例如通过如下操作来获得。首先,如图3所示,在XY平台11上载置SiC晶体构件20。然后,进行如下工序:在SiC晶体构件20的被照射面20r上非接触地配置将激光B聚光的激光聚光单元14(激光聚光器)。
然后,进行如下工序:使用激光聚光单元14对SiC晶体构件20(图3中,作为一例而描绘成基板状)的被照射面20r照射激光B,使激光B聚光于SiC晶体构件20内部的预定厚度位置,并且使激光聚光单元14与SiC晶体构件20相对地移动,在SiC晶体构件20的内部形成二维状的改性层22。
进一步,进行如下工序:通过将由改性层22分割而成的晶体层从改性层22剥离,形成SiC晶体基板。将通过该剥离得到的SiC晶体基板用作SiC基板PL。由此,在预定厚度的SiC晶体基板的剥离面,能够通过蚀刻以宽范围且高速地形成良好的镜面。
而且,即使该剥离面(基板面)的表面粗糙度粗糙,也可以将熔融碱AL喷洒在剥离面的凸部而有效地使其平滑化,另外,也可以在剥离面形成温度分布并提高温度高的基板面部分的蚀刻速率来调节剥离面的平面度。
所使用的SiC晶体构件20可以为如图3所示的基板状,由此,能够通过从改性层22的剥离而得到预定厚度的两张SiC晶体基板。
另外,激光聚光单元14具备校正环13和保持于校正环13内的聚光透镜15,也可以具有校正由SiC晶体构件20的折射率引起的像差的功能,即作为像差校正环的功能。具体地说,如图4所示,聚光透镜15以如下方式进行校正:在空气中进行聚光时,使到达聚光透镜15的外周部E的激光B与到达聚光透镜15的中央部M的激光B相比在更靠近聚光透镜侧进行聚光。也就是说,以如下方式进行校正:聚光时,使到达聚光透镜15的外周部E的激光B的聚光点EP与到达聚光透镜15的中央部M的激光B的聚光点MP相比处于更靠近聚光透镜15的位置。由此,容易缩短通过激光的聚光而形成的加工痕迹在激光照射方向上的长度,即容易减薄改性层22的厚度。
为了这样减薄改性层22的厚度,将该聚光透镜15例如由在空气中进行聚光的第1透镜16和配置于该第1透镜16与SiC晶体构件20之间的第2透镜18构成。而且,通过调节校正环13的旋转位置,即调节第1透镜16与第2透镜18的间隔,能够调节聚光点EP与聚光点MP的间隔,激光聚光单元14为简单的构成且为具有作为带校正环的透镜的功能的构成。
(变形例)
以下,对一边使容器内的熔融碱流动一边进行蚀刻的例子进行说明。本变形例中,如图5所示,配置:电炉30、设置在电炉30内的将基板保持于上表面侧的基板保持部32、能够将熔融碱储存并从供给口34m供给的罐34、以及使在基板保持部32上的基板面PLS上流过的熔融碱AL流入并收容的收容部36。
基板保持部32设有在上表面侧保持基板PL(SiC晶片)的倾斜保持板38。作为该倾斜保持板38,设为如下构成:相对于水平方向以倾斜角度可变的方式倾斜以使流到基板PL上部的熔融碱AL向基板PL下方流动,且相对于供给口34m能够在基板PL整个上部的范围水平移动(沿纸面正交方向移动)。需要说明的是,也可以将熔融碱AL从喷嘴喷射至基板PL上部,另外,也可以将倾斜保持板38设为能够围绕旋转轴旋转的构成。
另外,电炉30经由开闭阀39与氧供给部40(例如氧气瓶)连接。而且电炉30与开闭阀42连接,能够释放电炉内的气体。
本变形例中,使倾斜保持板38相对于水平面倾斜预定角度,将基板PL以上表面侧为被蚀刻面的方式保持在该倾斜保持板38上。然后,在处于氧气氛的电炉30内,使熔融碱AL(例如熔融氢氧化钠SHL)从罐34流到作为基板PL的被蚀刻面的基板面(基板上表面)PLS的上部侧,同时使倾斜保持板38水平移动(沿纸面正交方向移动)使得基板PL整个上部的熔融碱AL向下部侧流动。对于电炉30内的温度、熔融碱AL的温度、熔融碱AL的流量、基板PL的移动速度等,以使SiC基板的氧化速度成为氧化被膜的溶解速度以上,且能高效地除去形成于作为基板PL的被蚀刻面的基板面PLS上的氧化被膜的方式进行调节。
本变形例中,由于这样使熔融碱在倾斜的基板PL的基板面PLS上从上部向下方流动,因此能够高效地在对基板PL进行各向同性蚀刻的同时在基板面PLS上以宽范围且高速地形成良好的镜面。
需要说明的是,即使不是如本变形例那样将电炉内的整个区域用氧置换,通过用氧至少覆盖被蚀刻面(基板面),也能够得到与本变形例同等的效果。
<实验例1(通过湿蚀刻确认高速镜面化现象)>
本实验例中,通过将SiC晶片在熔融NaOH(熔融氢氧化钠)中浸渍一半左右,从而在产生有浸渍于熔融NaOH的浸渍部IM和未浸渍于熔融NaOH的非浸渍部NIM的状态下进行蚀刻。需要说明的是,以下实验例中使用的SiC晶片是作为前加工而用金刚石砂轮的#1000对表面进行了磨削的晶片。
(实验条件和实验方法)
本发明人等向Ni(镍)制的坩埚中加入约5g固体的NaOH,使用电炉加热使其成为750℃的熔融状态,将用Ni线固定的SiC晶片(SiC基板)在已熔融的NaOH中浸渍一半左右,进行20分钟的蚀刻。所使用的晶片为偏角4°、10mm见方的4H-SiC晶片。作为前加工,使用金刚石砂轮(SD#1000)实施磨削。蚀刻速率的评价由蚀刻前后的厚度差来求出。粗糙度测定使用触针式粗糙度测定机(Taylor Hobson公司制PGI840)。需要说明的是,进行磨削的主要理由是为了除去晶片的弯曲、翘曲。
(蚀刻面的外观和形状)
图6示出了蚀刻后的SiC晶片表面的形状。在用于得到图6的测量中,测量基板面上沿着直线的表面的高度。
从图6可知,与浸渍部IM相比,非浸渍部NIM更被蚀刻除去。特别是,在非浸渍部NIM中,在距界面位置F 1mm的区域,比浸渍部IM多被除去了60μm。
(蚀刻表面的详细观察)
另外,通过激光显微镜图像观察并拍摄浸渍部IM和非浸渍部NIM的界面附近V。将拍摄结果分别示于图7、图8中。
在浸渍部IM中观察到蚀刻坑的产生(参照图8),但在非浸渍部NIM中确认到其是无蚀刻坑的平滑面(参照图7)。
进一步将使用AFM测量1μm×1μm非浸渍部NIM而得到的结果示于图9中。该测量的结果,确认了其是粗糙度为0.54nmRa、8.7nmRz的镜面。
<实验例2(蚀刻的基础特性的调查)>
本实验例中,进行实验以调查蚀刻的特性如何受温度、气体气氛的影响。
(温度对于到达表面粗糙度与蚀刻速率的影响)
以实验例1的实验方法为基础,进行将实验时间设为20~120分钟,将温度设为600~750℃的蚀刻实验。本实验例中,对于浸渍部IM和非浸渍部NIM的界面附近V调查蚀刻温度与蚀刻速率的关系。将实验结果示于图10中。
可知:浸渍部IM、界面附近V均存在温度越高则蚀刻速率越大的倾向,增大的比例两者均为相同程度。而且,界面附近V处的蚀刻速率比浸渍部IM高2~3倍程度。特别是在750℃时成为高达289μm/h的值。
另外,图11(a)示出了浸渍部IM的蚀刻面的粗糙度,图11(b)示出了非浸渍部NIM的界面附近V的蚀刻面的粗糙度。在浸渍部IM中可观察到粗糙度一度增大,然后减少的倾向。根据蚀刻面的观察结果来思考,推测是因为:在蚀刻初期出现由金刚石磨削造成的潜伤,然后慢慢变得平滑。
另外,认为:在浸渍部IM中蚀刻速率低,在120分钟的实验中没有足够的时间使浸渍部IM的粗糙度变小。但是认为,由于观察到蚀刻坑逐渐增加的倾向,因此难以适用于镜面化。
另一方面,可知:在非浸渍部NIM中,如果为700℃以上,则到达表面粗糙度达到1.4nmRa。而且,根据蚀刻面的观察结果,在任何条件下均未观察到蚀刻坑的产生。关于该蚀刻坑,根据在蚀刻速率低至23μm/h的处理条件即600℃120分钟的蚀刻处理后的观察结果,也未观察到蚀刻坑的产生。
(气氛对粗糙度与蚀刻速率的影响)
基于实验例1的实验条件,将实验时间设为30分钟,在气体气氛为大气的情况和氮气(用于排除氧气而成为非活性的气体)的情况下分别进行实验,调查其影响。
(氮气气氛的影响)
一边使氮气流入电炉内一边进行蚀刻。对于浸渍部IM和非浸渍部NIM的界面附近V,分别将氮流量与蚀刻速率的关系示于图12(a)中,将氮流量与粗糙度的关系示于图12(b)中。需要说明的是,图12(a)中氮流量0L/min是指没有使氮气流入因而电炉内为大气气氛的状态。
关于蚀刻速率,浸渍部IM、界面附近V均在氮流量10L/min时大大降低,在其以上的流量时未观察到进一步的变化。
另一方面,关于粗糙度,浸渍部IM、界面附近V均存在氮流量越增加则越增大的倾向。因此推测,蚀刻时首先会露出由磨削造成的潜伤,然后消失,从而成为镜面。根据蚀刻面的观察结果,浸渍部IM、界面附近V均观察到潜伤,认为粗糙度的增大倾向是因为蚀刻速率的降低而导致了镜面工艺的钝化。
(大气的影响)
接着,进行了用于调查大气的影响的蚀刻。对于浸渍部IM和非浸渍部NIM的界面附近V,分别将空气流量与蚀刻速率的关系示于图13(a)中,将空气流量与粗糙度的关系示于图13(b)中。浸渍部IM、界面附近V均无论空气流量如何,蚀刻速率基本上都没有变化。然而可知,在相同的蚀刻时间内,在浸渍部IM中,空气流量越增加则潜伤(エッチプット)越被除去。另外在空气流量为20L/min时,在界面附近V会形成膜状的凹凸,粗糙度显著增大。
需要说明的是,获得了如下结果:在大气中、直到空气流量10L/min为止能够得到目标的蚀刻状态。如果空气流量为其以上,则氧化被膜可能会过量地产生,因而不优选。但是通过不仅调节空气流量而且还调节蚀刻温度与熔融碱的液量的关系,从而即使空气流量为其以上也有可能能够得到效果。
通过以上的实验结果、推测可知,空气对蚀刻起作用。因此,认为在非浸渍部NIM中,在碱蒸气或通过表面张力形成的熔融碱的薄膜与SiC反应时,吸入大气的氧而促进氧化。
<实验例1、2的汇总>
如上所说明,根据实验例1、2,通过使用熔融NaOH对SiC基板的湿蚀刻,发现非浸渍部的SiC晶片面的高效镜面化现象。根据用于其基础特性的调查的实验可知,通过750℃、20分钟的蚀刻,到达表面粗糙度成为1.4nmRa,通过750℃、45分钟的蚀刻,蚀刻速率达到最大的304μm/h。进一步可知,在蚀刻气氛中,空气起作用。
以上,说明了实施方式和实验例,但这些实施方式和实验例是用于将该发明的技术思想具体化的例示,发明的范围不意味着限于这些。这些实施方式可以以其他各种方式实施,可以在不脱离发明的主旨的范围内进行各种省略、替换、变更。
另外,在以上的实施方式和实验例中以蚀刻SiC基板为例进行了说明,但作为基板也可以应用除这些以外的种类基板(例如硅晶体基板)。
本申请主张基于2017年2月16日申请的日本专利申请第2017-027128号的优先权,这些申请的全部内容通过参照而被引入本说明书中。
产业上的可利用性
根据本发明,能够高效地进行蚀刻,因此能够在半导体领域、显示器领域、能量领域等广泛领域中使用,例如,如果是作为晶体基板的Si基板(硅基板),则能应用于太阳能电池,另外,如果是GaN系半导体器件等蓝宝石基板等,则能应用于发光二极管、激光二极管等,如果是SiC等则能应用于SiC系功率器件等,也能够适用于透明电子产品领域、照明领域、混合动力/电动汽车领域等广泛的领域。
符号说明
14:激光聚光单元,20:SiC晶体构件,20r:被照射面,22:改性层,AL:熔融碱,B:激光,F:界面位置,PL:SiC基板,SHL:熔融氢氧化钠。

Claims (8)

1.一种蚀刻方法,使用处于预定高温范围的熔融碱,一边在高温且含氧的环境下在基板的被蚀刻面形成氧化被膜,一边通过对所述被蚀刻面进行各向同性蚀刻来除去所述氧化被膜,
通过将所述基板的氧化速度设为所述氧化被膜的溶解速度以上,从而对所述被蚀刻面进行所述各向同性蚀刻,
通过使所述熔融碱流到所述基板的被蚀刻面,从而除去所述氧化被膜。
2.根据权利要求1所述的蚀刻方法,作为所述高温且含氧的环境下,设为在大气中使用所述熔融碱的环境下。
3.根据权利要求1所述的蚀刻方法,作为所述高温且含氧的环境下,设为在将氧气供给至所述被蚀刻面的空间中使用所述熔融碱的环境下。
4.根据权利要求1所述的蚀刻方法,在使所述熔融碱流到所述被蚀刻面时,使所述被蚀刻面处于上表面侧且使所述基板相对于水平面倾斜预定角度,使所述熔融碱从所述被蚀刻面的上部侧向下部侧流动。
5.根据权利要求1~4中任一项所述的蚀刻方法,作为所述熔融碱,使用熔融氢氧化钠。
6.根据权利要求5所述的蚀刻方法,将所述预定高温范围设为650℃以上。
7.根据权利要求1~4中任一项所述的蚀刻方法,作为所述基板,使用SiC基板。
8. 根据权利要求7所述的蚀刻方法,进行如下工序:在SiC晶体构件的被照射面上非接触地配置将激光聚光的激光聚光器的工序;
使用所述激光聚光器,对所述被照射面照射激光,将所述激光聚光于所述SiC晶体构件内部,并且使所述激光聚光器与所述SiC晶体构件相对地移动,在所述SiC晶体构件内部形成二维状的改性层的工序;以及
通过将由所述改性层分割而成的晶体层从所述改性层剥离,从而形成SiC晶体基板的工序,
所述蚀刻方法中,将通过所述剥离得到的所述SiC晶体基板用作所述SiC基板。
CN201780086620.3A 2017-02-16 2017-10-26 蚀刻方法 Active CN110301036B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017027128A JP6865431B2 (ja) 2017-02-16 2017-02-16 エッチング方法
JP2017-027128 2017-02-16
PCT/JP2017/038671 WO2018150638A1 (ja) 2017-02-16 2017-10-26 エッチング方法

Publications (2)

Publication Number Publication Date
CN110301036A CN110301036A (zh) 2019-10-01
CN110301036B true CN110301036B (zh) 2023-02-21

Family

ID=63169236

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780086620.3A Active CN110301036B (zh) 2017-02-16 2017-10-26 蚀刻方法

Country Status (6)

Country Link
US (1) US11227771B2 (zh)
JP (1) JP6865431B2 (zh)
KR (1) KR102301532B1 (zh)
CN (1) CN110301036B (zh)
TW (1) TWI752169B (zh)
WO (1) WO2018150638A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6795811B2 (ja) * 2017-02-16 2020-12-02 国立大学法人埼玉大学 剥離基板製造方法
US10985028B1 (en) * 2019-10-18 2021-04-20 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor devices and methods of manufacturing
CN112697680B (zh) * 2019-10-23 2023-04-28 航天科工惯性技术有限公司 一种玻璃化学蚀刻速率在线检测装置和方法
FR3104810B1 (fr) * 2019-12-17 2023-03-31 Soitec Silicon On Insulator Procede de gravure de substrats comportant une couche mince superficielle, pour ameliorer l’uniformite d’epaisseur de ladite couche

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3593195B2 (ja) * 1995-12-28 2004-11-24 新日本製鐵株式会社 SiC単結晶基板の製造方法
EP1143033B1 (en) * 2000-04-07 2004-09-01 Hoya Corporation Silicon carbide and method for producing the same
JP4132786B2 (ja) 2001-06-29 2008-08-13 シャープ株式会社 薄板製造方法および太陽電池
JP2008028178A (ja) * 2006-07-21 2008-02-07 Toyota Motor Corp 単結晶基板の評価方法
JP5307381B2 (ja) * 2007-11-12 2013-10-02 Hoya株式会社 半導体素子ならびに半導体素子製造法
JP5509448B2 (ja) * 2009-09-07 2014-06-04 国立大学法人埼玉大学 基板スライス方法
KR101142424B1 (ko) * 2009-09-29 2012-05-07 주식회사 엠엠테크 폴리실리콘 박막의 식각시스템 및 식각방법
JP5560774B2 (ja) * 2010-03-03 2014-07-30 日立金属株式会社 炭化珪素単結晶基板の製造方法
JP2011241096A (ja) * 2010-05-14 2011-12-01 Mitsubishi Electric Corp 炭化ケイ素単結晶の製造方法
CN102569055B (zh) * 2010-12-14 2014-05-21 北京天科合达蓝光半导体有限公司 一种碳化硅单晶晶片表面及平整度的调整方法
US9644288B2 (en) * 2011-11-23 2017-05-09 University Of South Carolina Pretreatment method for reduction and/or elimination of basal plane dislocations close to epilayer/substrate interface in growth of SiC epitaxial films
US9885124B2 (en) * 2011-11-23 2018-02-06 University Of South Carolina Method of growing high quality, thick SiC epitaxial films by eliminating silicon gas phase nucleation and suppressing parasitic deposition
KR101341937B1 (ko) * 2012-05-30 2013-12-17 엑스탈테크놀로지 주식회사 갈륨비소 다결정 잉곳 화학 에칭 세정장치
JP2014022677A (ja) 2012-07-23 2014-02-03 Disco Abrasive Syst Ltd ウェーハの加工方法
US20150110707A1 (en) * 2013-10-22 2015-04-23 Corning Incorporated Process for making chemically activated carbon
JP2015123466A (ja) * 2013-12-26 2015-07-06 信越ポリマー株式会社 基板加工装置及び基板加工方法
US9279192B2 (en) * 2014-07-29 2016-03-08 Dow Corning Corporation Method for manufacturing SiC wafer fit for integration with power device manufacturing technology
CN106715767A (zh) * 2014-10-01 2017-05-24 住友电气工业株式会社 碳化硅外延基板
WO2016132987A1 (ja) * 2015-02-20 2016-08-25 住友電気工業株式会社 炭化珪素半導体装置
JP6574104B2 (ja) * 2015-04-28 2019-09-11 一般財団法人ファインセラミックスセンター 窒化物系半導体のエッチング方法および窒化物系半導体の結晶欠陥検出方法
JP6849968B2 (ja) * 2016-12-16 2021-03-31 国立大学法人埼玉大学 エッチング方法
JP6999101B2 (ja) * 2017-02-16 2022-01-18 国立大学法人埼玉大学 エッチング方法

Also Published As

Publication number Publication date
JP2018133489A (ja) 2018-08-23
KR102301532B1 (ko) 2021-09-13
KR20190105633A (ko) 2019-09-17
TWI752169B (zh) 2022-01-11
TW201832284A (zh) 2018-09-01
CN110301036A (zh) 2019-10-01
US11227771B2 (en) 2022-01-18
WO2018150638A1 (ja) 2018-08-23
JP6865431B2 (ja) 2021-04-28
US20200243343A1 (en) 2020-07-30

Similar Documents

Publication Publication Date Title
CN110301036B (zh) 蚀刻方法
CN110313055B (zh) 蚀刻方法
US11170989B2 (en) Gallium arsenide substrate comprising a surface oxide layer with improved surface homogeneity
JP7029148B2 (ja) エッチング方法
JP7106217B2 (ja) ファセット領域の検出方法及び検出装置
TW200300963A (en) Silicon semiconductor wafer, and process for producing a multiplicity of semiconductor wafers
CN110301035B (zh) 剥离基板制造方法
JP7007656B2 (ja) 剥離基板製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant