CN110221650A - 一种适用于高性能网络处理器芯片的时钟发生器 - Google Patents

一种适用于高性能网络处理器芯片的时钟发生器 Download PDF

Info

Publication number
CN110221650A
CN110221650A CN201910524568.6A CN201910524568A CN110221650A CN 110221650 A CN110221650 A CN 110221650A CN 201910524568 A CN201910524568 A CN 201910524568A CN 110221650 A CN110221650 A CN 110221650A
Authority
CN
China
Prior art keywords
clock
frequency
module
chip
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910524568.6A
Other languages
English (en)
Other versions
CN110221650B (zh
Inventor
杨惠
李韬
吕高锋
赵国鸿
毛席龙
冯振乾
全巍
刘汝霖
熊智挺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National University of Defense Technology
Original Assignee
National University of Defense Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National University of Defense Technology filed Critical National University of Defense Technology
Priority to CN201910524568.6A priority Critical patent/CN110221650B/zh
Publication of CN110221650A publication Critical patent/CN110221650A/zh
Application granted granted Critical
Publication of CN110221650B publication Critical patent/CN110221650B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明涉及一种适用于高性能网络处理器的时钟发生器,是一种高性能网络处理器芯片中的一种启动时钟频率硬件可选,运行软件可调节、低代价、设计简单灵活、具备提供定频和变频时钟频率的时钟发生器。包括两大部分,变频时钟产生模块101和定频时钟产生模块201。本发明的时钟发生器频率实时可选可配,支持芯片运行过程中的升频和降频,可由软件实时配参,同时能够提供固定的网络接口参考时钟频率;定频时钟模块和变频时钟模块共享外部BOOTMODE启动端口,在保证对外部晶振低频时钟更好兼容性的同时,最大降低硬件代价。本发明具有原理简单、硬件代价低、时钟产生灵活、频率实时可选可配的特点,能够支持最前沿网络应用中各类高性能网络处理器芯片的全芯片时钟产生。

Description

一种适用于高性能网络处理器芯片的时钟发生器
技术领域
本发明涉及面向网络处理的高性能网络处理器芯片中时钟发生器,特指在高性能网络处理器芯片中的一种启动时钟频率硬件可选,运行软件可调节、具备提供定频和变频时钟频率的时钟发生器。
背景技术
网络处理能力的进步,很大程度上依赖硬件技术的进步。当前网络处理应用复杂性的不断提升、吞吐量的持续增长和路由协议的不断演进,对网络处理硬件的性能要求越来越高,高性能网络处理器芯片往往集成复杂处理逻辑和10G及以上高速网络接口,芯片设计在更高速的处理能力平衡和较低的功耗之间寻求平衡。
时钟发生器是高性能网络处理器芯片的核心模块,用来产生芯片内逻辑处理和高速网络接口的时钟信号。网络处理器芯片中逻辑处理部分时钟频率越高,芯片的处理速度越快,处理功能就越强大;同时高速网络接口的参考时钟频率又是固定的,需要时钟发生器提供稳定的参考时钟。因此,需要针对网络处理器芯片设计灵活的时钟发生器,以适应芯片内各个部分的性能及功能需求,同时降低设计代价。
目前芯片的时钟发生器基本上都采用了片外的晶体振荡器配合片内时钟锁相环的方式来实现。其中片外的晶体振荡器提供高质量的时钟源,频率一般在1~50MHz范围,片上的时钟锁相环电路用来将该频率倍频到芯片需要的时钟频率,通过该种方法获得的时钟频率具有低抖动,质量高的特点,因此保证了芯片能够在高速的时钟频率下稳定运行。
现有技术存在以下弊端:芯片片内对变频和定频时钟需求的多样性,使得基本时钟产生锁相环PLL数量增加,从而导致启动BOOT模式的拨码开关增多,占用过多的芯片引脚;不同的应用场景对芯片的性能和功耗有不同的要求,芯片内逻辑处理单元在芯片初始化或运行过程中,可能会调节到不同的时钟频率下运行,然而网络处理器芯片的高速网络接口必须固定在一定的参考时钟下运行,需求的多样性带来了设计的复杂性。
综上所述,需针对网络应用和网络处理器芯片的特征,提供一种低代价的、设计简单、灵活的时钟发生器为网络处理器芯片提供时钟,以满足网络处理器芯片的设计需求。
发明内容
针对现有技术存在的问题,本发明特提供一种高性能网络处理器芯片中的一种启动时钟频率硬件可选,运行软件可调节、低代价、设计简单灵活、具备提供定频和变频时钟频率的时钟发生器。
为解决上述技术问题,本发明采用以下技术方案:
一种适用于高性能网络处理器的灵活时钟发生器,其特征在于:包括两大部分,变频时钟产生模块101和定频时钟产生模块201,还包含: BOOT端口启动模块000,
其中变频时钟产生模块包括:外部晶体振荡器、基本时钟产生锁相环模块001、端口配置控制模块102、变频参数配置模块103、时钟切换单元002、时钟分频单元104;
定频时钟产生模块包括:外部晶体振荡器、基本时钟产生锁相环模块001、端口配置控制模块202、时钟切换单元002、时钟分频单元201、时钟分频单元203;
所述外部晶体振荡器用于为网络处理器芯片所需的可变频系统时钟和定频参考时钟的提供低频信号;基本时钟产生锁相环模块001将低频晶振时钟信号倍频到网络处理器所需的高频时钟;BOOT端口启动模块000支持芯片的端口启动配置,在上电芯片引脚复位上升沿锁定BOOTMODE配置信息,根据配置启动变频时钟产生模块和定频时钟产生模块,在完成PLL的LOCK后,通知芯片复位模块;端口配置控制模块102和202,复用芯片引脚,实现芯片BOOT启动时时钟频率的灵活配置,根据锁定的BOOTMODE配置信息来配置基本时钟产生锁相环模块001的控制寄存器;变频参数配置模块103实现在芯片运行过程中,软件下发基本时钟产生锁相环模块001配置信息,并控制实现时钟频率的改变;时钟切换单元002实现外部晶体振荡器的低频时钟与基本时钟产生锁相环模块001倍频产生的高频时钟间的频率切换,在软件配参调整时钟频率时也起到关键作用;时钟分频单元104和203根据芯片系统时钟与接口参考时钟的频率,将高频时钟分频到相应频率。
作为本发明的进一步改进:
所述变频时钟产生模块101用于给高性能网络处理器芯片系统运行和锁相环控制寄存器、低速外设等提供时钟,该时钟频率可变,以使网络处理器芯片运行在多种不同的频率上,满足工作场景和性能需求。101支持BOOTMODE端口的多种启动配置,支持芯片运行过程中的升频和降频,可由软件实时配参。
所述定频时钟产生模块201用于给高性能网络处理器芯片的高速网络接口提供固定的参考时钟,复用101的BOOTMODE端口,在降低硬件代价的同时,保证和变频时钟产生模块101实现功能隔离,互不干扰。201同样支持BOOTMODE端口的启动配置,与101不同,配置模块接收不同频率的外部晶振低频时钟,在配置模块中计算出产生固定时钟频率001所需要的控制参数,即可接收外部晶振产生的10~50Mhz的多种时钟频率,但最终001会产生相同的固定的高频参考时钟输出。
所述时钟切换单元实现外部晶振低频时钟和固定的高频时钟之间的切换,在基本时钟产生锁相环模块001未LOCK之前,时钟切换单元的输出为外部晶振的低频时钟。
与现有技术相比,本发明原理简单、硬件代价低、时钟产生灵活、频率实时可选可配,能够为高性能网络处理器芯片提供时钟,满足网络处理器芯片的设计需求,并有自己独有的优点:
(1)频率实时可选可配,支持芯片运行过程中的升频和降频,可由软件实时配参,同时能够提供固定的网络接口参考时钟频率;
(2)硬件代价低,定频时钟模块和变频时钟模块共享外部BOOTMODE启动端口,在保证对外部晶振低频时钟更好兼容性的同时,最大降低硬件代价。
附图说明
图1是具有本发明适用于高性能网络处理器的灵活时钟发生器的总体框架示意图,
图2是高性能网络处理器的灵活时钟发生器的配置流程,
图3是201的一种实现实例。
具体实施方式
该时钟发生器既能够通过变频时钟调整网络处理器芯片总体性能和功耗,又能够提供网络处理器芯片专注的千兆和万兆高速传输接口的稳定参考时钟频率,同时复用BOOTMODE下的芯片管脚和内部逻辑,降低芯片设计代价。
以下将结合说明书附图和具体实施例对本发明做进一步详细说明。
如图1所示,为构建具有本发明适用于高性能网络处理器的灵活时钟发生器的总体框架示意图。主要由两大部分构成变频时钟产生模块101和定频时钟产生模块201,其包含:外部晶体振荡器、BOOT端口启动模块000、用于变频和定频时钟产生的基本时钟产生锁相环模块001、端口配置控制模块102、变频参数配置模块103、时钟切换单元002、时钟分频单元104。外部晶体振荡器用于为网络处理器芯片所需的可变频系统时钟和定频参考时钟的提供低频信号;基本时钟产生锁相环模块001将低频晶振时钟信号倍频到网络处理器所需的高频时钟;BOOT端口启动模块000支持芯片的端口启动配置,在上电芯片引脚复位上升沿锁定BOOTMODE配置信息,根据配置启动变频时钟产生模块和定频时钟产生模块,在完成PLL的LOCK后,通知芯片复位模块;端口配置控制模块102和202,复用芯片引脚,实现芯片BOOT启动时时钟频率的灵活配置,根据锁定的BOOTMODE配置信息来配置001的控制寄存器;变频参数配置模块103实现在芯片运行过程中,软件下发001配置信息,并控制实现时钟频率的改变;时钟切换单元002实现外部晶体振荡器的低频时钟与001倍频产生的高频时钟间的频率切换,在软件配参调整时钟频率时也起到关键作用;时钟分频单元104和203根据芯片系统时钟与接口参考时钟的频率,将高频时钟分频到相应频率。
变频时钟产生模块101主要用于给高性能网络处理器芯片系统运行和锁相环控制寄存器、低速外设等提供时钟,101支持BOOTMODE端口的启动配置,在芯片引脚复位的上升沿锁定BOOTMODE配置信息,根据配置启动001,101支持多种端口启动配置,既可接收外部晶振产生的10~50Mhz的多种时钟频率,又可以根据BOOTMODE信息配置多种锁相环控制信息,包括倍频分频系数等,支持硬件在一定的时钟频率范围可选。101支持芯片运行过程中的升频和降频,可由软件实时配参。该过程简要描述如下,软件写入通知101改变001的控制信息切换频率,软件下发到103新的控制参数,同时时钟切换单元002将时钟频率切换到低频外部晶振频率,001按照软件配置参数生成新的高频时钟后,002再将时钟频率切换到001产生的新的高频时钟,完成软件实时变频。芯片内的主要逻辑处理路径运行在高频时钟下,另外一些如锁相环控制寄存器的工作频率、低速外设等慢速部件不需要运行在与系统时钟相同的高频时钟下,因此通过时钟分频单元104,产生各个部分对应的时钟频率。
定频时钟产生模块201主要用于给高性能网络处理器芯片的高速网络接口提供固定的参考时钟,尽量复用已有的硬件代价,同时和变频时钟产生模块101实现功能隔离,互不干扰。常用的高速网络千兆网络接口参考时钟为125Mhz,万兆网络接口参考时钟为156.25Mhz,网络接口参考时钟频率固定,改变频率会造成网络接口无法工作,为支持外部晶振的不同低频接入,201同样支持BOOTMODE端口的启动配置,在芯片引脚复位的上升沿锁定BOOTMODE配置信息,并将配置信息写入配置模块202,与101不同,配置模块接收不同频率的外部晶振低频时钟,在配置模块中计算出产生固定时钟频率基本时钟产生锁相环模块001所需要的控制参数,即可接收外部晶振产生的10~50Mhz的多种时钟频率,但最终基本时钟产生锁相环模块001会产生相同的固定的高频参考时钟输出。因此101和102复用BOOTMODE端口,由102和202实现控制信息的计算。时钟切换单元实现外部晶振低频时钟和固定的高频时钟之间的切换,在基本时钟产生锁相环模块001未LOCK之前,时钟切换单元的输出为外部晶振的低频时钟,由于千兆网络接口和万兆网络接口所需的参考时钟频率不同,因此通过两种时钟分频器生成所需的固定参考时钟。
如图2所示,为高性能网络处理器的灵活时钟发生器的配置流程。高性能网络处理器芯片上电之前,通过拨码开关配置BOOTMODE,芯片上电之后,系统会根据BOOTMODE产生相应的稳定时钟。芯片启动之后,可通过软件配置来改变芯片的工作频率,配置序列如下:
1) 将基本时钟产生锁相环模块001中的BYPASS控制模式位置位,等待外部晶振若干个时钟周期,保证基本时钟产生锁相环模块001切换到BYPASS模式;
2) 关断基本时钟产生锁相环模块001;
3) 设置时基本时钟产生锁相环模块001的输入控制信号,包括倍频及分频参数等如:PLLD,PLLM,BYPASS,POSTDIV1,POSTDIV2;
4) 至少等待1us后将基本时钟产生锁相环模块001打开;
5) 查询基本时钟产生锁相环模块001是否LOCK,如果是,执行步骤6,否则继续等待;
6) 将基本时钟产生锁相环模块001配置成非BYPASS模式,即将系统时钟切换到PLL模式。
如图3所示,为201的一种实现实例。为了使本发明的技术方案更加清楚明白,结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。B_PLL是指图1中的001基本时钟产生PLL,B_PLL控制同步逻辑表示图1中的配置模块202。通过B_PLL控制同步逻辑通过配置PLL的REFDIV、FBDIV、POSTDIV1、POSTDIV2等参数,产生1.25GHz的频率,用于生成到万兆以太网、千兆GMAC的参考时钟。PLL单元通过配置B_PLL控制同步逻辑中的相应寄存器可关断。通过对1.25G的时钟10分频产生发送到GMAC的时钟,为保证时钟信号的稳定,消除毛刺,再经过一级二选一时钟切换单元,时钟切换单元的输入端为外部晶振低频时钟CLKB和125M的10分频时钟,经二选一时钟切换单元,产生GMAC稳定的参考时钟。同样,万兆参考时钟的产生,也经过一级二选一时钟切换单元,时钟切换单元的输入端为外部晶振低频时钟CLKB和156.25M的八分频时钟,经二选一时钟切换单元,产生万兆以太网口稳定的参考时钟。二选一时钟切换模块,支持频率切换,并消除毛刺。

Claims (3)

1.一种适用于高性能网络处理器芯片的时钟发生器,包括两大部分,变频时钟产生模块101和定频时钟产生模块201,还包含: BOOT端口启动模块000,其特征在于:
所述变频时钟产生模块包括:外部晶体振荡器、基本时钟产生锁相环模块001、端口配置控制模块102、变频参数配置模块103、时钟切换单元002、时钟分频单元104;
所述定频时钟产生模块包括:外部晶体振荡器、基本时钟产生锁相环模块001、端口配置控制模块202、时钟切换单元002、时钟分频单元201、时钟分频单元203;
所述外部晶体振荡器用于为网络处理器芯片所需的可变频系统时钟和定频参考时钟的提供低频信号;
所述基本时钟产生锁相环模块001将低频晶振时钟信号倍频到网络处理器所需的高频时钟;
所述BOOT端口启动模块000支持芯片的端口启动配置,在上电芯片引脚复位上升沿锁定BOOTMODE配置信息,根据配置启动变频时钟产生模块和定频时钟产生模块,在完成基本时钟产生锁相环模块的LOCK后,通知芯片复位模块;
所述端口配置控制模块102和202,复用芯片引脚,实现芯片BOOT启动时时钟频率的灵活配置,根据锁定的BOOTMODE配置信息来配置基本时钟产生锁相环模块001的控制寄存器;
所述变频参数配置模块103实现在芯片运行过程中,下发基本时钟产生锁相环模块001配置信息,并控制实现时钟频率的改变;
所述时钟切换单元002实现外部晶体振荡器的低频时钟与基本时钟产生锁相环模块001倍频产生的高频时钟间的频率切换;
所述时钟分频单元104和203根据芯片系统时钟与接口参考时钟的频率,将高频时钟分频到相应频率;
所述时钟发生器的配置流程为:高性能网络处理器芯片上电之前,通过拨码开关配置BOOTMODE,芯片上电之后,根据BOOTMODE产生相应的稳定时钟,芯片启动之后,通过配置来改变芯片的工作频率,配置序列如下:
1) 将基本时钟产生锁相环模块001中的BYPASS控制模式位置位,等待外部晶振若干个时钟周期,保证基本时钟产生锁相环模块001切换到BYPASS模式;
2) 关断基本时钟产生锁相环模块001;
3) 设置时基本时钟产生锁相环模块001的输入控制信号,包括倍频及分频参数;
4) 至少等待1us后将基本时钟产生锁相环模块001打开;
5) 查询基本时钟产生锁相环模块001是否LOCK,如果是,执行步骤6,否则继续等待;
6) 将基本时钟产生锁相环模块001配置成非BYPASS模式,即将系统时钟切换到PLL模式。
2.根据权利要求1所述的一种适用于高性能网络处理器芯片的时钟发生器,其特征在于:
作为进一步改进:
所述变频时钟产生模块101用于给高性能网络处理器芯片系统运行和锁相环控制寄存器、低速外设提供时钟,该时钟频率可变,以使网络处理器芯片运行在不同的频率上, 变频时钟产生模块101支持BOOTMODE端口的多种启动配置,支持芯片运行过程中的升频和降频,由软件实时配参;
所述定频时钟产生模块201用于给高性能网络处理器芯片的高速网络接口提供固定的参考时钟,复用变频时钟产生模块101的BOOTMODE端口,在降低硬件代价的同时,保证和变频时钟产生模块101实现功能隔离,互不干扰;
所述定频时钟产生模块201支持BOOTMODE端口的启动配置,端口配置控制模块202接收不同频率的外部晶振低频时钟,在端口配置控制模块202中计算出产生固定基本时钟产生锁相环模块001所需要的控制参数,即接收外部晶振产生的10~50Mhz的多种时钟频率,最终基本时钟产生锁相环模块001产生固定的高频参考时钟输出。
3.根据权利要求1所述的一种适用于高性能网络处理器芯片的时钟发生器,其特征在于:所述时钟切换单元实现外部晶振低频时钟和固定的高频时钟之间的切换,在基本时钟产生锁相环模块001未LOCK之前,时钟切换单元的输出为外部晶振的低频时钟。
CN201910524568.6A 2019-06-18 2019-06-18 一种适用于高性能网络处理器芯片的时钟发生器 Active CN110221650B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910524568.6A CN110221650B (zh) 2019-06-18 2019-06-18 一种适用于高性能网络处理器芯片的时钟发生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910524568.6A CN110221650B (zh) 2019-06-18 2019-06-18 一种适用于高性能网络处理器芯片的时钟发生器

Publications (2)

Publication Number Publication Date
CN110221650A true CN110221650A (zh) 2019-09-10
CN110221650B CN110221650B (zh) 2021-04-09

Family

ID=67817558

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910524568.6A Active CN110221650B (zh) 2019-06-18 2019-06-18 一种适用于高性能网络处理器芯片的时钟发生器

Country Status (1)

Country Link
CN (1) CN110221650B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110958030A (zh) * 2019-12-03 2020-04-03 紫光展锐(重庆)科技有限公司 防止谐波干扰的方法和装置、数据处理方法和装置
CN111240401A (zh) * 2020-03-13 2020-06-05 杭州电子科技大学 多通道时钟发生装置
CN111541451A (zh) * 2020-06-23 2020-08-14 深圳比特微电子科技有限公司 用于对时钟信号进行升频的方法和时钟电路
CN111600604A (zh) * 2020-07-24 2020-08-28 山东北斗院物联科技有限公司 一种数字芯片外设时钟的产生方法及系统
CN111654346A (zh) * 2020-04-17 2020-09-11 江苏艾科半导体有限公司 一种基于光串口的独立同步时钟模块
CN112630821A (zh) * 2020-12-30 2021-04-09 核工业北京地质研究院 一种应用于地震数据采集的变频控制装置及其控制方法
WO2021109534A1 (zh) * 2019-12-03 2021-06-10 深圳开立生物医疗科技股份有限公司 一种控制器的时钟配置方法、系统及超声设备
CN114924613A (zh) * 2022-04-28 2022-08-19 中电科申泰信息科技有限公司 一种带有分频器的多核处理器时钟系统设计

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1953332A (zh) * 2005-10-17 2007-04-25 大唐移动通信设备有限公司 时钟发生器和使用该时钟发生器的通信终端
JP2007148681A (ja) * 2005-11-25 2007-06-14 Canon Inc クロック供給装置及びその制御方法
CN201290114Y (zh) * 2008-10-17 2009-08-12 福建先创电子有限公司 一种移频器及移频直放机
CN101584119A (zh) * 2007-01-19 2009-11-18 高通股份有限公司 用于微处理器的锁相回路的动态频率定标的方法及设备
CN103107810A (zh) * 2011-11-14 2013-05-15 苹果公司 带有接收器锁相环管理的灵活钟控
CN103399808A (zh) * 2013-06-06 2013-11-20 北京航天自动控制研究所 一种在飞控计算机内实现晶振双冗余的方法
CN103781085A (zh) * 2013-12-11 2014-05-07 北京理工大学 一种多频段tetra数字集群检测方法和装置
CN107171682A (zh) * 2017-05-05 2017-09-15 西安邮电大学 一种基于mcu控制核心的uhf频段高动态宽带接收系统
CN107423244A (zh) * 2017-04-27 2017-12-01 广州慧睿思通信息科技有限公司 一种复用功能管脚的灵活配置装置及其实现方法
CN108845911A (zh) * 2018-05-31 2018-11-20 福州瑞芯微电子股份有限公司 一种soc芯片总线动态多级频率调整电路和方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1953332A (zh) * 2005-10-17 2007-04-25 大唐移动通信设备有限公司 时钟发生器和使用该时钟发生器的通信终端
JP2007148681A (ja) * 2005-11-25 2007-06-14 Canon Inc クロック供給装置及びその制御方法
CN101584119A (zh) * 2007-01-19 2009-11-18 高通股份有限公司 用于微处理器的锁相回路的动态频率定标的方法及设备
CN201290114Y (zh) * 2008-10-17 2009-08-12 福建先创电子有限公司 一种移频器及移频直放机
CN103107810A (zh) * 2011-11-14 2013-05-15 苹果公司 带有接收器锁相环管理的灵活钟控
CN103399808A (zh) * 2013-06-06 2013-11-20 北京航天自动控制研究所 一种在飞控计算机内实现晶振双冗余的方法
CN103781085A (zh) * 2013-12-11 2014-05-07 北京理工大学 一种多频段tetra数字集群检测方法和装置
CN107423244A (zh) * 2017-04-27 2017-12-01 广州慧睿思通信息科技有限公司 一种复用功能管脚的灵活配置装置及其实现方法
CN107171682A (zh) * 2017-05-05 2017-09-15 西安邮电大学 一种基于mcu控制核心的uhf频段高动态宽带接收系统
CN108845911A (zh) * 2018-05-31 2018-11-20 福州瑞芯微电子股份有限公司 一种soc芯片总线动态多级频率调整电路和方法

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110958030A (zh) * 2019-12-03 2020-04-03 紫光展锐(重庆)科技有限公司 防止谐波干扰的方法和装置、数据处理方法和装置
WO2021109534A1 (zh) * 2019-12-03 2021-06-10 深圳开立生物医疗科技股份有限公司 一种控制器的时钟配置方法、系统及超声设备
CN110958030B (zh) * 2019-12-03 2021-11-30 紫光展锐(重庆)科技有限公司 防止谐波干扰的方法和装置、数据处理方法和装置
CN111240401A (zh) * 2020-03-13 2020-06-05 杭州电子科技大学 多通道时钟发生装置
CN111240401B (zh) * 2020-03-13 2021-02-05 杭州电子科技大学 多通道时钟发生装置
CN111654346B (zh) * 2020-04-17 2023-02-28 江苏艾科半导体有限公司 一种基于光串口的独立同步时钟模块
CN111654346A (zh) * 2020-04-17 2020-09-11 江苏艾科半导体有限公司 一种基于光串口的独立同步时钟模块
CN111541451A (zh) * 2020-06-23 2020-08-14 深圳比特微电子科技有限公司 用于对时钟信号进行升频的方法和时钟电路
US11742866B2 (en) 2020-06-23 2023-08-29 Shenzhen Microbt Electronics Technology Co., Ltd. Method for up-converting clock signal, clock circuit and digital processing device
CN111541451B (zh) * 2020-06-23 2021-10-29 深圳比特微电子科技有限公司 用于对时钟信号进行升频的方法和时钟电路
CN111600604A (zh) * 2020-07-24 2020-08-28 山东北斗院物联科技有限公司 一种数字芯片外设时钟的产生方法及系统
CN112630821A (zh) * 2020-12-30 2021-04-09 核工业北京地质研究院 一种应用于地震数据采集的变频控制装置及其控制方法
CN112630821B (zh) * 2020-12-30 2024-01-12 核工业北京地质研究院 一种应用于地震数据采集的变频控制装置及其控制方法
CN114924613A (zh) * 2022-04-28 2022-08-19 中电科申泰信息科技有限公司 一种带有分频器的多核处理器时钟系统设计
CN114924613B (zh) * 2022-04-28 2023-08-29 中电科申泰信息科技有限公司 一种带有分频器的多核处理器时钟系统设计

Also Published As

Publication number Publication date
CN110221650B (zh) 2021-04-09

Similar Documents

Publication Publication Date Title
CN110221650A (zh) 一种适用于高性能网络处理器芯片的时钟发生器
EP2902866B1 (en) System ready in a clock distribution chip
CA2424702C (en) Synchronized multi-output digital clock manager
US8093930B2 (en) High frequency fractional-N divider
US8823437B2 (en) Clock signal generator
JP2005269635A (ja) プログラム可能な論理用の高い構成能力を有するpllアーキテクチャ
JP2001117666A (ja) 非整数周波数分割装置
JP2004054632A (ja) 多相クロック生成回路
CN101286741A (zh) 用于从共同时钟信号产生同步时钟信号的方法和设备
US8126079B1 (en) High-speed serial data signal interface circuitry with multi-data-rate switching capability
JP2008178017A (ja) クロック同期システム及び半導体集積回路
CN117075683A (zh) 时钟门控组件、多路复用器组件以及分频组件
KR100195855B1 (ko) 소수배 시스템에 있어서 클록 동기 체계
US20090245449A1 (en) Semiconductor integrated circuit device and method for clock data recovery
CN101217277B (zh) 非整数除频器以及可产生非整数时脉信号的锁相回路
WO2022179309A1 (zh) 一种时钟管理装置、时钟分频模块以及片上系统
JP2001014056A (ja) 半導体集積回路装置およびスペクトル拡散クロック発振器
JP3610854B2 (ja) 情報処理装置および情報処理システム
CN107066032A (zh) 一种基于fpga的多路时钟源电路
US7336755B1 (en) PLL with low phase noise non-integer divider
CN100512010C (zh) 能够消除偏移的锁相环系统
JP2000224026A (ja) 分周回路
US6359948B1 (en) Phase-locked loop circuit with reduced jitter
JP2011061573A (ja) 半導体装置
KR101207072B1 (ko) 위상 보간 기능을 갖는 위상고정루프 및 위상고정루프에서 위상 보간을 수행하는 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant