CN110136650A - 像素电路、其驱动方法、阵列基板及显示装置 - Google Patents

像素电路、其驱动方法、阵列基板及显示装置 Download PDF

Info

Publication number
CN110136650A
CN110136650A CN201910456882.5A CN201910456882A CN110136650A CN 110136650 A CN110136650 A CN 110136650A CN 201910456882 A CN201910456882 A CN 201910456882A CN 110136650 A CN110136650 A CN 110136650A
Authority
CN
China
Prior art keywords
switch transistor
pole
transistor
grid
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910456882.5A
Other languages
English (en)
Other versions
CN110136650B (zh
Inventor
曹鑫
陈竹
刘红灿
徐海峰
樊浩原
尹正民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mianyang Beijing Oriental Optoelectronic Technology Co Ltd
BOE Technology Group Co Ltd
Mianyang BOE Optoelectronics Technology Co Ltd
Original Assignee
Mianyang Beijing Oriental Optoelectronic Technology Co Ltd
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mianyang Beijing Oriental Optoelectronic Technology Co Ltd, BOE Technology Group Co Ltd filed Critical Mianyang Beijing Oriental Optoelectronic Technology Co Ltd
Priority to CN201910456882.5A priority Critical patent/CN110136650B/zh
Publication of CN110136650A publication Critical patent/CN110136650A/zh
Application granted granted Critical
Publication of CN110136650B publication Critical patent/CN110136650B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种像素电路、其驱动方法、阵列基板及显示装置,当该像素电路由阈值补偿和数据写入阶段进入发光阶段时,驱动开关晶体管的栅极信号会被拉高或拉低,使驱动开关晶体管的栅极信号不稳定,发光控制信号和阈值补偿开关晶体管的栅极信号发生相反的信号突变,本发明通过在像素电路中增加补偿电容,例如当阈值补偿开关晶体管的栅极信号由低变高,在寄生电容的作用下使驱动开关晶体管的栅极信号被拉高时,补偿电容可以使被拉高的部分降低,由于寄生电容的电容值和补偿电容的电容值相同,因此驱动开关晶体管的栅极信号被拉高了多少,就可以降低多少,因此本发明提供的像素电路能够保持驱动开关晶体管的栅极信号稳定,提高面板显示的均一性。

Description

像素电路、其驱动方法、阵列基板及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路、其驱动方法、阵列基板及显示装置。
背景技术
目前用户对移动终端设备的要求越来越高,更轻更薄更亮更节能依然成为大部分用户的要求,然而有源矩阵有机发光二极管(Active-matrix Organic Light EmittingDiode,AMOLED)凭借着其自主发光的特点,无需背光源即可实现显示功能,成为更轻,更薄的首选显示器。
众所周知,柔性AMOLED的像素电路一般分为三个阶段,复位阶段、阈值补偿阶段和发光阶段。其中在阈值电压信号补偿结束,进入发光阶段时,阈值补偿开关晶体管的栅极信号会发生突变,由于阈值补偿开关晶体管的栅极和漏极之间形成的寄生电容(Cgd)的耦合作用,阈值补偿开关晶体管的栅极信号会使驱动开关晶体管的栅极信号发生变化,使驱动开关晶体管的栅极信号不稳定,从而导致面板显示的均一性差。
发明内容
有鉴于此,本发明实施例提供了一种像素电路、其驱动方法、阵列基板及显示装置,用以解决背景技术中的问题。
因此,本发明实施例提供了一种像素电路,包括:驱动开关晶体管、阈值补偿开关晶体管、第一发光控制开关晶体管和补偿电容;其中,
所述驱动开关晶体管的栅极与所述阈值补偿开关晶体管的第一极电连接,所述驱动开关晶体管的第一极与所述阈值补偿开关晶体管的第二极电连接,所述驱动开关晶体管的第二极与所述第一发光控制开关晶体管的第一极电连接;所述阈值补偿开关晶体管的栅极与扫描信号线电连接;
所述第一发光控制开关晶体管的栅极与发光控制信号线电连接,所述第一发光控制开关晶体管的第二极与第一电源线电连接,所述补偿电容电连接于所述发光控制信号线与所述驱动开关晶体管的栅极之间;
所述补偿电容的电容值与所述阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的电容值相同。
可选地,在具体实施时,在本发明实施例提供的上述像素电路中,所述发光控制信号线与所述驱动开关晶体管的栅极连接线之间存在的交叠区域构成所述补偿电容。
可选地,在具体实施时,在本发明实施例提供的上述像素电路中,所述像素电路还包括:数据写入开关晶体管和存储电容;其中,
所述数据写入开关晶体管的栅极与所述扫描信号线电连接,第一极与数据信号线电连接,第二极与所述驱动开关晶体管的第二极电连接;
所述存储电容的第一端与所述第一电源线电连接,第二端与所述驱动开关晶体管的栅极电连接。
可选地,在具体实施时,在本发明实施例提供的上述像素电路中,所述像素电路还包括:第二发光控制开关晶体管和发光二极管;其中,
所述第二发光控制开关晶体管的栅极与所述发光控制信号线电连接,所述第二发光控制开关晶体管的第一极与所述驱动开关晶体管的第一极电连接,所述第二发光控制开关晶体管的第二极与所述发光二极管的阳极电连接,所述发光二极管的阴极与第二电源线电连接。
可选地,在具体实施时,在本发明实施例提供的上述像素电路中,所述像素电路还包括:第一复位开关晶体管和第二复位开关晶体管;其中,
所述第一复位开关晶体管的栅极与第一复位信号线电连接,第一极与初始化信号线电连接,第二极与所述驱动开关晶体管的栅极电连接;
所述第二复位开关晶体管的栅极与第二复位信号线电连接,第一极与所述初始化信号线电连接,第二极与所述发光二极管的阳极电连接。
相应地,本发明实施例还提供了一种本发明实施例提供的像素电路的驱动方法,包括:
阈值补偿和数据写入阶段,在扫描信号线的控制下,导通驱动开关晶体管的栅极和第一极,使所述驱动开关晶体管处于二极管连接状态;
发光阶段,在发光控制信号线的控制下,将第一电源线上的信号传输至所述驱动开关晶体管的第一极;在补偿电容的作用下,使所述驱动开关晶体管的栅极信号在所述发光阶段和所述阈值补偿和数据写入阶段相同。
可选地,在具体实施时,在本发明实施例提供的上述驱动方法中,所述阈值补偿和数据写入阶段,还包括:
在所述扫描信号线的控制下,将数据信号线上的数据信号写入所述驱动开关晶体管的第一极。
可选地,在具体实施时,在本发明实施例提供的上述驱动方法中,所述发光阶段,还包括:
在所述发光控制信号线的控制下,导通所述驱动开关晶体管的第一极与所述发光二极管的阳极。
可选地,在具体实施时,在本发明实施例提供的上述驱动方法中,还包括:
复位阶段,在第一复位信号线的控制下,将初始化信号线上的信号提供给所述驱动开关晶体管的栅极;以及在所述阈值补偿和数据写入阶段,在第二复位信号线的控制下,将所述初始化信号线上的信号提供给所述发光二极管的阳极。
相应地,本发明实施例还提供了一种阵列基板,包括本发明实施例提供的上述任一种像素电路。
相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述阵列基板。
本发明实施例的有益效果:
本发明实施例提供的一种像素电路、其驱动方法、阵列基板及显示装置,当该像素电路由阈值补偿和数据写入阶段进入发光阶段时,由于阈值补偿开关晶体管的栅极信号发生突变,在阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的耦合作用下,驱动开关晶体管的栅极信号会被拉高或拉低,使驱动开关晶体管的栅极信号不稳定,由于当该像素电路由阈值补偿和数据写入阶段进入发光阶段时,发光控制信号和阈值补偿开关晶体管的栅极信号发生相反的信号突变,比如阈值补偿开关晶体管的栅极信号由低变高,发光控制信号的栅极信号由高变低,本发明通过在像素电路中增加与阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的电容值相同的补偿电容,当阈值补偿开关晶体管的栅极信号由低变高,在寄生电容的作用下使驱动开关晶体管的栅极信号被拉高时,补偿电容可以使被拉高的部分降低,由于寄生电容的电容值和补偿电容的电容值相同,因此驱动开关晶体管的栅极信号被拉高了多少,就可以降低多少,因此本发明提供的像素电路能够保持驱动开关晶体管的栅极信号稳定,可以提高显示面板显示的均一性。
附图说明
图1为本发明实施例提供的像素电路的结构示意图之一;
图2为本发明实施例提供的像素电路的结构示意图之二;
图3为本发明实施例提供的像素电路的俯视结构示意图;
图4为图1所示的像素电路的电路时序示意图。
具体实施方式
为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的像素电路、其驱动方法、阵列基板及显示装置的具体实施方式进行详细地说明。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
本发明实施例提供的一种像素电路,如图1至图3所示,图1和图2分别为像素电路的结构示意图,图3为图1和图2所示的像素电路中部分膜层的俯视结构示意图,该像素电路包括:驱动开关晶体管T1、阈值补偿开关晶体管T2、第一发光控制开关晶体管T3和补偿电容C0;其中,
驱动开关晶体管T1的栅极与阈值补偿开关晶体管T2的第一极电连接,驱动开关晶体管T1的第一极与阈值补偿开关晶体管T2的第二极电连接,驱动开关晶体管T1的第二极与第一发光控制开关晶体管T3的第一极电连接;阈值补偿开关晶体管T2的栅极与扫描信号线Gate电连接;
第一发光控制开关晶体管T3的栅极与发光控制信号线EM电连接,第一发光控制开关晶体管T3的第二极与第一电源线VDD电连接,补偿电容C0电连接于发光控制信号线EM与驱动开关晶体管T1的栅极之间;
补偿电容C0的电容值与阈值补偿开关晶体管T2的栅极和第一极之间形成的寄生电容的电容值相同。
本发明实施例提供的上述像素电路,当该像素电路由阈值补偿和数据写入阶段进入发光阶段时,由于阈值补偿开关晶体管的栅极信号发生突变,在阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的耦合作用下,驱动开关晶体管的栅极信号会被拉高或拉低,使驱动开关晶体管的栅极信号不稳定,由于当该像素电路由阈值补偿和数据写入阶段进入发光阶段时,发光控制信号和阈值补偿开关晶体管的栅极信号发生相反的信号突变,比如阈值补偿开关晶体管的栅极信号由低变高,发光控制信号的栅极信号由高变低,本发明通过在像素电路中增加与阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的电容值相同的补偿电容,当阈值补偿开关晶体管的栅极信号由低变高,在寄生电容的作用下使驱动开关晶体管的栅极信号被拉高时,补偿电容可以使被拉高的部分降低,由于寄生电容的电容值和补偿电容的电容值相同,因此驱动开关晶体管的栅极信号被拉高了多少,就可以降低多少,因此本发明提供的像素电路能够保持驱动开关晶体管的栅极信号稳定,可以提高显示面板显示的均一性。
进一步地,在具体实施时,在本发明实施例提供的上述像素电路中,如图3所示,发光控制信号线EM与驱动开关晶体管T1的栅极连接线01之间存在的交叠区域(虚线框所示)构成补偿电容C0
进一步地,在具体实施时,在本发明实施例提供的上述像素电路中,如图1和图2所示,像素电路还包括:数据写入开关晶体管T4和存储电容Cst;其中,
数据写入开关晶体管T4的栅极与扫描信号线Gate电连接,第一极与数据信号线Data电连接,第二极与驱动开关晶体管T1的第二极电连接;
存储电容Cst的第一端与第一电源线VDD电连接,第二端与驱动开关晶体管T1的栅极电连接。
进一步地,在具体实施时,在本发明实施例提供的上述像素电路中,如图1和图2所示,像素电路还包括:第二发光控制开关晶体管T5和发光二极管L;其中,
第二发光控制开关晶体管T5的栅极与发光控制信号线EM电连接,第二发光控制开关晶体管T5的第一极与驱动开关晶体管T1的第一极电连接,第二发光控制开关晶体管T5的第二极与发光二极管L的阳极电连接,发光二极管L的阴极与第二电源线VSS电连接。
进一步地,在具体实施时,在本发明实施例提供的上述像素电路中,如图1和图2所示,像素电路还包括:第一复位开关晶体管T6和第二复位开关晶体管T7;其中,
第一复位开关晶体管T6的栅极与第一复位信号线Reset1电连接,第一极与初始化信号线Vinit电连接,第二极与驱动开关晶体管T1的栅极电连接;
第二复位开关晶体管TT6的栅极与第二复位信号线Reset2电连接,第一极与初始化信号线Vinit电连接,第二极与发光二极管L的阳极电连接。
在具体实施时,在本发明实施例提供的上述像素电路的像素电路中,如图1所示,驱动开关晶体管T1为P型晶体管,如图2所示,驱动开关晶体管T1为N型晶体管。对于驱动开关晶体管T1为N型晶体的原理与驱动开关晶体管T1为P型晶体管的原理相似,也属于本发明保护的范围。
在具体实施时,在本发明实施例提供的上述像素电路的像素电路中,所有开关晶体管均为P型晶体管或均为N型晶体管,在此不做限定。
在具体实施时,在本发明实施例提供的上述像素电路的像素电路中,如图1所示,驱动开关晶体管T1和所有开关晶体管M2-M7均为P型晶体管;如图2所示,驱动开关晶体管T1和所有开关晶体管M2-M7均为N型晶体管。
在具体实施时,在本发明实施例提供的上述像素电路的像素电路中,P型开关晶体管在低电位作用下导通,在高电位作用下截止;N型开关晶体管在高电位作用下导通,在低电位作用下截止。
在具体实施时,在本发明实施例提供的上述像素电路的像素电路中,如图1和图2所示,第一电源线VDD上的信号为高电平信号,第二电源线VSS上的信号为低电平信号。
在具体实施时,在本发明实施例提供的上述像素电路的像素电路中,如图1和图2所示,第一复位信号线Reset1和第二复位信号线Reset2可以为同一条复位信号线,也可以为不同的复位信号线;当第一复位信号线Reset1和第二复位信号线Reset2为不同的复位信号线时,第一复位信号线Reset1的信号和第二复位信号线Reset2的信号可以相同,也可以不同;当第一复位信号线Reset1的信号和第二复位信号线Reset2的信号不同时,第二复位信号线Reset2的信号为下一行像素电路中第一复位信号线Reset1的信号,即第二复位信号线Reset2的信号与扫描信号线Gate的信号相同。
在具体实施时,在本发明实施例提供的上述像素电路的像素电路中,是以第二复位信号线Reset2的信号为下一行像素电路中第一复位信号线Reset1的信号,即第二复位信号线Reset2的信号与扫描信号线Gate的信号相同为例进行说明的。
需要说明的是,在本发明实施例提供的上述像素电路中,驱动开关晶体管和开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不作限定。
在具体实施时,这些开关晶体管的第一极和第二极根据开关晶体管类型以及信号端的信号的不同,其功能可以互换,其中第一极可以为源极,第二极为漏极,或者第一极可以为漏极,第二极为源极,在此不作具体区分。
下面以图1所示的像素电路为例,结合电路时序图对本发明实施例提供的上述像素电路的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各开关晶体管的栅极上的电位。
如图1所示,驱动开关晶体管T1为P型晶体管,所有开关晶体管均为P型晶体管;对应的输入时序图如图4所示。具体地,选取如图4所示的输入时序图中的t1、t2和t3三个阶段。
在t1阶段(复位阶段),Reset1=0,Reset2=1,Gate=1,EM=1。
由于Reset2=1,Gate=1,EM=1,驱动开关晶体管T1、阈值补偿开关晶体管T2、第一发光控制开关晶体管T3、数据写入开关晶体管T4、第二发光控制开关晶体管T5和第二复位开关晶体管T7均处于截止状态;由于Reset1=0,第一复位开关晶体管T6导通,初始化信号端Vinit的初始化信号传输至驱动开关晶体管T1的栅极,初始化信号对驱动开关晶体管T1的栅极进行复位。
在t2阶段(阈值补偿和数据写入阶段),Reset=1,Reset2=0,Gate=0,EM=1。
由于Reset2=0,第二复位开关晶体管T7导通,初始化信号端Vinit的初始化信号传输至发光二极管L的阳极,初始化信号对发光二极管L的阳极进行复位;由于Gate=0,阈值补偿开关晶体管T2和数据写入开关晶体管T4均导通,剩余的其它开关晶体管均截止;此阶段时数据信号端Data的信号为参考信号Vdata,从而导通的数据写入开关晶体管T4将数据信号端Data的参考信号Vdata提供给驱动开关晶体管T1的第一极,因此驱动开关晶体管T1的第一极的信号Vs=Vdata。另外导通的阈值补偿开关晶体管T2使可以导通驱动开关晶体管T1的栅极和第一极,使驱动开关晶体管T1处于二极管连接状态,驱动开关晶体管T1的栅极信号Vg为驱动开关晶体管T1的第一极的信号加上驱动开关晶体管T1的阈值电压信号Vth,即Vg=Vdata+Vth,存储电容Cst存储驱动开关晶体管T1的栅极信号。
在t3阶段(发光阶段),Reset=1,Reset2=1,Gate=1,EM=0。由于EM=0,第一发光控制开关晶体管T3和第二发光控制开关晶体管T5均处于导通状态,由于存储电容Cst的作用,此阶段驱动开关晶体管T1的栅极信号Vg=Vdata+Vth,驱动开关晶体管T1仍处于导通状态,剩余的其它开关晶体管均截止。由于从t2阶段进入t3阶段时,Gate信号由低变高,阈值补偿开关晶体管T2的栅极和第一极之间存在寄生电容,Gate信号由低变高时,在寄生电容的作用下,驱动开关晶体管T1的栅极信号(N1点信号)会被拉高,本发明通过增加与寄生电容相同电容值的补偿电容C0,由于从t2阶段进入t3阶段时,EM信号由高变低,在补偿电容C0的作用下,驱动开关晶体管T1的栅极信号会被拉低,由于寄生电容的电容值与补偿电容C0的电容值相同,因此驱动开关晶体管T1的栅极信号被拉高的部分和被拉低的部分可以抵消,因此驱动开关晶体管T1的栅极信号Vg在t3阶段可以保持为与在t2阶段相同,即Vg=Vdata+Vth。因此在t3段,驱动开关晶体管T1的第一极的信号Vs为第一电源线VDD上的信号VDD,驱动开关晶体管T1工作处于饱和状态,根据饱和状态电流特性可知,流过驱动开关晶体管T1且用于驱动发光二极管L发光的工作电流IL满足公式:
IL=K(Vgs–Vth)2
=K(Vdata+Vth-VDD-Vth)2
=K(Vdata-VDD)2
综上所述,本发明实施例提供的像素电路能够保持驱动开关晶体管的栅极信号稳定,提高显示面板显示的均一性。
需要说明的是,图4中的参考信号Vdata表示数据信号端Data的信号是变化的信号,即不同像素电路的数据信号端Data输入的Vdata可能不相同。
在具体实施时,如图2所示,驱动开关晶体管T1为N型晶体管,所有开关晶体管均为N型晶体管;图2所示的像素驱动原理与图1的驱动原理相同,不同在于各开关晶体管的栅极有效信号为高电平信号,而从t2阶段进入t3阶段时,Gate信号由变高低,阈值补偿开关晶体管T2的栅极和第一极之间存在寄生电容,Gate信号由高变低时,在寄生电容的作用下,驱动开关晶体管T1的栅极信号(N1点信号)会被拉低,本发明通过增加与寄生电容相同电容值的补偿电容C0,由于从t2阶段进入t3阶段时,EM信号由低变高,在补偿电容C0的作用下,驱动开关晶体管T1的栅极信号会被拉高,由于寄生电容的电容值与补偿电容C0的电容值相同,因此驱动开关晶体管T1的栅极信号被拉低的部分和被拉高的部分可以抵消,因此驱动开关晶体管T1的栅极信号Vg在t3阶段可以保持为与在t2阶段相同,即Vg=Vdata+Vth。因此,本发明实施例提供的像素电路对N型晶体管和P型晶体管均使用。所有开关晶体管均为N型晶体管的实施例的工作原理可以参见上述P型晶体管的实施例,在此不做详述。
基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述任一种像素电路的驱动方法,包括:
阈值补偿和数据写入阶段,在扫描信号线的控制下,导通驱动开关晶体管的栅极和第一极,使驱动开关晶体管处于二极管连接状态;
发光阶段,在发光控制信号线的控制下,将第一电源线上的信号传输至驱动开关晶体管的第一极;在补偿电容的作用下,使驱动开关晶体管的栅极信号在发光阶段和阈值补偿和数据写入阶段相同。
本发明实施例提供的上述像素电路的驱动方法,通过在补偿电容的作用下,可以使驱动开关晶体管的栅极信号被拉高的部分降低,由于寄生电容的电容值和补偿电容的电容值相同,因此驱动开关晶体管的栅极信号被拉高了多少,就可以降低多少,因此本发明提供的像素电路的驱动方法能够保持驱动开关晶体管的栅极信号稳定,可以提高显示面板显示的均一性。
进一步地,在具体实施时,在本发明实施例提供的上述驱动方法中,阈值补偿和数据写入阶段,还包括:
在扫描信号线的控制下,将数据信号线上的数据信号写入驱动开关晶体管的第一极。
进一步地,在具体实施时,在本发明实施例提供的上述驱动方法中,发光阶段,还包括:
在发光控制信号线的控制下,导通驱动开关晶体管的第一极与发光二极管的阳极。
进一步地,在具体实施时,在本发明实施例提供的上述驱动方法中,还包括:
复位阶段,在第一复位信号线的控制下,将初始化信号线上的信号提供给驱动开关晶体管的栅极;以及在阈值补偿和数据写入阶段,在第二复位信号线的控制下,将初始化信号线上的信号提供给发光二极管的阳极。
在具体实施时,上述像素电路的驱动方法的原理可以参见上述像素电路中的驱动原理,在此不做赘述。
基于同一发明构思,本发明实施例还提供了一种阵列基板,包括本发明实施例提供的上述任一种像素电路。该阵列基板解决问题的原理与前述的像素电路相似,因此该阵列基板的实施可以参见上述像素电路的实施,重复之处不再赘述。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述阵列基板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。该显示装置的实施可以参见上述像素电路的实施例,重复之处不再赘述。
本发明实施例提供的一种像素电路、其驱动方法、阵列基板及显示装置,当该像素电路由阈值补偿和数据写入阶段进入发光阶段时,由于阈值补偿开关晶体管的栅极信号发生突变,在阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的耦合作用下,驱动开关晶体管的栅极信号会被拉高或拉低,使驱动开关晶体管的栅极信号不稳定,由于当该像素电路由阈值补偿和数据写入阶段进入发光阶段时,发光控制信号和阈值补偿开关晶体管的栅极信号发生相反的信号突变,比如阈值补偿开关晶体管的栅极信号由低变高,发光控制信号的栅极信号由高变低,本发明通过在像素电路中增加与阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的电容值相同的补偿电容,当阈值补偿开关晶体管的栅极信号由低变高,在寄生电容的作用下使驱动开关晶体管的栅极信号被拉高时,补偿电容可以使被拉高的部分降低,由于寄生电容的电容值和补偿电容的电容值相同,因此驱动开关晶体管的栅极信号被拉高了多少,就可以降低多少,因此本发明提供的像素电路能够保持驱动开关晶体管的栅极信号稳定,可以提高显示面板显示的均一性。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (11)

1.一种像素电路,其特征在于,包括:驱动开关晶体管、阈值补偿开关晶体管、第一发光控制开关晶体管和补偿电容;其中,
所述驱动开关晶体管的栅极与所述阈值补偿开关晶体管的第一极电连接,所述驱动开关晶体管的第一极与所述阈值补偿开关晶体管的第二极电连接,所述驱动开关晶体管的第二极与所述第一发光控制开关晶体管的第一极电连接;所述阈值补偿开关晶体管的栅极与扫描信号线电连接;
所述第一发光控制开关晶体管的栅极与发光控制信号线电连接,所述第一发光控制开关晶体管的第二极与第一电源线电连接,所述补偿电容电连接于所述发光控制信号线与所述驱动开关晶体管的栅极之间;
所述补偿电容的电容值与所述阈值补偿开关晶体管的栅极和第一极之间形成的寄生电容的电容值相同。
2.如权利要求1所述的像素电路,其特征在于,所述发光控制信号线与所述驱动开关晶体管的栅极连接线之间存在的交叠区域构成所述补偿电容。
3.如权利要求1或2所述的像素电路,其特征在于,所述像素电路还包括:数据写入开关晶体管和存储电容;其中,
所述数据写入开关晶体管的栅极与所述扫描信号线电连接,第一极与数据信号线电连接,第二极与所述驱动开关晶体管的第二极电连接;
所述存储电容的第一端与所述第一电源线电连接,第二端与所述驱动开关晶体管的栅极电连接。
4.如权利要求3所述的像素电路,其特征在于,所述像素电路还包括:第二发光控制开关晶体管和发光二极管;其中,
所述第二发光控制开关晶体管的栅极与所述发光控制信号线电连接,所述第二发光控制开关晶体管的第一极与所述驱动开关晶体管的第一极电连接,所述第二发光控制开关晶体管的第二极与所述发光二极管的阳极电连接,所述发光二极管的阴极与第二电源线电连接。
5.如权利要求4所述的像素电路,其特征在于,所述像素电路还包括:第一复位开关晶体管和第二复位开关晶体管;其中,
所述第一复位开关晶体管的栅极与第一复位信号线电连接,第一极与初始化信号线电连接,第二极与所述驱动开关晶体管的栅极电连接;
所述第二复位开关晶体管的栅极与第二复位信号线电连接,第一极与所述初始化信号线电连接,第二极与所述发光二极管的阳极电连接。
6.一种阵列基板,其特征在于,包括如权利1-5任一项所述的像素电路。
7.一种显示装置,其特征在于,包括如权利6所述的阵列基板。
8.一种如权利要求1-5任一项所述的像素电路的驱动方法,其特征在于,包括:
阈值补偿和数据写入阶段,在扫描信号线的控制下,导通驱动开关晶体管的栅极和第一极,使所述驱动开关晶体管处于二极管连接状态;
发光阶段,在发光控制信号线的控制下,将第一电源线上的信号传输至所述驱动开关晶体管的第一极;在补偿电容的作用下,使所述驱动开关晶体管的栅极信号在所述发光阶段和所述阈值补偿和数据写入阶段相同。
9.如权利要求8所述的驱动方法,其特征在于,所述阈值补偿和数据写入阶段,还包括:
在所述扫描信号线的控制下,将数据信号线上的数据信号写入所述驱动开关晶体管的第一极。
10.如权利要求8所述的驱动方法,其特征在于,所述发光阶段,还包括:
在所述发光控制信号线的控制下,导通所述驱动开关晶体管的第一极与所述发光二极管的阳极。
11.如权利要求8-10任一项所述的驱动方法,其特征在于,还包括:
复位阶段,在第一复位信号线的控制下,将初始化信号线上的信号提供给所述驱动开关晶体管的栅极;以及在所述阈值补偿和数据写入阶段,在第二复位信号线的控制下,将所述初始化信号线上的信号提供给所述发光二极管的阳极。
CN201910456882.5A 2019-05-29 2019-05-29 像素电路、其驱动方法、阵列基板及显示装置 Active CN110136650B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910456882.5A CN110136650B (zh) 2019-05-29 2019-05-29 像素电路、其驱动方法、阵列基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910456882.5A CN110136650B (zh) 2019-05-29 2019-05-29 像素电路、其驱动方法、阵列基板及显示装置

Publications (2)

Publication Number Publication Date
CN110136650A true CN110136650A (zh) 2019-08-16
CN110136650B CN110136650B (zh) 2020-11-03

Family

ID=67582686

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910456882.5A Active CN110136650B (zh) 2019-05-29 2019-05-29 像素电路、其驱动方法、阵列基板及显示装置

Country Status (1)

Country Link
CN (1) CN110136650B (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110491343A (zh) * 2019-08-30 2019-11-22 昆山国显光电有限公司 Oled像素结构及显示装置
CN110534059A (zh) * 2019-08-30 2019-12-03 昆山国显光电有限公司 Oled像素结构及显示装置
TWI693589B (zh) * 2019-09-16 2020-05-11 友達光電股份有限公司 畫素電路
CN111403465A (zh) * 2020-03-30 2020-07-10 昆山国显光电有限公司 阵列基板、显示面板和显示装置
CN111402814A (zh) * 2020-03-26 2020-07-10 昆山国显光电有限公司 显示面板、显示面板的驱动方法和显示装置
WO2021068637A1 (zh) * 2019-10-12 2021-04-15 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
WO2022000339A1 (zh) * 2020-06-30 2022-01-06 京东方科技集团股份有限公司 阵列基板、显示面板以及显示装置
CN113937157A (zh) * 2021-10-09 2022-01-14 武汉天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN114270430A (zh) * 2020-07-21 2022-04-01 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
CN114283744A (zh) * 2021-12-30 2022-04-05 重庆惠科金渝光电科技有限公司 显示单元的驱动方法、显示面板及显示装置
US11776449B2 (en) 2020-10-23 2023-10-03 Boe Technology Group Co., Ltd. Pixel circuit, display panel and display apparatus
CN117423315A (zh) * 2023-12-19 2024-01-19 维信诺科技股份有限公司 一种像素电路及显示面板
US12004389B2 (en) 2020-06-30 2024-06-04 Chengdu Boe Optoelectronics Technology Co., Ltd. Array substrate, display panel and display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578404A (zh) * 2012-07-18 2014-02-12 群康科技(深圳)有限公司 有机发光二极管像素电路与显示器
CN103762226A (zh) * 2014-02-18 2014-04-30 友达光电股份有限公司 一种像素驱动电路
US20160042694A1 (en) * 2014-08-07 2016-02-11 Samsung Display Co., Ltd. Pixel circuit and organic light-emitting diode display including the same
CN106910460A (zh) * 2017-04-28 2017-06-30 深圳市华星光电技术有限公司 像素驱动电路和显示面板
CN106991968A (zh) * 2017-05-27 2017-07-28 京东方科技集团股份有限公司 像素补偿电路及补偿方法、显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578404A (zh) * 2012-07-18 2014-02-12 群康科技(深圳)有限公司 有机发光二极管像素电路与显示器
CN103762226A (zh) * 2014-02-18 2014-04-30 友达光电股份有限公司 一种像素驱动电路
US20160042694A1 (en) * 2014-08-07 2016-02-11 Samsung Display Co., Ltd. Pixel circuit and organic light-emitting diode display including the same
CN106910460A (zh) * 2017-04-28 2017-06-30 深圳市华星光电技术有限公司 像素驱动电路和显示面板
CN106991968A (zh) * 2017-05-27 2017-07-28 京东方科技集团股份有限公司 像素补偿电路及补偿方法、显示装置
WO2018219209A1 (zh) * 2017-05-27 2018-12-06 京东方科技集团股份有限公司 像素补偿电路及补偿方法、显示装置

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110534059A (zh) * 2019-08-30 2019-12-03 昆山国显光电有限公司 Oled像素结构及显示装置
CN110491343A (zh) * 2019-08-30 2019-11-22 昆山国显光电有限公司 Oled像素结构及显示装置
TWI693589B (zh) * 2019-09-16 2020-05-11 友達光電股份有限公司 畫素電路
US11393396B2 (en) 2019-10-12 2022-07-19 Boe Technology Group Co., Ltd. Pixel circuit and driving method therefor and display panel
WO2021068637A1 (zh) * 2019-10-12 2021-04-15 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN111402814A (zh) * 2020-03-26 2020-07-10 昆山国显光电有限公司 显示面板、显示面板的驱动方法和显示装置
CN111403465A (zh) * 2020-03-30 2020-07-10 昆山国显光电有限公司 阵列基板、显示面板和显示装置
CN111403465B (zh) * 2020-03-30 2022-10-21 昆山国显光电有限公司 阵列基板、显示面板和显示装置
WO2022000339A1 (zh) * 2020-06-30 2022-01-06 京东方科技集团股份有限公司 阵列基板、显示面板以及显示装置
US12004389B2 (en) 2020-06-30 2024-06-04 Chengdu Boe Optoelectronics Technology Co., Ltd. Array substrate, display panel and display device
CN114270430A (zh) * 2020-07-21 2022-04-01 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
CN114270430B (zh) * 2020-07-21 2023-12-01 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
US11776449B2 (en) 2020-10-23 2023-10-03 Boe Technology Group Co., Ltd. Pixel circuit, display panel and display apparatus
CN113937157B (zh) * 2021-10-09 2024-04-16 武汉天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN113937157A (zh) * 2021-10-09 2022-01-14 武汉天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN114283744A (zh) * 2021-12-30 2022-04-05 重庆惠科金渝光电科技有限公司 显示单元的驱动方法、显示面板及显示装置
CN117423315A (zh) * 2023-12-19 2024-01-19 维信诺科技股份有限公司 一种像素电路及显示面板
CN117423315B (zh) * 2023-12-19 2024-04-16 维信诺科技股份有限公司 一种像素电路及显示面板

Also Published As

Publication number Publication date
CN110136650B (zh) 2020-11-03

Similar Documents

Publication Publication Date Title
CN110136650A (zh) 像素电路、其驱动方法、阵列基板及显示装置
CN107316613B (zh) 像素电路、其驱动方法、有机发光显示面板及显示装置
CN107452339B (zh) 像素电路、其驱动方法、有机发光显示面板及显示装置
CN107591124B (zh) 像素补偿电路、有机发光显示面板及有机发光显示装置
WO2023004818A1 (zh) 像素驱动电路及其驱动方法、显示面板
CN104867442B (zh) 一种像素电路及显示装置
WO2021185015A1 (zh) 像素电路、显示面板及显示装置
CN106952617B (zh) 像素驱动电路及方法、显示装置
WO2023004813A1 (zh) 像素电路、驱动方法和显示装置
CN108682392A (zh) 像素电路及其驱动方法、显示面板、制作方法和显示装置
CN107180612B (zh) 一种像素电路及显示面板
WO2021143930A1 (zh) 像素电路、显示装置及驱动方法
CN109509433A (zh) 像素电路、显示装置和像素驱动方法
WO2020001027A1 (zh) 像素驱动电路及方法、显示装置
CN107871471B (zh) 一种像素驱动电路及其驱动方法、显示装置
CN110223640A (zh) 一种像素驱动电路及显示装置
CN108231005A (zh) Amoled像素驱动电路、驱动方法、显示面板及终端
WO2023004810A1 (zh) 像素电路及其驱动方法、显示装置
WO2023004812A1 (zh) 像素电路、驱动方法和显示装置
WO2018184514A1 (zh) 像素补偿电路、驱动方法、有机发光显示面板及显示装置
CN109256094A (zh) 像素电路、像素驱动方法和显示装置
CN114005400A (zh) 像素电路和显示面板
CN110189707A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN106940983A (zh) 像素电路及其驱动方法、显示装置
CN108320703A (zh) 像素电路、驱动方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant