CN110113146B - 一种分数阶混沌系统的模拟电路 - Google Patents

一种分数阶混沌系统的模拟电路 Download PDF

Info

Publication number
CN110113146B
CN110113146B CN201910288163.7A CN201910288163A CN110113146B CN 110113146 B CN110113146 B CN 110113146B CN 201910288163 A CN201910288163 A CN 201910288163A CN 110113146 B CN110113146 B CN 110113146B
Authority
CN
China
Prior art keywords
resistor
channel
resistance
capacitor
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910288163.7A
Other languages
English (en)
Other versions
CN110113146A (zh
Inventor
雷腾飞
夏祥祥
付海燕
厉相宝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qilu Institute of Technology
Original Assignee
Qilu Institute of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qilu Institute of Technology filed Critical Qilu Institute of Technology
Priority to CN201910288163.7A priority Critical patent/CN110113146B/zh
Publication of CN110113146A publication Critical patent/CN110113146A/zh
Application granted granted Critical
Publication of CN110113146B publication Critical patent/CN110113146B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/001Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols using chaotic signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明属于电路领域,尤其涉及一种分数阶混沌系统的模拟电路,所述模拟电路由四个通道组成,包括第一通道、第二通道、第三通道以及第四通道,每个通道通过反相器、反相积分器、乘法器、电阻以及分数阶模块等的连接,并通过将每个通道的输入输出的连接,设计每个通道内元器件的参数,能够有效的模拟0.91‑0.99阶的分数阶混沌系统,并且电路结构简单,模拟效果好,阶数步数小,范围广,电路频率最大能够达到100Hz,不仅提供了一种可靠的0.91‑0.99阶分数系统的模拟方法,而且也提高了分数阶混沌系统的应用范围,使其逐渐满足现代社会的需求。

Description

一种分数阶混沌系统的模拟电路
技术领域
本发明属于电路领域,尤其涉及一种分数阶混沌系统的模拟电路。
背景技术
17世纪初,整数阶微积分出现不久,即出现了相对的分数阶微积分的概念,限于当时技术有限,对于分数阶微积分的研究不够深入,随着科技的发展,分数阶微积分在现代的各个领域都有着十分显著的作用,而随之而来的分数阶电路的构件也成了人们研究的一个课题。
现阶段对于分数阶微积分电路的研究中,主要对分数阶次数精确到小数点后一位的分数阶微积分电路的设计,没有分数阶次数精确到小数点后两位的模拟电路的设计,并且分数阶混沌系统的模拟电路都比较复杂,且频率较小,渐渐的无法满足现代社会的需求。
由此可见,现有的对于混沌系统的模拟电路结构复杂,电路频率低,并且暂时没有对于阶数精确到小数点后两位的分数阶混沌系统的模拟电路,无法满足社会的需求。
发明内容
本发明实施例的目的在于提供一种分数阶混沌系统的模拟电路,旨在解决现有的对于混沌系统的模拟电路结构复杂,电路频率低,并且暂时没有对于阶数精确到小数点后两位的分数阶混沌系统的模拟电路,无法满足社会的需求。
本发明实施例是这样实现的,一种分数阶混沌系统的模拟电路,所述电路包括第一通道,包括反相器U1、反相器U2、反相积分器U3、乘法器A1、分数阶模块F、电阻R11、电阻R12、电阻R13、电阻R14、电阻R15、电阻R16以及电阻R17,其中,U1、U2、U3的正输入端接地,U1的输出端通过电阻R14连接U3的负输入端,U3的输出端通过电阻R16连接U2的负输入端,U1的负输入端连接有电阻R11、R15和R12,电阻R15连接乘法器A1的输出端,电阻R13连接U1的负输入端和输出端,电阻R17连接U2的负输入端和输出端,分数阶模块F连接U3的负输入端和输出端,U2的输出端为第一通道的输出端;
第二通道,包括反相器U4、反相器U5、反相积分器U6、分数阶模块F、乘法器A2、电阻R21、电阻R22、电阻R23、电阻R24、电阻R25、电阻R26、电阻R27以及电阻R28,其中,U4、U5、U6的正输入端接地,U4的输出端通电阻R25连接U6的负输入端,U6的输出端通过电阻R26连接U5的负输入端,U4的负输入端连接有电阻R21、R22、R23以及R28,电阻21的另一端连接乘法器A2的输出端,电阻R24连接U4的负输入端和输出端,电阻R27连接U5的负输入端和输出端,分数阶模块F连接U6的负输入端和输出端,U5的输出端为第二通道的输出端;
第三通道包括反相器U9、反相器U10、反相积分器U11、分数阶模块F、乘法器A3、电阻R31、电阻R32、电阻R33、电阻R34、电阻R35以及电阻R36,其中,U9、U10、U11的正输入端接地,U9的输出端通过电阻R34连接U11的负输入端,U11的输出端通过电阻R35连接U10的负输入端,U9的负输入端还连接有电阻R31和电阻R32,电阻R32的另一端连接乘法器A3的输出端,电阻R33连接U9的负输入端和输出端,分数阶模块F连接U11的负输入端和输出端,电阻R36连接U10的负输入端和输出端,U10的输出端为第三通道的输出端;以及
第四通道包括反相器U7、反相器U8、反相积分器U12、分数阶模块F、电阻R41、电阻R43、电阻R44、电阻R45以及电阻R47,其中,U7、U12、U8的正输入端接地,U7的输出端通过电阻R44连接U12的负输入端,U12的输出端通过电阻R45连接U8的负输入端,U7的负输入端还连接有电阻R42,电阻R4连接U7负输入端和输出端,分数阶模块F连接U12负输入端和输出端,电阻R47连接U18的负输入端和输出端,U8的输出端为第四通道的输出端;
其中,第一通道的输出信号反馈到第一通道的输入端作为一路输入信号,同时连接第二通道中乘法器A2输入引脚,该信号的前一级输出信号作为第二通道的一路输入信号,该信号也连接第三通道中乘法器A3的一个输入引脚,第二通道的输出作为一路输入信号反馈到第二通道的输入端,也作为第四通道的一路输入信号,该信号的前一级输出作为第一通道的一路输入信号,且连接第一通道中乘法器A1的输入引脚相,也连接第三通道中乘法器A3的输入引脚,第三通道的输出信号作为一路输入信号反馈到第三通道的输入端,该信号的前一级输出信号连接第一通道中乘法器A1的输入引脚,且连接第二通道中乘法器A2的输入引脚,第四通道的输出信号前一级信号作为第二通道的一路输入信号。
本发明实施例提供的一种分数阶混沌系统的模拟电路,结构简单,能够高效模拟0.91阶至0.99阶的分数阶混沌系统,阶数步数小并且范围广,电路的最大频率达到100Hz,使得分数阶混沌系统的模拟电路的应用更加广泛。
附图说明
图1为本发明实施例提供的分数阶混沌系统的模拟电路的电路图;
图2为本发明实施例提供的分数阶(0.91阶)电路模块的电路图;
图3为本发明实施例提供的分数阶(0.92阶)电路模块的电路图;
图4为本发明实施例提供的分数阶(0.93阶)电路模块的电路图;
图5为本发明实施例提供的分数阶(0.94阶)电路模块的电路图;
图6为本发明实施例提供的分数阶(0.95阶)电路模块的电路图;
图7为本发明实施例提供的分数阶(0.96阶)电路模块的电路图;
图8为本发明实施例提供的分数阶(0.97阶)电路模块的电路图;
图9为本发明实施例提供的分数阶(0.98阶)电路模块的电路图;
图10为本发明实施例提供的分数阶(0.99阶)电路模块的电路图;
图11为本发明实施例提供的分数阶模块F为0.91阶时y-z输出相图;
图12为本发明实施例提供的分数阶模块F为0.92阶时y-z输出相图;
图13为本发明实施例提供的分数阶模块F为0.93阶时y-z输出相图;
图14为本发明实施例提供的分数阶模块F为0.94阶时y-z输出相图;
图15为本发明实施例提供的分数阶模块F为0.95阶时y-z输出相图;
图16为本发明实施例提供的分数阶模块F为0.96阶时y-z输出相图;
图17为本发明实施例提供的分数阶模块F为0.97阶时y-z输出相图;
图18为本发明实施例提供的分数阶模块F为0.98阶时y-z输出相图;
图19为本发明实施例提供的分数阶模块F为0.99阶时y-z输出相图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
可以理解,本申请所使用的术语“第一”、“第二”等可在本文中用于描述各种元件,但除非特别说明,这些元件不受这些术语限制。这些术语仅用于将第一个元件与另一个元件区分。举例来说,在不脱离本申请的范围的情况下,可以将第一xx脚本称为第二xx脚本,且类似地,可将第二xx脚本称为第一xx脚本。
图1为本发明实施例提供的分数阶混沌系统的模拟电路的电路图,如图1所示,本发明实施例提供的一种分数阶混沌系统的模拟电路中,需要模拟的分数阶混沌系统如下式(1)所示:
Figure 811901DEST_PATH_IMAGE001
(1)
在式(1)中,x、y、z以及w为状态变量,a、b、c、d为系数,q为分数阶混沌系统的阶数,本发明实施例提供的一种分数阶混沌系统的模拟电路包括四个通道,分别为第一、第二、第三以及第四通道,第一、第二、第三以及第四通道分别实现式(1)中第一、第二、第三以及第四表达式,完成对分数阶混沌系统的模拟。
在本发明实施例提供的分数阶混沌系统的模拟电路中,第一通道包括反相器U1、反相器U2、反相积分器U3、乘法器A1、分数阶模块F、电阻R11、电阻R12、电阻R13、电阻R14、电阻R15、电阻R16以及电阻R17,第二通道包括反相器U4、反相器U5、反相积分器U6、分数阶模块F、乘法器A2、电阻R21、电阻R22、电阻R23、电阻R24、电阻R25、电阻R26、电阻R27以及电阻R28,第三通道包括反相器U9、反相器U10、反相积分器U11、分数阶模块F、乘法器A3、电阻R31、电阻R32、电阻R33、电阻R34、电阻R35以及电阻R36,第四通道包括反相器U7、反相器U8、反相积分器U12、分数阶模块F、电阻R41、电阻R43、电阻R44、电阻R45以及电阻R47;其中反相器和反相积分器的型号可以根据实际情况进行选择,不同型号的元器件对于的实验参数可能有所不同,以下的实验参数都是在积分器和反相积分器采用LM741,模拟乘法器采用AD633时的实验参数,本领域技术人员在实施本申请的技术方案时,也可以对元器件的型号做调整,并随着调整一定的参数,但是这并不会脱离本申请的发明范畴。
在本发明实施例中,第一通道的反相器U1的2引脚连接电阻R11、电阻R12、电阻R15以及电阻R13,电阻R11的另一端的连接输出信号y;电阻R12的另一端与输出信号-x相连接;电阻R15另一端连接乘法器A1的输出端;电阻R13的另一端连接反相器U1的6引脚;反相器U1的6引脚通过电阻R14连接反相积分器U3的2引脚;分数阶模块F一端连接反相积分器U3的2引脚,分数阶模块F的另一端连接反相积分器U3的6引脚,反相积分器U3的6引脚通过电阻R16连接到反相器U2的2引脚;反相器U2的2引脚连接电阻R17一端,电阻R17另一端连接反相器U2的6引脚;反相器U1的3引脚、反相器的U2的3引脚与反相积分器U3的3引脚接地;反相器U1的4引脚、反相器U2的4引脚与反相积分器U3的4引脚接VDD,反相器U1的7引脚、反相器U2的7引脚与反相积分器U3的7引脚接VCC,第一通道的反相器U2的输出端是信号-x,反相积分器U3的输出端是信号x;第二通道的反相器U4的2引脚接电阻R21、电阻R22、电阻R23以及电阻R28,电阻R21的另一端连接乘法器A2的输出端;电阻R22的另一端与输出信号-y相连接,电阻R23的另一端与输出信号x相连接,电阻R28的另一端与第四通道的输出信号w相连接;电阻R24另一端连接反相器U4的6引脚,反相器U4的6引脚连接电阻R25,电阻R25连接反相积分器U6的2引脚,引脚2连接分数阶模块F的一端,分数阶模块F的另一端连接反相积分器U6的6引脚;反相积分器U6的6引脚通过电阻R26连接到反相器U5的2引脚;反相器U5的2引脚连接电阻R27一端,电阻R27另一端连接反相器U5的6引脚;反相放大器U4的3引脚、反相放大器U5的3引脚与反相积分器U6的3引脚接地;反相器U4的4引脚、反相器U5的4引脚与反相积分器U6的4引脚接VDD,反相器U4的7引脚、反相器U5的7引脚与反相积分器U6的7引脚接VCC,第二通道反相器U5的输出端信号是-y,第二通道反相积分器U6的输出端是信号y;第三通道的乘法器A3输出端通过R32连接到反相器U9的2引脚,电阻R31连接反相器U9的2引脚,电阻R31的另一端连接输出信号-z;反相器U9通过电阻R33连接反相器U7的引脚6;反相器U9的引脚6通过电阻R34连接反相积分器U11的2引脚,引脚2连接分数阶模块F的一端,分数阶模块F的另一端连接反相积分器U11的6引脚;反相积分器U11的6引脚通过电阻R35连接到反相器U10的2引脚;反相器U10的2引脚连接电阻R36一端,电阻R36另一端连接反相器U10的6引脚;反相放大器U9的3引脚、反相放大器U10的3引脚与反相积分器U11的3引脚接地;反相器U9的4引脚、反相器U10的4引脚与反相积分器U11的4引脚接VDD,反相器U9的7引脚、反相器U10的7引脚与反相积分器U11的7引脚接VCC,第三通道反相器U10的输出端信号是-z,第三通道反相积分器U11的输出端是信号z;第四通道的电阻R42连接到反相器U7的2引脚,电阻R42的另一端连接输出信号-y;反相器U7通过电阻R43连接反相器U7的引脚6;引脚6连接电阻R44,电阻R44连接反相积分器U12的2引脚,引脚2连接分数阶模块F的一端,分数阶模块F的另一端连接反相积分器U12的6引脚;反相积分器U12的6引脚通过电阻R45连接到反相器U8的2引脚;反相器U8的2引脚连接电阻R47一端,电阻R47另一端连接反相器U8的6引脚。反相器U7的3引脚、反相器U8的3引脚接地与反相积分器U12的3引脚接地;反相器U7的4引脚、反相器U8的4引脚以及反相积分器U12的4引脚接VDD,反相器U7的7引脚、反相器U8的7引脚以及反相器积分U12的7引脚接VCC,第四通道反相器U8的输出端信号是-w,第四通道反相积分器U12的输出端是信号w;其中,第一通道的输出信号反馈到第一通道的输入端作为一路输入信号,同时连接第二通道中乘法器A2输入引脚,该信号的前一级输出信号作为第二通道的一路输入信号,该信号也连接第三通道中乘法器A3的一个输入引脚,第二通道的输出作为一路输入信号反馈到第二通道的输入端,也作为第四通道的一路输入信号,该信号的前一级输出作为第一通道的一路输入信号,且连接第一通道中乘法器A1的输入引脚相,也连接第三通道中乘法器A3的输入引脚,第三通道的输出信号作为一路输入信号反馈到第三通道的输入端,该信号的前一级输出信号连接第一通道中乘法器A1的输入引脚,且连接第二通道中乘法器A2的输入引脚,第四通道的输出信号前一级信号作为第二通道的一路输入信号。
本发明实施例能够有效模拟分数阶混沌系统,结构简单,能够高效模拟0.91阶至0.99阶的分数阶混沌系统,阶数步数小并且范围广,并且电路的最大频率达到100Hz,使得分数阶混沌系统的模拟电路的应用更加广泛。
在本发明实施例中,所述第一通道中的电阻R11=14.8kΩ,电阻R12=25kΩ,电阻R13=10KΩ,电阻R14=1KΩ,电阻R15=1KΩ,电阻R16=10KΩ,电阻R17=10KΩ,电阻R18=10KΩ,电阻R19=10KΩ;所述第二通道中的电阻R21=1KΩ,电阻R22=10KΩ,电阻R23=14.8KΩ,电阻R24=10KΩ,电阻R25=1KΩ,电阻R26=10KΩ,电阻R27=10KΩ,电阻R28=10KΩ;所述第三通道中的电阻R31=10KΩ,电阻R32=1KΩ,电阻R34=10KΩ,电阻R35=1KΩ,电阻R36=1KΩ;所述第四通道中的电阻R41=5KΩ,电阻R42=50KΩ,电阻R43=10KΩ,电阻R44=1KΩ,电阻R45=10KΩ,电阻R47=10KΩ。
作为本发明一种实施例,上述电阻的取值只是本申请的一种具体的实施方式,本领域技术人员在实施本申请时,根据实际元器件的使用情况,对元器件的参数进行修改。
本发明实施例通过给出具体的电阻取值,本领域技术人员能够根据本申请直接进行试验,并模拟出分数阶混动系统。
在本发明实施例提供的分数阶混沌系统的模拟电路中,针对不同的分数阶,分数阶模块F的构成会有所不同,如图2所示,0.91阶电路模块的分数阶模块包括电阻R51、电阻R52、电阻R53,电容C51、电容C52、电容C53,电阻R51、电阻R52、电阻R53依次串联,电容C51与电阻R51并联,电容C52与电阻R52并联,电容C53与电阻R53并联,电阻R51与电容C51一端为模块输入端,电阻R53与电容C53一端为模块输出端,如图3-5所示,0.92、0.93、0.94阶的混沌系统的模拟电路中的分数阶模块与0.91阶的分数阶模块的构成相同,只是电阻的阻值不同;如图6所示,0.95阶的混沌系统的模拟电路中的分数阶模块包括电阻R64、电阻R65,电容C64、电容C65,电阻R64、电阻R65依次串联,电容C64与电阻R64并联,电容C65与电阻R65并联,电阻R64与电容C64一端为模块输入端,电阻R65与电容C65一端为模块输出端,如图7-10所示,0.96、0.97、0.98、0.99接混沌系统的分数阶模块的构成与0.95接混沌系统分数阶模块的构成相同,只是阻值不同。
本发明实施例给出一种分数阶模块的具体结构实施例,便于本领域技术人员直接按照上述实施例实现本申请的技术方案,并且结构简单,容易替换。
在本发明实施例中,当所述模拟电路需要模拟不同阶数的混沌系统时,所述分数阶模块内电阻的阻值会有所不同,具体如下:
当所述模拟电路为0.91阶混沌系统时,第一电阻=65.8081MΩ,第二电阻0.1574MΩ,第三电阻=0.0094MΩ,第一电容=1.1780μF,第二电容=1.7818μF,第三电容=1.0739μF;
当所述模拟电路为0.92阶混沌系统时,第一电阻=69.3310MΩ,第二电阻=0.0863MΩ,第三电阻=0.00027MΩ,第一电容=1.1268μF,第二电容=1.7311μF,第三电容=1.0493μF;
当所述模拟电路为0.93阶混沌系统时,第一电阻=72.4527MΩ,第二电阻=0.03932MΩ,第三电阻=0.00054MΩ,第一电容=1.0783μF,第二电容=1.6813μF,第三电容=1.0246μF;
当所述模拟电路为0.94阶混沌系统时,第一电阻=75.7025MΩ,第二电阻=0.0136MΩ,第三电阻=6.3Ω,第一电容=1.0320μF,第二电容=1.6320μF,第三电容=1μF;
当所述模拟电路为0.95阶混沌系统时,第四电阻=79.6984MΩ,第五电阻=0.00305MΩ,第四电容=0.9879μF,第五电容=1.5837μF;
当所述模拟电路为0.96阶混沌系统时,第四电阻=83.6984MΩ,第五电阻=0.0030MΩ,第四电容=0.9459μF,第五电容=1.5366μF;
当所述模拟电路为0.97阶混沌系统时,第四电阻=86.9527MΩ,第五电阻=7.1Ω,第四电容=0.9056μF,第五电容=1.4903μF;
当所述模拟电路为0.98阶混沌系统时,第四电阻=91.5535MΩ,第五电阻=3.4Ω,第四电容=0.8669μF,第五电容=1.4452μF;
当所述模拟电路为0.99阶混沌系统时,第四电阻=95.6434MΩ,第五电阻=3.5Ω,第四电容=0.8298μF,第五电容=1.4012μF。
上述具体数值都是在本申请中的反相器和反相积分器都采用LM741,乘法器都采用AD633JNZ的情况下,并且四个通道的电阻的阻值都采用上述实施例中的阻值的情况下,能够使用的数值。
在本发明实施例中,采用上述实施例中提供的数值对式(1)所述的分数阶混沌系统进行模拟时,式(1)中的系数a、b、c、d已经确定,其中,a=4,b=1,c=6.75,d=1,k=2,则模拟出的分数阶混沌系统如式(2)所示:
Figure 915992DEST_PATH_IMAGE002
(2)
其中,x、y、z、w为状态变量,q为分数阶混沌系统的阶数。
在本发明实施例中,当反相积分器与反相器都采用LM741,模拟乘法器都采用AD633时,采用上述实施例对式(2)所述的分数阶混沌系统进行模拟后,可以有效输出电路的相图,如图11-19所示,为本发明实施例模拟不同分数阶模块是的y-z输出相图,从附图可以得知,本申请的技术方案可以完美实现0.91-0.99阶混沌系统的模拟电路,并且结构简单,能够高效模拟0.91阶至0.99阶的分数阶混沌系统,阶数步数小并且范围广,并且电路的最大频率达到100Hz,使得分数阶混沌系统的模拟电路的应用更加广泛。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (4)

1.一种分数阶混沌系统的模拟电路,其特征在于,所述电路包括:
第一通道,包括反相器U1、反相器U2、反相积分器U3、乘法器A1、分数阶模块F、电阻R11、电阻R12、电阻R13、电阻R14、电阻R15、电阻R16以及电阻R17,其中,U1、U2、U3的正输入端接地,U1的输出端通过电阻R14连接U3的负输入端,U3的输出端通过电阻R16连接U2的负输入端,U1的负输入端连接有电阻R11、R15和R12,电阻R15连接乘法器A1的输出端,电阻R13连接U1的负输入端和输出端,电阻R17连接U2的负输入端和输出端,分数阶模块F连接U3的负输入端和输出端,U2的输出端为第一通道的输出端;
第二通道,包括反相器U4、反相器U5、反相积分器U6、分数阶模块F、乘法器A2、电阻R21、电阻R22、电阻R23、电阻R24、电阻R25、电阻R26、电阻R27以及电阻R28,其中,U4、U5、U6的正输入端接地,U4的输出端通电阻R25连接U6的负输入端,U6的输出端通过电阻R26连接U5的负输入端,U4的负输入端连接有电阻R21、R22、R23以及R28,电阻21的另一端连接乘法器A2的输出端,电阻R24连接U4的负输入端和输出端,电阻R27连接U5的负输入端和输出端,分数阶模块F连接U6的负输入端和输出端,U5的输出端为第二通道的输出端;
第三通道包括反相器U9、反相器U10、反相积分器U11、分数阶模块F、乘法器A3、电阻R31、电阻R32、电阻R33、电阻R34、电阻R35以及电阻R36,其中,U9、U10、U11的正输入端接地,U9的输出端通过电阻R34连接U11的负输入端,U11的输出端通过电阻R35连接U10的负输入端,U9的负输入端还连接有电阻R31和电阻R32,电阻R32的另一端连接乘法器A3的输出端,电阻R33连接U9的负输入端和输出端,分数阶模块F连接U11的负输入端和输出端,电阻R36连接U10的负输入端和输出端,U10的输出端为第三通道的输出端;
第四通道包括反相器U7、反相器U8、反相积分器U12、分数阶模块F、电阻R41、电阻R43、电阻R44、电阻R45以及电阻R47,其中,U7、U12、U8的正输入端接地,U7的输出端通过电阻R44连接U12的负输入端,U12的输出端通过电阻R45连接U8的负输入端,U7的负输入端还连接有电阻R42,电阻R4连接U7负输入端和输出端,分数阶模块F连接U12负输入端和输出端,电阻R47连接U18的负输入端和输出端,U8的输出端为第四通道的输出端;
其中,第一通道的输出信号反馈到第一通道的输入端作为一路输入信号,同时连接第二通道中乘法器A2输入引脚,该信号的前一级输出信号作为第二通道的一路输入信号,该信号也连接第三通道中乘法器A3的一个输入引脚,第二通道的输出作为一路输入信号反馈到第二通道的输入端,也作为第四通道的一路输入信号,该信号的前一级输出作为第一通道的一路输入信号,且连接第一通道中乘法器A1的输入引脚相,也连接第三通道中乘法器A3的输入引脚,第三通道的输出信号作为一路输入信号反馈到第三通道的输入端,该信号的前一级输出信号连接第一通道中乘法器A1的输入引脚,且连接第二通道中乘法器A2的输入引脚,第四通道的输出信号前一级信号作为第二通道的一路输入信号;
所述模拟电路为0.91阶、0.92阶、0.93阶及0.94阶混动系统时,所述分数阶模块F包括第一电阻、第二电阻、第三电阻,第一电容、第二电容、第三电容,第一电阻、第二电阻、第三电阻依次串联,第一电容与第一电阻并联,第二电容与第二电阻并联,第三电容与第三电阻并联,第一电阻与第一电容一端为模块输入端,第三电阻与第三电容一端为模块输出端;
所述模拟电路为0.95阶、0.96阶、0.97阶、0.98阶及0.99阶混动系统时,所述分数阶模块F包括第四电阻、第五电阻,第四电容、第五电容,第四电阻、第五电阻依次串联,第四电容与第四电阻并联,第五电容与第五电阻并联,第四电阻与第四电容一端为模块输入端,第五电阻与第五电容一端为模块输出端,
当所述模拟电路为0.91阶混沌系统时,第一电阻=65.8081MΩ,第二电阻0.1574MΩ,第三电阻=0.0094MΩ,第一电容=1.1780μF,第二电容=1.7818μF,第三电容=1.0739μF;
当所述模拟电路为0.92阶混沌系统时,第一电阻=69.3310MΩ,第二电阻=0.0863MΩ,第三电阻=0.00027MΩ,第一电容=1.1268μF,第二电容=1.7311μF,第三电容=1.0493μF;
当所述模拟电路为0.93阶混沌系统时,第一电阻=72.4527MΩ,第二电阻=0.03932MΩ,第三电阻=0.00054MΩ,第一电容=1.0783μF,第二电容=1.6813μF,第三电容=1.0246μF;
当所述模拟电路为0.94阶混沌系统时,第一电阻=75.7025MΩ,第二电阻=0.0136MΩ,第三电阻=6.3Ω,第一电容=1.0320μF,第二电容=1.6320μF,第三电容=1μF;
当所述模拟电路为0.95阶混沌系统时,第四电阻=79.6984MΩ,第五电阻=0.00305MΩ,第四电容=0.9879μF,第五电容=1.5837μF;
当所述模拟电路为0.96阶混沌系统时,第四电阻=83.6984MΩ,第五电阻=0.0030MΩ,第四电容=0.9459μF,第五电容=1.5366μF;
当所述模拟电路为0.97阶混沌系统时,第四电阻=86.9527MΩ,第五电阻=7.1Ω,第四电容=0.9056μF,第五电容=1.4903μF;
当所述模拟电路为0.98阶混沌系统时,第四电阻=91.5535MΩ,第五电阻=3.4Ω,第四电容=0.8669μF,第五电容=1.4452μF;
当所述模拟电路为0.99阶混沌系统时,第四电阻=95.6434MΩ,第五电阻=3.5Ω,第四电容=0.8298μF,第五电容=1.4012μF。
2.根据权利要求1所述的分数阶混沌系统的模拟电路,其特征在于,所述第一通道中的电阻R11=14.8kΩ,电阻R12=25kΩ,电阻R13=10KΩ,电阻R14=1KΩ,电阻R15=1KΩ,电阻R16=10KΩ,电阻R17=10KΩ,电阻R18=10KΩ,电阻R19=10KΩ;所述第二通道中的电阻R21=1KΩ,电阻R22=10KΩ,电阻R23=14.8KΩ,电阻R24=10KΩ,电阻R25=1KΩ,电阻R26=10KΩ,电阻R27=10KΩ,电阻R28=10KΩ;所述第三通道中的电阻R31=10KΩ,电阻R32=1KΩ,电阻R34=10KΩ,电阻R35=1KΩ,电阻R36=1KΩ;所述第四通道中的电阻R41=5KΩ,电阻R42=50KΩ,电阻R43=10KΩ,电阻R44=1KΩ,电阻R45=10KΩ,电阻R47=10KΩ。
3.根据权利要求1所述的分数阶混沌系统的模拟电路,其特征在于,所述的乘法器A1、乘法器A2与乘法器A3都采用模拟乘法器AD633JNZ。
4.根据权利要求1所述的分数阶混沌系统的模拟电路,其特征在于,所述的反相器U1、反相器U2、反相积分器U3、反相器U4、反相器U5、反相积分器U6、反相器U7、反相器U8、反相器U9、反相器U10、反相积分器U11与反相积分器U12都采用运放器LM741。
CN201910288163.7A 2019-06-04 2019-06-04 一种分数阶混沌系统的模拟电路 Active CN110113146B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910288163.7A CN110113146B (zh) 2019-06-04 2019-06-04 一种分数阶混沌系统的模拟电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910288163.7A CN110113146B (zh) 2019-06-04 2019-06-04 一种分数阶混沌系统的模拟电路

Publications (2)

Publication Number Publication Date
CN110113146A CN110113146A (zh) 2019-08-09
CN110113146B true CN110113146B (zh) 2022-04-29

Family

ID=67485378

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910288163.7A Active CN110113146B (zh) 2019-06-04 2019-06-04 一种分数阶混沌系统的模拟电路

Country Status (1)

Country Link
CN (1) CN110113146B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113078995A (zh) * 2021-04-23 2021-07-06 上海理工大学 一种高复杂性四维超混沌电路

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103259645A (zh) * 2013-05-23 2013-08-21 南京师范大学 分数阶四翼超混沌系统电路
CN104301090A (zh) * 2014-09-29 2015-01-21 南京师范大学 含有时滞项的四维混沌系统电路
CN104753660A (zh) * 2013-12-30 2015-07-01 南京师范大学 三维混沌系统电路
CN105490801A (zh) * 2016-02-17 2016-04-13 南京师范大学 含有忆阻器的四维分数阶混沌系统电路
CN108337081A (zh) * 2018-03-21 2018-07-27 齐鲁理工学院 一种含有常数项三维三次混沌电路
CN109302277A (zh) * 2018-10-30 2019-02-01 湘潭大学 一种四维分数阶混沌模型及电路
CN109347615A (zh) * 2018-09-19 2019-02-15 安顺学院 基于分数阶Lorenz系统的两混沌系统切换构造方法及模拟电路
CN208572104U (zh) * 2018-06-22 2019-03-01 齐鲁理工学院 一种具有曲线平衡点的隐藏吸引子混沌电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103178952B (zh) * 2013-03-15 2016-03-30 南京师范大学 分数阶混沌系统电路
CN207184501U (zh) * 2017-06-01 2018-04-03 西京学院 一种五维二次类Liu超混沌系统模拟电路

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103259645A (zh) * 2013-05-23 2013-08-21 南京师范大学 分数阶四翼超混沌系统电路
CN104753660A (zh) * 2013-12-30 2015-07-01 南京师范大学 三维混沌系统电路
CN104301090A (zh) * 2014-09-29 2015-01-21 南京师范大学 含有时滞项的四维混沌系统电路
CN105490801A (zh) * 2016-02-17 2016-04-13 南京师范大学 含有忆阻器的四维分数阶混沌系统电路
CN108337081A (zh) * 2018-03-21 2018-07-27 齐鲁理工学院 一种含有常数项三维三次混沌电路
CN208572104U (zh) * 2018-06-22 2019-03-01 齐鲁理工学院 一种具有曲线平衡点的隐藏吸引子混沌电路
CN109347615A (zh) * 2018-09-19 2019-02-15 安顺学院 基于分数阶Lorenz系统的两混沌系统切换构造方法及模拟电路
CN109302277A (zh) * 2018-10-30 2019-02-01 湘潭大学 一种四维分数阶混沌模型及电路

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
A hyperchaotic system from the Rabinovich system;Yongjian Liu ect.;《Journal of Computational and Applied Mathematics》;20100501;全文 *
Comments on "Chaotic Characteristics Analysis and Circuit Implementation for a Fractional-Order System";Mohammad Saleh Tavazoei;《IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS—I: REGULAR PAPERS》;20140812;全文 *
分数阶Lorenz超混沌系统的动力学分析与电路设计;陈恒,雷腾飞,王震,刘文强;《河南师范大学学报(自然科学版)》;20160311;全文 *
分数阶混沌系统的追踪同步与电路实现;闵富红等;《南京师范大学学报(工程技术版)》;20110620(第02期);全文 *
基于改进Adomian分解法的分数阶Rabinovich超混沌系统实验仿真;雷腾飞,张鑫,臧红岩,夏祥祥;《实验技术与管理》;20181126;全文 *

Also Published As

Publication number Publication date
CN110113146A (zh) 2019-08-09

Similar Documents

Publication Publication Date Title
CN103684264B (zh) 一种忆阻电路与非线性电路可切换的混沌信号源
CN110113146B (zh) 一种分数阶混沌系统的模拟电路
Kumar et al. New grounded simulated inductance circuit using a single PFTFN
CN105490801A (zh) 含有忆阻器的四维分数阶混沌系统电路
Ikeda et al. Realization of current‐mode biquadratic filter using CC IIs with current followers
Gambardella A contribution to the theory of short-time spectral analysis with nonuniform bandwidth filters
CN107093985A (zh) 一种基于有源带通滤波器实现的四阶忆阻混沌电路
Karybakas et al. Low-sensitive CCII-based biquadratic filters offering electronic frequency shifting
Rosenlicht An analogue of l’Hospital’s rule
RU133668U1 (ru) Полосовой активный фильтр
Duffin Elementary operations which generate network matrices
CN209589289U (zh) 一种温度采集电路、线路板、电机控制器及车辆
US3984639A (en) Active filter
CN103973254A (zh) 一种跨阻型集成带通滤波器设计方法
CN103248336A (zh) 滤波器
CN206506503U (zh) 移动终端数据采集装置的滤波器
SUZUKI On surfaces in 3-sphere: prime decompositions
Thulasiraman et al. Modified cut-set matrix of an n-port network
CN105959096B (zh) 一种三维网格多翅膀混沌电路
CN106788331B (zh) 一种有限长冲激响应滤波电路及可编程逻辑器件
CN219870036U (zh) 抗干扰的温度采样电路
Hwang et al. New current-mode all-pole and elliptic filters employing current conveyors
RU2010113880A (ru) Устройство и способ измерения переменной величины
CN106921483A (zh) 一种改进型忆阻蔡氏混沌电路
CN107104786A (zh) 一种四维自治连续混沌纠缠电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant