CN110068724A - 峰值谷值检测电路、a/d转换器以及集成电路 - Google Patents

峰值谷值检测电路、a/d转换器以及集成电路 Download PDF

Info

Publication number
CN110068724A
CN110068724A CN201811284821.7A CN201811284821A CN110068724A CN 110068724 A CN110068724 A CN 110068724A CN 201811284821 A CN201811284821 A CN 201811284821A CN 110068724 A CN110068724 A CN 110068724A
Authority
CN
China
Prior art keywords
capacitor
peak value
detection circuit
switch
operational amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811284821.7A
Other languages
English (en)
Other versions
CN110068724B (zh
Inventor
田岛章光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Socionext Inc
Original Assignee
Socionext Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Socionext Inc filed Critical Socionext Inc
Publication of CN110068724A publication Critical patent/CN110068724A/zh
Application granted granted Critical
Publication of CN110068724B publication Critical patent/CN110068724B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1532Peak detectors
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/04Measuring peak values or amplitude or envelope of ac or of pulses
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/25Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
    • G01R19/2503Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques for measuring voltage only, e.g. digital volt meters (DVM's)
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/2481Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供峰值谷值检测电路、A/D转换器以及集成电路,其目的在于抑制死区时间的产生。峰值谷值检测电路具有:3个以上的多个电容器;比较器,对上述多个电容器中任意一个电容器的电压和输入电压进行比较;运算放大器,使上述多个电容器中任意一个电容器的电压放大;3个以上的多个开关,分别对应于上述多个电容器,使上述多个电容器分别与上述比较器、上述运算放大器、上述输入电压的供给源的任意一个连接;以及控制部,生成依次切换上述多个电容器的连接目的地的控制信号并供给到上述多个开关中的每个开关,以使上述多个电容器中的3个电容器各自的连接目的地不同。

Description

峰值谷值检测电路、A/D转换器以及集成电路
技术领域
本发明涉及峰值谷值检测电路、A/D转换器以及集成电路。
背景技术
从以往已知一种在具有比较器和电容器的峰值保持电路的后级连接A/D转换器,将从峰值保持电路作为模拟量输出的电压通过A/D转换器转换为数字值而获取电压的峰值的技术。
专利文献1:日本特开平4-31771号公报
专利文献2:日本特开2003-215173号公报
在上述的现有方式中,产生峰值保持电路不能检测电压的峰值的死区时间。具体而言,成为死区时间的期间是A/D转换器对峰值保持电路的输出进行取样的期间和使取样结束后复位的电容器的电压接近检测对象的电压的建立期间。
发明内容
本发明的目的在于抑制死区时间的产生。
本发明提供一种峰值谷值检测电路,具有:3个以上的多个电容器;比较器,对上述多个电容器中任意一个电容器的电压和输入电压进行比较;运算放大器,使上述多个电容器中任意一个电容器的电压放大;3个以上的多个开关,分别对应于上述多个电容器,使上述多个电容器分别与上述比较器、上述运算放大器、上述输入电压的供给源的任意一个连接;以及控制部,生成依次切换上述多个电容器的连接目的地的控制信号并供给到上述多个开关中的每个开关,以使上述多个电容器中的3个电容器各自的连接目的地不同。
根据本发明,能够抑制死区时间的产生。
附图说明
图1是表示第一实施方式的A/D转换器的图。
图2是对第一实施方式的开关SW1、SW2、SW3进行说明的图。
图3是对峰值检测模式和谷值检测模式的切换进行说明的图。
图4是对峰值检测模式下的峰值谷值检测电路的动作进行说明的时序图。
图5是对谷值检测模式下的峰值谷值检测电路的动作进行说明的时序图。
图6是表示比较器的一个例子的图。
图7是表示运算放大器的一个例子的图。
图8是表示第二实施方式的A/D转换器的图。
图9是表示第三实施方式的集成装置的一个例子的第一图。
图10是表示第三实施方式的集成装置的一个例子的第二图。
图11是表示集成电路中的峰值谷值检测电路的配置的例子的图。
附图标记的说明
100:A/D转换器;200:峰值谷值检测电路;210:控制部;201、202:电源;203、204:电流源;205:比较器;206:运算放大器;300:A/D转换部;350、360:切换电路;400:集成电路。
具体实施方式
(第一实施方式)
以下,参照附图对第一实施方式进行说明。图1是表示第一实施方式的A/D转换器的图。
本实施方式的A/D(Analog-to-Digital:模拟数字)转换器100具有峰值谷值检测电路200和A/D转换部300。A/D转换器100输出将从峰值谷值检测电路200作为模拟信号输出的电压通过A/D转换部300转换成数字值后的值。
本实施方式的峰值谷值检测电路200具有电源201、202、电流源203、204、比较器205、运算放大器206、控制部210、电容器C1、C2、C3、开关SW1、SW2、SW3、SW4、SW5。
电源201输出被视为峰值谷值检测电路200的峰值或者谷值的检测对象(监视对象)的电源电压。此外,在本实施方式中,将成为峰值谷值检测电路200的峰值或者谷值的检测对象的电压作为从电源201输出的电源电压,但并不限定于此。在峰值谷值检测电路200中,是检测被输入至比较器205的非反相输入端子的电压的峰值或者谷值,而该电压可以是从任何设备输出的电压。
在峰值谷值检测电路200中,比较器205的非反相输入端子与电源201连接。另外,比较器205的反相输入端子与开关SW1、SW2、SW3连接。并且,比较器205的反相输入端子与开关SW4和开关SW5的连接点连接。比较器205的输出端子与控制部210连接。换言之,从比较器205输出的输出信号亦即CMPO信号被供给到控制部210。
此外,本实施方式的比较器205优选是例如反应速度为1[nsec]以上的比较器。另外,本实施方式的比较器205例如也可以通过使钟控比较器(Clocked comparator)进行自励磁动作来实现。
开关SW4连接在与电源202连接的电流源203和开关SW5之间。开关SW5连接在开关SW4和与接地连接的电流源204之间。
电流源203在后述的峰值检测模式下经由开关SW4进行电容器C1~C3的充放电。另外,电流源204在后述的谷值检测模式下经由开关SW5进行电容器C1~C3的充放电。此外,电流源203、204的充放电的速度也可以是100[mV/nSec]左右。
运算放大器206构成一个输入端子与开关SW1、SW2、SW3连接且另一个输入端子输入运算放大器206的输出端子的信号的电压跟随器电路。运算放大器206的输出端子与A/D转换部300的输入端子连接,运算放大器206的输出信号亦即DETO信号被供给到A/D转换部300。
此外,本实施方式的运算放大器206优选是例如以100[mV/μSec]左右响应的运算放大器。另外,本实施方式的运算放大器206放大处于后述的保持工序的电容器Cn的电压值,并输出到后级的A/D转换部300。
电容器C1连接在开关SW1与接地之间,电容器C2连接在开关SW2与接地之间,电容器C3连接在开关SW3与接地之间。
开关SW1、SW2、SW3分别具有端子P、端子D、端子H、端子C。在开关SW1、SW2、SW3的每一个中,端子C与对应的电容器C1、C2、C3连接。
另外,在开关SW1、SW2、SW3中,端子P与电源201连接,端子D与比较器205的反相输入端子连接,端子H与运算放大器206的一个输入端子连接。
本实施方式的开关SW1、SW2、SW3根据从控制部210供给的控制信号SWn_P、SWn_D,SWn_H使终端C与端子P、端子D、端子H的任意一个连接。
换言之,本实施方式的开关SW1、SW2、SW3根据从控制部210供给的控制信号SWn_P、SWn_D,SWn_H使电容器C1、C2、C3与电源201、比较器205、运算放大器206的任意一个连接。
此时,控制部210生成控制信号SWn_P、SWn_D,SWn_H,以使在开关SW1、SW2、SW3的每个开关中端子C的连接目的地不同。
例如,控制部210在开关SW1中使端子C与端子P连接时,在开关SW2中使端子C与端子D连接,在开关SW3中使端子C与端子H连接。另外,控制部210在开关SW1中使端子C与端子D连接时,使开关SW2的端子C与端子P连接,使开关SW3的端子C与端子H连接。
这样,控制部210依次切换端子C的连接目的地,以使开关SW1、SW2、SW3中的端子C的连接目的地分别不同。换言之,本实施方式的控制部210通过开关SW1、SW2、SW3依次切换电容器C1、C2、C3的连接目的地。
本实施方式的开关SW4被从控制部210供给的控制信号SWP控制接通/断开(连接/切断),开关SW5被从控制部210供给的控制信号SWB控制接通/断开(连接/切断)。
本实施方式的控制部210被输入CMPO信号、STB信号、MODE信号。另外,控制部210生成控制信号SWn_P、SWn_D、SWn_H、控制信号SWP、SWB并进行输出。另外,本实施方式的控制部210具有模式切换部220。
本实施方式的模式切换部220根据MODE信号,切换峰值谷值检测电路200的动作模式。峰值检测模式是指检测电源201的电源电压的峰值的模式,谷值检测模式是指检测电源201的电源电压的谷值的模式。另外,本实施方式的控制部210根据MODE信号和CMPO信号来生成控制信号SWP和控制信号SWB。
CMPO信号是比较器205的输出信号。换言之,CMPO信号是表示对从电源201供给的电压和与比较器205连接的电容器C1~C3的任意一个电压进行了比较的结果的信号。
STB(频闪)信号是用于读取数据的定时信号。更具体而言,STB信号是用于读取与运算放大器206连接的电容器Cn的电压的定时信号。STB信号例如也可以从峰值谷值检测电路200的上位装置等输入。
MODE信号是用于使峰值谷值检测电路200的动作模式为峰值检测模式和谷值检测模式的任意一个的信号。MODE信号也可以从峰值谷值检测电路200的上位装置等输入。
本实施方式的峰值谷值检测电路200在通过MODE信号选择了峰值检测模式的情况下,检测从电源201输出的电源电压的峰值,在选择了谷值检测模式的情况下,检测从电源201输出的电源电压的谷值。
控制信号SWn_P、SWn_D、SWn_H基于STB信号和从比较器205输出的CMPO信号生成。本实施方式的开关SW1、SW2、SW3根据控制信号SWn_P、SWn_D、SWn_H切换端子C的连接目的地(端子P、端子D、端子H)。
本实施方式的A/D转换部300是低功率的A/D转换器,使从运算放大器206输出的DETO信号所示的电压成为数字值。
接下来,参照图2对本实施方式的开关SW1、SW2、SW3进行说明。
图2是对第一实施方式的开关SW1、SW2、SW3进行说明的图。图2的(A)是表示开关SW1、SW2、SW3的图,图2的(B)示出真值表。
如图2的(A)所示,本实施方式的开关SWn根据控制信号SWn_P、SWn_D、SWn_H各自的值决定端子C的连接目的地是端子P、端子D、端子H的哪一个。开关SWn中的控制信号SWn_P、SWn_D、SWn_H各自的值与端子C的连接目的地的关系由图2的(B)的真值表21示出,真值表21中示出的组合以外的组合被视为未定义。
本实施方式的开关SWn在控制信号SWn_P的值是高电平(下称H电平),控制信号SWn_D的值为低电平(下称L电平),控制信号SWn_H的值是L电平时,端子C与端子P连接。换句话说,电容器Cn与电源201连接,通过从电源201供给的电压充电(预充电)。
另外,开关SWn在控制信号SWn_P的值是L电平、控制信号SWn_D的值是H电平、控制信号SWn_H的值是L电平时,端子C与端子D连接。换句话说,电容器Cn与比较器205的反相端子连接。在峰值谷值检测电路200中,若电容器Cn与比较器205连接,则对电源电压和电容器Cn的电压进行比较,检测电源电压的峰值或者谷值。
另外,开关SWn在控制信号SWn_P的值是L电平、控制信号SWn_D的值是L电平、控制信号SWn_H的值是H电平时,端子C与端子H连接。换句话说,电容器Cn与运算放大器206的一个输入连接,从运算放大器206向A/D转换部300输出与电容器Cn的电压相应的DETO信号。
这样,在本实施方式的峰值谷值检测电路200中,通过利用控制信号SWn_P、SWn_D、SWn_H切换开关SWn,使电容器Cn持有3个状态。
3个状态是指对电容器Cn进行预充电的状态、使电容器Cn的电压接近电源电压直至检测电源电压的峰值或者谷值(建立)的状态、维持用于使后级的A/D转换部300对电容器Cn的电压值进行取样的(保持)状态。在以下的说明中,将对电容器Cn进行预充电的状态称为预充电状态,将检测峰值或者谷值的状态称为检测状态,将维持电容器Cn的电压值的状态称为保持状态。
在本实施方式的峰值谷值检测电路200中,设置3个以上的电容器Cn和开关SWn,依次切换每个电容器Cn的状态以使各电容器Cn的状态不同。
在本实施方式中,通过像这样切换各电容器Cn的状态以使各电容器Cn各自的状态不同,电容器Cn的任意一个成为检测状态的电容器。
因此,根据本实施方式,能够不中断检测状态而抑制死区时间的产生。因此,根据本实施方式,能够连续地输出峰值或谷值的检测结果。
接下来,参照图3对控制部210的峰值检测模式和谷值检测模式的切换进行说明。
图3是对峰值检测模式和谷值检测模式的切换进行说明的图。图3的(A)是对控制部210所具有的模式切换部220进行说明的图。图3的(B)是对各模式下的控制信号SWP和控制信号SWB的值进行说明的图。
本实施方式的模式切换部220被输入CMPO信号和MODE信号,输出控制信号SWP和控制信号SWB。控制信号SWP被供给到开关SW4,控制信号SWB被供给到开关SW5。
本实施方式的模式切换部220具有NOT电路221、AND电路222、223。
CMPO信号被供给到AND电路222的一个输入和AND电路223的一个输入。MODE信号被供给到AND电路222的另一个输入和NOT电路221的输入。
NOT电路221的输出被供给到AND电路223的另一个输入。AND电路223的输出作为控制信号SWB被供给到开关SW5。
在本实施方式中,如图3的(B)的真值表31所示,在MODE信号和CMPO信号的值均是L电平的情况下,控制信号SWP、控制信号SWB均为L电平。
另外,如真值表31所示,在MODE信号为L电平、CMPO信号的值为H电平的情况下,控制信号SWP为L电平,控制信号SWB为H电平。
换句话说,在本实施方式中,在MODE信号的值为L电平的情况下,控制信号SWP保持L电平,开关SW4为被切断的状态。换言之,峰值谷值检测电路200在MODE信号的值为L电平的情况下,使电容器Cn的电压放电,作为检测电源201的电源电压的谷值的谷值检测模式动作。
另外,如真值表31所示,在MODE信号为H电平,CMPO信号的值为L电平的情况下,控制信号SWP、控制信号SWB均为L电平。另外,在MODE信号和CMPO信号的值均是H电平的情况下,控制信号SWP为H电平,控制信号SWB为L电平。
换句话说,在本实施方式中,在MODE信号的值为H电平的情况下,控制信号SWB保持L电平,开关SW5为被切断的状态。换句话说,峰值谷值检测电路200在MODE信号的值为H电平的情况下,通过电源202对电容器Cn充电,作为检测电源201的电源电压的峰值的峰值检测模式动作。
接下来,参照图4以及图5对峰值谷值检测电路200的动作进行说明。
图4是对峰值检测模式下的峰值谷值检测电路的动作进行说明的时序图。
首先,对从时刻T1到时刻T2的区间K1中的峰值谷值检测电路200的动作进行说明。此外,区间K1对应于STB信号的1个周期。换言之,图4的时刻Tn是与STB信号的上升同步的时刻。因此,在本实施方式中,在峰值谷值检测电路200中,电容器Cn处于预充电状态的时间、处于检测状态的时间、处于保持状态的时间分别是STB信号的1个周期份的时间,时间比相同。
在图4的例子中,在时刻T1中,控制信号SW1_P的值是H电平,控制信号SW1_D和控制信号SW1_H的值是L电平。因此,在区间KI中,电容器C1为经由开关SW1与电源201连接的预充电状态,电压VC1上升。
另外,在时刻T1中,控制信号SW2_P、控制信号SW2_D的值是L电平,控制信号SW2_H的值是H电平。因此,在区间K1中,电容器C2为经由开关SW2与运算放大器206连接的保持状态。在区间K1中,运算放大器206将与电容器C2的电压VC2相应的DETO信号输出到A/D转换部300。
另外,在时刻T1中,控制信号SW3_P、控制信号SW3_H的值是L电平,控制信号SW3_D的值是H电平。因此,在区间K1中,电容器C3为经由开关SW3与比较器205连接的检测状态。此时,为了使电压VC3跟随电源电压VDD,电容器C3被电流源203充电。
接下来,对从时刻T2到时刻T3的区间K2进行说明。在本实施方式中,控制部210与STB信号的上升的时刻同步地切换控制信号SWn_P、控制信号SWn_D、控制信号SWn_H的值,依次切换电容器C1~C3的状态以使各个电容器为不同的状态。
在时刻T2中,控制信号SW1_P和控制信号SW1_H的值为L电平,控制信号SW1_D的值为H电平。因此,在区间K2中,电容器C1为经由开关SW1与比较器205连接的检测状态。
另外,在时刻T2中,控制信号SW2_P的值为H电平,控制信号SW2_D和控制信号SW2_H的值为L电平。因此,在区间K2中,电容器C2为经由开关SW2与电源201连接的预充电状态。
另外,在时刻T2中,控制信号SW3_P和控制信号SW3_D的值为L电平,控制信号SW3_H的值为H电平。因此,在区间K3中,电容器C3为经由开关SW3与运算放大器206连接的保持状态。
这里,在图4中,在区间K2中的时刻Tp检测到电源电压VDD的峰值。峰值是施加到比较器205的反相输入端子的电容器Cn的电压高于电源电压VDD时的电源电压VDD的值。
若在时刻Tp检测到峰值,则作为比较器205的输出信号的CMPO信号为L电平。
另外,在区间K2中,若检测到峰值,则维持电容器C1的电压VC1。并且,在时刻T3中,若开关SW1的C端子与H端子连接而电容器C1为保持状态,则与电压VC1相应的DETO信号从运算放大器206输出而被供给到A/D转换部300。
另外,在时刻T3中,开关SW2的C端的连接目的地从P端子切换到D端子,从而电容器C2从预充电状态变为检测状态。
另外,在时刻T3中,开关SW3的C端子的连接目的地从H端子切换到P端子,从而电容器C3从保持状态成为预充电状态,跟随电源电压VDD。换句话说,在本实施方式中,不将处于保持状态的电容器C3的电压VC3复位(放电)地使其跟随电源电压VDD。
因此,根据本实施方式,能够减少在将电容器Cn放电之后,用于跟随电源电压的电容器Cn的充电所需要的消耗功率。另外,根据本实施方式,能够抑制由在电容器Cn的电压VCn被复位之后的充电中产生的浪涌充电电流所引起的噪声的产生等。
并且,在本实施方式中,通过使电容器Cn在STB信号1个周期份的期间为保持状态,能够充分设置使A/D转换部300对电容器Cn的电压值进行取样的时间。
接下来,参照图5对谷值检测模式下的峰值谷值检测电路200的动作进行说明。
图5是对谷值检测模式下的峰值谷值检测电路的动作进行说明的时序图。
在图5的例子中,示出在从时刻T3到时刻T4的区间K3中的时刻Tb检测到谷值的例子。
这里,开关SW1~SW3的动作与图4相同。在图5中,由于是谷值检测模式,所以若电源电压VDD的值高于检测状态的电容器Cn的电压VCn,则输出CMPO信号。并且,在电源电压VDD的值低于检测状态的电容器Cn的电压VCn时,检测为谷值。除了上述的动作以外,与图4中说明的动作相同,所以省略说明。
以下,参照图6以及图7对比较器205和运算放大器206进行说明
图6是表示比较器的一个例子的图。本实施方式的比较器205是钟控比较器。图6的(A)示出复位动作时的比较器205的例子,图6的(B)示出进行比较动作时的比较器205的例子。
比较器205具有将输入信号IN1输入至栅极并对输出端子OUT1供给电流I1的P沟道晶体管P1以及将作为判定值或者比较值的输入信号IN2输入至栅极并对输出端子OUT2供给电流I2的P沟道晶体管P2。这些晶体管P1、P2的源极与电源Vcc连接。另外,比较器205具有根据电流I1、I2所引起的输出端子OUT1与输出端子OUT2的电位差放大输出端子OUT1、OUT2的电位差的放大电路。
该放大电路具有交叉连接栅极和漏极的P沟道晶体管P3、P4、交叉连接栅极和漏极的N沟道晶体管N5、N6,并具有锁定功能。
另外,比较器205具有在复位动作时接通并使输出端子OUT1、OUT2为接地电位的一对开关SW61、SW62。在图6的(A)所示的复位动作时开关SW61、SW62为接通状态,在图6的(B)所示的比较动作时开关SW61、SW62为断开状态。
图7是表示运算放大器的一个例子的图。运算放大器206具有晶体管TR1~TR9和逆变器71。晶体管TR1、TR2、TR5、TR6、TR9为N沟道晶体管,晶体管TR3、TR4、TR7、TR8为P沟道晶体管。
对晶体管TR1的栅极施加反相输入,对晶体管TR2的栅极施加正相输入。对晶体管TR5和晶体管TR6的栅极施加偏置。对晶体管TR8施加由逆变器71反相后的断电信号PD。对晶体管TR9施加断电信号PD。
在运算放大器206中,若断电信号PD有效,则晶体管TR8以及晶体管TR9分别导通,晶体管TR5以及TR6还有晶体管TR7分别截止,运算放大器206的动作停止,输出out为高阻抗状态。
此外,图6以及图7所示的比较器205和运算放大器206是一个例子,本实施方式的比较器205和运算放大器206的构成并不局限于此。
如上所述,根据本实施方式,具有3个电容器C,通过依次切换各电容器C的状态,能够连续地进行电源电压的峰值或者谷值的检测,并且能够抑制死区时间。
(第二实施方式)
下面,参照附图对第二实施方式进行说明。在第二实施方式中,与第一实施方式的不同点在于设置了4个以上的电容器Cn。因此,在以下的第二实施方式的说明中,仅对与第一实施方式的不同点进行说明,对于具有与第一实施方式相同的功能构成的部分标注与第一实施方式的说明中使用的附图标记相同的附图标记,并省略其说明。
图8是表示第二实施方式的A/D转换器的图。本实施方式的A/D转换器100A具有峰值谷值检测电路200A和A/D转换部300。
本实施方式的峰值谷值检测电路200A具有控制部210A、电源201、202、电流源203、204、比较器205、运算放大器206、开关SW1~SW5、SW41、SW51、电容器C1~C5。
本实施方式的控制部210A对于开关SW1~SW3、SW41、SW51分别输出用于使C端子的连接目的地为P端子、D端子、H端子的任意一个的控制信号SWn_P、SWn_D、SWn_H。
在本实施方式中,对于预充电状态、检测状态、保持状态这3个状态,设置5个电容器Cn,由此能够变更峰值谷值检测电路200A中的预充电状态的时间、检测状态的时间、以及保持状态的时间的时间比。
在图8的例子中,使电容器C1~电容器C5中的电容器C1、C2、C3同时为预充电状态。此时,电容器C1~C3是预充电状态的时间为STB信号的1个周期份的时间。换句话说,在本实施方式中,存在3个将预充电进行STB信号的1个周期份的时间的电容器Cn。这与对于一个电容器Cn将STB信号的3个周期份的时间作为预充电状态的时间是等效的。
这样,在本实施方式中,通过使多个电容器Cn同时为相同的状态,能够变更预充电状态的时间、检测状态的时间、以及保持状态的时间的时间比。
此外,在图8中,使电容器C1~C3同时为预充电状态,但并不局限于此。在本实施方式中,例如,也可以使电容器C1、C2同时为预充电状态,使电容器C3、C4同时为检测状态。
在本实施方式中,能够像这样任意变更各状态的时间比。因此,在本实施方式中,例如,若应用于与A/D转换部300对电容器C11的电压值进行取样的时间相比需要延长预充电所需要的时间、建立时间的情况等,则能够发挥A/D转换部300的性能。
(第三实施方式)
下面,参照附图对第三实施方式进行说明。在第三实施方式中,与第一实施方式的不同点在于是搭载有多个第一实施方式中说明的峰值谷值检测电路的集成电路。因此,在以下的第三实施方式的说明中,对与第一实施方式的不同点进行说明,对于具有与第一实施方式相同功能构成的部分,标注与第一实施方式的说明中使用的附图标记相同的附图标记,并省略其说明。
图9是表示第三实施方式的集成装置的一个例子的第一图。本实施方式的集成电路400具有多个峰值谷值检测电路200B-1、峰值谷值检测电路200B-2、A/D转换部300、以及切换电路350。
仅在本实施方式的峰值谷值检测电路200B-1和峰值谷值检测电路200B-2通过多个峰值谷值检测电路200B共享电源201这一点上与第一实施方式的峰值谷值检测电路200不同。
另外,在本实施方式的集成电路400中,切换电路350具有开关SW31、SW32。开关SW31切换峰值谷值检测电路200B-1与A/D转换部300的连接/切断。开关SW32切换峰值谷值检测电路200B-2与A/D转换部300的连接/切断。
此外,切换电路350也可以通过由集成电路400的上位电路(未图示)输入的切换控制信号控制开关SW31和开关SW32的接通/断开。具体而言,例如,能够通过切换电路350使开关SW31和开关SW32交替地接通,将从峰值谷值检测电路200B-1和峰值谷值检测电路200B-2这双方输出的电压转换为数字值。
图10是表示第三实施方式的集成装置的一个例子的第二图。图10所示的集成电路400A具有峰值谷值检测电路200-1~峰值谷值检测电路200-4、A/D转换部300、以及切换电路360。
在集成电路400A中,切换电路360具有开关SW33、SW34、SW35、SW36。
开关SW33切换峰值谷值检测电路200-1与A/D转换部300的连接/切断,开关SW34切换峰值谷值检测电路200-2与A/D转换部300的连接/切断。另外,开关SW35切换峰值谷值检测电路200-3与A/D转换部300的连接/切断,开关SW36切换峰值谷值检测电路200-4与A/D转换部300的连接/切断。
此外,切换电路360也可以从集成电路400A的上位电路(未图示)等供给用于指示切换开关SW33~SW36的切换控制信号,根据该切换控制信号依次切换开关SW33~SW36。
并且,在集成电路400A中,也可以从该上位电路对于峰值谷值检测电路200-1~200-4供给用于指示输出DETO信号的输出指示信号。
此时,供给到切换电路360的切换控制信号和供给到峰值谷值检测电路200-1~200-4的输出指示信号为同步的信号。具体而言,例如在开关SW33被接通而峰值谷值检测电路200-1与A/D转换部300连接的情况下,也可以对于峰值谷值检测电路200-1供给DETO信号的输出指示信号。
此外,在图10的例子中,在集成电路400A搭载有4个峰值谷值检测电路200,但并不局限于此。搭载于集成电路400A的峰值谷值检测电路200的数量也可以是任意数量。
图11是表示集成电路中的峰值谷值检测电路的配置的例子的图。在图11中,示出集成电路400A中的峰值谷值检测电路200-1~200-4的配置的例子。
在集成电路400A中,峰值谷值检测电路200-1~200-4例如也可以配置为位于集成电路400A的基板的四角。换言之,峰值谷值检测电路200-1~200-4也可以配置在集成电路400A的基板的端部的附近。
在本实施方式中,通过这样配置峰值谷值检测电路200-1~200-4,例如,能够对于形成在基板上的电源线在不同位置处检测电源电压的峰值或者谷值。
这样的情况下,优选峰值谷值检测电路200例如配置在集成电路400A执行的电路中消耗功率大的电路的附近等。另外,在电源线上的不同的位置处检测电源电压的情况下,优选峰值谷值检测电路200分散配置在集成电路400A的基板上。
以上,基于各实施方式对本发明进行了说明,但本发明并不局限于上述实施方式所示的内容。对于这些点,能够在不脱离本发明的主旨的范围内变更,能够根据其应用方式合理决定。

Claims (7)

1.一种峰值谷值检测电路,具有:
3个以上的多个电容器;
比较器,对所述多个电容器中任意一个电容器的电压和输入电压进行比较;
运算放大器,使所述多个电容器中任意一个电容器的电压放大;
3个以上的多个开关,分别对应于所述多个电容器,使所述多个电容器分别与所述比较器、所述运算放大器、所述输入电压的供给源的任意一个连接;以及
控制部,生成依次切换所述多个电容器的连接目的地的控制信号并供给到所述多个开关中的每个开关,以使所述多个电容器中的3个电容器各自的连接目的地不同。
2.根据权利要求1所述的峰值谷值检测电路,其中,
所述控制部基于被输入至所述控制部的所述比较器的输出信号和用于读取所述多个电容器中与所述运算放大器连接的电容器的电压的定时信号,生成所述控制信号。
3.根据权利要求1或者2所述的峰值谷值检测电路,其中,
所述多个电容器是4个以上,所述多个开关是4个以上,
所述控制部生成所述控制信号,以使所述多个电容器中至少2个电容器的连接目的地相同。
4.根据权利要求1~3中任一项所述的峰值谷值检测电路,其中,
所述多个电容器分别按所述输入电压的供给源、所述比较器、所述运算放大器的顺序切换连接目的地,并且,所述多个电容器各自的连接目的地接着所述运算放大器被切换到所述输入电压的供给源。
5.一种A/D转换器,其中,
所述A/D转换器具有峰值谷值检测电路和A/D转换部,
所述峰值谷值检测电路具有:
3个以上的多个电容器;
比较器,对所述多个电容器中任意一个电容器的电压和输入电压进行比较;
运算放大器,使所述多个电容器中任意一个电容器的电压放大;
3个以上的多个开关,分别对应于所述多个电容器,使所述多个电容器分别与所述比较器、所述运算放大器、所述输入电压的供给源的任意一个连接;以及
控制部,生成依次切换所述多个电容器的连接目的地的控制信号并供给到所述多个开关中的每个开关,以使所述多个电容器中的3个电容器各自的连接目的地不同,
所述A/D转换部与所述运算放大器的后级连接。
6.一种集成电路,具有:
多个峰值谷值检测电路;
A/D转换部,与所述多个峰值谷值检测电路的后级连接;以及
切换电路,控制所述多个峰值谷值检测电路与所述A/D转换部的连接/切断,
所述多个峰值谷值检测电路分别具有:
3个以上的多个电容器;
比较器,对所述多个电容器中任意一个电容器的电压和输入电压进行比较;
运算放大器,使所述多个电容器中任意一个电容器的电压放大;
3个以上的多个开关,分别对应于所述多个电容器,使所述多个电容器分别与所述比较器、所述运算放大器、所述输入电压的供给源的任意一个连接;以及
控制部,生成依次切换所述多个电容器的连接目的地的控制信号并供给到所述多个开关中的每个开关,以使所述多个电容器中的3个电容器各自的连接目的地不同。
7.根据权利要求6所述的集成电路,其中,
所述多个峰值谷值检测电路分别配置在所述集成电路的基板的端部的附近。
CN201811284821.7A 2018-01-24 2018-10-31 峰值谷值检测电路、a/d转换器以及集成电路 Active CN110068724B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018009781A JP7059647B2 (ja) 2018-01-24 2018-01-24 ピーク・ボトム検出回路、a/dコンバータ及び集積回路
JP2018-009781 2018-05-02

Publications (2)

Publication Number Publication Date
CN110068724A true CN110068724A (zh) 2019-07-30
CN110068724B CN110068724B (zh) 2021-04-06

Family

ID=67300308

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811284821.7A Active CN110068724B (zh) 2018-01-24 2018-10-31 峰值谷值检测电路、a/d转换器以及集成电路

Country Status (3)

Country Link
US (1) US10419012B2 (zh)
JP (1) JP7059647B2 (zh)
CN (1) CN110068724B (zh)

Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0431771A (ja) * 1990-05-28 1992-02-03 Advantest Corp ピーク検出器
JP2000131352A (ja) * 1998-10-28 2000-05-12 Toshiba Corp 半導体集積回路装置
JP2003215173A (ja) * 2002-01-23 2003-07-30 Nec Microsystems Ltd ピークホールド回路
US20050200510A1 (en) * 2004-01-07 2005-09-15 Semiconductor Technology Academic Research Center Analog to digital converter circuit of successive approximation type operating at low voltage
US20060125673A1 (en) * 2004-12-15 2006-06-15 Yan Lee Ramp generators for imager analog-to-digital converters
US20060208935A1 (en) * 2005-03-21 2006-09-21 Analog Devices, Inc. Analog to digital converter
US20080074153A1 (en) * 2006-09-25 2008-03-27 Fujitsu Limited Line fault detection circuit
US20100225509A1 (en) * 2009-02-10 2010-09-09 Stmicroelectronics (Grenoble 2) Sas Analog-digital converter with pipeline architecture associated with a programmable gain amplifier
CN202133712U (zh) * 2011-07-08 2012-02-01 青岛智腾微电子有限公司 一种峰值检波电路
CN202533494U (zh) * 2012-05-11 2012-11-14 四川优的科技有限公司 一种高精度峰值检测器
TW201335603A (zh) * 2012-02-21 2013-09-01 Univ Nat Sun Yat Sen 電壓峰值偵測器
US20140003105A1 (en) * 2012-06-28 2014-01-02 Chengdu Monolithic Power Systems Co., Ltd. Power factor correction circuit, the control circuit and the method thereof
US20140077985A1 (en) * 2012-03-14 2014-03-20 Panasonic Corporation Analog-to-digital conversion circuit and method of driving the same
CN204156744U (zh) * 2014-09-30 2015-02-11 深圳市南华东方科技有限公司 具有死区时间拓扑结构的自驱动同步整流电路
CN104779291A (zh) * 2014-01-14 2015-07-15 株式会社索思未来 半导体集成电路装置及其制造方法
US9329209B1 (en) * 2014-10-09 2016-05-03 Stmicroelectronics S.R.L. Peak voltage detector and related method of generating an envelope voltage
CN106405212A (zh) * 2016-12-12 2017-02-15 重庆西南集成电路设计有限责任公司 双沿触发微分法峰值检测器及峰值检测方法
CN107121587A (zh) * 2017-06-26 2017-09-01 佛山科学技术学院 峰值及过峰时刻跟踪检测电路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3947761A (en) 1973-06-26 1976-03-30 Sony Corporation Peak level indicator
JPS5045672A (zh) 1973-08-25 1975-04-23
JPS5539344Y2 (zh) 1975-07-07 1980-09-13
JPS5243379A (en) 1975-10-02 1977-04-05 Matsushita Electric Ind Co Ltd Peak holding element
JP3293576B2 (ja) 1998-12-09 2002-06-17 日本電気株式会社 ピークホールド回路
JP2004251856A (ja) * 2003-02-21 2004-09-09 Espec Corp 測定装置
JP2007151100A (ja) * 2005-10-31 2007-06-14 Sanyo Electric Co Ltd サンプルアンドホールド回路
JP4859902B2 (ja) 2008-10-01 2012-01-25 株式会社豊田中央研究所 ホールド回路

Patent Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0431771A (ja) * 1990-05-28 1992-02-03 Advantest Corp ピーク検出器
JP2000131352A (ja) * 1998-10-28 2000-05-12 Toshiba Corp 半導体集積回路装置
JP2003215173A (ja) * 2002-01-23 2003-07-30 Nec Microsystems Ltd ピークホールド回路
US20050200510A1 (en) * 2004-01-07 2005-09-15 Semiconductor Technology Academic Research Center Analog to digital converter circuit of successive approximation type operating at low voltage
US20060125673A1 (en) * 2004-12-15 2006-06-15 Yan Lee Ramp generators for imager analog-to-digital converters
US20060208935A1 (en) * 2005-03-21 2006-09-21 Analog Devices, Inc. Analog to digital converter
US20080074153A1 (en) * 2006-09-25 2008-03-27 Fujitsu Limited Line fault detection circuit
US20100225509A1 (en) * 2009-02-10 2010-09-09 Stmicroelectronics (Grenoble 2) Sas Analog-digital converter with pipeline architecture associated with a programmable gain amplifier
CN202133712U (zh) * 2011-07-08 2012-02-01 青岛智腾微电子有限公司 一种峰值检波电路
TW201335603A (zh) * 2012-02-21 2013-09-01 Univ Nat Sun Yat Sen 電壓峰值偵測器
US20140077985A1 (en) * 2012-03-14 2014-03-20 Panasonic Corporation Analog-to-digital conversion circuit and method of driving the same
CN202533494U (zh) * 2012-05-11 2012-11-14 四川优的科技有限公司 一种高精度峰值检测器
US20140003105A1 (en) * 2012-06-28 2014-01-02 Chengdu Monolithic Power Systems Co., Ltd. Power factor correction circuit, the control circuit and the method thereof
CN104779291A (zh) * 2014-01-14 2015-07-15 株式会社索思未来 半导体集成电路装置及其制造方法
CN204156744U (zh) * 2014-09-30 2015-02-11 深圳市南华东方科技有限公司 具有死区时间拓扑结构的自驱动同步整流电路
US9329209B1 (en) * 2014-10-09 2016-05-03 Stmicroelectronics S.R.L. Peak voltage detector and related method of generating an envelope voltage
CN106405212A (zh) * 2016-12-12 2017-02-15 重庆西南集成电路设计有限责任公司 双沿触发微分法峰值检测器及峰值检测方法
CN107121587A (zh) * 2017-06-26 2017-09-01 佛山科学技术学院 峰值及过峰时刻跟踪检测电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
戴扬等: "一种基于RTD和HEMT的单片集成逻辑电路(英文) ", 《半导体学报》 *

Also Published As

Publication number Publication date
US20190229744A1 (en) 2019-07-25
JP7059647B2 (ja) 2022-04-26
JP2019128248A (ja) 2019-08-01
CN110068724B (zh) 2021-04-06
US10419012B2 (en) 2019-09-17

Similar Documents

Publication Publication Date Title
US7116170B2 (en) Differential amplifier and calculation amplifier
CN102265516B (zh) 用来最小化rflatness和改善音频性能的恒定开关vgs电路
KR101645041B1 (ko) 볼티지·레귤레이터
US20040036783A1 (en) Asymmetric comparator for use in pixel oversaturation detection
US7750724B2 (en) Temperature and process-stable magnetic field sensor bias current source
US20120092058A1 (en) Open loop rail-to-rail precharge buffer
US7394309B1 (en) Balanced offset compensation circuit
US8054122B2 (en) Analog switch with a low flatness operating characteristic
CN101813757B (zh) 磁检测电路
CN103684295B (zh) 宽共模电流传感放大器的装置和方法
TW201710688A (zh) 電壓監測器
CN109283475A (zh) 磁传感器电路
US20110163899A1 (en) Sample and hold circuit and method for controlling same
US8405449B2 (en) Resettable high-voltage capable high impedance biasing network for capacitive sensors
US7295042B2 (en) Buffer
CN110068724A (zh) 峰值谷值检测电路、a/d转换器以及集成电路
CN101651447A (zh) 放大电路
US6232805B1 (en) Buffer circuit with voltage clamping and method
US7408389B2 (en) Output circuit with signal level shift
CN101366268A (zh) 影像信号输出电路及具有它的半导体集成电路
CN101558562B (zh) 电平位移电路及其驱动方法、以及具有电平位移电路的半导体电路装置
CN100464504C (zh) 一种模拟信号采样装置
KR20210155602A (ko) 저잡음 전하 증폭 장치 및 비교기
CN219068179U (zh) 一种模拟电压比较器
US11050390B2 (en) Amplifier circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant