CN109983707B - 集成电路中单频带发射和接收路径至多频带发射和接收路径的重新配置 - Google Patents

集成电路中单频带发射和接收路径至多频带发射和接收路径的重新配置 Download PDF

Info

Publication number
CN109983707B
CN109983707B CN201780063674.8A CN201780063674A CN109983707B CN 109983707 B CN109983707 B CN 109983707B CN 201780063674 A CN201780063674 A CN 201780063674A CN 109983707 B CN109983707 B CN 109983707B
Authority
CN
China
Prior art keywords
digital
signal
mode
circuit stage
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201780063674.8A
Other languages
English (en)
Other versions
CN109983707A (zh
Inventor
B·法利
J·E·麦格拉斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xilinx Inc
Original Assignee
Xilinx Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xilinx Inc filed Critical Xilinx Inc
Publication of CN109983707A publication Critical patent/CN109983707A/zh
Application granted granted Critical
Publication of CN109983707B publication Critical patent/CN109983707B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0483Transmitters with multiple parallel paths
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/403Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
    • H04B1/406Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency with more than one transmission mode, e.g. analog and digital modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

示例的发射器(104)包括第一和第二电路级(250,252)和接口电路(206)。第一电路级被配置为从基带信号生成调制信号,每个调制信号具有不同的载波频率。第二电路级被配置为生成射频(RF)能量,RF能量将由天线(110)辐射。接口电路被耦合在第一电路级和第二电路级之间。第二电路级和接口电路可配置成提供第一模式和第二模式。在第一模式中,第二电路级提供发射路径(114),接口电路将每个调制信号耦合到相应的一个发射路径。在第二模式中,第二电路级提供第一发射路径(114),接口电路将至少两个调制信号的和值耦合到第一发射路径。

Description

集成电路中单频带发射和接收路径至多频带发射和接收路径 的重新配置
技术领域
本申请的示例大体涉及电子电路,具体地,涉及集成电路中单频带发射和接收路径至多频带发射和接收路径的重新配置。
背景技术
当前的远端射频头(remote radio head,RRH)架构通常支持至每个天线的单频带发射和接收路径。为了降低系统成本,存在通过同一天线同时发射多个频带(“多频带”发射和接收)的市场需求。通常在给定的发射/接收路径内使用专用数字信号处理器(DSP)电路来实现多频带支持。然而,有无数的单频带和多频带部署要求。在尝试支持所有部署要求时,使用专用DSP电路会导致缺乏灵活性并增加成本开销。
发明内容
本申请描述了用于在集成电路(IC)中将单频带发射和接收路径重新配置成多频带发射和接收路径的的技术。在一个示例中,发射器包括第一电路级、第二电路级和接口电路。所述第一电路级被配置为从基带信号生成调制信号,每个所述调制信号包括数字信号,所述数字信号具有多个载波频率中的相应载波频率。所述第二电路级被配置为生成射频RF能量,所述RF能量将由一个或多个天线辐射。所述接口电路被耦合在所述第一电路级和所述第二电路级之间。所述第二电路级和所述接口电路可配置为提供第一模式和第二模式。在所述第一模式中,所述第二电路级提供多个发射路径,所述接口电路将每个所述调制信号耦合到所述多个发射路径中的相应的一个发射路径。在所述第二模式中,所述第二电路级提供第一发射路径,所述接口电路将至少两个所述调制信号的和值耦合到所述第一发射路径。
在另一个示例中,接收器包括第一电路级、第二电路级和接口电路。所述第一电路级被配置为从一个或多个天线接收射频RF能量。所述第二电路级包括多个解调路径,每个所述解调路径包括数字解调器,所述数字解调器被配置为处理多个频率中的相应频率。所述接口电路被耦合在所述第一电路级和所述第二电路级之间。所述第一电路级和所述接口电路可配置成提供第一模式和第二模式。在所述第一模式中,所述第一电路级从所述RF能量生成多个数字信号,所述接口电路将所述多个数字信号中的每个数字信号耦合到所述多个解调路径中的相应一个解调路径。在所述第二模式中,所述第一电路级从所述RF能量生成第一数字信号,所述接口电路将所述第一数字信号耦合到所述多个解调路径中的至少两个解调路径。
参考以下的详细说明,可以理解这些和其它方面。
附图说明
因此,可以通过参考示例的实施方式详细地理解本申请的上述特征并可以获得在上面简要概述的更具体的描述,其中一些实施例在附图中描述。然而,应当注意,附图仅示出了典型的示例实施方式,因此不应视为限制本申请的范围。
图1是根据示例描绘通信系统的框图。
图2是根据示例描绘发射器的框图。
图3是根据示例描绘图2发射器的配置的框图。
图4是根据示例描绘图2发射器的另一配置的框图。
图5是根据示例描绘接收器的框图。
图6是根据示例描绘图5接收器的配置的框图。
图7是根据示例描绘图5接收器的另一配置的框图。
图9是根据示例描绘对可配置的单频带/多频带发射器进行配置的方法的流程图。
图10是根据示例描绘对可配置的单频带/多频带接收器进行配置的方法1000的流程图。
为了便于理解,在可能的情况下,使用相同的附图标记来表示附图中共有的相同元件。预期一个示例的元件可以被有利地合并到其他示例中。
具体实施方式
以下参考附图描述了各种特征。应当指出,附图可以或可以不按比例绘制,并且在所有附图中相似结构或功能的元件由相同的附图标记表示。应当指出,附图仅旨在帮助描述特征。它们并非旨在作为对要求保护的发明的详尽描述,或作为对要求保护的发明的范围限制。另外,图示的示例不必具有所示的所有方面或优点。结合特定示例描述的方面或优点不必限于该示例,并且即使未如此示出,或者即使没有如此明确地描述,它们也可以在任何其他示例中实施。
图1是根据示例描绘通信系统100的框图。通信系统100包括符号发生器102、数据发生器108、收发器101和天线110。通信系统100还可以包括控制器112,控制器112被配置成控制收发器101。符号发生器102、数据发生器108、控制器112和收发器101可以是集成电路(IC)150的一部分。天线110可以通过外部传输线(未示出)耦合到IC 150。
收发器101包括可配置的单频带/多频带发射器104(简称为“发射器104”)和可配置的单频带/多频带接收器106(简称为“接收器106”)。符号发生器102的输入接收要发射的输入数据。符号发生器102的输出耦合到发射器104的输入。发射器104的输出耦合到天线110。接收器106的输入耦合到天线110。接收器106的输出耦合到数据发生器108的输入。数据发生器108的输出提供输出数据。控制器112的输出分别耦合到发射器104和接收器106的控制输入。
在运行时,符号发生器102从输入数据生成基带信号。输入数据包括数据比特。符号发生器102将输入数据的数据比特映射到特定数字调制方式的调制字母表(modulationalphabet)中的二维符号中。可以采用各种数字调制方式。例如,16级正交振幅调制(QAM)方式包括16个符合的字母表(也称为星座图constellation),其中每个符号表示输入数据的四个数据比特。每个二维符号由同相(I)坐标和正交相位(Q)坐标表示。对于诸如QAM、正交相移键控(QPSK)等类似的正交调制方式,符号发生器102为每个符号生成I和Q分量。对于诸如幅移键控(ASK)的单相调制方式,符号发生器102为每个符号生成I分量(Q分量为零)。通常,符号发生器102生成基带信号,其可以包括具有I符号分量的I基带信号或者包括分别具有I和Q符号分量的I和Q基带信号。
每个基带信号都是数字信号。如这里所使用的,数字信号是k比特代码的序列,其中k是大于零的正整数。例如,每个代码表示符号的I或Q分量的值。每单位间隔的代码数量称为码率(采样率)。数字信号在概念上也可以被看作为离散时间离散幅度信号(discretetime,discrete-amplitude signal),其中在每个离散时间的信号的幅度选自2k个离散值。
发射器104响应于由符号发生器102输出的基带信号生成一个或多个射频(RF)模拟信号。模拟信号是连续时间连续幅度信号(continuous-time,continuous-amplitudesignal)。发射器104包括多个调制器路径113,并且可配置为包括一个或多个发射路径114。每个发射路径114都耦合到天线110。在第一模式(“单频带模式”)中,发射器104被配置为包括多个发射路径114。调制器路径113从基带信号生成调制信号,并且每个发射路径114都输出生成自调制信号并具有单个RF频带的RF模拟信号。在单频带模式中,发射器104输出多个RF模拟信号,每个RF模拟信号都具有不同的RF频带,用于天线110的辐射。
在第二模式(“多频带模式”)中,调制器路径113从基带信号生成调制信号,并且一个或多个发射路径114中的每一个发射路径都接收至少两个调制信号的和值。在多频带模式中,每个发射路径114输出通过组合多个调制信号的多个频带而生成的RF模拟信号。发射器104输出一个或多个RF模拟信号用于天线110的辐射。如下面进一步讨论的,发射器104可包括多个多频带模式。发射器104的模式由控制器112选择。
接收器106从由天线110接收的RF能量生成基带信号。接收器106包括多个解调器路径116,并且可配置为包括一个或多个接收路径115。每个接收路径115都耦合到天线110。每个解调器路径116解调不同的载波频率。在第一模式(“单频带模式”)中,接收器106被配置为包括多个接收路径115。接收路径115从由天线110接收的RF能量生成数字信号,每个解调器路径116输出从相应的一个数字信号生成的基带信号。在第二模式(“多频带模式”)中,接收器106被配置为包括一个或多个接收路径115。每个接收路径115从由天线110接收的RF能量生成数字信号。然后,由一个接收路径115生成的数字信号被耦合到至少两个解调器路径116。因此,多个解调器路径116共享每个接收路径115。如下面进一步讨论的,接收器106可以包括多个多频带模式。接收器106的模式由控制器112选择。
数据发生器108从由接收器106输出的基带信号生成输出数据。数据发生器108基于用于发射数据的特定数字调制方式的调制字母表将基带信号的符号映射到输出数据的比特。数据发生器108执行符号发生器102的反向过程。
发射器104能够使两个或更多个单频带发射路径被动态地重新配置,以支持多频带传输。多频带传输是通过将输入多路复用和添加到发射路径而实现的。发射器104不需要专用多频带数字信号处理器(DSP)电路来实现多频带支持。同样,接收器106能够使两个或更多个单频带接收路径被动态地重新配置,以支持多频带接收。多频带接收是通过多路复用接收路径的输出而实现的。接收器106不需要专用DSP电路来实现多频带支持。因此,收发器101提供灵活性以支持用于多个低开销无线电架构的单频带或多频带传输和接收。
图2是根据示例描绘发射器104的框图。发射器104包括第一电路级250、接口电路206和第二电路级252。第一电路级250的输入接收要发射的基带信号。第一电路级250的输出耦合到接口电路206的输入。第一电路级250的输出提供调制信号。通常,调制信号包括由基带信号调制的数字载波信号。接口电路206的输出耦合到第二电路级252的输入。接口电路206选择性地将调制信号耦合到由第二电路级252实现的发射路径114。第二电路级252的输出耦合到天线110。在运行时,第二电路级252的输出提供要由天线110辐射的RF模拟信号。
在一个示例中,第一电路级250包括多个内插器203、数字调制器202和数控振荡器(NCO)204。内插器203的输入接收基带信号。内插器203的输出耦合到数字调制器202的输入。数字调制器202的本地振荡器(LO)输入耦合到NCO 204的输出。数字调制器202的输出耦合到接口电路206的输入。每个调制器路径113包括数字调制器202中的一个数字调制器。在图2的示例中,第一电路级250包括N个数字调制器2021到202N,其中N是大于1的整数。因此,发射器104包括N个调制器路径113。内插器203包括同相内插器203I1到203IN和正交内插器203Q1到203QN。内插器203I1和203Q1耦合到数字调制器2021,内插器203IN和203QN耦合到数字调制器203N。NCO 204包括NCO 2041至204N。NCO 2041至204N中的每一个NCO都耦合到数字调制器2021至202N中相应的一个数字调制器。
在运行时,内插器203接收具有特定采样率的基带信号。内插器203内插基带信号以增加采样率,用于供数字调制器202处理。数字调制器202将基带信号与NCO 204产生的数字载波信号混合。内插器203增加基带信号的采样率以匹配由NCO 204产生的数字载波信号的采样率。在该例子中,同相内插器203I内插I基带信号,正交相位内插器203Q内插Q基带信号。每个NCO 204生成一对数字载波信号,每个数字载波信号包括具有特定载波频率的离散时间离散幅度正弦波。在各种配置中,载波频率可以是中频(IF)频率或RF频率。这对数字载波信号彼此正交(例如,相位相差90度)。
数字调制器202从由内插器203输出的基带信号和由NCO 204输出的数字载波信号生成调制信号。通常,数字调制器202用基带信号调制数字载波信号以生成调制信号。每个调制信号包括从基带频率(基带信号的采样率)偏移的载波频率。在一种配置中,每个调制信号的载波频率是RF频率。这支持直接RF发射器架构,其中基带信号直接调制RF载波。在这样的配置中,NCO 204输出具有选择的RF频率的数字载波信号。
在另一种配置中,每个调制信号的载波频率是IF频率。这支持IF至RF发射器架构,其中基带信号调制IF载波,然后IF载波被上变频到RF载波。在这样的配置中,NCO 204输出具有选择的IF频率的数字载波信号。
在一种配置中,每个数字调制器202经由单个输出端输出一个调制信号。调制信号是由I基带信号调制的同相数字载波信号与由Q基带信号调制的正交相位数字载波的和值。在这种情况下,调制信号的幅度和相位由一对I和Q基带信号调制。当然,如果Q基带信号总是为零(例如,采用诸如ASK的同相调制方式),则调制信号是由I基带信号调制的同相数字载波。载波频率可以是IF频率或是RF频率。
在另一种配置中,每个数字调制器202经由两个输出端输出两个调制信号。也就是说,每个数字调制器202包括提供I和Q调制信号的I和Q输出。I调制信号包括由I基带信号调制的I数字载波信号,Q调制信号包括由Q基带信号调制的Q数字载波信号。载波频率是IF频率。在另一种配置中,可以绕过数字调制器202,允许内插的I和Q基带信号直接传递到接口电路206。因此,发射器104同时支持实数IF/RF(real IF/RF)发射器架构和复数IF(complexIF)发射器架构。第一电路级250的配置可以由控制器112控制。
第二电路级252包括数模转换器(DAC)208、滤波器209和功率放大器(PA)214。在本示例中,第二电路级252包括N个DAC 2081到208N、N个滤波器2091到209N以及N个PA 2141到214N。DAC 208的输入耦合到接口电路206的输出。DAC 208的输出耦合到滤波器209的输入。滤波器209的输出耦合到PA 214的输入。PA 214的输出耦合到天线110。在一些示例中,第二电路级252还包括模拟调制器210、滤波器212和PA 216。模拟调制器210的输入耦合到滤波器209的输出。模拟调制器210的输出耦合到滤波器212的输入。滤波器212的输出耦合到PA216的输入。PA 216的输出耦合到天线110。
第二电路级252实现发射路径114。在各种配置中,一些发射路径114A每个都包括DAC 208、滤波器209和PA 214。例如,第二电路级252可以被配置为包括N个发射路径114A。其他输出路径114B每个都包括DAC 208、滤波器209、模拟调制器210、滤波器212和PA 216。第二电路级252可以被配置为包括N个或更少个输出路径114B。例如,第二电路级252可以被配置为包括N/2个输出路径114B。通过由控制器112输出的控制信号,可以选择性地启用模拟调制器210、PA 214和PA 216。因此,取决于发射器104的模式,第二电路级252可包括发射路径114的不同配置。
取决于控制器112选择的模式,接口电路206将由第一电路级250输出的调制信号耦合到在第二电路级252中实现的一个或多个发射路径114。如下面的示例所示,接口电路206可包括加法器和多路复用器,它们可配置为基于选择的模式在发射路径114之间路由调制信号。在一种模式(“单频带模式”)中,接口电路206被配置为将第一电路级生成的N个调制信号耦合到在第二电路级252中实现的相应的N个发射路径114。例如,如果调制信号包括RF载波频率,则接口电路206被配置为将N个调制信号耦合到N个发射路径114A(例如,单频带直接RF架构)。如果信号包括IF载波频率,则接口电路206被配置为将N个调制信号耦合到N个发射路径114B(例如,单频带实数IF架构)。在这样的示例中,模拟调制器210起到将IF信号上变频为RF信号以供天线110辐射的作用。仅仅使用每个模拟调制器210的单个输入。
在另一模式(“多频带模式”)中,接口电路206被配置为组合调制信号,并将组合的调制信号耦合到由第二电路级252实现的发射路径114。即,在多频带模式中,接口电路206被配置为将第一电路级250输出的至少两个调制信号的和值耦合到相应的发射路径114,其中形成每个和值的至少两个调制信号具有不同的载波频率。下面描述用于发射器104的示例多频带模式。接口电路206的配置由控制器112基于发射器104的选择的模式进行设置。
图3是根据示例描绘发射器104的配置300的框图。在本示例中,接口电路206包括加法器3021至3023(统称为“加法器302”)、多路复用器3041至3043(统称为“多路复用器304”)以及多路复用器3061至3063(统称为“多路复用器306”)。多路复用器304和306中的每一个多路复用器包括两个输入和一个输出。每个加法器302包括两个输入和一个输出。
在本示例中,接口电路206接收来自四个数字调制器2021到2024的输出,并向四个DAC 2081到2084提供输出(例如,图2中的N=4)。多路复用器304和306的第一输入均耦合到参考电压(例如,电接地)。加法器3021至3023的第一输入被配置为分别从数字调制器2021至2023接收调制信号(指定的信道(Ch)1-3)。加法器3021的输出耦合到DAC 2081的输入,而加法器3022和3023的输出分别耦合到多路复用器3061和3062的第二输入。加法器3021至3023的第二输入分别耦合到多路复用器3041至3043的输出。多路复用器3041和3042的第二输入分别耦合到加法器3022和3023的输出。多路复用器3063的第二输入耦合到数字调制器2024的输出(指定的Ch.4)。多路复用器3043的第二输入还被耦合到数字调制器2024的输出。多路复用器3041到3043以及多路复用器3061到3063的控制输入分别从控制器112接收使能信号EN1到EN3。多路复用器3061至3063的控制输入将使能信号EN1至EN3反相。
第二电路级252包括发射路径114A1到114A4。每个发射路径114A包括DAC 208、滤波器209和PA 214。对于每个发射路径114A,DAC 208将数字调制信号转换为模拟信号。滤波器209从模拟信号(例如,DAC图像)中移除图像。PA 214增加模拟信号的功率用于天线110的辐射。发射路径114A1到114A4输出RF模拟信号RF1到RF4
在运行时,信道1-4中的每一个信道是具有从基带频率偏移的特定载波频率的调制信号。信道1-4上的调制信号可包括载波频率F1-F4。在本示例中,载波频率F1-F4包括不同的RF频率。每个使能信号EN1至EN3是指示逻辑“1”或逻辑“0”的双态信号。当多路复用器304和306的控制输入接收逻辑“0”时,多路复用器304和306选择第一输入。当多路复用器304和306的控制输入接收逻辑“1”时,多路复用器304和306选择第二输入。
在第一模式(单频带模式)中,使能信号EN1至EN3为逻辑“0”。因此,在单频带模式中,多路复用器3041至3043选择第一输入(例如,参考电压),并且信道1至3通过加法器3021至3023。在单频带模式中,多路复用器3061至3063选择第二输入,它们是加法器3022至3033的输出。这样,DAC 2081至2084分别接收信道1至4作为输入。信号RF1至RF4分别包括载波频率F1至F4。
在另一模式(多频带模式)中,使能信号EN1至EN3为逻辑“1”。在这种多频带模式中,多路复用器3041至3043选择第二输入(例如,分别为加法器3022至3023的输出和Ch4)。这样,Ch4被添加到Ch3,Ch3和Ch4的和值被添加到Ch2,并且Ch2-Ch4的和值被添加到Ch1。加法器3021的输出将所有Ch1到Ch4的和值提供给DAC 2081的输入。在这种多频带模式中,信号RF1包括具有载波频率F1到F4的四个频带。
其他多频带模式也是可能的。例如,如果EN1和EN3是逻辑“1”而EN 2是逻辑“0”,则将Ch1和Ch2相加,将Ch3和Ch4相加。信号RF1包括载波频率为F1和F2的两个频带,信号RF2包括载波频率为F3和F4的两个频带。在另一个例子中,使能信号EN1和EN2是逻辑“1”,EN3是逻辑“0”。在这样的示例中,信号RF1包括载波频率为F1-F3的三个频带,信号RF4包括载波频率为F4的单个频带。接口电路206可以支持多于或少于四个的信道。
图4是根据另一示例描绘发射器104的另一配置400的框图。在本示例中,接口电路206包括加法器4021至4024(统称为加法器402)和多路复用器4041至4044(统称为多路复用器404)。每个多路复用器404包括两个输入和一个输出。每个加法器402包括两个输入和一个输出。
加法器4021的第一输入耦合到数字调制器2021的同相输出(指定的Ch1_I),加法器4021的第二输入耦合到多路复用器4041的输出。加法器4022的第一输入耦合到数字调制器2021的正交相位输出(指定的Ch2_Q),加法器4022的第二输入耦合到多路复用器4042的输出。多路复用器4041和4042的第一输入耦合到参考电压(例如,电接地)。多路复用器4041的第二输入耦合到数字调制器2022的同相输出(指定的Ch2_I)。多路复用器4042的第二输入耦合到数字调制器2021的正交相位输出(指定的Ch1_Q)。多路复用器4041和4042的控制输入耦合到由控制器112提供的控制信号EN1。加法器4021和4022的输出分别耦合到DAC 2081和2082的输入。
加法器4023的第一输入耦合到数字调制器2023的同相输出(指定的Ch3_I),加法器4023的第二输入耦合到多路复用器4043的输出。加法器4024的第一输入耦合到数字调制器2024的正交相位输出(指定的Ch4_Q),加法器4024的第二输入耦合到多路复用器4044的输出。多路复用器4043和4044的第一输入耦合到参考电压(例如,电接地)。多路复用器4043的第二输入耦合到数字调制器2024的同相输出(指定的Ch4_I)。多路复用器4044的第二输入耦合到数字调制器2023的正交相位输出(指定的Ch3_Q)。多路复用器4043和4044的控制输入耦合到由控制器112提供的控制信号EN2。加法器4023和4024的输出分别耦合到DAC 2083和2084的输入。
在本示例中,DAC 2081和2082的输出分别耦合到模拟调制器2101的同相输入和正交相位输入。DAC 2083和2084的输出分别耦合到模拟调制器2102的同相输入和正交相位输入。为清楚起见,滤波器209和212被省略,但是被设置在DAC 208和PA 214之间以及在模拟调制器210和PA 216之间,如图2所示。
使能信号EN1和EN2中的每一个是指示逻辑“1”或逻辑“0”的双态信号。当多路复用器404的控制输入接收逻辑“0”时,多路复用器404选择第一输入。当多路复用器404的控制输入接收逻辑“1”时,多路复用器404选择第二输入。在第一模式(单频带模式)中,使能信号EN1和EN2是逻辑“0”。在单频带模式中,每个加法器402将其输入信号传递到相应的DAC208。在加法器402的第一输入处的信号(即,Ch1_I、Ch2_Q、Ch3_I和Ch4_Q)可以是调制信号,每个信号都包括不同的RF频段。PA 2141至2144的输出分别提供RF信号直接(Direct)RF1至直接RF4。信号直接RF1至直接RF4分别包括具有载波频率F1至F4的频带。因此,在单频带模式中,发射器104包括四个单频带直接RF输出路径114A1到114A4。在单频带模式中,控制器112可以禁用模拟调制器210和PA 216。
在另一模式(多频带模式)中,使能信号EN1和EN2是逻辑“1”。在这种多频带模式中,多路复用器404选择第二输入。这样,加法器4021的输出是Ch1_I和Ch2_I的和值;加法器4022的输出是Ch1_Q和Ch2_Q的和值;加法器4023的输出是Ch3_I和Ch4_I的和值;加法器4024的输出是Ch3_Q和Ch4_Q的和值。信号Ch1_I至Ch4_I和Ch1_Q至Ch4_Q4中的每一个信号可以是包括IF载波频率(例如,用于信道1至4的IF1至IF4)的调制信号。同相信道Ch1_I至Ch4_I包括同相调制信号,正交相位信道Ch1_Q至Ch4_Q包括正交相位调制信号。DAC 2081将多频带同相模拟信号输出到模拟调制器2101的同相输入(具有IF载波频率IF1和IF2),DAC 2082将多频带正交相位模拟信号输出到模拟调制器2101的正交相位输入(具有IF频率IF1和IF2)。模拟调制器2101对多频带同相和正交相位模拟信号进行上变频以及求和值,PA 2161输出RF模拟信号(复合RF1)。复合RF1信号包括由同相和正交相位信号调制的单个RF载波频率,其中每个同相和正交相位信号都具有多个IF载波频率。
DAC 2083将多频带同相模拟信号输出到模拟调制器2103的同相输入(具有IF频率IF3和IF4),DAC 2084将多频带正交相位模拟信号输出到模拟调制器2104的正交相输入(具有IF频率IF3和IF4)。模拟调制器2102对多频带同相和正交相位模拟信号进行上变频和求和值,PA 2162输出RF模拟信号(复合RF2)。复合RF2模拟信号包括由同相和正交相位信号调制的单个RF载波频率,其中每个同相和正交相位信号都具有多个IF载波频率。因此,在该多频带模式中,发射器104包括两个发射路径114B1和114B2。在多频带模式中,控制器112可以禁用PA 2141至2144
图4的示例示出了2个独立的2频带IQ发射器。在另一示例中,利用另一级多路复用和相关联的加法器,可以将相同的电路块配置为单个4频带IQ发射器。
参考图2,第一电路级250和第二电路级252中的每一个电路级都可以具有如图所示的固定结构。接口电路206可以具有固定结构,例如图3所示的结构或图4所示的结构。在另一个例子中,接口电路206的结构可以是可配置的。控制器112可以将接口电路206配置为具有图3所示的结构或图4所示的结构。
图5是根据示例描绘接收器106的框图。接收器106包括第一电路级552、接口电路506和第二电路级550。第一电路级552的输入从天线110接收RF能量。第一电路级552的输出耦合到接口电路506的输入。第一电路级552的输出提供从接收的RF能量生成的数字信号。接口电路506的输出耦合到第二电路级550的输入。接口电路506选择性地将数字信号耦合到由第二电路级550实现的解调器路径116。第二电路级550的输出提供基带信号。
第一电路级552包括模数转换器(ADC)508和低噪声放大器(LNA)514。在本示例中,第一电路级552包括N个ADC 5081到508N,以及N个LNA 5141到514N。LNA 514的输入耦合到天线110。LNA 514的输出耦合到ADC 508的输入。ADC 508的输出耦合到接口电路506的输入。在一些示例中,第一电路级552还包括模拟解调器510和LNA 516。LNA 516的输入耦合到天线110。LNA 516的输出耦合到模拟解调器510的输入。每个模拟解调器510的输出都耦合到ADC 508的输入。
第一电路级552实现多个接收路径115。在运行时,一些接收路径115A包括ADC 508和耦合到天线110的LNA 514。接收路径115A的带宽包括所接收到的至少一个RF频率。例如,第一电路级552可以包括N个接收路径115A。其他接收路径115B包括LNA 514、模拟解调器510和ADC 508。接收路径115B的带宽包括所接收到的至少一个RF频带。第一电路级552可包括N个或更少个接收路径115B。例如,第一电路级552可以包括N/2个接收路径115B。模拟解调器510、LNA 514/516和ADC 508可以通过控制器112输出的控制信号被选择性地启用。因此,取决于接收器106的模式,第一电路级552可以包括接收路径115的不同配置。
取决于由控制器112选择的模式,接口电路506将由第一电路级552输出的数字信号耦合到在第二电路级550中实现的一个或多个解调器路径116。如下面的示例所示,接口电路506可包括多路复用器,多路复用器可配置为基于所选的模式在解调器路径116之间路由数字信号。在一种模式(“单频带模式”)中,接口电路506被配置为将由第一电路级552生成的N个数字信号耦合到在第二电路级550中实现的相应的N个解调器路径116。例如,N个接收路径115中的每个接收路径可以包括具有N个RF频带中的相应一个RF频带的带宽。因此,每个数字信号都具有不同的RF频带。N个解调器路径116中的每个解调器路径都可以处理不同的RF载波频率以恢复基带信号(例如,单频带直接RF架构)。
在另一模式(“多频带模式”)中,接口电路506被配置为将一个或多个数字信号中的每一个数字信号都耦合到由第二电路级550实现的多个解调器路径116,每个解调器路径116处理不同的载波频率。也就是说,在多频带模式中,接口电路506被配置为将给定的数字信号耦合到解调器路径116中的至少两个解调器路径,其中至少两个解调器路径116处理不同的载波频率。下面描述接收机106的示例多频带模式。控制器112基于接收器106的所选的模式来设置接口电路506的配置。
在示例中,第二电路级550包括多个数字解调器502、多个抽取器(decimator)503和多个NCO 504。数字解调器502的输入耦合到接口电路506的输出。数字解调器502的输出耦合到抽取器503的输入。数字解调器502的LO输入耦合到NCO 504的输出。抽取器503的输出提供基带信号。在图5的示例中,第二电路级550包括N个数字解调器5021至502N,其中N是大于1的整数。每个解调器路径116包括解调器502中的相应一个解调器(例如,N个解调器路径116)。抽取器503包括同相抽取器503I1至503IN和正交相位抽取器503Q1至503QN。抽取器503I1和503Q1耦合到数字解调器5031,抽取器503IN和503QN耦合到数字解调器503N。NCO 504包括NCO 5041至504N。NCO 5041至504N中的每一个NCO耦合到数字解调器5021至502N中的相应一个数字解调器。
在运行时,接收路径115从接收的RF能量生成数字信号。每个数字解调器502解调不同的载波频率。取决于所采用的特定数字调制方式,数字解调器502可以执行同相或正交解调。NCO 204生成LO信号,每个LO信号具有选定的载波频率。取决于接收器配置,所选择的载波频率可以是RF频率或IF频率。抽取器503降低由数字解调器502输出的基带信号的采样率。接收器106同时支持实数IF/RF和复数IF接收器架构。第一电路级552的配置可以由控制器112控制。
图6是根据示例示出接收器106的配置600的框图。在该示例中,接口电路506包括多路复用器6021至6023(统称为多路复用器602)。接收路径115A1到115A4包括LNA 5141到5144和ADC 5081到5084(例如,N=4)。多路复用器6021至6023的第一输入分别耦合到ADC5082至5084的输出。多路复用器602的第二输入耦合到ADC 5081的输出。多路复用器6021至6023的控制输入接收由控制器112提供的使能信号EN1到EN3。ADC 5081的输出为第一解调器(demod1)提供数字信号。多路复用器6021至6023的输出为第二、第三和第四解调器(demod2、demod3和demod4)提供数字信号。
在运行时,当EN1至EN3处于逻辑“0”时,多路复用器602选择第一输入。在单频带模式中,使能信号EN1至EN3被设置为逻辑“0”。在单频带模式中,数字信号被提供给第一解调器用以处理RF1的载波频率,数字信号被提供给第二解调器用以处理RF2的载波频率,数字信号被提供给第三解调器用以处理RF3的载波频率,数字信号被提供给第四解调器用以处理RF4的载波频率。每条接收路径115A都具有包括RF1-RF4的RF频带中的相应一个频带的带宽。
当EN1到EN3被设置为逻辑“1”时,多路复用器602选择第二输入(例如,ADC 5081的输出)。在多频带模式中,使能信号EN1至EN3被设置为逻辑“1”。在多频带模式中,由接收路径115A1输出的数字信号耦合到第一至第四解调器中的每一个解调器,每个解调器处理RF1至RF4的不同载波RF频率。接收路径115A1具有包括RF1至RF4的每个RF频带的带宽。其他多频带模式也是可能的(例如,仅EN1为“1”、EN1和EN2为“1”以及EN3为“0”)。此外,可以提供更完整的多路复用选项。例如,可以为两个独立的2频带接收器提供多路复用,其中demod1和demod2由ADC 5081驱动,而demod3和demod4由ADC 5083驱动。在另一示例中,可以使用完全交叉开关(cross-bar)多路复用器来提供完全的灵活性,使得源ADC接收器的组合可驱动解调器路径。
图7是根据示例示出接收器106的配置700的框图。在该示例中,接口电路506包括多路复用器7021至7024(统称为多路复用器702)。第一电路级552包括ADC 5081至5084、LNA5141至5144、模拟解调器5101和5102以及LNA 5161和5162。ADC 5081的输出提供数字信号到第一解调器的同相输入(demod1_I)。ADC 5082的输出提供数字信号到第二解调器的正交相位输入(demod2_Q)。多路复用器7021的第一输入耦合到ADC 5081的输出,多路复用器7021的第二输入耦合到ADC 5082的输出。多路复用器7022的第一输入耦合到ADC 5082的输出,多路复用器7022的第二输入耦合到ADC 5081的输出。多路复用器7021的输出耦合到第一解调器的正交相位输入(demod1_Q)。多路复用器7022的输出耦合到第二解调器的同相输入(demod2_I)。多路复用器7021和7022的控制输入被耦合以从控制器112接收使能信号EN1。如以上示例中所述,在另一示例中,完全交叉开关复用器允许ADC到解调器耦合的更多组合。
ADC 5083的输出提供数字信号到第三解调器的同相输入(demod3_I)。ADC 5084的输出提供数字信号到第四解调器的正交相位输入(demod4_Q)。多路复用器7023的第一输入耦合到ADC 5083的输出,多路复用器7023的第二输入耦合到ADC 5084的输出。多路复用器7024的第一输入耦合到ADC 5084的输出,多路复用器7024的第二输入耦合到ADC5083的输出。多路复用器7023的输出耦合到第三解调器的正交相位输入(demod3_Q)。多路复用器7024的输出耦合到第四解调器的同相输入(demod4_I)。多路复用器7023和7024的控制输入被耦合以从控制器112接收使能信号EN2。
在第一模式(单频带模式)中,第一电路级552被配置为提供接收路径115A1至115A4。每个接收路径115A包括LNA 514和ADC 508。在单频带模式中,使能信号EN1和EN2是逻辑“0”并选择多路复用器702的第一输入。在这种情况下,由每个接收路径115A输出的数字信号耦合到相应的解调器的I和Q输入。每个接收路径115A具有包括RF频带RF1-RF4中的相应一个频带的带宽。每个解调器解调RF频带RF1-RF4的相应RF载波频率。在单频带模式中,控制器112可以禁用LNA 516和模拟解调器510。
在第二模式(多频带模式)中,第一电路级552被配置为提供接收路径115B1至115B4。每个接收路径115B包括LNA 516、模拟解调器510和ADC 508。在多频带模式中,使能信号EN1和EN2是逻辑“1”并且选择多路复用器702的第二输入。在这种情况下,由每个接收路径115B输出的数字信号耦合到两个解调器的输入。具体地,由接收路径115B1输出的数字信号耦合到第一和第二解调器的同相输入(demod1_I和demod2_I)。由接收路径115B2输出的数字信号耦合到第一和第二解调器的正交相位输入(demod1_Q和demod2_Q)。同样,由接收路径115B3输出的数字信号耦合到第三和第四解调器的同相输入(demod3_I和demod4_I),由接收路径115B4输出的数字信号耦合到第三和第四解调器的正交相位输入(demod3_Q和demod4_Q)。由接收路径115B1输出的数字信号包括具有第一和第二IF频带(例如,IF载波频率IF1和IF2)的同相数字载波信号(IF_I1,2)。由接收路径115B2输出的数字信号包括具有第一和第二IF频带的正交相位载波信号(IF_Q1,2)。同样,由接收路径115B3输出的数字信号包括具有第三和第四IF频带(例如,IF载波频率IF3和IF4)的同相数字载波信号(IF_I3,4)。由接收路径115B4输出的数字信号包括具有第三和第四IF频带的正交相位载波信号(IF_Q3,4)。模拟解调器5101通过解调具有RF载波频率RF_multi1的同相RF载波信号来生成数字信号IF_I1,2。模拟解调器5101通过解调具有RF载波频率RF_multi1的正交相位RF载波信号来生成数字信号IF_Q1,2。同样,模拟解调器5102通过解调具有RF载波频率RF_multi2的同相RF载波信号来生成数字信号IF_I3,4。模拟解调器5102通过解调具有RF载波频率RF_multi2的正交相位RF载波信号来产生数字信号IF_Q3,4。在多频带模式中,LNA 514可以被禁用。
这里描述的收发器101可以用在IC中,例如现场可编程门阵列(FPGA)或其他类型的可编程IC,或者用在专用集成电路(ASIC)中。尽管通过示例示出了FPGA,但是应当理解,收发器101可以在其他类型的IC或应用中实现。图8示出了FPGA 800的架构,其包括大量不同的可编程片(tile),包括多吉比特收发器(“MGT”)1、可配置逻辑块(“CLB”)2、随机存取存储器块(“BRAM”)3、输入/输出模块(“IOB”)4、配置和时钟逻辑(“CONFIG/CLOCKS”)5、数字信号处理模块(“DSP”)6、专用输入/输出模块(“I/O”)7(例如,配置端口和时钟端口)以及其他可编程逻辑8,诸如数字时钟管理器、模数转换器、系统监视逻辑等。一些FPGA还包括专用处理器模块(“PROC”)10。
在一些FPGA中,每个可编程片可包括至少一个可编程互连元件(“INT”)11,INT11具有至同一片内的可编程逻辑元件的输入和输出端20的连接,如图8顶部示例所示。每个可编程互连元件11还可以包括至相同片或其他片中的相邻可编程互连元件的互连段22的连接。每个可编程互连元件11还可以包括至逻辑块(未示出)之间的通用路由资源的互连段24的连接。通用路由资源可以包括逻辑块(未示出)之间的路由信道,路由信道包括互连段(例如,互连段24)的路径和用于连接互连段的开关块(未示出)。通用路由资源的互连段(例如,互连段24)可以跨越一个或多个逻辑块。可编程互连元件11与通用路由资源一起实现用于所示FPGA的可编程互连结构(“可编程互连”)。
在示例实施方式中,CLB 2可以包括可被编程以实现用户逻辑的可配置逻辑元件(“CLE”)12以及单个可编程互连元件(“INT”)11。除了一个或多个可编程互连元件之外,BRAM 3可以包括BRAM逻辑元件(“BRL”)13。通常,一块片中包括的互连元件的数量取决于片的高度。在图示示例中,BRAM片具有五个CLB的高度,但是也可以使用其他数量(例如,四个)。除了适当数量的可编程互连元件之外,DSP片6还可以包括DSP逻辑元件(“DSPL”)14。除了可编程互连元件11的一个实例之外,IOB 4还可以包括例如输入/输出逻辑元件(“IOL”)15的两个实例。正如本领域技术人员所清楚的,实际上连接到例如I/O逻辑元件15的I/O焊盘通常不限制于输入/输出逻辑元件15的区域。
在图示实施例中,靠近裸片(die)中心的水平区域(如图8所示)用于配置、时钟和其他控制逻辑。从该水平区域或列延伸的垂直的列9用于在FPGA宽度上分布时钟和配置信号。
利用图8所示架构的一些FPGA包括额外的逻辑块,这些额外的逻辑快会打乱构成FPGA大部分的常规柱状结构。额外的逻辑块可以是可编程块和/或专用逻辑。例如,处理器块10跨越几列CLB和BRAM。处理器块10可以包括各种组件,范围从单个微处理器到包括微处理器、存储器控制器、外围设备等的完整可编程处理系统等。
注意,图8旨在示出示例性FPGA架构。例如,一行中的逻辑块的数量、行的相对宽度、行的数量和顺序、行中包括的逻辑块的类型、逻辑块的相对大小以及图8顶部的互连/逻辑实施方式都纯粹是示例性的。例如,在实际FPGA中,通常在CLB出现的任何地方包括多于一个的相邻的CLB行,以方便用户逻辑的有效实现,但是相邻CLB行的数量随FPGA整体尺寸不同而改变。
图9是根据示例描绘对可配置单频带/多频带发射器进行配置的方法900的流程图。方法900可以由通信系统100执行以配置发射器104。方法900开始于步骤902,其中控制器112配置发射器104的第一电路级250的调制器路径113。例如,在步骤904,控制器112可以在每个调制器路径113中设置NCO 204的载波频率。在步骤906,控制器112可以配置数字调制器202以执行特定的数字调制方式(例如,任何类型的正交调制方式或单相调制方式)。
在步骤908,控制器112选择发射器104的模式。该模式可以是单频带模式或多个多频带模式中的一个多频带模式。在步骤910,控制器112基于所选的模式配置接口电路206和第二电路级252。例如,在步骤912,控制器112将第二电路级252配置为具有一个或多个发射路径114。控制器112可以启用/禁用第二电路级252的组件以实现发射路径114。例如,在单频带模式中,控制器112可以将第二电路级252配置为具有多个发射路径114A,每个发射路径114A具有DAC 208、滤波器209和PA 214。在多频带模式中,控制器112可以将第二电路级252配置为具有一个或多个发射路径114B,每个发射路径114B具有DAC 208、滤波器209、模拟调制器210、滤波器212和PA 216。
在步骤914,控制器112配置接口电路206以将由第一电路级250输出的调制信号耦合到配置的发射路径114。例如,在单频带模式中,控制器112可以配置接口电路206以将每个调制信号耦合到多个发射路径114A中的相应一个发射路径。在多频带模式中,控制器112可以配置接口电路206以生成调制信号的和值并将每个和值耦合到发射路径114B中的相应一个发射路径。
图10是根据示例描绘对可配置单频带/多频带接收器进行配置的方法1000的流程图。方法1000可以由通信系统100执行以配置接收器106。方法1000开始于步骤1002,其中控制器112配置接收器106的第二级电路550中的解调器路径116。例如,在步骤1004,控制器112可以在每个解调器路径116中设置NCO 504的载波频率。在步骤1006,控制器112可以配置数字解调器502以执行特定的数字解调方式(例如,任何类型的正交解调方式或单相解调方式)。
在步骤1008,控制器112选择接收器106的模式。该模式可以是单频带模式或多个多频带模式中的一个多频带模式。在步骤1010,控制器112基于所选的模式配置接口电路506和第一电路级552。例如,在步骤1012,控制器112将第一电路级552配置为具有一个或多个接收路径115。控制器112可以启用/禁用第一电路级552的组件以实现接收路径115。例如,在单频带模式中,控制器112可以将第一电路级552配置为具有多个接收路径115A,每个接收路径115A具有LNA 514和ADC 508。在多频带模式中,控制器112可以将第一电路级552配置为具有一个或多个接收路径115B,每个接收路径115B具有LNA 516、模拟解调器510和ADC 508。
在步骤1014,控制器112配置接口电路506以将由第一电路级552的配置的接收路径115输出的数字信号耦合到解调器路径116。例如,在单频带模式中,控制器112可以配置接口电路506以将来自多个接收路径115A的每个数字信号耦合到多个解调器路径116中的相应一个解调器路径。在多频带模式中,控制器112可以将接口电路506配置为将来自多个接收路径115B的每个数字信号耦合到多个解调器路径116中的至少两个解调器路径。
在下面的一些示例中,描述了在集成电路(IC)中用于将单频带发射和接收路径重新配置为多频带发射和接收路径的技术。
在一个示例中,提供了发射器。这种发射器可以包括:第一电路级,所述第一电路级被配置为从基带信号生成调制信号,每个所述调制信号包括数字信号,所述数字信号具有多个载波频率中的相应载波频率;第二电路级,所述第二电路级被配置为生成射频RF能量,所述RF能量将由一个或多个天线辐射;以及接口电路,所述接口电路被耦合在所述第一电路级和所述第二电路级之间;其中所述第二电路级和所述接口电路可配置为提供第一模式和第二模式;其中,在所述第一模式中,所述第二电路级提供多个发射路径,所述接口电路将每个所述调制信号耦合到所述多个发射路径中的相应的一个发射路径;以及其中,在所述第二模式中,所述第二电路级提供第一发射路径,所述接口电路将至少两个所述调制信号的和值耦合到所述第一发射路径。
在这种发射器中,在所述第二模式中,所述第二电路级可以提供第二发射路径,所述接口电路将另外的至少两个所述调制信号的另一和值耦合到所述第二发射路径。
在这种发射器中,在所述第一模式中,所述多个载波频率中的每个载波频率可以包括RF频率,所述多个发射路径中的每个发射路径包括数模转换器(DAC)和功率放大器(PA)。
在这种发射器中,在所述第二模式中,所述至少两个调制信号的载波频率可以包括RF频率,所述第一发射路径包括数模转换器(DAC)和功率放大器(PA)。
在这种发射器中,在所述第二模式中,所述至少两个调制信号的载波频率可以包括中频IF频率,所述第一发射路径包括数模转换器(DAC)、模拟调制器和功率放大器(PA)。
在这种发射器中,在所述第二模式中:所述至少两个调制信号可以包括具有第一中频IF频率的第一同相调制信号和具有第二IF频率的第二同相调制信号;以及所述第二电路级提供第二发射路径,所述接口电路将第一正交调制信号和第二正交调制信号的和值耦合到所述第二发射路径,所述第一正交调制信号具有所述第一IF频率,所述第二正交调制信号具有所述第二IF频率。
在这种发射器中,所述第一发射路径可以包括第一数模转换器(DAC)、模拟调制器和功率放大器(PA),所述第二发射路径包括第二(DAC)、所述模拟调制器和所述(PA)。
在这种发射器中,所述第一电路级可以包括:内插器,所述内插器被配置为增加所述基带信号的采样率;以及数字调制器,所述数字调制器被耦合到所述内插器并被配置成从所述基带信号生成所述调制信号。
在这种发射器中,所述第一电路级还可以包括:数控振荡器(NCO),所述NCO被耦合到所述数字调制器并被配置成提供数字载波信号,用于由所述基带信号进行调制以生成所述调制信号。
在这种发射器中,所述基带信号可以包括同相基带信号和正交基带信号,其中每个所述调制信号是由所述同相基带信号中的一个同相基带信号调制的同相数字载波信号和由所述正交基带信号中的一个正交基带信号调制的正交数字载波信号的和值。
在另一示例中,提供了一种接收器。这种接收器可以包括:第一电路级,所述第一电路级被配置为从一个或多个天线接收射频(RF)能量;第二电路级,所述第二电路级具有多个解调路径,每个所述解调路径包括数字解调器,所述数字解调器被配置为处理多个频率中的相应频率;以及接口电路,所述接口电路被耦合在所述第一电路级和所述第二电路级之间;其中所述第一电路级和所述接口电路可配置成提供第一模式和第二模式;其中,在所述第一模式中,所述第一电路级从所述RF能量生成多个数字信号,所述接口电路将所述多个数字信号中的每个数字信号耦合到所述多个解调路径中的相应一个解调路径;以及其中,在所述第二模式中,所述第一电路级从所述RF能量生成第一数字信号,所述接口电路将所述第一数字信号耦合到所述多个解调路径中的至少两个解调路径。
在这种接收器中,在所述第二模式中,所述第一电路级从所述RF能量生成第二数字信号,所述接口电路将所述第二数字信号耦合到所述多个解调路径中的至少两个另外的解调路径。
在这种接收器中,在所述第二模式中,所述第一电路级从所述RF能量生成第二数字信号,所述接口电路将所述第二数字信号耦合到接收所述第一数字信号的所述至少两个解调路径。
在这种接收器中,在所述第二模式中:所述至少两个解调路径包括具有第一数字解调器的第一解调路径和具有第二数字解调器的第二解调路径;所述第一数字解调器处理所述多个频率中的第一频率,所述第二数字解调器处理所述多个频率中的第二频率;以及所述第一解调器和所述第二数字解调器中的每个数字解调器包括同相输入和正交输入,所述同相输入和所述正交输入被配置为分别接收所述第一数字信号和所述第二数字信号。
在这种接收器中,所述第一频率是第一中频(IF)频率,所述第二频率是第二IF频率,其中在所述第二模式中,所述第一电路级提供:第一接收路径,所述第一接收路径被配置为从所述RF能量生成同相IF信号,并从所述同相IF信号生成所述第一数字信号;以及第二接收路径,所述第二接收路径被配置为从所述RF能量产生正交IF信号,并从所述正交IF信号生成所述第二数字信号。
在这种接收器中,所述第一接收路径可以包括低噪声放大器(LNA)、模拟解调器和第一模数转换器ADC,所述第二接收路径包括所述LNA、所述模拟解调器和第二ADC。
在这种接收机中,在所述第一模式中:所述多个解调路径包括具有第一数字解调器的第一解调路径;所述第一数字解调器处理所述多个频率中的第一频率;所述第一数字解调器包括同相输入和正交输入;以及在所述第一模式中,所述接口电路将所述多个数字信号中的一个数字信号耦合到所述第一数字解调器的所述同相输入和所述正交输入。
在这种接收器中,所述第一频率是第一RF频率,其中,在所述第一模式中,所述第一电路级提供第一接收路径,所述第一接收路径被配置为从所述RF能量生成所述多个数字信号中的一个数字信号。在这种接收器中,所述第一接收路径包括低噪声放大器(LNA)和模数转换器(ADC)。
在这种接收器中,在所述第二模式中:第一电路级提供第一接收路径,所述第一接收路径被配置为生成所述第一数字信号;所述第一接收路径包括低噪声放大器(LNA)和模数转换器(ADC)。
虽然前述内容针对特定示例,但是可以在不脱离其基本范围的情况下设计其他和进一步的示例,并且其范围由以下权利要求确定。

Claims (15)

1.一种发射器,其特征在于,所述发射器包括:
第一电路级,所述第一电路级被配置为从基带信号生成调制信号,每个所述调制信号包括数字信号,所述数字信号具有多个载波频率中的相应载波频率;
第二电路级,所述第二电路级被配置为生成射频能量,所述射频能量将由一个或多个天线辐射;以及
接口电路,所述接口电路被耦合在所述第一电路级和所述第二电路级之间;
其中所述第二电路级和所述接口电路可配置为提供第一模式和第二模式;
其中,在所述第一模式中,所述第二电路级提供多个发射路径,所述接口电路将每个所述调制信号耦合到所述多个发射路径中的相应的一个发射路径;以及
其中,在所述第二模式中,所述第二电路级提供第一发射路径,所述接口电路将所述调制信号中的至少两个调制信号的和值耦合到所述第一发射路径。
2.根据权利要求1所述的发射器,其特征在于,在所述第二模式中,所述第二电路级提供第二发射路径,所述接口电路将另外的至少两个所述调制信号的另一和值耦合到所述第二发射路径。
3.根据权利要求1所述的发射器,其特征在于,在所述第一模式中,所述多个载波频率中的每个载波频率包括射频频率,所述多个发射路径中的每个发射路径包括数模转换器和功率放大器。
4.根据权利要求1所述的发射器,其特征在于,在所述第二模式中,所述至少两个调制信号的载波频率包括射频频率,所述第一发射路径包括数模转换器和功率放大器。
5.根据权利要求1所述的发射器,其特征在于,在所述第二模式中,所述至少两个调制信号的载波频率包括中频频率,所述第一发射路径包括数模转换器、模拟调制器和功率放大器。
6.根据权利要求1所述的发射器,其特征在于,在所述第二模式中:
所述至少两个调制信号包括具有第一中频频率的第一同相调制信号和具有第二中频频率的第二同相调制信号;以及
所述第二电路级提供第二发射路径,所述接口电路将第一正交调制信号和第二正交调制信号的和值耦合到所述第二发射路径,所述第一正交调制信号具有所述第一中频频率,所述第二正交调制信号具有所述第二中频频率。
7.根据权利要求6所述的发射器,其特征在于,所述第一发射路径包括第一数模转换器、模拟调制器和功率放大器,所述第二发射路径包括第二数模转换器、所述模拟调制器和所述功率放大器。
8.根据权利要求1所述的发射器,其特征在于,所述基带信号包括同相基带信号和正交基带信号,其中每个所述调制信号是由所述同相基带信号中的一个同相基带信号调制的同相数字载波信号和由所述正交基带信号中的一个正交基带信号调制的正交数字载波信号的和值。
9.一种接收器,其特征在于,所述接收器包括:
第一电路级,所述第一电路级被配置为从一个或多个天线接收射频能量;
第二电路级,所述第二电路级具有多个解调路径,每个所述解调路径包括数字解调器,所述数字解调器被配置为处理多个频率中的相应频率;以及
接口电路,所述接口电路被耦合在所述第一电路级和所述第二电路级之间;
其中所述第一电路级和所述接口电路可配置成提供第一模式和第二模式;
其中,在所述第一模式中,所述第一电路级从所述射频能量生成多个数字信号,所述接口电路将所述多个数字信号中的每个数字信号耦合到所述多个解调路径中的相应一个解调路径;以及
其中,在所述第二模式中,所述第一电路级从所述射频能量生成第一数字信号,所述接口电路将所述第一数字信号耦合到所述多个解调路径中的至少两个解调路径。
10.根据权利要求9所述的接收器,其特征在于,在所述第二模式中,所述第一电路级从所述射频能量生成第二数字信号,所述接口电路将所述第二数字信号耦合到所述多个解调路径中的至少两个另外的解调路径。
11.根据权利要求9所述的接收器,其特征在于,在所述第二模式中,所述第一电路级从所述射频能量生成第二数字信号,所述接口电路将所述第二数字信号耦合到接收所述第一数字信号的所述至少两个解调路径。
12.根据权利要求11所述的接收器,其特征在于,在所述第二模式中:
所述至少两个解调路径包括具有第一数字解调器的第一解调路径和具有第二数字解调器的第二解调路径;
所述第一数字解调器处理所述多个频率中的第一频率,所述第二数字解调器处理所述多个频率中的第二频率;以及
所述第一解调器和所述第二数字解调器中的每个数字解调器包括同相输入和正交输入,所述同相输入和所述正交输入被配置为分别接收所述第一数字信号和所述第二数字信号。
13.根据权利要求12所述的接收器,其特征在于,所述第一频率是第一中频频率,所述第二频率是第二中频频率,其中在所述第二模式中,所述第一电路级提供:
第一接收路径,所述第一接收路径被配置为从所述射频能量生成同相中频信号,并从所述同相中频信号生成所述第一数字信号;以及
第二接收路径,所述第二接收路径被配置为从所述射频能量产生正交中频信号,并从所述正交中频信号生成所述第二数字信号。
14.根据权利要求13所述的接收器,其特征在于,所述第一接收路径包括低噪声放大器、模拟解调器和第一模数转换器,所述第二接收路径包括所述低噪声放大器、所述模拟解调器和第二模数转换器。
15.根据权利要求9所述的接收器,其特征在于,在所述第一模式中:
所述多个解调路径包括具有第一数字解调器的第一解调路径;
所述第一数字解调器处理所述多个频率中的第一频率;
所述第一数字解调器包括同相输入和正交输入;以及
在所述第一模式中,所述接口电路将所述多个数字信号中的一个数字信号耦合到所述第一数字解调器的所述同相输入和所述正交输入。
CN201780063674.8A 2016-08-16 2017-08-11 集成电路中单频带发射和接收路径至多频带发射和接收路径的重新配置 Active CN109983707B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US15/238,537 2016-08-16
US15/238,537 US9847802B1 (en) 2016-08-16 2016-08-16 Reconfiguration of single-band transmit and receive paths to multi-band transmit and receive paths in an integrated circuit
PCT/US2017/046622 WO2018034994A1 (en) 2016-08-16 2017-08-11 Reconfiguration of single-band transmit and receive paths to multi-band transmit and receive paths in an integrated circuit

Publications (2)

Publication Number Publication Date
CN109983707A CN109983707A (zh) 2019-07-05
CN109983707B true CN109983707B (zh) 2021-03-02

Family

ID=59738432

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780063674.8A Active CN109983707B (zh) 2016-08-16 2017-08-11 集成电路中单频带发射和接收路径至多频带发射和接收路径的重新配置

Country Status (6)

Country Link
US (1) US9847802B1 (zh)
EP (1) EP3482501B1 (zh)
JP (1) JP7043486B2 (zh)
KR (1) KR102286423B1 (zh)
CN (1) CN109983707B (zh)
WO (1) WO2018034994A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10756857B2 (en) * 2013-01-25 2020-08-25 Infineon Technologies Ag Method, apparatus and computer program for digital transmission of messages
CN106685495A (zh) * 2015-11-05 2017-05-17 索尼公司 无线通信方法和无线通信设备
US10771297B2 (en) * 2016-03-11 2020-09-08 Orange Method and device for multi-service transmission with FC-OFDM modulation and corresponding receiver
JP2018164183A (ja) * 2017-03-24 2018-10-18 富士通株式会社 通信装置および歪補償方法
US10374838B2 (en) * 2017-06-30 2019-08-06 Futurewei Technologies, Inc. Image distortion correction in a wireless terminal
CN108199726B (zh) * 2018-03-16 2020-08-28 Oppo广东移动通信有限公司 多路选择开关及相关产品
US10817443B2 (en) * 2018-03-28 2020-10-27 SK Hynix Inc. Configurable interface card
CN109286406B (zh) * 2018-10-16 2019-12-13 湖南迈克森伟电子科技有限公司 高速数传接收装置
CN110687854B (zh) * 2019-11-05 2021-07-30 杭州和利时自动化有限公司 一种pa总线控制器以及一种pa总线控制系统
US12107611B2 (en) 2020-12-11 2024-10-01 Intel Corporation Receiver with reduced noise figure using split LNA and digital combining
CN112751794B (zh) * 2020-12-22 2022-06-07 湖南艾科诺维科技有限公司 基于fpga的非连续相位2fsk信号的符号速率估计方法
US20230362609A1 (en) * 2022-05-05 2023-11-09 Airoha Technology Corp. Bluetooth transmitter, bluetooth receiver, and receiver

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103368587A (zh) * 2012-03-20 2013-10-23 英特尔移动通信有限责任公司 发射器和方法
CN104052296A (zh) * 2013-03-14 2014-09-17 英飞凌科技股份有限公司 用于开关模式功率转换器的系统和方法

Family Cites Families (80)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0878974A1 (en) * 1997-05-16 1998-11-18 Italtel s.p.a. Communication method and a base transceiver station for a mobile radio communication system
US6128355A (en) * 1997-05-21 2000-10-03 Telefonaktiebolget Lm Ericsson Selective diversity combining
US6584090B1 (en) * 1999-04-23 2003-06-24 Skyworks Solutions, Inc. System and process for shared functional block CDMA and GSM communication transceivers
JP4409743B2 (ja) * 2000-02-25 2010-02-03 パナソニック株式会社 無線通信装置及び無線通信方式
US7224726B2 (en) * 2001-03-28 2007-05-29 Broadcom Corporation System and method for terrestrial high-definition television reception
US7277679B1 (en) * 2001-09-28 2007-10-02 Arraycomm, Llc Method and apparatus to provide multiple-mode spatial processing to a terminal unit
US6728517B2 (en) * 2002-04-22 2004-04-27 Cognio, Inc. Multiple-input multiple-output radio transceiver
CN100340068C (zh) * 2002-04-22 2007-09-26 Ipr许可公司 多输入多输出无线通信方法及具有无线前端部件的收发机
US20040192218A1 (en) * 2003-03-31 2004-09-30 Oprea Alexandru M. System and method for channel data transmission in wireless communication systems
EP2451109A1 (en) * 2003-06-30 2012-05-09 Fujitsu Limited Multiple-input multiple-output transmission system
US8391322B2 (en) * 2003-07-09 2013-03-05 Broadcom Corporation Method and system for single weight (SW) antenna system for spatial multiplexing (SM) MIMO system for WCDMA/HSDPA
DE202004021918U1 (de) * 2003-07-29 2012-11-06 Broadcom Corporation Frequenzselektive Sendesignalgewichtung fürMehrfachantennen-Kommunikationssysteme
KR100539925B1 (ko) * 2003-08-22 2005-12-28 삼성전자주식회사 직교주파수분할다중 시스템에서 부반송파 할당 장치 및 방법
US7680461B2 (en) * 2003-11-05 2010-03-16 Sony Corporation Wireless communications system, wireless communications method, and wireless communications apparatus
KR100566274B1 (ko) * 2003-11-20 2006-03-30 삼성전자주식회사 직교주파수분할다중 시스템에서 부반송파 할당 장치 및방법
US7339980B2 (en) * 2004-03-05 2008-03-04 Telefonaktiebolaget Lm Ericsson (Publ) Successive interference cancellation in a generalized RAKE receiver architecture
KR100621432B1 (ko) * 2004-04-21 2006-09-08 삼성전자주식회사 복수의 송신 안테나들을 사용하는 다중셀 직교 주파수분할 다중 방식 통신시스템에서 채널 추정 장치 및 방법
JP4604798B2 (ja) * 2004-05-10 2011-01-05 ソニー株式会社 無線通信システム、無線通信装置及び無線通信方法、並びにコンピュータ・プログラム
JP4744965B2 (ja) * 2004-08-09 2011-08-10 パナソニック株式会社 無線通信装置
US9002299B2 (en) * 2004-10-01 2015-04-07 Cisco Technology, Inc. Multiple antenna processing on transmit for wireless local area networks
US7505539B2 (en) * 2004-10-06 2009-03-17 Broadcom Corporation Method and system for single antenna receiver system for HSDPA
US7471694B2 (en) * 2004-10-06 2008-12-30 Broadcom Corporation Method and system for channel estimation in a single channel (SC) multiple-input multiple-output (MIMO) system comprising two-transmit (2-Tx) and multiple-receive (M-RX) antennas for WCDMA/HSDPA
US7894507B2 (en) * 2004-10-06 2011-02-22 Broadcom Corporation Method and system for HSDPA maximum ratio combination (MRC) and equalization switching
EP1681773A1 (en) * 2005-01-13 2006-07-19 Centre National D'etudes Spatiales Spread spectrum signal
US7558335B2 (en) * 2005-02-10 2009-07-07 Interdigital Technology Corporation Communication system modulating/demodulating data using antenna patterns and associated methods
US9130706B2 (en) * 2005-05-26 2015-09-08 Unwired Planet, Llc Method and apparatus for signal quality loss compensation in multiplexing transmission systems
JP4610003B2 (ja) * 2005-06-10 2011-01-12 株式会社日立国際電気 受信機
KR100880991B1 (ko) * 2005-06-16 2009-02-03 삼성전자주식회사 이동통신 시스템에서 다중 안테나를 이용한 파일럿 송수신장치 및 방법
US8223904B2 (en) * 2005-08-22 2012-07-17 Qualcomm Incorporated Multiple hypothesis decoding
US20070110135A1 (en) * 2005-11-15 2007-05-17 Tommy Guess Iterative interference cancellation for MIMO-OFDM receivers
US7733949B2 (en) * 2005-12-07 2010-06-08 Cisco Technology, Inc. Wireless communications system with reduced sideband noise and carrier leakage
US20090316807A1 (en) * 2006-01-13 2009-12-24 Sang Gook Kim Method and apparatus for achieving transmit diversity and spatial multiplexing using antenna selection based on feedback information
US7802171B2 (en) * 2006-02-08 2010-09-21 Interdigital Technology Corporation Wireless communication method and system for bit interleaved coded modulation and iterative decoding
US8254865B2 (en) * 2006-04-07 2012-08-28 Belair Networks System and method for frequency offsetting of information communicated in MIMO-based wireless networks
KR100849222B1 (ko) * 2006-04-10 2008-07-31 삼성전자주식회사 직렬 전송 방식에 사용되는 전송주파수 제어 방법, 이를기록한 기록매체 및 장치
JP4924106B2 (ja) * 2006-04-27 2012-04-25 ソニー株式会社 無線通信システム、並びに無線通信装置及び無線通信方法
TWI343200B (en) * 2006-05-26 2011-06-01 Lg Electronics Inc Method and apparatus for signal generation using phase-shift based pre-coding
CN101415081A (zh) * 2006-09-04 2009-04-22 上海高清数字科技产业有限公司 支持单/多载波模式的数字电视地面广播系统接收机及方法
KR101099881B1 (ko) * 2006-09-06 2011-12-28 고려대학교 산학협력단 직교 공간 다중화 시스템에서의 안테나 선택 방법 및 장치
US20080144749A1 (en) * 2006-12-19 2008-06-19 Leif Wilhelmsson Inter-Carrier Interference Cancellation for OFDMA Systems
US8780771B2 (en) * 2007-02-06 2014-07-15 Qualcomm Incorporated Cyclic delay diversity and precoding for wireless communication
KR101005233B1 (ko) * 2007-03-14 2010-12-31 더 보드 오브 리전츠 오브 더 유니버시티 오브 텍사스 시스템 다중 안테나 시스템에서 간섭 제거 장치 및 방법
WO2008118474A2 (en) * 2007-03-26 2008-10-02 Sibeam, Inc. Extensions to adaptive beam-steering method
WO2008153360A1 (en) * 2007-06-14 2008-12-18 Electronics And Telecommunications Research Institute Transmitter/receiver for controlling multiuser multiple input multiple output system and method thereof
KR101531053B1 (ko) * 2007-08-10 2015-06-25 한국전자통신연구원 다중 안테나 선택 기법을 이용한 적응 변조 장치 및 방법
EP2238694B1 (en) * 2008-02-01 2016-05-04 Marvell World Trade Ltd. Methods, transmitter and receiver for channel sounding and estimation for antenna selection in mimo systems
US9749022B2 (en) * 2008-02-01 2017-08-29 Marvell World Trade Ltd. Channel sounding and estimation strategies in MIMO systems
GB0804616D0 (en) * 2008-03-12 2008-04-16 Cambridge Silicon Radio Ltd Diversity reception
JP5277673B2 (ja) * 2008-03-17 2013-08-28 富士通株式会社 無線通信システム及び無線通信方法並びに送信装置及び受信装置
CN102077538A (zh) * 2008-06-30 2011-05-25 爱立信电话股份有限公司 存在载波偏移情况中的iq不平衡补偿
US8769231B1 (en) * 2008-07-30 2014-07-01 Xilinx, Inc. Crossbar switch device for a processor block core
US8090327B2 (en) * 2008-12-02 2012-01-03 Broadcom Corporation Configurable baseband processing for receiver and transmitter and methods for use therewith
GB2470755A (en) * 2009-06-03 2010-12-08 Sony Corp Data processing apparatus and method
KR20110036489A (ko) * 2009-10-01 2011-04-07 삼성전자주식회사 LTE-Advanced 시스템 및 그 시스템에서 상향 링크 전력 제어 방법
US8917796B1 (en) * 2009-10-19 2014-12-23 Marvell International Ltd. Transmission-mode-aware rate matching in MIMO signal generation
KR101703863B1 (ko) * 2010-03-17 2017-02-07 엘지전자 주식회사 반송파 집성을 위한 릴레이 rf의 구조 및 방법
KR101678438B1 (ko) * 2010-04-05 2016-11-22 엘지전자 주식회사 다중 안테나를 갖는 송신기
CN101908994B (zh) * 2010-08-16 2012-06-27 华为技术有限公司 无线传输装置及其自检的方法
JP2012191565A (ja) * 2011-03-14 2012-10-04 Sony Corp 受信装置、受信方法、およびプログラム
JP5724496B2 (ja) * 2011-03-17 2015-05-27 富士通株式会社 無線通信システム及び無線通信方法
US8649418B1 (en) * 2013-02-08 2014-02-11 CBF Networks, Inc. Enhancement of the channel propagation matrix order and rank for a wireless channel
US20130051496A1 (en) * 2011-08-29 2013-02-28 Chin-Fu Li Single-phase down-converter for translating image interference to guard bands and multi-mode wireless communication receiver including single-phase down-conversion receiving circuit and dual-phase down-conversion receiving circuit
US9019849B2 (en) * 2011-11-07 2015-04-28 Telefonaktiebolaget L M Ericsson (Publ) Dynamic space division duplex (SDD) wireless communications with multiple antennas using self-interference cancellation
KR101880990B1 (ko) * 2011-11-16 2018-08-24 삼성전자주식회사 다중 안테나 통신 시스템에서 신호 송수신 방법 및 장치
WO2013085362A1 (en) * 2011-12-08 2013-06-13 Lg Electronics Inc. Method of transmitting and receiving data unit in wireless local area network system and apparatus for the same
US9031167B2 (en) * 2012-01-31 2015-05-12 Innophase Inc. Receiver architecture and methods for demodulating quadrature phase shift keying signals
US9130277B2 (en) * 2012-02-27 2015-09-08 Qualcomm Incorporated RF baseband beamforming
US8873662B2 (en) * 2012-04-05 2014-10-28 Ericsson Modems Sa MIMO configuration methods and apparatus
US8520784B1 (en) * 2012-04-19 2013-08-27 Bae Systems Information And Electronic Systems Integration Inc. Coherent beam combining of independently faded signals
KR20130134873A (ko) * 2012-05-31 2013-12-10 삼성전자주식회사 무선통신 시스템에서 송신 방법 및 장치
US9225498B2 (en) * 2012-06-05 2015-12-29 Rivada Networks Llc Method and system for providing diverse multiple carrier aggregation
US8995594B2 (en) * 2012-08-22 2015-03-31 Intel Corporation Baseband cancellation of platform radio interference
WO2014087674A1 (ja) * 2012-12-07 2014-06-12 パナソニック株式会社 信号生成方法、送信装置、受信方法および受信装置
US9124318B2 (en) * 2013-03-14 2015-09-01 Qualcomm Incorporated Smart antenna array configuration for multiple-input multiple-output communications
US8970419B2 (en) * 2013-06-27 2015-03-03 Xilinx, Inc. Windowing for high-speed analog-to-digital conversion
US9553652B2 (en) * 2014-02-07 2017-01-24 Mediatek Inc. Communications method and apparatus for carrier aggregation
KR102213362B1 (ko) * 2014-03-03 2021-02-08 삼성전자 주식회사 Mimo 시스템에서 가상 안테나 매핑 정보를 피드백하는 가상 안테나 매핑 방법 및 장치
US9008156B1 (en) * 2014-05-01 2015-04-14 Xilinx, Inc. Waveform differentiating repeater
US9432036B1 (en) * 2015-09-08 2016-08-30 Xilinx, Inc. Radio frequency current steering digital to analog converter
US9934175B2 (en) * 2015-10-06 2018-04-03 Xilinx, Inc. Direct memory access for programmable logic device configuration

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103368587A (zh) * 2012-03-20 2013-10-23 英特尔移动通信有限责任公司 发射器和方法
CN104052296A (zh) * 2013-03-14 2014-09-17 英飞凌科技股份有限公司 用于开关模式功率转换器的系统和方法

Also Published As

Publication number Publication date
KR20190040981A (ko) 2019-04-19
WO2018034994A1 (en) 2018-02-22
EP3482501B1 (en) 2020-10-07
KR102286423B1 (ko) 2021-08-04
JP7043486B2 (ja) 2022-03-29
CN109983707A (zh) 2019-07-05
JP2019525662A (ja) 2019-09-05
US9847802B1 (en) 2017-12-19
EP3482501A1 (en) 2019-05-15

Similar Documents

Publication Publication Date Title
CN109983707B (zh) 集成电路中单频带发射和接收路径至多频带发射和接收路径的重新配置
US8891681B2 (en) Transmitters and methods
Sedaghat et al. Load modulated arrays: a low-complexity antenna
US9143155B2 (en) RF DAC with configurable DAC mixer interface and configurable mixer
CN108141258B (zh) 用于大规模mimo的模拟处理系统
TWI465050B (zh) 載波聚合接收裝置與發射裝置及收發裝置
WO2008015687A2 (en) A versatile platform for broadband wireless system design and prototyping using software defined radio methodology
Hiari et al. A reconfigurable SDR transmitter platform architecture for space modulation MIMO techniques
JP6686161B2 (ja) アナログ多重ビーム給電システム及び方法
US20130195151A1 (en) Field programmable transceiver circuits
CN103840852A (zh) 用于灵活配置rf资源的rf收发机结构
WO2009043017A1 (en) A transmitter for multiple standards
CN113039726A (zh) 动态可调的射频(rf)前端
JP3615099B2 (ja) 受信機
CN108233954A (zh) 用于混合δ-σ以及尼奎斯特数据转换器的方法和设备
JP6652130B2 (ja) 無線アクセスシステム及びその制御方法
JP2008199220A (ja) Ad変換処理回路及び復調装置
US20130223486A1 (en) Baseband beamforming
CN104054312A (zh) 基于多相调制生成输出信号的发射机前端装置
Dinis et al. All-digital transmitter based antenna array with reduced hardware complexity
CN111971913A (zh) 用于接收rf模拟信号的装置和接收器
KR100715205B1 (ko) 무선 통신 시스템의 다중 대역 디지털 송수신 장치 및 그방법
EP3989447A1 (en) Multi-antenna communication data-converter clocking
JP6766821B2 (ja) 増幅器と送信機と増幅方法および複数アンテナ装置
US8009605B1 (en) Low power, programmable modem for software defined radio applications

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant