CN109918325A - 基于Avalon总线的接口转换桥、接口转换方法及系统 - Google Patents
基于Avalon总线的接口转换桥、接口转换方法及系统 Download PDFInfo
- Publication number
- CN109918325A CN109918325A CN201910168634.0A CN201910168634A CN109918325A CN 109918325 A CN109918325 A CN 109918325A CN 201910168634 A CN201910168634 A CN 201910168634A CN 109918325 A CN109918325 A CN 109918325A
- Authority
- CN
- China
- Prior art keywords
- interface
- data
- conversion
- data storage
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 180
- 238000000034 method Methods 0.000 title claims abstract description 45
- 238000013500 data storage Methods 0.000 claims abstract description 84
- 230000000977 initiatory effect Effects 0.000 claims abstract description 17
- 230000005540 biological transmission Effects 0.000 claims description 33
- 238000012545 processing Methods 0.000 claims description 11
- 238000001514 detection method Methods 0.000 claims description 9
- 238000005538 encapsulation Methods 0.000 claims description 3
- 230000009286 beneficial effect Effects 0.000 abstract description 2
- 230000008569 process Effects 0.000 description 18
- 238000010586 diagram Methods 0.000 description 8
- 230000006870 function Effects 0.000 description 8
- NGVDGCNFYWLIFO-UHFFFAOYSA-N pyridoxal 5'-phosphate Chemical compound CC1=NC=C(COP(O)(O)=O)C(C=O)=C1O NGVDGCNFYWLIFO-UHFFFAOYSA-N 0.000 description 7
- 230000007704 transition Effects 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 238000012546 transfer Methods 0.000 description 5
- 238000010079 rubber tapping Methods 0.000 description 3
- 230000002708 enhancing effect Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- ATHVAWFAEPLPPQ-VRDBWYNSSA-N 1-stearoyl-2-oleoyl-sn-glycero-3-phosphocholine Chemical compound CCCCCCCCCCCCCCCCCC(=O)OC[C@H](COP([O-])(=O)OCC[N+](C)(C)C)OC(=O)CCCCCCC\C=C/CCCCCCCC ATHVAWFAEPLPPQ-VRDBWYNSSA-N 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 239000003999 initiator Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000003032 molecular docking Methods 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 238000012163 sequencing technique Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Landscapes
- Information Transfer Systems (AREA)
- Bus Control (AREA)
- Computer And Data Communications (AREA)
- Communication Control (AREA)
Abstract
本发明公开了一种基于Avalon总线的接口转换桥,接口转换桥包括:对外接口模块以及数据存储器;其中,对外接口模块中包含指定接入端以及指定输出端;指定接入端外接外部功能部件中的发起接口控制器,内接数据存储器,用于将接收的数据依次写入数据存储器中;指定输出端外接外部功能部件中的接收接口控制器,内接数据存储器,用于从数据存储器中读取数据,并将读取的数据发送至接收接口控制器。该接口转换桥可以灵活实现Avalon‑MM与ST接口的互相转换,可扩展性强。本发明还公开了一种Avalon总线接口转换方法及Avalon总线接口转换系统,具有上述有益效果。
Description
技术领域
本发明涉及异构加速技术领域,特别涉及一种基于Avalon总线的接口转换桥、一种Avalon总线接口转换方法及系统。
背景技术
随着异构加速日益广泛的应用,基于FPGA的加速卡也发展迅速。加速卡FPGA通过PCIE接口与服务器主机连接,服务器主机通过PCIE接口将需要加速的数据发送给加速卡FPGA,加速卡FPGA处理完成后通过PCIE接口返回相关的数据。
目前大部分的FPGA中内部模块大多采用Avalon总线进行挂载连接。Avalon总线有两种接口Avalon-MM(memory map)和Avalon-ST(stream),其中MM类型的接口通过地址读写数据,多用在控制功能的部件;ST接口是一种单向点对点的高速接口,主要针对的是高速数据流的传输,减少数据流处理中的瓶颈,更多的可以用在有高速通过率的部件中。两种接口的功能、类型、信号线等信号传播方式不同。
一个SOPC系统中,一般同时有多个MM接口以及ST接口分别用于实现不同的信号传输目的。出于不同类型数据处理的需求,在系统中经常需要不同接口的模块之间协同工作,不同模块间接口通常不同,因此需要实现MM接口和ST接口的转换。
目前在相关技术中MM接口和ST接口的转换是在各部件内通过内部集成的逻辑单元完成的,在各部件的内部通过逻辑实现接口数据传输类型的变化。这种接口类型转换方式可移植性低,很多情况下需配置多组逻辑转换以适应不同应用场景的多样性,会延长开发周期,同时也降低了部件的可移植性和复用性;而且需要在每个部件均集成有该逻辑转换模块,增加了部件内部功能模块的复杂性,降低产品的竞争力。
因此,如何灵活实现Avalon-MM与ST接口的互相转换,是本领域技术人员需要解决的技术问题。
发明内容
本发明的目的是提供一种基于Avalon总线的接口转换桥,该接口转换桥可以灵活实现Avalon-MM与ST接口的互相转换,可扩展性强;本发明的另一目的是提供一种Avalon总线接口转换方法及Avalon总线接口转换系统。
为解决上述技术问题,本发明提供一种基于Avalon总线的接口转换桥,包括:
所述接口转换桥包括:对外接口模块以及数据存储器;其中,所述对外接口模块中包含指定接入端以及指定输出端;具体地,所述对外接口模块包括:MM master模块、MMslave模块、ST source模块、ST sink模块;
所述指定接入端外接外部功能部件中的发起接口控制器,内接所述数据存储器,用于将接收的数据依次写入所述数据存储器中;
所述指定输出端外接所述外部功能部件中的接收接口控制器,内接所述数据存储器,用于从所述数据存储器中读取数据,并将读取的数据发送至所述接收接口控制器。
可选地,所述接口转换桥中还包括:参数设置接口,所述参数设置接口与各所述对外接口模块连接;
所述参数设置接口用于将接收到的转换参数与预先配置的接口转换关系进行匹配,得到匹配接口转换方式,并根据所述匹配接口转换方式确定所述指定接入端以及所述指定输出端,根据所述指定接入端以及所述指定输出端进行所述接口转换桥内部模块连接关系的调整。
可选地,指定接入端中还包括:数据编辑模块;
所述数据编辑模块用于将所述指定接入端接收的数据根据预先配置的编辑规则进行数据处理,以便所述指定接入端将处理后的数据写入至所述数据存储器中。
可选地,所述数据存储器具体为:FIFO。
本发明公开一种Avalon总线接口转换方法,基于上述基于Avalon总线的接口转换桥,包括:
当指定接入端接收到通过发起接口控制器发送的接口数据时,将所述接口数据依次写入至数据存储器中;其中,所述指定接入端与所述发起接口控制器的接口类型匹配;
当所述数据存储器中数据不为空时,控制指定输出端读取所述数据存储器中数据,并将读取的数据写入接收接口控制器中;其中,所述指定输出端与所述接收接口控制器的接口类型匹配。
可选地,所述Avalon总线接口转换方法还包括:
对所述接口转换桥进行IP封装,得到接口转换桥IP;
根据所述接口转换桥IP进行接口转换桥的调用。
可选地,Avalon总线接口转换方法还包括:
当接收到转换参数时,将所述转换参数与预先配置的接口转换关系进行匹配,得到匹配接口转换方式;
根据所述匹配接口转换方式确定所述指定接入端以及所述指定输出端;
根据所述指定接入端以及所述指定输出端进行所述接口转换桥内部模块连接关系的调整。
可选地,在将所述接口数据依次写入至数据存储器中之前,还包括:
将所述接口数据根据预先配置的编辑规则进行数据处理,得到预处理数据;
则相应地,将所述接口数据依次写入至数据存储器中具体为:将所述预处理数据依次写入至数据存储器中。
本发明提供一种Avalon总线接口转换系统,基于上述基于Avalon总线的接口转换桥,包括:
接口转换桥,所述接口转换桥包括:对外接口模块以及数据存储器;其中,所述对外接口模块中包含指定接入端以及指定输出端;具体地,所述对外接口模块包括:MMmaster模块、MM slave模块、ST source模块、ST sink模块;所述指定接入端外接外部功能部件中的发起接口控制器,内接所述数据存储器,用于将接收的数据依次写入所述数据存储器中;所述指定输出端外接所述外部功能部件中的接收接口控制器,内接所述数据存储器,用于从所述数据存储器中读取数据,并将读取的数据发送至所述接收接口控制器;
发起接口控制器,用于将待传输的数据通过指定接入端写入所述接口转换桥中;
接收接口控制器,用于接收所述接口转换桥发送的数据。
可选地,所述Avalon总线接口转换系统还包括:转换停止检测设备;
所述转换停止检测设备与所述指定输出端连接,用于对所述指定输出端中数据传输过程进行监控,若数据传输停止时间超过阈值,输出转换停止的提示信息。
本发明所提供的基于Avalon总线的接口转换桥,对外接口模块与数据存储器连接,对外接口模块中的指定接入端用于接收发起接口控制器发送的待转换接口数据,并将其依次发送至数据存储器,由于不同类型接口间的数据传输方式不同,但不同传输方式对传输数据自身没有改变,将数据依次发送至数据存储器,按传输顺序存储于数据存储器的数据将不存在传输方式的差异,相当于在功能部件外部通过单独的部件解决了不同传输方式在数据传输对接中的差异性,避免了在功能部件内部集成各逻辑转换模块导致的模块内部结构复杂,可移植性以及复用性较差的问题;同时,接口转换桥的对外接口模块中的指定接入端以及指定输出端包括各类型Avalon接口模块,根据不同的应用场景可以指定接入端以及输出端,对于不同的应用场景不同的接口转换要求可以方便的通过调整模块间连接方式实现,即确定各接口模块中的指定接入端以及指定输出端,相对于集成多种不同转换要求对应的逻辑转换模块大大简化了多种接口转换实现方式,减少了空间占用,同时增强了接口转换桥对于不同应用场景下的适应性,可移植性强,且调整方式简单,提升了产品竞争力。
本发明还提供了一种Avalon总线接口转换方法及一种Avalon总线接口转换系统,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种接口转换桥的结构示意图;
图2为本发明实施例提供的一种MM→ST接口转换桥结构示意图;
图3为本发明实施例提供的一种MM→ST转换过程示意图;
图4为本发明实施例提供的一种ST→MM转换过程示意图。
具体实施方式
本发明的核心是提供一种基于Avalon总线的接口转换桥,该接口转换桥可以灵活实现Avalon-MM与ST接口的互相转换,可扩展性强;本发明的另一核心是提供一种Avalon总线接口转换方法及Avalon总线接口转换系统。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参考图1,图1为本实施例提供的一种接口转换桥的结构示意图;该接口转换桥主要包括:指定输入端、指定输出端以及数据存储器三部分。
指定输入端外接外部功能部件中的发起接口控制器,内接数据存储器,用于将接收的数据依次写入数据存储器中。
指定输出端外接外部功能部件中的接收接口控制器,内接数据存储器,用于从数据存储器中读取数据,并将读取的数据发送至接收接口控制器。
本发明提供的接口转换桥考虑到了外部功能部件中MM接口与ST接口之间连接的各种情况,可以根据不同的应用场景进行相应输入输出端的设置,master和source是传输的主动发起方,slave和sink是传输被动接收方,因此指定输入端与指定输出端的所有可能组合形式包括:MM master与ST source、MM master与ST sink、MM slave与ST source。至于MM slave与ST sink,由于两边都是被动,无法发起传输。图2所示为一种MM→ST接口转换桥结构示意图。
相应地,接口转换桥中指定输入端与指定输出端可以根据不同的接口转换需求从各Avalon总线接口模块中进行相应配置。Avalon总线接口模块包括:MM master模块、MMslave模块、ST source模块、ST sink模块。接口转换桥内部的Avalon-MM slave模块用于对接外部功能部件的Avalon-MM master接口,同理,接口转换桥内部的Avalon-MM master模块对接外部功能部件的Avalon-MM slave接口,Avalon-ST source模块对接外部功能部件的Avalon-ST sink接口,Avalon-ST sink模块对接外部功能部件的Avalon-ST source接口。
各Avalon总线接口模块可以参照相关技术中各功能部件中的接口模块,利用接口模块自身对于同类型接口的数据接收以及解析功能实现对外部功能部件中同类型接口的数据接收以及解析。只需预先控制将接收的数据写入数据存储器/读取数据存储器中数据等,上述控制过程的实现可以通过简单代码实现,例如,为实现读取数据存储器中数据功能时,检测数据存储器中数据状态,若显示数据存储器中数据不为空时进行数据读取。在此仅以上述过程为例进行介绍,其它设置方式在此不再赘述。
在此对各种指定输入端以及指定输出端的组合形式的具体连接方式进行详细介绍。
1、进行MM→ST接口转换。
(1)MM master→ST source。
外部功能部件中的发起接口控制器为MM master接口,同时接收接口控制器为STsource接口。
则接口转换桥的指定输入端为MM slave模块,MM slave模块外接MM控制器的MMmaster接口,内接数据存储器,将从MM master接口接收的数据传输至数据存储器中;数据存储器另一端接指定输出端ST sink模块,ST sink模块外接ST控制器的ST source接口,STsink模块用于读取数据存储器中数据并传输至ST控制器的ST source接口,从而实现MMmaster→ST source的接口转换。
(1)MM master→ST sink。
外部功能部件中的发起接口控制器为MM master接口,同时接收接口控制器为STsink接口。
则接口转换桥的指定输入端为MM slave模块,MM slave模块外接MM控制器的MMmaster接口,内接数据存储器,将从MM master接口接收的数据传输至数据存储器中;数据存储器另一端接指定输出端ST source模块,ST source模块外接ST控制器的ST sink接口,ST source模块用于读取数据存储器中数据并传输至ST控制器的ST sink接口,从而实现MMmaster→ST sink的接口转换。
2、进行ST→MM接口转换。
由于ST接口中ST source转换为MM master的接口转换形式较为少见,本实施例中仅对ST source→MM slave接口转换形式进行介绍。
外部功能部件中的发起接口控制器为ST source接口,同时接收接口控制器为MMslave接口。
则接口转换桥的指定输入端为ST sink模块,ST sink模块外接ST控制器的STsource接口,内接数据存储器,将从ST source接口接收的数据传输至数据存储器中;数据存储器另一端接指定输出端MM master模块,MM master模块外接MM控制器的MM slave接口,MM master模块用于读取数据存储器中数据并传输至MM控制器的MM slave接口,从而实现ST source→MM slave的接口转换。
根据不同的应用场景需求可以进行适应性调整指定接入端以及指定输出端的选择,对于不同的应用场景不同的接口转换要求可以方便的通过调整模块间连接方式实现,即确定各接口模块中的指定接入端以及指定输出端,相对于集成多种不同转换要求对应的逻辑转换模块大大简化了多种接口转换实现方式,减少了空间占用,同时增强了接口转换桥对于不同应用场景下的适应性,可移植性强,且调整方式简单,提升了产品竞争力。
数据存储器的输入输出端分别与接口转换桥中的指定输入端以及指定输出端连接,用于实现不同传输方式的接口数据写入,本实施例中对数据存储器的具体类型不做限定,数据存储器需保证不同的报文段的依次写入,即数据存储器需选用将不同类型数据统一格式存储的、不区分数据类型的数据存储器。可选地,数据存储器可以为:FIFO。FIFO(First Input First Output),即先进先出队列。
FIFO队列不对报文进行分类,当报文进入接口的速度大于接口能发送的速度时,FIFO按报文到达接口的先后顺序让报文进入队列,同时,FIFO在队列的出口让报文按进队的顺序出队,先进的报文将先出队,后进的报文将后出队。FIFO队列具有处理简单,开销小的优点,且不区分报文类型,可以实现对不同传输方式的数据的统一存取,本实施例中以数据存储器为FIFO为例进行介绍,当然,也可以选用其他类型的存储器,可以根据需要进行类型的选择,其他类型的数据存储器均可参照本实施例的介绍。
在此以数据存储器为FIFO为例,对整体接口转换桥的内部部件连接关系、接口转换桥与外界部件的连接方式以及接口转换工作过程进行介绍。
情况一、MM转换为ST。
MM转换为ST包括MM master与ST source转换,MM master与ST sink的转换,这两种转换的整体具体实现如图3所示,图3所示为本实施例提供的一种MM→ST转换过程示意图。
预先将转换桥的配置为MM->ST,这种情况下,转换桥内部的Avalon-MM master模块是不工作的,为了图中模块间的连接方便,忽略接口转换桥内部的Avalon-MM master模块。
在MM->ST情况下,首先介绍Avalon-MM master转换成Avalon-ST sink的实现。MM控制器发起写操作指令,接收的数据到达接口转换桥后会写入mm_st_FIFO中,FIFO的full信号就是MM master的wait_request信号,如果FIFO满了就停止写入。只要FIFO不为空,转换桥的Avalon-ST source模块就会从FIFO中读取数据,然后将data发送给外部的ST控制器,这样就实现了MM控制器通过MM master接口向ST控制器的ST sink接口传输数据的过程。
Avalon-MM master与Avalon-ST source传输数据的实现过程如下:MM控制器发起的读操作,到了转换桥后会转换成读取st_mm_FIFO的操作,FIFO的empty信号就是MMmaster的wait_request信号,如果FIFO空了就停止读操作。FIFO中的数据来自ST控制器的ST source接口,只要FIFO不为满,转换桥的Avalon-ST sink模块就接收来自外部ST控制器source接口发来的数据,因此实现了MM控制器通过MM master接口与ST控制器的ST source接口传输数据的过程。
情况二、ST转换为MM。
ST转换为MM只有Avalon-ST source与Avalon-MM slave的转换。图4所示为本实施例提供的一种ST→MM转换过程示意图,即Avalon-ST source与Avalon-MM slave的转换示意图。
预先将转换桥的配置为ST->MM模式。该模式下,接口转换桥内部的Avalon-MMslave模块和ST source是不工作的,为了图中模块间的连接方便,在此忽略接口转换桥内部不工作的模块。
具体的实现过程如下:ST控制器通过Avalon-ST source接口发起数据传输,接口转换桥通过Avalon-ST sink模块将接收到的数据写入st_mm_FIFO中,只要FIFO不满,接口转换桥就一直接收ST控制器发过来的数据。同时在左侧只要st_mm_FIFO不为空,转换桥的Avalon-MM master模块就会从FIFO中读取数据,然后将读取的数据解析成Avalon-MM类型,通过MM接口发送给MM控制器。
以上详细阐述了接口转换桥对ST接口与MM接口互相转换的具体实现过程。本发明提供的转换桥可以封装成IP独立使用,方便调用,可以提升接口转换桥的灵活性、可移植性以及可扩展性都增强了,为产品的开发提供便利,同时缩短开发周期。
基于上述介绍,本实施例提供的接口转换桥,对外接口模块与数据存储器连接,对外接口模块中的指定接入端用于接收发起接口控制器发送的待转换接口数据,并将其依次发送至数据存储器,由于不同类型接口间的数据传输方式不同,但不同传输方式对传输数据自身没有改变,将数据依次发送至数据存储器,按传输顺序存储于数据存储器的数据将不存在传输方式的差异,相当于在功能部件外部通过单独的部件解决了不同传输方式在数据传输对接中的差异性,避免了在功能部件内部集成各逻辑转换模块导致的模块内部结构复杂,可移植性以及复用性较差的问题;同时,接口转换桥的对外接口模块中的指定接入端以及指定输出端包括各类型Avalon接口模块,根据不同的应用场景可以指定接入端以及输出端,对于不同的应用场景不同的接口转换要求可以方便的通过调整模块间连接方式实现,即确定各接口模块中的指定接入端以及指定输出端,相对于集成多种不同转换要求对应的逻辑转换模块大大简化了多种接口转换实现方式,减少了空间占用,同时增强了接口转换桥对于不同应用场景下的适应性,可移植性强,且调整方式简单,提升了产品竞争力。
此外,为方便接口转换桥中指定接入端以及指定输出端根据使用场景的不同进行内部部件的调整,可选地,可以在接口转换桥留出了参数接口,参数设置接口与各对外接口模块连接,用于将接收到的转换参数与预先配置的接口转换关系进行匹配,得到匹配接口转换方式,并根据匹配接口转换方式确定指定接入端以及指定输出端,根据指定接入端以及指定输出端进行接口转换桥内部模块连接关系的调整。
例如可以配置接口转换关系包括接口参数01以及00。其中,接口参数01指示选择转换情况MM->ST,00指示选择转换情况为ST->MM。当接收到01时,向接口转换桥中的MMslave模块、ST source模块以及ST sink模块发送启动指令,控制上述模块如上述情况1所示进行接口转换工作。
此外,不同场景下的配置也可以通过,在此对接口转换桥针对不同场景的调整方式不做限定。
基于上述实施例,在某些应用场景下接收的数据可能存在某种预先设定的格式,不方便后续控制器接口对数据的直接读取,此时可以在发起接口控制器以及接收接口控制器之间设置数据格式转换装置,可以设置于发起接口控制器与接口转换桥之间,也可以设置于接口转换桥与接收接口控制器之间。也可以直接预先在接口转换桥中设置相应的数据格式转换模块。其中,后者可以简化系统部件连接,同时也可以增强接口控制器的可移植性以及复用性。因此,指定接入端中可以进一步包括:数据编辑模块。数据编辑模块用于将指定接入端接收的数据根据预先配置的编辑规则进行数据处理,以便指定接入端将处理后的数据写入至数据存储器中。
例如,以上述情况二中图3所示结构示意图为例,若MM控制器发送的数据为具有固定格式的PLP格式包,为方便ST控制器对PLP格式包中有用数据进行直接读取以及分析,可以在接口转换桥的MM slave模块中设置PLP格式包解析模块,当MM slave模块接收到MM控制器通过MM master接口发送的PLP格式包时,对数据包去除包头、包尾以及包中无用数据操作,得到PLP数据,直接将PLP数据通过FIFO发送至ST控制器中,这样ST控制器即可直接接收到来自MM控制器的PLP有用数据了,提升了系统整体数据处理效率。
本实施例提供一种Avalon总线接口转换方法,基于上述实施例中介绍的接口转换桥,本实施例提供的接口转换方法主要包括以下步骤:
步骤s110:当指定接入端接收到通过发起接口控制器发送的接口数据时,将接口数据依次写入至数据存储器中。
其中,指定接入端与发起接口控制器的接口类型匹配。
接口类型匹配指同属一种接口类型且可以实现接口数据的正常传输。例如,发起接口控制器的接口为MM slave时,指定接入端的接口类型需为MM master,同属于Avalon-MM(一种由intel提出的Avalon总线的memory map类型的接口)接口类型,且Master为在传输过程中数据或控制的主动发起端,Slave为在传输过程中数据或控制的被动接收端,Master与Slave端连接,可以实现数据的正常传输。Avalon-ST(一种由intel提出的Avalon总线的流模式接口)类型的接口可参照上述介绍,在此不再赘述。
不论是通过何种类型的接口通过怎样的传输方式发送至指定接入端,写入数据存储器的数据将不存在数据传输方式间的差异,避免了不同接口间数据传输方式差异性带来的传输阻碍。
步骤s120:当数据存储器中数据不为空时,控制指定输出端读取数据存储器中数据,并将读取的数据写入接收接口控制器中。
其中,指定输出端与接收接口控制器的接口类型匹配。从数据存储器中读取的数据经过指定输出端进行相应数据传输方式的处理,例如经过ST接口数据处理,传输至匹配的接口控制器中,数据内容无改变,实现了不同类型接口间流畅的数据传输。
本实施例提供的接口转换方法与上述实施例中介绍的接口转换桥可相互对照。
此外,可以进一步对接口转换桥进行IP封装,得到接口转换桥IP;
根据接口转换桥IP进行接口转换桥的调用,以简化对接口转换桥的调用。
此外,当接收到转换参数时,可以将转换参数与预先配置的接口转换关系进行匹配,得到匹配接口转换方式;
根据匹配接口转换方式确定指定接入端以及指定输出端;
根据指定接入端以及指定输出端进行接口转换桥内部模块连接关系的调整。
通过上述过程可以大大简化对接口转换桥的配置过程。
此外,在将接口数据依次写入至数据存储器中之前,可以进一步将接口数据根据预先配置的编辑规则进行数据处理,得到预处理数据;
则相应地,将接口数据依次写入至数据存储器中具体为:将预处理数据依次写入至数据存储器中。
通过上述过程以实现高效有效信息的提取。
基于上述介绍,本实施例提供的接口转换方法适用于应用Avalon总线域的各种数据传输场景,通过简单配置实现了Avalon-MM与ST接口的灵活转换,有较强的可扩展性。
本实施例提供一种Avalon总线接口转换系统,该系统主要包括接口转换桥、发起接口控制器以及接收接口控制器。
其中,本实施例可与上述实施例中提供的接口转换桥中相关内容相互对照。
接口转换桥主要包括:对外接口模块以及数据存储器;其中,对外接口模块中包含指定接入端以及指定输出端;具体地,对外接口模块包括:MM master模块、MM slave模块、ST source模块、ST sink模块;指定接入端外接外部功能部件中的发起接口控制器,内接数据存储器,用于将接收的数据依次写入数据存储器中;指定输出端外接外部功能部件中的接收接口控制器,内接数据存储器,用于从数据存储器中读取数据,并将读取的数据发送至接收接口控制器;
发起接口控制器,用于将待传输的数据通过指定接入端写入接口转换桥中;
接收接口控制器,用于接收接口转换桥发送的数据。
接口转换桥、发起接口控制器以及接收接口控制器间的具体工作协作过程可参照上述情况一以及情况二的介绍,在此不再赘述。本实施例提供的Avalon总线接口转换系统可以灵活实现Avalon-MM与ST接口的互相转换,可扩展性强。
此外,Avalon总线接口转换系统可以进一步包括:转换停止检测设备。
转换停止检测设备与指定输出端连接,用于对指定输出端中数据传输过程进行监控,若数据传输停止时间超过阈值,输出转换停止的提示信息。
转换停止检测设备可以实现对接口转换过程的停止检测,以便于及时启动下一次接口转换过程,或者进行接口转换桥进行相应调整等。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的方法而言,由于其与实施例公开的设备相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本发明所提供的基于Avalon总线的接口转换桥、Avalon总线接口转换方法及Avalon总线接口转换系统进行了详细介绍。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。
Claims (10)
1.一种基于Avalon总线的接口转换桥,其特征在于,
所述接口转换桥包括:对外接口模块以及数据存储器;其中,所述对外接口模块中包含指定接入端以及指定输出端;具体地,所述对外接口模块包括:MM master模块、MM slave模块、ST source模块、ST sink模块;
所述指定接入端外接外部功能部件中的发起接口控制器,内接所述数据存储器,用于将接收的数据依次写入所述数据存储器中;
所述指定输出端外接所述外部功能部件中的接收接口控制器,内接所述数据存储器,用于从所述数据存储器中读取数据,并将读取的数据发送至所述接收接口控制器。
2.如权利要求1所述的基于Avalon总线的接口转换桥,其特征在于,所述接口转换桥中还包括:参数设置接口,所述参数设置接口与各所述对外接口模块连接;
所述参数设置接口用于将接收到的转换参数与预先配置的接口转换关系进行匹配,得到匹配接口转换方式,并根据所述匹配接口转换方式确定所述指定接入端以及所述指定输出端,根据所述指定接入端以及所述指定输出端进行所述接口转换桥内部模块连接关系的调整。
3.如权利要求1所述的基于Avalon总线的接口转换桥,其特征在于,指定接入端中还包括:数据编辑模块;
所述数据编辑模块用于将所述指定接入端接收的数据根据预先配置的编辑规则进行数据处理,以便所述指定接入端将处理后的数据写入至所述数据存储器中。
4.如权利要求1所述的基于Avalon总线的接口转换桥,其特征在于,所述数据存储器具体为:FIFO。
5.一种Avalon总线接口转换方法,其特征在于,基于权利要求1-4任一项所述的基于Avalon总线的接口转换桥,包括:
当指定接入端接收到通过发起接口控制器发送的接口数据时,将所述接口数据依次写入至数据存储器中;其中,所述指定接入端与所述发起接口控制器的接口类型匹配;
当所述数据存储器中数据不为空时,控制指定输出端读取所述数据存储器中数据,并将读取的数据写入接收接口控制器中;其中,所述指定输出端与所述接收接口控制器的接口类型匹配。
6.如权利要求5所述的Avalon总线接口转换方法,其特征在于,还包括:
对所述接口转换桥进行IP封装,得到接口转换桥IP;
根据所述接口转换桥IP进行接口转换桥的调用。
7.如权利要求5所述的Avalon总线接口转换方法,其特征在于,还包括:
当接收到转换参数时,将所述转换参数与预先配置的接口转换关系进行匹配,得到匹配接口转换方式;
根据所述匹配接口转换方式确定所述指定接入端以及所述指定输出端;
根据所述指定接入端以及所述指定输出端进行所述接口转换桥内部模块连接关系的调整。
8.如权利要求5所述的Avalon总线接口转换方法,其特征在于,在将所述接口数据依次写入至数据存储器中之前,还包括:
将所述接口数据根据预先配置的编辑规则进行数据处理,得到预处理数据;
则相应地,将所述接口数据依次写入至数据存储器中具体为:将所述预处理数据依次写入至数据存储器中。
9.一种Avalon总线接口转换系统,其特征在于,基于权利要求1-4任一项所述的基于Avalon总线的接口转换桥,包括:
接口转换桥,所述接口转换桥包括:对外接口模块以及数据存储器;其中,所述对外接口模块中包含指定接入端以及指定输出端;具体地,所述对外接口模块包括:MM master模块、MM slave模块、ST source模块、ST sink模块;所述指定接入端外接外部功能部件中的发起接口控制器,内接所述数据存储器,用于将接收的数据依次写入所述数据存储器中;所述指定输出端外接所述外部功能部件中的接收接口控制器,内接所述数据存储器,用于从所述数据存储器中读取数据,并将读取的数据发送至所述接收接口控制器;
发起接口控制器,用于将待传输的数据通过指定接入端写入所述接口转换桥中;
接收接口控制器,用于接收所述接口转换桥发送的数据。
10.如权利要求9所述的Avalon总线接口转换系统,其特征在于,还包括:转换停止检测设备;
所述转换停止检测设备与所述指定输出端连接,用于对所述指定输出端中数据传输过程进行监控,若数据传输停止时间超过阈值,输出转换停止的提示信息。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910168634.0A CN109918325B (zh) | 2019-03-06 | 2019-03-06 | 基于Avalon总线的接口转换桥、接口转换方法及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910168634.0A CN109918325B (zh) | 2019-03-06 | 2019-03-06 | 基于Avalon总线的接口转换桥、接口转换方法及系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109918325A true CN109918325A (zh) | 2019-06-21 |
CN109918325B CN109918325B (zh) | 2020-12-04 |
Family
ID=66963647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910168634.0A Active CN109918325B (zh) | 2019-03-06 | 2019-03-06 | 基于Avalon总线的接口转换桥、接口转换方法及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109918325B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT202100029735A1 (it) * | 2021-11-24 | 2023-05-24 | Eram S R L | Metodo per interfacciare una prima unità di lettura/scrittura dati ad una seconda unità di lettura/scrittura dati e relativi moduli di interfaccia |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103198043A (zh) * | 2013-01-24 | 2013-07-10 | 杭州中科微电子有限公司 | 一种改进的AHB to APB总线桥及其控制方法 |
CN103744817A (zh) * | 2013-10-08 | 2014-04-23 | 苏州爱思索电子科技有限公司 | 用于Avalon总线向Crossbar总线的通讯转换桥设备及其通讯转换方法 |
CN105279127A (zh) * | 2015-11-25 | 2016-01-27 | 哈尔滨工业大学 | 一种基于PCI或PCIe总线的FPGA程序下载系统及方法 |
US20170206176A1 (en) * | 2013-06-07 | 2017-07-20 | Altera Corporation | Integrated circuit device with embedded programmable logic |
CN108121679A (zh) * | 2017-08-07 | 2018-06-05 | 鸿秦(北京)科技有限公司 | 一种嵌入式SoC系统总线及其协议转换桥接装置 |
-
2019
- 2019-03-06 CN CN201910168634.0A patent/CN109918325B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103198043A (zh) * | 2013-01-24 | 2013-07-10 | 杭州中科微电子有限公司 | 一种改进的AHB to APB总线桥及其控制方法 |
US20170206176A1 (en) * | 2013-06-07 | 2017-07-20 | Altera Corporation | Integrated circuit device with embedded programmable logic |
CN103744817A (zh) * | 2013-10-08 | 2014-04-23 | 苏州爱思索电子科技有限公司 | 用于Avalon总线向Crossbar总线的通讯转换桥设备及其通讯转换方法 |
CN105279127A (zh) * | 2015-11-25 | 2016-01-27 | 哈尔滨工业大学 | 一种基于PCI或PCIe总线的FPGA程序下载系统及方法 |
CN108121679A (zh) * | 2017-08-07 | 2018-06-05 | 鸿秦(北京)科技有限公司 | 一种嵌入式SoC系统总线及其协议转换桥接装置 |
Non-Patent Citations (1)
Title |
---|
崔建磊: "Avalon/Wishbone总线转换桥的设计", 《中国优秀硕士学位论文全文数据库信息科技辑》 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT202100029735A1 (it) * | 2021-11-24 | 2023-05-24 | Eram S R L | Metodo per interfacciare una prima unità di lettura/scrittura dati ad una seconda unità di lettura/scrittura dati e relativi moduli di interfaccia |
WO2023094954A1 (en) * | 2021-11-24 | 2023-06-01 | Eram S.R.L. | Method for interfacing a first data reading/ writing unit with a second data reading/writing unit and interface modules thereof |
Also Published As
Publication number | Publication date |
---|---|
CN109918325B (zh) | 2020-12-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106951388B (zh) | 一种基于PCIe的DMA数据传输方法及系统 | |
CN109739786B (zh) | 一种dma控制器和异构加速系统 | |
CN105511954A (zh) | 一种报文处理方法及装置 | |
CN109656851B (zh) | 一种时间确定的包括多路高速总线通道及共享接口的系统 | |
CN110647494A (zh) | 多处理器通信方法及装置 | |
US20190347237A1 (en) | Serial port communication mode conversion method, system, and circuit | |
US20240078210A1 (en) | Communication apparatus, communication system, and communication method | |
CN113132552B (zh) | 视频流处理方法及装置 | |
CN103650401A (zh) | 一种移动终端内部通信方法 | |
CN109918325A (zh) | 基于Avalon总线的接口转换桥、接口转换方法及系统 | |
CN105573952A (zh) | 一种多通道数据传输的系统 | |
CN112328523B (zh) | 传输双倍速率信号的方法、装置及系统 | |
KR20030019093A (ko) | 패킷 제어 시스템 및 통신 방법 | |
CN110650546B (zh) | 文件传输的方法、装置、存储介质以及终端 | |
CN108521416B (zh) | 一种ecn板卡 | |
CN114338270B (zh) | 数据通信方法、装置、电子设备及存储介质 | |
CN112187536B (zh) | 基于tms配置数据的信息交互方法及装置、存储介质、电子装置 | |
CN114422617B (zh) | 一种报文处理方法、系统及计算机可读存储介质 | |
EP3631640B1 (en) | Communication between field programmable gate arrays | |
CN111371799A (zh) | Mctp控制器收发数据的控制方法、装置及设备 | |
CN110505038B (zh) | 一种数据传输方法及相关装置 | |
US8427955B2 (en) | Method and apparatus for transferring data | |
KR20200143881A (ko) | 제어기 통신 장치 및 그 방법 | |
CN110287132A (zh) | 一种数据通讯处理板卡 | |
CN111078619A (zh) | 一种转换装置、网络设备及数据传输方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |