CN109859683A - 一种led显示屏单双锁存自动切换芯片 - Google Patents

一种led显示屏单双锁存自动切换芯片 Download PDF

Info

Publication number
CN109859683A
CN109859683A CN201910294402.XA CN201910294402A CN109859683A CN 109859683 A CN109859683 A CN 109859683A CN 201910294402 A CN201910294402 A CN 201910294402A CN 109859683 A CN109859683 A CN 109859683A
Authority
CN
China
Prior art keywords
deposits
twin
lock
monolock
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910294402.XA
Other languages
English (en)
Other versions
CN109859683B (zh
Inventor
张宏根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Depp Microelectronics Co Ltd
Original Assignee
Shenzhen Depp Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Depp Microelectronics Co Ltd filed Critical Shenzhen Depp Microelectronics Co Ltd
Priority to CN201910294402.XA priority Critical patent/CN109859683B/zh
Publication of CN109859683A publication Critical patent/CN109859683A/zh
Application granted granted Critical
Publication of CN109859683B publication Critical patent/CN109859683B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种LED显示屏单双锁存自动切换芯片,包括单锁存/双锁存检测模块和单锁存/双锁存模式切换模块,单锁存/双锁存检测模块接收芯片的数据锁存输入信号和恒流控制输入信号;在计时周期内进行检测,其计时周期大于5us;单锁存/双锁存检测模块检测是通用单锁存驱动程序还是通用双锁存驱动程序,再将检测结果信号送到单锁存/双锁存模式切换模块;单锁存/双锁存模式切换模块输出口连接恒流输出通道。本发明提供的LED显示屏单双锁存自动切换芯片,可以根据所选择的驱动程序来自适应对应的工作模式。

Description

一种LED显示屏单双锁存自动切换芯片
技术领域
本发明涉及LED显示屏驱动技术领域,具体是一种LED显示屏单双锁存自动切换芯片。
背景技术
在低成本的LED显示屏中,通常会使用通用单锁存的恒流驱动芯片来进行显示,但是通用单锁存的恒流驱动芯片的刷新率很低。为了LED显示屏有更高的刷新率,通常会将通用单锁恒流驱动芯片升级为的通用双锁存恒流驱动芯片,这样可以提高LED显示屏的刷新率,但是也会带来一些其它的问题:因为刷新率的提高,会加重LED显示屏的下鬼影;当增加消影功能,改善下鬼影时,则可能会带来灯珠反压产生漏电的不良,这个时候,通常又希望能够更换回通用单锁存不带消影功能的恒流驱动芯片。
因此,如何解决上述问题,成为亟待解决的问题。
发明内容
本发明针对以上技术问题,提供一种LED显示屏单双锁存自动切换芯片,可以根据所选择的驱动程序来自适应对应的工作模式,当使用通用单锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用单锁存恒流驱动的状态;当使用通用双锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用双锁存恒流驱动的状态。
为实现上述目的,本发明的技术方案是:
一种LED显示屏单双锁存自动切换芯片,包括单锁存/双锁存检测模块和单锁存/双锁存模式切换模块,单锁存/双锁存检测模块接收芯片的数据锁存输入信号和恒流控制输入信号;在计时周期内进行检测,其计时周期大于5us;
单锁存/双锁存检测模块检测是通用单锁存驱动程序还是通用双锁存驱动程序,再将检测结果信号送到单锁存/双锁存模式切换模块;单锁存/双锁存模式切换模块输出口连接恒流输出通道;
单锁存/双锁存模式切换模块根据检测结果信号做出工作模式切换,当使用通用单锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用单锁存恒流驱动的状态;当使用通用双锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用双锁存恒流驱动的状态。
进一步通过芯片的时钟输入信号来产生计时周期。
进一步单锁存/双锁存检测模块连接振荡器,将振荡器的周期控制在计时周期内。
进一步单锁存/双锁存检测模块连接分频器,分频器连接振荡器,振荡器产生时钟信号,分频器将时钟信号分频到满足要求的计时周期内。
进一步单锁存/双锁存检测模块包括三个寄存器,分别为DFF1、DFF2和DFF3,每个寄存器分别设有DIN、clk、RSTN、QN、Q五个引脚;
DFF1和DFF2的DIN引脚接工作电压VDD,DFF3的DIN引脚接DFF2的Q引脚;芯片的数据锁存输入信号LE接DFF1的clk引脚,芯片的恒流控制输入信号OE接DFF1的RSTN引脚;DFF1的QN引脚分别接DFF2和DFF3的RSTN引脚;芯片的低频时钟信号clkl分别接入DFF2和DFF3的clk引脚;
单锁存/双锁存模式切换模块接入芯片的恒流控制输入信号OE和DFF3的QN引脚;
所述的恒流输出通道包括数字模块和恒流输出,数字模块的输出口接恒流输出的输入口,数字模块包括一个寄存器DFF4、两个锁存器latch1、latch2,每个锁存器分别设有DIN、clk、QN、Q四个引脚;
DFF4的DIN引脚、clk引脚分别接相应的信号,DFF4的Q引脚接latch1的DIN引脚;芯片的数据锁存输入信号LE接latch1的clk引脚,latch1的Q引脚接latch2的DIN引脚;单锁存/双锁存模式切换模块的输出口接latch2的clk引脚。
本发明与现有技术相比具有如下技术优点:
1、使用该LED显示屏单双锁存自动切换芯片的显示屏,可以根据所选择的驱动程序来自适应对应的工作模式;
2、保证了低成本的LED显示屏的使用效果,当LED显示屏需要更高的刷新率,自动切换至通用双锁存恒流驱动芯片;还能自动切换至通用单锁的恒流驱动芯片,避免灯珠反压产生漏电的不良。
附图说明
图1是本发明的结构方框图;
图2是单锁存/双锁存检测模块和恒流输出通道的一种电路实现方式。
具体实施方式
下面将结合附图中的实施例对本发明作进一步地详细说明。
如图1所示,本发明的LED显示屏单双锁存自动切换芯片,包括单锁存/双锁存检测模块和单锁存/双锁存模式切换模块,单锁存/双锁存检测模块接收芯片的数据锁存输入信号和恒流控制输入信号;在计时周期内进行检测,其计时周期大于5us;
单锁存/双锁存检测模块检测是通用单锁存驱动程序还是通用双锁存驱动程序,再将检测结果信号送到单锁存/双锁存模式切换模块;单锁存/双锁存模式切换模块输出口连接恒流输出通道;
单锁存/双锁存模式切换模块根据检测结果信号做出工作模式切换,当使用通用单锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用单锁存恒流驱动的状态;当使用通用双锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用双锁存恒流驱动的状态。
如图1,单锁存/双锁存检测模块连接分频器,分频器连接振荡器,振荡器产生时钟信号,分频器将时钟信号分频到满足要求的计时周期内。
如图2,单锁存/双锁存检测模块包括三个寄存器,分别为DFF1、DFF2和DFF3,每个寄存器分别设有DIN、clk、RSTN、QN、Q五个引脚;
如图2,DFF1和DFF2的DIN引脚接工作电压VDD,DFF3的DIN引脚接DFF2的Q引脚;芯片的数据锁存输入信号LE接DFF1的clk引脚,芯片的恒流控制输入信号OE接DFF1的RSTN引脚;DFF1的QN引脚分别接DFF2和DFF3的RSTN引脚;芯片的低频时钟信号clkl分别接入DFF2和DFF3的clk引脚;
如图2,单锁存/双锁存模式切换模块接入芯片的恒流控制输入信号OE和DFF3的QN引脚;
如图2,恒流输出通道包括数字模块和恒流输出,数字模块的输出口接恒流输出的输入口,数字模块包括一个寄存器DFF4、两个锁存器latch1、latch2,每个锁存器分别设有DIN、clk、QN、Q四个引脚;
如图2,DFF4的DIN引脚、clk引脚分别接相应的信号,DFF4的Q引脚接latch1的DIN引脚;芯片的数据锁存输入信号LE接latch1的clk引脚,latch1的Q引脚接latch2的DIN引脚;单锁存/双锁存模式切换模块的输出口接latch2的clk引脚。
如图1,信号说明如下:
SDI,芯片的数据输入信号,连接至SDI PIN;
CLK,芯片的时钟输入信号,连接至CLK PIN;
LE,芯片的数据锁存输入信号,连接至LE PIN;
OE,芯片的恒流控制输入信号,代表芯片与PIN的相反信号;
clkr,片内振荡器产生的时钟信号;
clkl,经过分频器之后的低频时钟信号;
mode,工作模式信号;
Y,单锁存/双锁存切换信号。
如图1,模块说明如下:
振荡器,用于产生时钟信号clkr;
分频器,用于将时钟信号分频到一个满足要求的低频信号clkl,clkl周期至少大于5us;单锁存/双锁存检测,用于检测接收信号LE和OE,判断出芯片应该处于工作模式,并输出工作模式信号mode;
单锁存/双锁切换,用于切换芯片的工作模式,并输出信号Y。
如图1,原理说明如下:
1.振荡器产生一个用于计时的时钟信号;
2.分频器将时钟信号分频到需要的计时周期范围,计时周期>5uS;
3.在计时周期内进行工作模式检测,检测方法是:在计时周期内,当OE为高电平时,LE出现下降沿(或者上升沿,或者Le为高电平)时,输出mode=1(芯片工作模式为双锁存模式,否则为单锁存模式);
4.当mode=1时,将芯片切换到双锁存工作模式;当mode=0时,将芯片切换到单锁存工作模式。
如图2,当接收的OE和LE是单锁存协议的信号,则工作流程如下:
1.OE=0时,DFF1处于复位状态,DFF1的输出mode_rn=1,DFF2和DFF3处于移位工作状态;
2.OE=1时,DFF1处于移位工作状态,但此时的LE不会出现下降沿,所以DFF1的输出mode_rn=1保持不变,DFF2和DFF3会一直处于移位工作状态不变;
3.在第一个clkl的上升沿到来的时候,DFF2会输出a=1;
4.在第二个clkl的上升沿到来的时候,DFF3的输出mode=0;
5.当接收的OE和LE处于单锁存协议不改变的情况下,单锁存/双锁存检测电路会一直稳输出mode=0;
6.mode=0时,单锁存/双锁存切换电路输出Y=0;
7.当Y=0时,恒流通道的数字部分的latch2的输入输出会处于直通状态,d1=d0,相当于latch2不起作用,此时只有latch1是正常工作的,所以芯片工作在单锁存状态。
如图2,当接收的OE和LE是双锁存协议的信号,则工作流程如下:
1.OE=0时,DFF1处于复位状态,DFF1的输出mode_rn=1,DFF2和DFF3处于移位工作状态;
2.OE=1时,DFF1处于移位工作状态,当LE出现下降沿时,DFF1的输出mode_rn=0,DFF2和DFF3处于复位状态,此时a=0,mode=1;
3.clkl的周期即是检测周期,clk的周期至少大于5um,只要在每一个检测周期内出现第2步的信号,则mode=1会稳定输出,不会改变;
4.当接收的OE和LE处于单锁存协议不改变的情况下,单锁存/双锁存检测电路会一直稳输出mode=1;
5.mode=1时,单锁存/双锁存切换电路输出Y=OE;
6.当Y=OE时,恒流通道的数字部分的latch2的会处于正常的latch状态(OE的高电平锁存数据,低电平常通),此时latch1和latch2都处于正常的工作状态,所以芯片工作在双锁存状态。
综上所述,本发明如说明书及图示内容,制成实际样品且经多次使用测试,从测试效果看,证明该发明能达到预期目的,实用性毋庸置疑。以上所举实施例仅用来方便说明该发明的内容,并非对其作形式上的限制;任何所属技术领域中具有公知常识者,在不脱离本发明所提技术特征及相似特征的范畴,利用该发明所揭示技术内容所作出局部更改或修饰的等效实施例,均属于本发明的保护范围。

Claims (5)

1.一种LED显示屏单双锁存自动切换芯片,其特征在于:包括单锁存/双锁存检测模块和单锁存/双锁存模式切换模块,单锁存/双锁存检测模块接收芯片的数据锁存输入信号和恒流控制输入信号;在计时周期内进行检测,其计时周期大于5us;
单锁存/双锁存检测模块检测是通用单锁存驱动程序还是通用双锁存驱动程序,再将检测结果信号送到单锁存/双锁存模式切换模块;单锁存/双锁存模式切换模块输出口连接恒流输出通道;
单锁存/双锁存模式切换模块根据检测结果信号做出工作模式切换,当使用通用单锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用单锁存恒流驱动的状态;当使用通用双锁存恒流驱动芯片的程序驱动芯片的时候,切换到通用双锁存恒流驱动的状态。
2.根据权利要求1所述的LED显示屏单双锁存自动切换芯片,其特征在于:通过芯片的时钟输入信号来产生计时周期。
3.根据权利要求1所述的LED显示屏单双锁存自动切换芯片,其特征在于:所述的单锁存/双锁存检测模块连接振荡器,将振荡器的周期控制在计时周期内。
4.根据权利要求1所述的LED显示屏单双锁存自动切换芯片,其特征在于:所述的单锁存/双锁存检测模块连接分频器,分频器连接振荡器,振荡器产生时钟信号,分频器将时钟信号分频到满足要求的计时周期内。
5.根据权利要求1所述的LED显示屏单双锁存自动切换芯片,其特征在于:所述的单锁存/双锁存检测模块包括三个寄存器,分别为DFF1、DFF2和DFF3,每个寄存器分别设有DIN、clk、RSTN、QN、Q五个引脚;
DFF1和DFF2的DIN引脚接工作电压VDD,DFF3的DIN引脚接DFF2的Q引脚;芯片的数据锁存输入信号LE接DFF1的clk引脚,芯片的恒流控制输入信号OE接DFF1的RSTN引脚;DFF1的QN引脚分别接DFF2和DFF3的RSTN引脚;芯片的低频时钟信号clkl分别接入DFF2和DFF3的clk引脚;
单锁存/双锁存模式切换模块接入芯片的恒流控制输入信号OE和DFF3的QN引脚;
所述的恒流输出通道包括数字模块和恒流输出,数字模块的输出口接恒流输出的输入口,数字模块包括一个寄存器DFF4、两个锁存器latch1、latch2,每个锁存器分别设有DIN、clk、QN、Q四个引脚;
DFF4的DIN引脚、clk引脚分别接相应的信号,DFF4的Q引脚接latch1的DIN引脚;芯片的数据锁存输入信号LE接latch1的clk引脚,latch1的Q引脚接latch2的DIN引脚;单锁存/双锁存模式切换模块的输出口接latch2的clk引脚。
CN201910294402.XA 2019-04-12 2019-04-12 一种led显示屏单双锁存自动切换芯片 Active CN109859683B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910294402.XA CN109859683B (zh) 2019-04-12 2019-04-12 一种led显示屏单双锁存自动切换芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910294402.XA CN109859683B (zh) 2019-04-12 2019-04-12 一种led显示屏单双锁存自动切换芯片

Publications (2)

Publication Number Publication Date
CN109859683A true CN109859683A (zh) 2019-06-07
CN109859683B CN109859683B (zh) 2023-08-04

Family

ID=66903885

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910294402.XA Active CN109859683B (zh) 2019-04-12 2019-04-12 一种led显示屏单双锁存自动切换芯片

Country Status (1)

Country Link
CN (1) CN109859683B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101093724A (zh) * 2006-05-18 2007-12-26 三星电子株式会社 单锁存结构的多位闪存器件及编程方法、系统和存储卡
CN101145396A (zh) * 2006-08-24 2008-03-19 三星电子株式会社 编程多位闪存设备和相关设备的方法
US20110007040A1 (en) * 2008-04-22 2011-01-13 Gareth John Shift register and active matrix device
CN107633794A (zh) * 2017-11-13 2018-01-26 深圳市明微电子股份有限公司 一种基于双锁存信号的节能显示系统和方法
CN209729469U (zh) * 2019-04-12 2019-12-03 深圳市德普微电子有限公司 Led显示屏单双锁存自动切换芯片

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101093724A (zh) * 2006-05-18 2007-12-26 三星电子株式会社 单锁存结构的多位闪存器件及编程方法、系统和存储卡
CN101145396A (zh) * 2006-08-24 2008-03-19 三星电子株式会社 编程多位闪存设备和相关设备的方法
US20110007040A1 (en) * 2008-04-22 2011-01-13 Gareth John Shift register and active matrix device
CN107633794A (zh) * 2017-11-13 2018-01-26 深圳市明微电子股份有限公司 一种基于双锁存信号的节能显示系统和方法
CN209729469U (zh) * 2019-04-12 2019-12-03 深圳市德普微电子有限公司 Led显示屏单双锁存自动切换芯片

Also Published As

Publication number Publication date
CN109859683B (zh) 2023-08-04

Similar Documents

Publication Publication Date Title
CN106533401B (zh) 一种基于fpga的同步分段延时链的dpwm模块
CN209729469U (zh) Led显示屏单双锁存自动切换芯片
CN104854531B (zh) 时钟发生电路的重新配置
US7315791B2 (en) Application programming interface for synchronizing multiple instrumentation devices
CN102970013B (zh) 基于扫描链的芯片内部寄存器复位方法及复位控制装置
US7640461B2 (en) On-chip circuit for transition delay fault test pattern generation with launch off shift
CN103546125B (zh) 一种多选一无毛刺时钟切换电路
CN107315448A (zh) 一种低功耗多核SoC的时钟管理架构设计方法
EP3503404B1 (en) By odd integer digital frequency divider circuit and method
CN107908129B (zh) Dsp与fpga/cpld多维互联的控制方法
Mukund From global specifications to distributed implementations
US6265930B1 (en) Glitch free clock multiplexer circuit
CN101291149A (zh) 基于触发器环的时钟分频方法及其时钟分频电路
US8558598B2 (en) Phase shift generating circuit
CN109815619A (zh) 一种将同步电路转化为异步电路的方法
CN110413041A (zh) 一种芯片时钟电路及其控制方法
CN103675373A (zh) 一种在fpga内实现的数字信号产生方法
CN109859683A (zh) 一种led显示屏单双锁存自动切换芯片
US20030141908A1 (en) Clock ratio dsta synchronizer
CN102790605B (zh) 异步信号同步器
US7231009B2 (en) Data synchronization across an asynchronous boundary using, for example, multi-phase clocks
CN106571813A (zh) 全新设计的边沿式高阻型数字鉴相器
CN105045918A (zh) 两数据库任意表的相互对比装置和方法
CN102857222B (zh) 一种系统时钟的动态调整方法和电路
CN101751068B (zh) 一种同步时钟产生电路和方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant