CN101291149A - 基于触发器环的时钟分频方法及其时钟分频电路 - Google Patents
基于触发器环的时钟分频方法及其时钟分频电路 Download PDFInfo
- Publication number
- CN101291149A CN101291149A CNA2008101151450A CN200810115145A CN101291149A CN 101291149 A CN101291149 A CN 101291149A CN A2008101151450 A CNA2008101151450 A CN A2008101151450A CN 200810115145 A CN200810115145 A CN 200810115145A CN 101291149 A CN101291149 A CN 101291149A
- Authority
- CN
- China
- Prior art keywords
- trigger
- circuit
- clock
- ring
- trigger ring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 21
- 238000010615 ring circuit Methods 0.000 claims abstract description 18
- 230000001788 irregular Effects 0.000 claims description 3
- 240000000233 Melia azedarach Species 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 5
- 230000002950 deficient Effects 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 102100038026 DNA fragmentation factor subunit alpha Human genes 0.000 description 1
- 102100038023 DNA fragmentation factor subunit beta Human genes 0.000 description 1
- 101100277639 Homo sapiens DFFB gene Proteins 0.000 description 1
- 101000950906 Homo sapiens DNA fragmentation factor subunit alpha Proteins 0.000 description 1
- 230000008676 import Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
本发明涉及集成电路的时钟分频技术,具体涉及一种基于触发器环的时钟分频方法及其时钟分频电路。该方法将若干个触发器的数据输入端和数据输出端依次相连接,形成一个触发器环电路;根据分频电路对占空比的要求选择触发器环中带置位端和带复位端的触发器的个数,根据时钟波形的要求确定带置位端和带复位端的触发器的位置;将触发器环电路接入系统分频电路中,以最后一个触发器的空闲数据输出端作为触发器环电路的输出端,实现时钟分频。本发明所述方法及其电路结构的分频数大小不影响电路工作的最高频率,可以使分频电路正常的工作在相对很高的时钟频率,而且可以通过分频电路级联的方式实现时钟分频,从而可以适当减小电路实现的规模。
Description
技术领域
本发明涉及集成电路的时钟分频技术,具体涉及一种基于触发器环的时钟分频方法及其时钟分频电路。
背景技术
时钟分频电路在集成电路的设计中很常见,由于芯片的pad往往不能输入很高频的时钟,或者芯片外部没有高频的时钟源,常常是从pad输入一个频率比较低的时钟,如12M的clock,这个时钟接到内部锁相环的输入,锁相环是一种倍频电路,可以根据较低频输入的时钟产生一个高频的时钟,如480M的时钟。基于功能或功耗、面积、时序的考虑,芯片内部往往需要一个或多个功能性的时钟(fclk1,fclk2,….),时钟分频电路就是将锁相环输出的高频时钟分频,产生较低频率和占空比的电路,芯片中常见的时钟结构如图1所示。
对于时钟分频电路,目前通常的做法是采用一个counter来计数,当counter计数到达限定值的时候重新开始计数,通过计数器的状态来实现分频。图3为现有技术中的一种6分频电路原理图。
用verilog语言描述的一个最大可以实现6 3分频的电路是这样的:
Reg[5:0]counter;
Always@(posedge clock or negedge reset)
If (reset)
Counter[5:0]<=#16’h0;
Else if(counter[5:0]==6’h37)
Counter[5:0]<=#16’h0;
Else
Counter[5:0]<=#1 counter[5:0]+1’b1;
Always@(posedge clock or negedge reset)
If (reset)
fclk<=#1 1’ b0
Else if(counter[5:0]==6’h37)
Fclk<=#1 1’ b1
Else if(counter[5:0]==6’h15)
Fclk<=#1 1’b1
其中37和15是用来决定占空比的。
从电路实现的角度,上述电路有触发器及触发器之间的逻辑组成,上述电路中有7个触发器及一些组合逻辑,从timing的角度,往往关心最长的路径,上述电路的最长路径可以如下计算。
Log2(6+6+6)=log2(18)=5
而每一级的组合逻辑的延时是可以估算出来的,假设为0.3ns,而触发器的时序要求是0.7ns,由此推算,整个电路的延时是0.3×5+0.7=2.2ns,也就是说,这样的电路能工作的最高频率是454MHz,如果PLL的时钟频率高于454MHz,通常的分频电路就无法工作。
上述情况的通常解决方法是采用两级分频,不过两级分频存在分频数不准确的问题,同时在时序的分析上不方便,而且多级分频电路有时存在电路规模比较大的缺陷。
发明内容
本发明的目的在于针对现有技术所存在的缺陷,提供一种延时小、工作频率高,且能够减小电路实现规模的基于触发器环的时钟分频方法及其时钟分频电路。
本发明的技术方案如下:一种基于触发器环的时钟分频方法,该方法将若干个触发器的数据输入端和数据输出端依次相连接,最后一个触发器的数据输出端与第一个触发器的数据输入端连接,从而形成一个触发器环电路;根据分频电路对占空比的要求选择触发器环中带置位端和带复位端的触发器的个数,根据时钟波形的要求确定带置位端和带复位端的触发器的位置;将触发器环电路接入系统分频电路中,以最后一个触发器的空闲数据输出端作为触发器环电路的输出端,实现时钟分频。
进一步,在上述基于触发器环的时钟分频方法中,依次连接的触发器的个数即为所要求实现的分频数。
另一种情况,如果所要求的分频数不是素数,则将该分频数表达为多个素数相乘的形式,通过分解后的素数所对应的多个触发器环电路级联的方式实现分频,以减小电路规模。
进一步,在上述基于触发器环的时钟分频方法中,根据占空比的要求,高电平选择若干个带置位端的触发器依次连接,低电平选择若干个带复位端的触发器依次连接。
如上所述的基于触发器环的时钟分频方法,其中,对于一个时钟周期内存在不规则形式的时钟波形,将带置位端的触发器和带复位端的触发器交替设置,以对应波形特点。
一种基于触发器环的时钟分频电路,包括若干个数据输入端和数据输出端依次相连接的触发器,最后一个触发器的数据输出端与第一个触发器的数据输入端连接,形成一个触发器环电路,最后一个触发器的空闲数据输出端作为触发器环电路的输出端。
如上所述的基于触发器环的时钟分频电路,其中,触发器环中触发器的个数对应所要求实现的分频数。
进一步,在上述基于触发器环的时钟分频电路中,包括多个依次串联的触发器环,前一个触发器环的输出端与后一个触发器环的时钟端连接,形成级联型时钟分频电路。
如上所述的基于触发器环的时钟分频电路,其中,所述的触发器包括带置位端和带复位端的触发器,高电平选择若干个带置位端的触发器依次连接,低电平选择若干个带复位端的触发器依次连接。
本发明所提供的时钟分频方法及其电路结构的突出特点是分频数的大小不影响电路工作的最高频率,因此可以使分频电路正常的工作在相对很高的时钟频率;而且由于触发器电路的数据输出端到数据输入端之间是金属线连接,延时很小;在具体应用中,可以通过分频电路级联的方式实现时钟分频,从而可以适当减小电路实现的规模。
附图说明
图1为芯片中常见的时钟结构电路图。
图2为普通的带复位端/置位端的触发器的电路图。
图3为现有技术中的一种6分频电路原理图。
图4为触发器环的结构电路图。
图5为本发明的分频电路在系统中的应用示意图。
具体实施方式
下面结合附图对本发明进行详细的描述。
触发器是一种电路中的存储器件,一个普通的带复位端/置位端的触发器的结构如图2所示。D为数据输入端,CK为时钟端,RN/SN为复位端/置位端,Q/QN为数据输出端。触发器的基本功能是,当RN/SN为0的时候,Q的输出保持为0/1,当RN不为0的时候,在每个CK的上升沿,D的值就被锁存到Q,而QN在任何时刻都保持为Q的反。可以通过选择带置位端或复位端的触发器来实现不同的初值。
本发明所提供的基于触发器环的时钟分频方法是将若干个触发器的D端和Q端依次相连接,最后一个触发器的Q端与第一个触发器的D端连接,从而形成一个触发器环电路,其电路结构如图4所示。根据分频电路对占空比的要求选择触发器环中带置位端和带复位端的触发器的个数,高电平选择若干个带置位端的触发器依次连接,低电平选择若干个带复位端的触发器依次连接。根据时钟波形的要求确定带置位端和带复位端的触发器的位置;将触发器环电路接入系统分频电路中,以最后一个触发器的QN端作为输出端,实现时钟分频。
基于触发器环的时钟分频电路在系统中的应用方式可以参见图5所示电路。
一般来说,依次连接的触发器的个数即为所要求实现的分频数。图4所示的即为一个五分频电路,如果希望占空比为2∶3,则可以选择DFF1、DFF2是带置位端的触发器,DFF3、DFF4、DFF5是带复位端的触发器。其工作过程是:首先reset信号为0,则每个触发器被置初值,reset信号变为无效之后,每个时钟后,触发器里的值都会向后移一个触发器间隔,周而复始,就可以得到一个占空比2∶3的五分频电路。
从timing上看,这样的电路Q端到D端之间是金属线连接,延时很小,假定0.1ns,则这样的分频电路可以工作在1/(0.1+0.7)=1.25GHz。并且,其分频数的大小不影响电路工作的最高频率,假设如果希望得到37分频的电路,则可以通过37个触发器首尾相连,而最高工作频率仍然是1.25GHz。
对于一个时钟周期内存在不规则形式的时钟波形,可以将带置位端的触发器和带复位端的触发器交替设置,以对应波形特点。
如果所要求的分频数不是素数,则将该分频数表达为多个素数相乘的形式,通过分解后的素数所对应的多个触发器环电路级联的方式实现分频,以减小电路规模。例如,如果希望得到14分频的电路,可以将14表达为素数相乘的形式,即14=7×2,然后构建两个分别由7个触发器和2个触发器构成的触发器环,将两个触发器环串联组成触发器环级联电路,便可以通过9个触发器实现14分频电路,从而从一定程度上减小了电路实现的规模。
本发明所述的方法及电路并不仅限于具体实施方式中所述的实施例,本领域技术人员根据本发明的技术方案得出其他的实施方式,同样属于本发明的技术创新范围。
Claims (9)
1.一种基于触发器环的时钟分频方法,其特征在于:该方法将若干个触发器的数据输入端和数据输出端依次相连接,最后一个触发器的数据输出端与第一个触发器的数据输入端连接,从而形成一个触发器环电路;根据分频电路对占空比的要求选择触发器环中带置位端和带复位端的触发器的个数,根据时钟波形的要求确定带置位端和带复位端的触发器的位置;将触发器环电路接入系统分频电路中,以最后一个触发器的空闲数据输出端作为触发器环电路的输出端,实现时钟分频。
2.如权利要求1所述的基于触发器环的时钟分频方法,其特征在于:依次连接的触发器的个数即为所要求实现的分频数。
3.如权利要求1所述的基于触发器环的时钟分频方法,其特征在于:如果所要求的分频数不是素数,则将该分频数表达为多个素数相乘的形式,通过分解后的素数所对应的多个触发器环电路级联的方式实现分频。
4.如权利要求1或2或3所述的基于触发器环的时钟分频方法,其特征在于:根据占空比的要求,高电平选择若干个带置位端的触发器依次连接,低电平选择若干个带复位端的触发器依次连接。
5.如权利要求4所述的基于触发器环的时钟分频方法,其特征在于:对于一个时钟周期内存在不规则形式的时钟波形,将带置位端的触发器和带复位端的触发器交替设置,以对应波形特点。
6.一种基于触发器环的时钟分频电路,其特征在于:该电路包括若干个数据输入端和数据输出端依次相连接的触发器,最后一个触发器的数据输出端与第一个触发器的数据输入端连接,形成一个触发器环电路,最后一个触发器的空闲数据输出端作为触发器环电路的输出端。
7.如权利要求6所述的基于触发器环的时钟分频电路,其特征在于:触发器环中触发器的个数对应所要求实现的分频数。
8.如权利要求6所述的基于触发器环的时钟分频电路,其特征在于:该电路包括多个依次串联的触发器环,前一个触发器环的输出端与后一个触发器环的时钟端连接,形成级联型时钟分频电路。
9.如权利要求6或7或8所述的基于触发器环的时钟分频电路,其特征在于:所述的触发器包括带置位端和带复位端的触发器,高电平选择若干个带置位端的触发器依次连接,低电平选择若干个带复位端的触发器依次连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2008101151450A CN101291149A (zh) | 2008-06-18 | 2008-06-18 | 基于触发器环的时钟分频方法及其时钟分频电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2008101151450A CN101291149A (zh) | 2008-06-18 | 2008-06-18 | 基于触发器环的时钟分频方法及其时钟分频电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101291149A true CN101291149A (zh) | 2008-10-22 |
Family
ID=40035263
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2008101151450A Pending CN101291149A (zh) | 2008-06-18 | 2008-06-18 | 基于触发器环的时钟分频方法及其时钟分频电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101291149A (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102195638A (zh) * | 2011-03-28 | 2011-09-21 | 东南大学 | 一种低延时数字时钟分频方法 |
US8471607B1 (en) | 2011-12-30 | 2013-06-25 | St-Ericsson Sa | High-speed frequency divider architecture |
CN104579318A (zh) * | 2013-10-21 | 2015-04-29 | 安凯(广州)微电子技术有限公司 | 一种多路时钟缓冲器 |
CN104868914A (zh) * | 2014-02-26 | 2015-08-26 | 马克西姆综合产品公司 | 用于使高速电流舵dac中的时钟和输出时序偏差最小化的互连结构 |
CN106257835A (zh) * | 2016-08-01 | 2016-12-28 | 东南大学 | 一种25%占空比时钟信号产生电路 |
CN108471306A (zh) * | 2018-03-22 | 2018-08-31 | 中国电子科技集团公司第二十四研究所 | 一种任意整数倍数分频器 |
CN108964655A (zh) * | 2018-06-29 | 2018-12-07 | 南京中感微电子有限公司 | 一种整数分频电路及高性能数据通路电路 |
CN109217867A (zh) * | 2017-07-07 | 2019-01-15 | 安徽爱科森齐微电子科技有限公司 | 一种任意整数分频器 |
CN111934671A (zh) * | 2020-09-14 | 2020-11-13 | 四川科道芯国智能技术股份有限公司 | 多频点除频器和控制电路 |
CN116633325A (zh) * | 2023-05-11 | 2023-08-22 | 北京伽略电子股份有限公司 | 一种可编程长延迟电路 |
-
2008
- 2008-06-18 CN CNA2008101151450A patent/CN101291149A/zh active Pending
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102195638A (zh) * | 2011-03-28 | 2011-09-21 | 东南大学 | 一种低延时数字时钟分频方法 |
US8471607B1 (en) | 2011-12-30 | 2013-06-25 | St-Ericsson Sa | High-speed frequency divider architecture |
CN104579318A (zh) * | 2013-10-21 | 2015-04-29 | 安凯(广州)微电子技术有限公司 | 一种多路时钟缓冲器 |
CN104579318B (zh) * | 2013-10-21 | 2018-05-29 | 安凯(广州)微电子技术有限公司 | 一种多路时钟缓冲器 |
CN104868914A (zh) * | 2014-02-26 | 2015-08-26 | 马克西姆综合产品公司 | 用于使高速电流舵dac中的时钟和输出时序偏差最小化的互连结构 |
CN104868914B (zh) * | 2014-02-26 | 2019-10-15 | 马克西姆综合产品公司 | 用于使高速电流舵dac中的时钟和输出时序偏差最小化的互连结构 |
CN106257835B (zh) * | 2016-08-01 | 2019-02-01 | 东南大学 | 一种25%占空比时钟信号产生电路 |
CN106257835A (zh) * | 2016-08-01 | 2016-12-28 | 东南大学 | 一种25%占空比时钟信号产生电路 |
CN109217867A (zh) * | 2017-07-07 | 2019-01-15 | 安徽爱科森齐微电子科技有限公司 | 一种任意整数分频器 |
CN108471306A (zh) * | 2018-03-22 | 2018-08-31 | 中国电子科技集团公司第二十四研究所 | 一种任意整数倍数分频器 |
CN108964655A (zh) * | 2018-06-29 | 2018-12-07 | 南京中感微电子有限公司 | 一种整数分频电路及高性能数据通路电路 |
CN111934671A (zh) * | 2020-09-14 | 2020-11-13 | 四川科道芯国智能技术股份有限公司 | 多频点除频器和控制电路 |
CN111934671B (zh) * | 2020-09-14 | 2021-01-05 | 四川科道芯国智能技术股份有限公司 | 多频点除频器和控制电路 |
CN116633325A (zh) * | 2023-05-11 | 2023-08-22 | 北京伽略电子股份有限公司 | 一种可编程长延迟电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101291149A (zh) | 基于触发器环的时钟分频方法及其时钟分频电路 | |
JP4322548B2 (ja) | データ形式変換回路 | |
EP2732552B1 (en) | Multi-clock real-time counter | |
CN109891843B (zh) | 计算机实现的方法和执行计算机实现的方法的系统 | |
CN201663588U (zh) | 一种实现多相位时钟分数分频的装置 | |
CN102055465A (zh) | 一种可配置任意整数半整数分频器装置及方法 | |
CN108155894A (zh) | 一种基于fpga的同步混合延时型dpwm模块 | |
CN101789786B (zh) | 低功耗全差分双模前置分频器 | |
CN105024701B (zh) | 一种用于杂散抑制的分频比调制器 | |
CN102195638A (zh) | 一种低延时数字时钟分频方法 | |
CN105425926B (zh) | 异步复位同步释放带宽可控的复位电路 | |
CN112713896A (zh) | 一种用于小数分频锁相环中的改进型脉冲吞咽分频器及分频方法 | |
CN209710071U (zh) | 脉冲产生装置和包括该脉冲产生装置的芯片 | |
US9590637B1 (en) | High-speed programmable frequency divider with 50% output duty cycle | |
CN205263743U (zh) | 异步复位同步释放带宽可控的复位电路 | |
CN108777575B (zh) | 分频器 | |
US7961837B2 (en) | Counter circuit and method of operating the same | |
CN103795402A (zh) | 同步分频电路 | |
CN108471306A (zh) | 一种任意整数倍数分频器 | |
CN110048712A (zh) | 脉冲产生装置和包括该脉冲产生装置的芯片 | |
CN104283551A (zh) | 基于频率源的fpga分频方法 | |
CN102571077A (zh) | 获得特定高精度时钟的方法及电路 | |
CN202043094U (zh) | 一种低延时数字时钟分频电路 | |
CN203482180U (zh) | 通讯接口同步电路 | |
CN116418320B (zh) | 一种自动调整多路分频器延迟相等的方法及电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Open date: 20081022 |