CN109743874B - 一种bga芯片摆放位置的实现方法及系统 - Google Patents
一种bga芯片摆放位置的实现方法及系统 Download PDFInfo
- Publication number
- CN109743874B CN109743874B CN201811602000.3A CN201811602000A CN109743874B CN 109743874 B CN109743874 B CN 109743874B CN 201811602000 A CN201811602000 A CN 201811602000A CN 109743874 B CN109743874 B CN 109743874B
- Authority
- CN
- China
- Prior art keywords
- bga chip
- central point
- pin pins
- pin
- pins
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 17
- 238000006073 displacement reaction Methods 0.000 claims description 15
- 108010059419 NIMA-Interacting Peptidylprolyl Isomerase Proteins 0.000 claims description 5
- 101150087393 PIN3 gene Proteins 0.000 claims description 5
- 108010037490 Peptidyl-Prolyl Cis-Trans Isomerase NIMA-Interacting 4 Proteins 0.000 claims description 5
- 102100026114 Peptidyl-prolyl cis-trans isomerase NIMA-interacting 1 Human genes 0.000 claims description 5
- 102100031653 Peptidyl-prolyl cis-trans isomerase NIMA-interacting 4 Human genes 0.000 claims description 5
- 102000007315 Telomeric Repeat Binding Protein 1 Human genes 0.000 claims description 5
- 108010033711 Telomeric Repeat Binding Protein 1 Proteins 0.000 claims description 5
- 238000013461 design Methods 0.000 abstract description 11
- 238000012938 design process Methods 0.000 abstract description 3
- 238000012360 testing method Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000012827 research and development Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Abstract
本发明涉及PCB设计技术领域,提供一种BGA芯片摆放位置的实现方法及系统,方法包括:获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;获取待摆放的BGA芯片的中心点位置;将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;控制输出待摆放BGA芯片放置完成的指令,从而在PCB设计过程中,自动将BGA芯片准确快速的放置在散热片固定PIN区域的正下方,减少反复测量与计算,提高精准度,提高测试和设计效率。
Description
技术领域
本发明属于PCB设计技术领域,尤其涉及一种BGA芯片摆放位置的实现方法及系统。
背景技术
在服务器PCB板设计阶段,焊球阵列封装(Ball Grid Array,BGA)封装的芯片需放置在散热片固定PIN区域的正下方。目前的做法是:先大致摆放到散热片固定PIN区域的下方,然后经过手动不断的测量和计算,才能准确的放置在散热片固定PIN区域的正下方。
但是,BGA芯片需经过手动不断的测量和计算,才能准确的放置在散热片固定PIN区域的正下方,其过程耗时耗力,降低PCB板卡的设计效率,不利于项目的快速研发。
发明内容
针对现有技术中的缺陷,本发明提供了一种BGA芯片摆放位置的实现方法,旨在解决现有技术中BGA芯片的放置方式存在过程耗时耗力,降低PCB板卡的设计效率,不利于项目的快速研发的问题。
本发明所提供的技术方案是:一种BGA芯片摆放位置的实现方法,所述方法包括下述步骤:
获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;
获取待摆放的BGA芯片的中心点位置;
将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;
控制输出待摆放BGA芯片放置完成的指令。
作为一种改进的方案,所述获取散热片固定PIN区域的两个对角PIN针脚的中心点位置的步骤之前还包括下述步骤:
预先生成用于进行BGA芯片摆放的skill程序,并将生成的skill程序写入skill菜单中。
作为一种改进的方案,所述获取散热片固定PIN区域的两个对角PIN针脚的中心点位置的步骤具体包括下述步骤:
在所述散热片固定PIN区域选取两个对角的PIN针脚;
根据选取的两个对角的PIN针脚,获取选取的两个对角的PIN针脚的坐标参数;
根据获取到的两个对角的PIN针脚的坐标参数,计算两个对角的PIN针脚的中心点坐标参数。
作为一种改进的方案,所述将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起的步骤具体包括下述步骤:
计算获取到的待摆放的BGA芯片的中心点位置的坐标参数;
将待摆放的BGA芯片的中心点位置的坐标参数与计算得到的两个对角的PIN针脚的中心点坐标参数进行做差,得到待摆放的BGA芯片的中心点位置移动到两个对角的PIN针脚的中心点的位移参数;
根据计算得到的所述位移参数,将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上。
作为一种改进的方案,所述将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起的步骤之后,所述的控制输出待摆放BGA芯片放置完成的指令的步骤之前还包括下述步骤:
当将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上时,对所述待摆放的BGA芯片的坐标参数和两个对角PIN针脚的中心点的坐标参数进行比较,判断两者是否对齐。
本发明的另一目的在于提供一种BGA芯片摆放位置的实现系统,所述系统包括:
PIN针脚中心点位置获取模块,用于获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;
芯片中心点位置获取模块,用于获取待摆放的BGA芯片的中心点位置;
重叠操作模块,用于将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;
放置完成指令输出模块,用于控制输出待摆放BGA芯片放置完成的指令。
作为一种改进的方案,所述系统还包括:
预先配置模块,用于预先生成用于进行BGA芯片摆放的skill程序,并将生成的skill程序写入skill菜单中。
作为一种改进的方案,所述PIN针脚中心点位置获取模块具体包括:
针脚选取模块,用于在所述散热片固定PIN区域选取两个对角的PIN针脚;
坐标参数获取模块,用于根据选取的两个对角的PIN针脚,获取选取的两个对角的PIN针脚的坐标参数;
计算模块,用于根据获取到的两个对角的PIN针脚的坐标参数,计算两个对角的PIN针脚的中心点坐标参数。
作为一种改进的方案,所述重叠操作模块具体包括:
BGA芯片中心点位置坐标计算模块,用于计算获取到的待摆放的BGA芯片的中心点位置的坐标参数;
位移参数计算模块,用于将待摆放的BGA芯片的中心点位置的坐标参数与计算得到的两个对角的PIN针脚的中心点坐标参数进行做差,得到待摆放的BGA芯片的中心点位置移动到两个对角的PIN针脚的中心点的位移参数;
移动操作模块,用于根据计算得到的所述位移参数,将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上。
作为一种改进的方案,所述系统还包括:
对齐自检判断模块,用于当将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上时,对所述待摆放的BGA芯片的坐标参数和两个对角PIN针脚的中心点的坐标参数进行比较,判断两者是否对齐。
在本发明中,获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;获取待摆放的BGA芯片的中心点位置;将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;控制输出待摆放BGA芯片放置完成的指令,从而在PCB设计过程中,自动将BGA芯片准确快速的放置在散热片固定PIN区域的正下方,减少反复测量与计算,提高精准度,提高测试和设计效率。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。
图1是本发明提供的BGA芯片摆放位置的实现方法的实现流程图;
图2是本发明提供的获取散热片固定PIN区域的两个对角PIN针脚的中心点位置的实现流程图;
图3是本发明提供的将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起的实现流程图;
图4是的本发明提供的BGA芯片摆放位置的实现系统的结构框图。
具体实施方式
下面将结合附图对本发明技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本发明的、技术方案,因此只作为示例,而不能以此来限制本发明的保护范围。
图1是本发明提供的BGA芯片摆放位置的实现方法的实现流程图,其具体包括下述步骤:
在步骤S101中,获取散热片固定PIN区域的两个对角PIN针脚的中心点位置。
在步骤S102中,获取待摆放的BGA芯片的中心点位置。
其中,该获取BGA芯片的中心点的位置,即在PCB设计中,根据芯片的设计尺寸,计算得到该芯片的中心点位置。
在步骤S103中,将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起。
在步骤S104中,控制输出待摆放BGA芯片放置完成的指令。
其中,在执行上述步骤S101之前还需要执行下述步骤:
预先生成用于进行BGA芯片摆放的skill程序,并将生成的skill程序写入skill菜单中,当运行该skill程序时,则执行上述图1所示的流程,对BGA芯片进行放置。
在本发明实施例中,如图2所示,获取散热片固定PIN区域的两个对角PIN针脚的中心点位置的步骤具体包括下述步骤:
在步骤S201中,在所述散热片固定PIN区域选取两个对角的PIN针脚。
在该步骤中,该散热片固定PIN区域内有四个针脚,如图3所示,针脚包括PIN1、PIN2、PIN3以及PIN4,其中,PIN1和PIN3对角,PIN2和PIN4对角,在选取时,可以随机选取,即可以选取PIN1和PIN3,也可以选取PIN2和PIN4,在此不再赘述。
在步骤S202中,根据选取的两个对角的PIN针脚,获取选取的两个对角的PIN针脚的坐标参数。
在PCB设计中,当选取了一对PIN针脚时,则获取选取的对应针脚的坐标,以便计算器中心点的坐标。
在步骤S203中,根据获取到的两个对角的PIN针脚的坐标参数,计算两个对角的PIN针脚的中心点坐标参数。
在坐标系中,当已知两个点的坐标时,其连线的中心点的坐标即可计算得到。
在本发明实施例中,如图3所示,将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起的步骤具体包括下述步骤:
在步骤S301中,计算获取到的待摆放的BGA芯片的中心点位置的坐标参数;
在步骤S302中,将待摆放的BGA芯片的中心点位置的坐标参数与计算得到的两个对角的PIN针脚的中心点坐标参数进行做差,得到待摆放的BGA芯片的中心点位置移动到两个对角的PIN针脚的中心点的位移参数;
在步骤S303中,根据计算得到的所述位移参数,将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上。
上述仅给出了一种实现将两个点重叠的方式,在此不再赘述。
在本发明实施例中,将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起的步骤之后,所述的控制输出待摆放BGA芯片放置完成的指令的步骤之前还包括下述步骤:
当将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上时,对所述待摆放的BGA芯片的坐标参数和两个对角PIN针脚的中心点的坐标参数进行比较,判断两者是否对齐。
通过上述记载,可以自动对PIN针脚进行抓取,并以此快速放置BGA芯片,实现在散热片固定PIN区域的正下方。
图4示出了本发明提供的BGA芯片摆放位置的实现系统的结构框图,为了便于说明,图中仅给出了与本发明实施例相关的部分。
BGA芯片摆放位置的实现系统包括:
PIN针脚中心点位置获取模块11,用于获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;
芯片中心点位置获取模块12,用于获取待摆放的BGA芯片的中心点位置;
重叠操作模块13,用于将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;
放置完成指令输出模块14,用于控制输出待摆放BGA芯片放置完成的指令。
其中,所述系统还包括:
预先配置模块15,用于预先生成用于进行BGA芯片摆放的skill程序,并将生成的skill程序写入skill菜单中。
在该实施例中,所述PIN针脚中心点位置获取模块11具体包括:
针脚选取模块16,用于在所述散热片固定PIN区域选取两个对角的PIN针脚;
坐标参数获取模块17,用于根据选取的两个对角的PIN针脚,获取选取的两个对角的PIN针脚的坐标参数;
计算模块18,用于根据获取到的两个对角的PIN针脚的坐标参数,计算两个对角的PIN针脚的中心点坐标参数。
所述重叠操作模块13具体包括:
BGA芯片中心点位置坐标计算模块19,用于计算获取到的待摆放的BGA芯片的中心点位置的坐标参数;
位移参数计算模块20,用于将待摆放的BGA芯片的中心点位置的坐标参数与计算得到的两个对角的PIN针脚的中心点坐标参数进行做差,得到待摆放的BGA芯片的中心点位置移动到两个对角的PIN针脚的中心点的位移参数;
移动操作模块21,用于根据计算得到的所述位移参数,将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上。
在本发明实施例中,所述系统还包括:
对齐自检判断模块22,用于当将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上时,对所述待摆放的BGA芯片的坐标参数和两个对角PIN针脚的中心点的坐标参数进行比较,判断两者是否对齐。
其中,上述各个模块的功能如上述方法实施例所记载,在此不再赘述。
在本发明中,获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;获取待摆放的BGA芯片的中心点位置;将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;控制输出待摆放BGA芯片放置完成的指令,从而在PCB设计过程中,自动将BGA芯片准确快速的放置在散热片固定PIN区域的正下方,减少反复测量与计算,提高精准度,提高测试和设计效率。
以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。
Claims (8)
1.一种BGA芯片摆放位置的实现方法,其特征在于,所述方法包括下述步骤:
获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;
获取待摆放的BGA芯片的中心点位置;
将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;
控制输出待摆放BGA芯片放置完成的指令;
所述获取散热片固定PIN区域的两个对角PIN针脚的中心点位置的步骤具体包括下述步骤:
在所述散热片固定PIN区域选取两个对角的PIN针脚,所述散热片固定PIN区域内有四个针脚,针脚包括PIN1、PIN2、PIN3以及PIN4,其中,PIN1和PIN3对角,PIN2和PIN4对角,在选取时,随机选取;
根据选取的两个对角的PIN针脚,获取选取的两个对角的PIN针脚的坐标参数;
根据获取到的两个对角的PIN针脚的坐标参数,计算两个对角的PIN针脚的中心点坐标参数。
2.根据权利要求1所述的BGA芯片摆放位置的实现方法,其特征在于,所述获取散热片固定PIN区域的两个对角PIN针脚的中心点位置的步骤之前还包括下述步骤:
预先生成用于进行BGA芯片摆放的skill程序,并将生成的skill程序写入skill菜单中。
3.根据权利要求1所述的BGA芯片摆放位置的实现方法,其特征在于,所述将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起的步骤具体包括下述步骤:
计算获取到的待摆放的BGA芯片的中心点位置的坐标参数;
将待摆放的BGA芯片的中心点位置的坐标参数与计算得到的两个对角的PIN针脚的中心点坐标参数进行做差,得到待摆放的BGA芯片的中心点位置移动到两个对角的PIN针脚的中心点的位移参数;
根据计算得到的所述位移参数,将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上。
4.根据权利要求3所述的BGA芯片摆放位置的实现方法,其特征在于,所述将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起的步骤之后,所述的控制输出待摆放BGA芯片放置完成的指令的步骤之前还包括下述步骤:
当将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上时,对所述待摆放的BGA芯片的坐标参数和两个对角PIN针脚的中心点的坐标参数进行比较,判断两者是否对齐。
5.一种BGA芯片摆放位置的实现系统,其特征在于,所述系统包括:
PIN针脚中心点位置获取模块,用于获取散热片固定PIN区域的两个对角PIN针脚的中心点位置;
芯片中心点位置获取模块,用于获取待摆放的BGA芯片的中心点位置;
重叠操作模块,用于将获取到的待摆放的BGA芯片的中心点位置与获取到的两个对角PIN针脚的中心点位置重叠在一起;
放置完成指令输出模块,用于控制输出待摆放BGA芯片放置完成的指令;
所述PIN针脚中心点位置获取模块具体包括:
针脚选取模块,用于在所述散热片固定PIN区域选取两个对角的PIN针脚;
坐标参数获取模块,用于根据选取的两个对角的PIN针脚,获取选取的两个对角的PIN针脚的坐标参数;
计算模块,用于根据获取到的两个对角的PIN针脚的坐标参数,计算两个对角的PIN针脚的中心点坐标参数。
6.根据权利要求5所述的BGA芯片摆放位置的实现系统,其特征在于,所述系统还包括:
预先配置模块,用于预先生成用于进行BGA芯片摆放的skill程序,并将生成的skill程序写入skill菜单中。
7.根据权利要求6所述的BGA芯片摆放位置的实现系统,其特征在于,所述重叠操作模块具体包括:
BGA芯片中心点位置坐标计算模块,用于计算获取到的待摆放的BGA芯片的中心点位置的坐标参数;
位移参数计算模块,用于将待摆放的BGA芯片的中心点位置的坐标参数与计算得到的两个对角的PIN针脚的中心点坐标参数进行做差,得到待摆放的BGA芯片的中心点位置移动到两个对角的PIN针脚的中心点的位移参数;
移动操作模块,用于根据计算得到的所述位移参数,将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上。
8.根据权利要求7所述的BGA芯片摆放位置的实现系统,其特征在于,所述系统还包括:
对齐自检判断模块,用于当将所述待摆放的BGA芯片的中心点位置移动至两个对角的PIN针脚的中心点上时,对所述待摆放的BGA芯片的坐标参数和两个对角PIN针脚的中心点的坐标参数进行比较,判断两者是否对齐。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811602000.3A CN109743874B (zh) | 2018-12-26 | 2018-12-26 | 一种bga芯片摆放位置的实现方法及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811602000.3A CN109743874B (zh) | 2018-12-26 | 2018-12-26 | 一种bga芯片摆放位置的实现方法及系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109743874A CN109743874A (zh) | 2019-05-10 |
CN109743874B true CN109743874B (zh) | 2020-11-27 |
Family
ID=66361395
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811602000.3A Active CN109743874B (zh) | 2018-12-26 | 2018-12-26 | 一种bga芯片摆放位置的实现方法及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109743874B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102856239A (zh) * | 2006-07-31 | 2013-01-02 | 温泰克工业有限公司 | 将预定元件置于目标平台的装置和方法 |
CN103150430A (zh) * | 2013-03-01 | 2013-06-12 | 杭州广立微电子有限公司 | 一种测试芯片版图的生成方法 |
WO2014185363A1 (ja) * | 2013-05-17 | 2014-11-20 | 株式会社日立製作所 | 回路基板及びこれを搭載する電子装置 |
CN106376230A (zh) * | 2016-09-30 | 2017-02-01 | 哈尔滨工业大学 | 贴片头偏移量的校正方法 |
CN107679342A (zh) * | 2017-10-30 | 2018-02-09 | 郑州云海信息技术有限公司 | 一种检查结构件摆放的方法和系统 |
-
2018
- 2018-12-26 CN CN201811602000.3A patent/CN109743874B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102856239A (zh) * | 2006-07-31 | 2013-01-02 | 温泰克工业有限公司 | 将预定元件置于目标平台的装置和方法 |
CN103150430A (zh) * | 2013-03-01 | 2013-06-12 | 杭州广立微电子有限公司 | 一种测试芯片版图的生成方法 |
WO2014185363A1 (ja) * | 2013-05-17 | 2014-11-20 | 株式会社日立製作所 | 回路基板及びこれを搭載する電子装置 |
CN106376230A (zh) * | 2016-09-30 | 2017-02-01 | 哈尔滨工业大学 | 贴片头偏移量的校正方法 |
CN107679342A (zh) * | 2017-10-30 | 2018-02-09 | 郑州云海信息技术有限公司 | 一种检查结构件摆放的方法和系统 |
Also Published As
Publication number | Publication date |
---|---|
CN109743874A (zh) | 2019-05-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20160059371A1 (en) | System for machining surface of workpiece and method thereof | |
CN114220757B (zh) | 晶圆检测对位方法、装置和系统及计算机介质 | |
CN104515773A (zh) | 用于利用结构光测量半导体器件元件的物理特性的系统和方法 | |
CN110621150B (zh) | 印制电路板的组装方法及相关装置 | |
CN112612249B (zh) | 一种数控机床加工坐标原点自动安全部署的方法 | |
CN111161208A (zh) | 图像检测方法和装置 | |
CN102967605A (zh) | 电路板的标记检知及偏移量检知的方法及其置件方法 | |
CN112147951A (zh) | 机加工设备热误差补偿方法及其装置、系统、介质、终端 | |
KR101370839B1 (ko) | 단말기 검출 시스템 | |
CN109743874B (zh) | 一种bga芯片摆放位置的实现方法及系统 | |
CN113514475A (zh) | 用于芯片检测的参考模板的生成方法及相关设备 | |
KR20120098830A (ko) | 엘이디 검사방법 | |
KR20190080792A (ko) | 기판에 삽입된 커넥터에 포함된 복수의 핀의 삽입 상태를 검사하는 방법 및 기판 검사 장치 | |
CN109813214A (zh) | 一种快速测量十字运动平台二维定位误差的方法及装置 | |
US11951638B2 (en) | Computer device and method for determining standard depth value of marker | |
CN115096201B (zh) | 一种非接触式形变检测方法及相关设备 | |
KR102459698B1 (ko) | 실장 정보를 결정하기 위한 장치, 방법 및 명령을 기록한 기록 매체 | |
KR101379324B1 (ko) | 인쇄회로기판의 불량위치 출력장치 | |
KR20140042326A (ko) | Pcb 전기검사 시스템 및 그 방법 | |
CN104504386A (zh) | 一种模块化aoi定位方法、系统及烧录ic设备 | |
CN102269712A (zh) | 一种晶片缺陷检测方法 | |
CN112880555B (zh) | 一种坐标系的标定方法与系统 | |
CN103579058B (zh) | 一种多批次连续运行的方法 | |
KR102146336B1 (ko) | 스크린 프린터를 보정하기 위한 장치 및 방법 | |
CN107203682B (zh) | 一种元器件封装中丝印的建立方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20201106 Address after: 215100 No. 1 Guanpu Road, Guoxiang Street, Wuzhong Economic Development Zone, Suzhou City, Jiangsu Province Applicant after: SUZHOU LANGCHAO INTELLIGENT TECHNOLOGY Co.,Ltd. Address before: 450018 Henan province Zheng Dong New District of Zhengzhou City Xinyi Road No. 278 16 floor room 1601 Applicant before: ZHENGZHOU YUNHAI INFORMATION TECHNOLOGY Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |