CN109691244B - 用于长主机路由的替代电路装置和方法 - Google Patents

用于长主机路由的替代电路装置和方法 Download PDF

Info

Publication number
CN109691244B
CN109691244B CN201780050640.5A CN201780050640A CN109691244B CN 109691244 B CN109691244 B CN 109691244B CN 201780050640 A CN201780050640 A CN 201780050640A CN 109691244 B CN109691244 B CN 109691244B
Authority
CN
China
Prior art keywords
bga
pcb
pads
circuit
speed data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201780050640.5A
Other languages
English (en)
Other versions
CN109691244A (zh
Inventor
R.I.梅利茨
B.戈尔
B-T.李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Priority to CN202111204364.8A priority Critical patent/CN114158186A/zh
Publication of CN109691244A publication Critical patent/CN109691244A/zh
Application granted granted Critical
Publication of CN109691244B publication Critical patent/CN109691244B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0243Printed circuits associated with mounted high frequency components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/712Coupling devices for rigid printing circuits or like structures co-operating with the surface of the printed circuit or with a coupling device exclusively provided on the surface of the printed circuit
    • H01R12/716Coupling device provided on the PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4623Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/042Stacked spaced PCBs; Planar parts of folded flexible circuits having mounted components in between or spaced from each other
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10189Non-printed connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10356Cables
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10378Interposers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

一种电路组件,包括印刷电路板、集成电路、高速数据连接器以及柔性电路或轴向电缆。集成电路被耦合到印刷电路板。高速数据连接器被耦合到印刷电路板。柔性电路或轴向电缆被耦合在高速数据连接器和集成电路之间。柔性电路或轴向电缆将高速数据通道从集成电路路由到高速数据连接器。

Description

用于长主机路由的替代电路装置和方法
技术领域
本公开的实施例一般涉及高速通信,并且特别涉及用于促进高速数据通道的路由的装置和方法。
背景技术
用于联网和其他通信基础设施的高速通信正不断改进,以促进云计算、云存储、视频会议、流式传输和其他应用。例如,当今的基础设施的传输速率通常以吉比特每秒(Gb/s)来度量。为了满足这些高带宽能力,必须设计物理(PHY)层以促进通过路由通路的数据交换。
尽管有传输速率中的提高,但用于联网和存储的生态系统仍然是成本敏感的,这限制了高速联网和存储系统的部件的材料和设计选择。特别地,印刷电路板(PCB)被广泛用于联网和存储系统中,以将信号和数据路由到适当的电路。然而,即使在对高速数据传输的要求增加时,市场也将不容忍增加PCB成本和/或复杂性。
发明内容
本公开提供一种电路组件,包括:多层印刷电路板PCB;集成电路IC,其耦合到印刷电路板;高速数据连接器,其耦合到印刷电路板,高速数据连接器被布置在距集成电路IC大于3英寸的距离处;以及信号通路,其耦合在高速数据连接器和集成电路之间,信号通路提供从集成电路到高速数据连接器的高速数据通道,所述高速数据通道具有至少25吉比特每秒(Gb/s)的带宽,其中信号通路的一部分包括具有至少3英寸的长度的轴向电缆,其中轴向电缆的两端经由相应的轴向端口耦合到相应的挠性电路。
本公开还提供一种在安装到多层印刷电路板PCB的集成电路IC和安装到多层PCB的高速数据连接器之间路由高速数据通道的信号的方法,所述方法包括:通过支持至少25吉比特每秒(Gb/s)的带宽的信号通路将信号从IC路由到高速数据连接器,其中信号通路的一部分包括具有至少3英寸的长度的轴向电缆,其中轴向电缆的两端经由相应的轴向端口耦合到相应的挠性电路。
附图说明
本发明的前述方面和许多的伴随的优点将变得更容易理解,因为在结合附图时通过参考以下详细描述,本发明的前述方面和许多的伴随的优点变得更好理解,其中相同的参考编号贯穿各种视图指代相同的部分,除非另外指定:
图1图示了从集成电路(IC)到连接器的10英寸的基线距离(reach)的实施例;
图2图示了根据本公开的实施例的承载高速数据通道的球栅阵列(BGA)挠性(flex)电路的实施例。
图3是图示了与低成本服务器PCB相比的高成本优化的PCB结构的少大约50%的信号衰减的图;
图4是图示了使用根据一个实施例的挠性电路技术的10英寸主机距离与低成本非优化PCB上的10英寸主机距离相比的好大约50%的信号衰减的图;
图5是展示具有挠性电路装置的一个实施例的满足IEEE标准802.3条款110(25GBASE-CR)发射机规范的部分的图;
图6是示出了针对具有非优化的层结构的低成本PCB上的10英寸距离的基线装置不满足IEEE标准802.3条款110 (25GBASE-CR)发射机规范的图;
图7图示了具有顶板挠性电路的示例电路组件;
图8图示了具有对板挠性电路的封装的示例电路组件;
图9图示了具有顶部柔性双轴向附件的示例电路组件;
图10图示了具有顶部封装柔性双轴向组件的示例电路组件;以及
图11图示了具有底部柔性双轴向附件的示例电路组件。
具体实施方式
本文中描述了用于利用柔性(挠性)电路技术和/或轴向电缆来促进高速数据通道的路由的方法和装置的实施例。在以下描述中,阐述了许多具体细节来提供对本发明的实施例的透彻理解。然而,相关领域中的技术人员将认识到,本发明可以在没有具体细节中的一个或多个的情况下被实施,或者与其他方法、部件、材料等一起实施。在其他情况下,众所周知的结构、材料或操作未被详细示出或描述,以避免模糊本发明的各方面。
贯穿本说明书对“一个实施例”或“实施例”的引用意指将结合实施例描述的特定特征、结构或特性包括在本发明的至少一个实施例中。因此,贯穿本说明书在各种位置中的短语“在一个实施例中”或“在实施例中”的出现不一定全部都指代相同的实施例。此外,可以以任何合适的方式将特定特征、结构或特性组合在一个或多个实施例中。
为了清楚起见,本文中的附图中的各个部件也可以通过它们在附图中的标签来指代,而不通过特定的参考编号来指代。另外,可以用后面跟着意指“典型”的“(typ)”的参考编号示出指代特定类型的部件(如与特定部件相对)的参考编号。将理解的是,这些部件的配置将是可能存在但是为了简单和清楚起见而未在附图中示出的典型的类似部件或者未用分开的参考编号加标记的另外的类似部件。相反,“(typ)”不被解释成意指所述部件、元件等被典型地用于其所公开的功能、实现、目的等。
如以上讨论的那样,PCB被用于联网和存储部件。PCB受到成本限制,同时还需要满足高速数据要求。高速以太网协议是具有高速数据要求的联网协议的示例。一些集成电路(IC)具有集成以太网,所述集成以太网被设计成符合IEEE 802.3标准,以例如在铜以太网上实现每通道10 Gb/s、25 Gb/s和50 Gb/s。还已经定义了多通道以太网标准,包括采用并行操作的四个25 Gb/s通道的IEEE 802.3bj-2014 100 Gb/s以太网。主机PCB (托管IC)可以具有从IC所处的位置到数据连接器(例如以太网连接器)所处的位置的相对长的距离(例如,大于3英寸)。示例IC包括中央处理单元(CPU)、片上系统(SoC)芯片(包括具有SoC架构的处理器)和平台控制器中枢(PCH)。
图1图示了电路组件100的一个实施例,其具有从集成电路(IC) 102到连接器104的10英寸的基线距离。在图1中,连接器104是小型可插拔(SFP)连接器。电路组件100包括多层PCB 106,其中形成有多个过孔108和110。高速数据通道从IC 102通过球栅阵列(BGA)112被路由到过孔108。形成为多层PCB中的内层的布线层114将过孔108连接到过孔110,并且高速数据通道从布线层114被路由到过孔110,并且连接到连接器104。因此,高速数据通道(例如,以太网)通过多层PCB 106的层从IC 102被路由到连接器104。如进一步描绘的,该层包括两个部分:和L1a部分和L1部分。除了本文中图示的SFP连接器之外,连接器104还可以被配置成容纳其他类型的电缆,诸如使用除SFP插孔之外的插孔的以太网电缆。
如本文中各种附图中描绘的那样,使用一个或多个BGA的用途。球栅阵列是封装的类型,在该封装下,在集成电路(通常被称为IC或芯片)的下侧上的栅(栅阵列)中布置的焊盘的阵列被电耦合到具有相同的栅配置的类似的焊盘的阵列,并在PCB上的外层上图案化,其中IC和PCB上的相应的焊盘的对经由焊球被耦合。在制造工艺期间,焊球被熔化(例如,经由回流(reflow)操作),导致相应的焊盘的对被电耦合,使得信号能够从IC传递到连接到在PCB的表面上图案化的焊盘的阵列的一个或多个PCB层上的“布线”。例如,在图1的示例和图2、7-11中图示的实施例中,用于在PCB表面上图案化的栅阵列的所选焊盘被耦合到PCB中形成的过孔,诸如图1中的过孔108。本领域技术人员将理解,在PCB上图案化的焊盘的仅一部分被连接到本文中图示的过孔,或者以其他方式连接到PCB上与图案化的BGA焊盘或中间衬底相同的层中形成的布线(诸如图8中所示)。下面参考图12和13讨论BGA封装的进一步的细节以及BGA焊盘和过孔之间的互连。
本领域技术人员还将认识到,术语“布线”、“迹线”和“布线迹线”通常被称为在PCB中的层上形成的电通路图案。
例如,这样的电通路通常通过蚀刻铜层或通过选择性地去除铜层的部分的类似制造工艺在PCB上图案化,留下被用于互连安装到PCB的部件的“布线”或“迹线”的图案。
多层PCB中的不同层上的焊盘和/或迹线可以使用过孔来电耦合。通常通过在PCB中钻或冲小孔或者以其他方式使用制造工艺形成类似的孔来形成过孔。在随后的工艺期间,导电材料诸如经由电镀工艺被形成在形成导电管或“桶”的孔的表面上。因此,完全穿过PCB的过孔通常被称为“电镀通孔”、“电镀通孔过孔”或通孔过孔。除了通孔过孔之外,还可以使用盲过孔和掩埋过孔。除了孔仅穿过PCB的一个表面之外,盲过孔类似于通孔过孔。掩埋过孔具有在PCB内部的孔,该孔不穿过PCB的任一表面。为了简单起见,在以下描述中使用术语“过孔”和“过孔”来包含这些各种类型的过孔。
图2图示了根据本公开的实施例的具有承载高速数据通道的BGA挠性电路202电路组件200。电路组件200包括IC 102、连接器104和多层PCB 204。IC 102经由BGA 112被耦合到多层PCB 204的顶层。BGA挠性电路202在其相对端处包括一对BGA连接器206和208。IC102和BGA 112可以被集成到单个BGA封装(诸如陶瓷球栅阵列(CBGA))中,如图12中图示并在下面描述的那样。
BGA 112和BGA连接器206和208分别被耦合到在多层PCB 204的外层上图案化的BGA焊盘阵列,其包括顶层210和底层212。使用多个过孔214将在顶层210上图案化并用于BGA 112的选择性BGA焊盘电耦合到在底层212上图案化的用于BGA连接器206的BGA焊盘。同时,使用多个过孔216将在底层212上图案化的用于BGA连接器208的BGA焊盘电耦合到在顶层210的表面上形成的布线层L2中的布线。布线层L2中的布线被连接到连接器104上的引脚。
在电路组件200下,高速数据通道从IC 102通过BGA 112、过孔215、BGA 206、挠性电路202、BGA 208、过孔216、布线层L2被路由到高速数据连接器104。
在一个实施例中,IC 102具有用于发送和接收数据的集成高速数据收发器(例如,以太网)。可以利用本公开的高速数据接口的其他示例包括UltraPath互连(UPI)、外围部件互连快速(PCIe)、串行AT附件(SATA)、串行附接SCSI (SAS)、通用串行总线(USB)、光纤通道、InfiniBand和存储器。诸如双数据速率(DDR)总线的单端总线可以使用本公开的实施例。
通常,高速数据可以是1 Gb/s或更高。在一些实施例中,高速数据通道具有25 Gb/s的带宽,而在其他实施例中,带宽可以是每通道50 Gb/s或更大,并且对于多通道链路,带宽可以是每通道100 Gb/s或更大。图2中的高速数据通道从IC 102通过BGA 112、过孔214、BGA挠性电路202、过孔216并且然后经由布线层L2中的布线被路由到连接器104。
图3是针对8英寸的高成本的优化层结构(例如结构交换机路由)和8英寸的低成本的非优化层结构(例如服务器路由)的信号衰减(dB)与频率相比的图。如示出的那样,与低成本服务器PCB相比,高成本优化的PCB结构提供了少大约50%的信号衰减。虽然高成本优化的PCB减少了衰减,但它比低成本PCB结构显著昂贵得多。
图4是信号衰减(dB)与频率图,其图示了使用挠性电路技术的一个实施例的10英寸主机距离与低成本非优化PCB上的10英寸主机距离相比好大约50%的信号衰减。如这展示的那样,挠性电路技术产生与高成本优化的PCB类似的结果。然而,对于类似应用,挠性电路技术比高成本优化PCB更便宜。
图5是展示满足IEEE标准802.3条款110 (25GBASE-CR)发射机规范的部分具有挠性电路装置的一个实施例的图。在该示例中,具有到SFP+连接器的10英寸距离的挠性电路装置满足IEEE标准802.3-2012的表92-6中定义的表92-6传输规范。相反,图6示出了在具有非优化层结构的低成本PCB上具有10英寸距离的传统基线配置不满足IEEE标准802.3-2012的表92-6中定义的传输规范。
图7图示了根据一个实施例的具有包括BGA连接702和703的顶板BGA挠性电路701的示例电路组件700。电路组件700进一步包括耦合到BGA 112的IC 102、连接器104以及其中形成有过孔706和708的多层PCB 704。高速数据通道从IC 102通过BGA 112被路由到在多层PCB 704的顶层上图案化到过孔706的所选BGA焊盘,通过布线层710 (层L1A)中的布线、过孔708、BGA连接702、顶板BGA挠性电路701、BGA连接702以及布线层L2到连接器104的布线。过孔706和708通过层L1A中的信号通路被耦合在一起,在一个实施例中,层L1A可以是PCB 704的铜层。层L2也可以是PCB 704的铜层。
图8图示了根据本公开的实施例的示例电路组件800,其包括包含多层BGA/芯片载体802的封装和对板挠性电路804的封装。BGA/芯片载体802包括IC 102,所述IC 102包括安装到芯片载体/插入板808的第一BGA 806,所述芯片载体/插入板808包括插入在第一BGA806和第二BGA 810之间的PCB或衬底,所述第二BGA 810经由在多层PCB 812的上层上图案化的BGA焊盘的第一集合安装到多层PCB 812。挠性电路804的左端通过BGA 814被安装到芯片载体808的顶侧,而挠性电路804的右端经由在PCB的上层上图案化的BGA焊盘的第二集合被安装到多层PCB 812。焊盘的第二集合经由层L2中的布线被电连接到连接器104。
在电路组件800下,高速数据通道从IC 102通过第一BGA 806、芯片载体/插入板808、BGA 814、挠性电路804、BGA 816以及多层PCB 812的布线层L2中的布线被路由到连接器104。
图9图示了根据本公开的实施例的具有顶部柔性双轴向附件902的示例电路组件900。顶部柔性双轴向附件902包括挠性电路904、轴向端口906、双轴电缆908、轴向端口910和挠性电路912。轴向端口906和910可以是与双轴电缆908的配对连接器连接的连接器。在图示的实施例中,挠性电路904经由球栅阵列916被耦合到多层PCB 914,并且轴向端口906被耦合到挠性电路904。类似地,挠性电路912经由球栅阵列918被耦合到多层PCB 914,并且轴向端口910被耦合到挠性电路912。
在电路组件900中,高速数据通道从IC 102通过BGA 112被路由到多层PCB 914中的过孔920、布线层922 (PCB 914的层L1a)、过孔924、BGA 916、柔性双轴向附件902、BGA918以及PCB 914的层L2到连接器104。
图10图示了根据本公开的实施例的具有顶部封装柔性双轴向组件1002的示例电路组件1000。顶部封装柔性双轴向组件1002包括耦合在一对轴向端口1006和1008之间的双轴电缆1004,所述轴向端口1006和1008分别被安装到挠性电路1010和1012。顶部封装柔性双轴向组件1002在其左端处通过挠性电路1010的球栅阵列1014被耦合到BGA 112的芯片载体部分的顶部。同时,顶部封装柔性双轴向组件1002在其右端处经由球栅阵列1016被耦合,所述球栅阵列1016包括在连接到PCB的层L2的多层PCB 1018上图案化的焊盘。
在电路组件1000中,高速数据通道从IC 102通过BGA 112的衬底被路由到BGA1014、挠性电路1010、轴向端口1006、双轴电缆1004、轴向端口1008、挠性电路1012、BGA1016、PCB 1020的层L2,并且然后被路由到连接器104。
图11图示了根据本公开的实施例的具有底部柔性双轴向附件1102的示例电路组件1100。柔性双轴向附件1102包括耦合在一对轴向端口1106和1108之间的双轴电缆1104,轴向端口1106和1108又被安装到挠性电路1110和1112。挠性电路1110通过BGA 1114被安装到多层PCB 1118的底层,通过该多层PCB 1118形成过孔1120和1122。如前所述,使用球栅阵列112将IC 102安装到多层PCB 1118的顶层。同时,在柔性双轴向附件1102的相对端处,挠性电路1112通过BGA 1124被安装到多层PCB 1118的底层,BGA 1124被电连接到过孔1122,过孔1122又被电连接到层L2,连接器104被耦合到所述层L2。
在电路组件1100中,高速数据通道从IC 102通过BGA 112被路由到过孔1120、BGA1114、挠性电路1110、轴向端口1106、双轴电缆1104、轴向端口1108、挠性电路1112、BGA1118、过孔1122、层L2,并且然后被路由到连接器104。
对于图2和图7-11,将理解,元件202、702、802、902、1002和1102可以包括用于单独导体的路由,以促进高速数据通道(例如以太网)的发送和接收两者。另外,元件202、702、802、902、1002和1102可以包括用于多个高速数据通道的路由,或者具有多个通道的高速数据通道。类似地,PCB 204、704、812、914、1018和1118可以被配置为承载高速数据通道的传输和接收信号两者,因此可以在PCB中布线过孔和/或(一个或多个)铜层的多于一个集合,以促进传输和接收高速数据通道的信号或促进多个高速数据通道或多通道数据通道。图2和图7-11示出了其中一个或多个高速数据通道从IC 102通过挠性电路和/或轴向电缆被路由到连接器104而不是完全(或绝大多数)通过PCB将高速数据路由到连接器104的示例。如图3-6中的图展示的那样,使用这些实施例而不是依赖于低成本的PCB布线可以实现更好的信令特性。同时,本文中描述的各种实施例支持满足适用标准的传输质量水平,同时比使用高成本PCB路由所需的优化层结构更便宜。
图12描绘了陶瓷球栅阵列(CBGA) 1200的横截面视图。在一些实施例中,IC 102和BGA 112包括具有与图12中示出的结构类似的结构的CBGA封装。在其他实施例中,其他类型的BGA可以被用于本文中的附图中图示的和上文描述的各种BGA。这些包括但不限于塑料球栅阵列和倒装芯片带球栅阵列。通常,各种类型的BGA的“球”结构类似于图12中示出的结构。
更详细地,CBGA 1200包括管芯1202,该管芯1202包括通过倒装芯片附接件1206被安装到多层陶瓷衬底1204的IC。多个焊球1208以共晶焊料1210的栅图案被耦合在多层陶瓷衬底1204的下侧上。如进一步示出的那样,CBGA封装可以进一步包括盖1212、热油脂1214和底部填充物1216。
图13示出了BGA焊盘和过孔之间的互连的示例。如以上描述的那样,BGA焊盘(描绘为BGA-PAD)以PCB (未示出)上的外层上的图案来布置。过孔1300被布置为与BGA图案偏移的类似图案。除了在BGA焊盘和过孔之间具有1:1的对应关系之外,如图13的左部中示出的那样,可以与多个BGA焊盘共享过孔,如图13的右部中示出的那样,其中SG意指共享接地,SV意指共享通道,SP意指共享电源。在一个实施例中,可以采用去耦电容器(DC)来减少相邻信号之间的耦合。
在以下编号条款中阐述了本文中描述的主题的其他方面:
1.电路组件,包括:
多层印刷电路板(PCB);
集成电路(IC),其耦合到印刷电路板;
高速数据连接器,其耦合到印刷电路板,高速数据连接器被布置在距集成电路(IC)大于3英寸的距离处;以及
信号通路,其耦合在高速数据连接器和集成电路之间,信号通路提供从集成电路到高速数据连接器的高速数据通道,所述高速数据通道具有至少25吉比特每秒(Gb/s)的带宽,其中信号通路的一部分包括具有至少3英寸的长度的柔性(挠性)电路或轴向电缆。
2.如条款1所述的电路组件,其中高速数据连接器被布置在距IC至少10英寸处。
3.如条款1或2所述的电路组件,其中高速数据通道具有至少50 Gb/s的带宽。
4.如条款1或2所述的电路组件,其中高速数据通道采用具有至少100吉比特每秒的带宽的多通道链路。
5.如前述条款中的任一项所述的电路组件,其中高速数据连接器包括小型可插拔(SFP)连接器。
6.如前述条款中的任一项所述的电路组件,其中高速数据通道符合由IEEE标准802.3条款110 (25GBASE-CR)定义的发射机信号规范。
7.如前述条款中的任一项所述的电路组件,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第二侧上的BGA焊盘的第二集合;布置在PCB的第二侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及布线层,其具有在多层PCB的第一侧上形成的多个电路路径,其中BGA焊盘的第一集合的一部分通过穿过多层PCB的第一多个过孔被电耦合到BGA焊盘的第二集合,并且其中BGA焊盘的第三集合通过穿过多层PCB的第二多个过孔被耦合到布线层中的电路路径的第一端,并且布线层中的电路路径的第二端被耦合到安装到多层PCB的第一侧的高速数据连接器;
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括BGA挠性电路,所述BGA挠性电路具有布置在相对端处的第二和第三BGA,第二BGA经由BGA焊盘的第二集合安装到多层PCB的第二侧,第三BGA经由BGA焊盘的第三集合安装到多层PCB的第二侧。
8.如条款1-6中的任一项所述的电路组件,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第一侧上的BGA焊盘的第二集合;以及布置在PCB的第一侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及第一布线层,其具有在多层PCB的第二侧上形成的多个电路路径,多层PCB进一步具有从第一侧到第二侧穿过的过孔的第一和第二集合,其中过孔的第一和第二集合之中的过孔经由第二布线层中的电路路径被电连接,其中BGA焊盘的第一集合的一部分被电耦合到过孔的第一集合,并且其中BGA焊盘的第三集合被耦合到去往安装到多层PCB的第一侧的高速数据连接器的布线层中的电路路径;并且
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括BGA挠性电路,所述BGA挠性电路具有布置在相对端处的第二和第三BGA,第二BGA经由BGA焊盘的第二集合安装到多层PCB的第一侧,并且第三BGA经由BGA焊盘的第三集合安装到多层PCB的第一侧。
9.如条款1-6中的任一项所述的电路组件,其中所述多层PCB包括:布置在所述多层PCB的第一侧上的球栅阵列(BGA)焊盘的第一和第二集合;以及布线层,其具有在所述多层PCB的第一侧上形成的多个电路路径,所述多个电路路径在第一端处连接到BGA焊盘的第二集合中的BGA焊盘;
其中高速数据连接器被安装在多层PCB的第一侧,并耦合到布线层中的多个电路路径的第二端;并且
其中IC被安装到或集成在BGA/芯片载体中,所述BGA/芯片载体包括安装到芯片载体/插入板的第一BGA,所述芯片载体/插入板包括被插入在第一BGA和第二BGA之间的衬底,所述第二BGA经由BGA焊盘的第一集合被安装到多层PCB,其中芯片载体/插入板包括BGA焊盘的第三集合和BGA焊盘的第四集合,第一BGA被耦合到所述BGA焊盘的第三集合,
电路组件进一步包括BGA挠性电路,所述BGA挠性电路具有布置在相对端处的第三和第四BGA,第三BGA经由BGA焊盘的第四集合安装到芯片载体/插入板,并且第四BGA经由BGA焊盘的第二集合安装到多层PCB的第一侧。
10.如条款1-6中的任一项所述的电路组件,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第一侧上的BGA焊盘的第二集合;以及布置在PCB的第一侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及第一布线层,其具有在多层PCB的第二侧上形成的多个电路路径,多层PCB进一步具有从第一侧到第二侧穿过的过孔的第一和第二集合,其中过孔的第一和第二集合之中的过孔经由第二布线层中的电路路径被电连接,其中BGA焊盘的第一集合的一部分被电耦合到过孔的第一集合,并且其中BGA焊盘的第三集合被耦合到去往安装到多层PCB的第一侧的高速数据连接器的布线层中的电路路径到;并且
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到多层PCB的第一侧的第三BGA。
11.如条款10所述的电路组件,其中第一轴向端口通过第一挠性电路被可操作地耦合到第二BGA,并且其中第二轴向端口通过第二挠性电路被可操作地耦合到第三BGA。
12.如条款1-6中的任一项所述的电路组件,其中所述多层PCB包括:布置在所述多层PCB的第一侧上的球栅阵列(BGA)焊盘的第一和第二集合;以及布线层,其具有在所述多层PCB的第一侧上形成的多个电路路径,所述多个电路路径在第一端处连接到BGA焊盘的第二集合中的BGA焊盘;
其中高速数据连接器被安装到多层PCB的第一侧,并耦合到布线层中的多个电路路径的第二端;并且
其中IC经由BGA焊盘的第一集合被安装到第一BGA,所述第一BGA安装到多层PCB,第一BGA包括具有在其顶表面上图案化的BGA焊盘的第三集合的衬底,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到BGA衬底的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第三BGA。
13.如条款12所述的电路组件,其中第一轴向端口通过第一挠性电路被可操作地耦合到第二BGA,并且其中第二轴向端口通过第二挠性电路被可操作地耦合到第三BGA。
14.如条款1-6中的任一项所述的电路组件,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第二侧上的BGA焊盘的第二集合;布置在PCB的第二侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及布线层,其具有在多层PCB的第一侧上形成的多个电路路径,其中BGA焊盘的第一集合的一部分通过穿过多层PCB的第一多个过孔被电耦合到BGA焊盘的第二集合,并且其中BGA焊盘的第三集合通过穿过多层PCB的第二多个过孔被耦合到布线层中的电路路径的第一端,并且布线层中的电路路径的第二端被耦合到安装到多层PCB的第一侧的高速数据连接器;
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括底部柔性双轴向附件,所述底部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第二侧的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到多层PCB的第二侧的第三BGA。
15.如条款15所述的电路组件,其中第一轴向端口通过第一挠性电路被可操作地耦合到第二BGA,并且其中第二轴向端口通过第二挠性电路被可操作地耦合到第三BGA。
16.一种在安装到多层印刷电路板(PCB)的集成电路(IC)和安装到多层PCB的高速数据连接器之间路由高速数据通道的信号的方法,所述方法包括:
通过支持至少25吉比特每秒(Gb/s)的带宽的信号通路将信号从IC路由到高速数据连接器,其中信号通路的一部分包括具有至少3英寸的长度的柔性(挠性)电路或轴向电缆。
17.如条款16所述的方法,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第二侧上的BGA焊盘的第二集合;布置在PCB的第二侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及布线层,其具有在多层PCB的第一侧上形成的多个电路路径,其中BGA焊盘的第一集合的一部分通过穿过多层PCB的第一多个过孔被电耦合到BGA焊盘的第二集合,并且其中BGA焊盘的第三集合通过穿过多层PCB的第二多个过孔被耦合到布线层中的电路路径的第一端,并且布线层中的电路路径的第二端被耦合到安装到多层PCB的第一侧的高速数据连接器;
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括BGA挠性电路,所述BGA挠性电路具有布置在相对端处的第二和第三BGA,第二BGA经由BGA焊盘的第二集合安装到多层PCB的第二侧,第三BGA经由BGA焊盘的第三集合安装到多层PCB的第二侧,
其中高速数据通道从IC通过第一BGA、通过过孔的第一集合中的过孔、通过第二BGA、通过挠性电路、通过第三BGA、通过过孔的第二集合中的过孔并且通过布线层被路由到高速数据连接器104。
18.如条款16所述的方法,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第一侧上的BGA焊盘的第二集合;以及布置在PCB的第一侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及第一布线层,其具有在多层PCB的第二侧上形成的多个电路路径,多层PCB进一步具有从第一侧到第二侧穿过的过孔的第一和第二集合,其中过孔的第一和第二集合之中的过孔经由第二布线层中的电路路径被电连接,其中BGA焊盘的第一集合的一部分被电耦合到过孔的第一集合,并且其中BGA焊盘的第三集合被耦合到去往安装到多层PCB的第一侧的高速数据连接器的布线层中的电路路径;并且
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括BGA挠性电路,所述BGA挠性电路具有布置在相对端处的第二和第三BGA,第二BGA经由BGA焊盘的第二集合安装到多层PCB的第一侧,并且第三BGA经由BGA焊盘的第三集合安装到多层PCB的第一侧,
其中高速数据通道从IC通过第一BGA、通过过孔的第一集合中的过孔、通过第二布线层中的布线、通过过孔的第二集合中的过孔、通过BGA挠性电路、通过第一布线层被路由到高速数据连接器。
19.如条款16所述的方法,其中所述多层PCB包括:布置在所述多层PCB的第一侧上的球栅阵列(BGA)焊盘的第一和第二集合;以及布线层,其具有在所述多层PCB的第一侧上形成的多个电路路径,所述多个电路路径在第一端处连接到BGA焊盘的第二集合中的BGA焊盘;
其中高速数据连接器被安装在多层PCB的第一侧,并耦合到布线层中的多个电路路径的第二端;并且
其中IC被安装到或集成在BGA/芯片载体中,所述BGA/芯片载体包括安装到芯片载体/插入板的第一BGA,所述芯片载体/插入板包括被插入在第一BGA和第二BGA之间的衬底,所述第二BGA经由BGA焊盘的第一集合被安装到多层PCB,其中芯片载体/插入板包括BGA焊盘的第三集合和BGA焊盘的第四集合,第一BGA被耦合到所述BGA焊盘的第三集合,
电路组件进一步包括BGA挠性电路,所述BGA挠性电路具有布置在相对端处的第三和第四BGA,第三BGA经由BGA焊盘的第四集合安装到芯片载体/插入板,并且第四BGA经由BGA焊盘的第二集合安装到多层PCB的第一侧,
其中高速数据通道从IC通过第一BGA、芯片载体/插入板、第二BGA、通过挠性电路、通过第三BGA、通过布线层被路由到高速数据连接器。
20.如条款16所述的方法,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第一侧上的BGA焊盘的第二集合;以及布置在PCB的第一侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及第一布线层,其具有在多层PCB的第二侧上形成的多个电路路径,多层PCB进一步具有从第一侧到第二侧穿过的过孔的第一和第二集合,其中过孔的第一和第二集合之中的过孔经由第二布线层中的电路路径被电连接,其中BGA焊盘的第一集合的一部分被电耦合到过孔的第一集合,并且其中BGA焊盘的第三集合被耦合到去往安装到多层PCB的第一侧的高速数据连接器的布线层中的电路路径;并且
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到多层PCB的第一侧的第三BGA,
其中高速数据通道从IC通过第一BGA、通过过孔的第一集合中的过孔、通过第二布线层、通过过孔的第二集合中的过孔、通过顶部柔性双轴向附件被路由到去往高速数据连接器的布线层。
21.如条款16所述的方法,其中所述多层PCB包括:布置在所述多层PCB的第一侧上的球栅阵列(BGA)焊盘的第一和第二集合;以及布线层,其具有在所述多层PCB的第一侧上形成的多个电路路径,所述多个电路路径在第一端处连接到BGA焊盘的第二集合中的BGA焊盘;
其中高速数据连接器被安装到多层PCB的第一侧,并耦合到布线层中的多个电路路径的第二端;并且
其中IC经由BGA焊盘的第一集合被安装到第一BGA,所述第一BGA安装到多层PCB,第一BGA包括具有在其顶表面上图案化的BGA焊盘的第三集合的衬底,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到BGA衬底的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第三BGA,
其中高速数据通道从IC通过第一BGA、通过顶部柔性双轴向附件、通过布线层被路由到高速数据连接器。
22.如条款16所述的方法,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列(BGA)焊盘的第一集合;布置在PCB的第二侧上的BGA焊盘的第二集合;布置在PCB的第二侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及布线层,其具有在多层PCB的第一侧上形成的多个电路路径,其中BGA焊盘的第一集合的一部分通过穿过多层PCB的第一多个过孔被电耦合到BGA焊盘的第二集合,并且其中BGA焊盘的第三集合通过穿过多层PCB的第二多个过孔被耦合到布线层中的电路路径的第一端,并且布线层中的电路路径的第二端被耦合到安装到多层PCB的第一侧的高速数据连接器;
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括底部柔性双轴向附件,所述底部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第二侧的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到多层PCB的第二侧的第三BGA,
其中高速数据通道从IC通过第一BGA、通过过孔的第一集合中的过孔、通过底部柔性双轴向附件、通过过孔的第二集合中的过孔、通过布线层被路由到高速数据连接器。
23.如条款16-22中的任一项所述的方法,其中高速数据连接器被布置在距IC至少10英寸处。
24.如条款16-23中的任一项所述的方法,其中高速数据通道具有至少50 Gb/s的带宽。
25.条款16-23中的任一项所述的方法,其中高速数据通道符合由IEEE标准802.3条款110 (25GBASE-CR)定义的发射机信号规范。
26.如条款1-15中的任一项所述的电路组件,其中多层PCB包括服务器板。
27.如条款1-15和26中的任一项所述的电路组件,其中IC包括具有集成高速收发器的处理器。
28.如条款1-15和26中的任一项所述的电路组件,其中IC包括具有集成高速收发器的高速通信芯片。
29.如条款1-15、27和28中的任一项所述的电路组件,其中集成高速收发器被配置为以下各项中的一个:UltraPath互连(UPI)、外围部件互连快速(PCIe)、串行AT附件(SATA)、串行附接SCSI (SAS)、通用串行总线(USB)、光纤通道和InfiniBand高速数据接口。
30.如条款16-23中的任一项所述的方法,其中多层PCB包括服务器板。
31.如条款16-23和30中的任一项所述的方法,其中IC包括具有集成高速收发器的处理器。
32.如条款16-23和30中的任一项所述的方法,其中IC包括具有集成高速收发器的高速通信芯片。
33.如条款16-23、31和32中的任一项所述的方法,其中集成高速收发器被配置为以下各项中的一个:UltraPath互连(UPI)、外围部件互连快速(PCIe)、串行AT附件(SATA)、串行附接SCSI(SAS)、通用串行总线(USB)、光纤通道和InfiniBand高速数据接口。
虽然已经关于特定实现描述了一些实施例,但是根据一些实施例,其他实现也是可能的。此外,不需要以图示和描述的特定方式来布置附图中图示的和/或本文中所描述的布置和/或元件或其他特征的顺序。根据一些实施例,许多其他布置是可能的。
在附图中示出的每个系统中,在一些情况下,元件可以各自具有相同的参考编号或不同的参考编号以暗示所表示的元件可以是不同的和/或类似的。然而,元件可以是足够柔性的以具有不同的实现以及与本文中示出或描述的系统中的一些或全部一起起作用。附图中示出的各种元件可以是相同的或不同的。哪一个被称为第一元件以及哪一个被称为第二元件是任意的。
在说明书和权利要求中,可以使用术语“耦合的”和“连接的”连同它们的衍生词。应该理解的是,这些术语不旨在作为彼此的同义词。而是,在特定实施例中,“连接的”可以被用于指示两个或更多个元件与彼此处于直接物理或电接触中。“耦合的”可以意指两个或更多个元件处于直接的物理或电接触中。然而,“耦合的”还可以意指两个或更多个元件彼此不处于直接接触中,但是还仍彼此合作或相互作用。
实施例是本发明的实现或示例。说明书中对“实施例”、“一个实施例”、“一些实施例”或“其他实施例”的引用意指结合实施例所描述的特定特征、结构或特性被包括在本发明的至少一些实施例而不一定所有实施例中。各种出现“实施例”、“一个实施例”或“一些实施例”不一定都指代相同的实施例。
不是本文中描述和说明的所有部件、特征、结构、特性等都需要被包括在一个或多个特定实施例中。例如,如果说明书陈述部件、特征、结构或特性“可以”、“可能”、“能够”或“可”被包括,则不需要包括该特定部件、特征、结构或特性。如果说明书或权利要求引用“一”或“一个”元件,这不意指仅存在一个元件。如果说明书或权利要求提及“附加”元件,这不排除存在多于一个的附加元件。
本发明的图示的实施例的以上描述(包括摘要中所描述的内容)不旨在是详尽的或者要将本发明限于所公开的精确形式。虽然出于说明的目的在本文中描述了本发明的具体实施例和针对本发明的示例,但是在本发明的范围内,各种等价修改是可能的,如相关领域中的技术人员将意识到的那样。
可以根据以上详细描述对本发明作出这些修改。以下权利要求中使用的术语不应当被解释成将本发明限于说明书和附图中所公开的具体实施例。而是,本发明的范围要完全由以下权利要求来确定,所述权利要求要根据权利要求解释的既定原则来解释。

Claims (19)

1.电路组件,包括:
多层印刷电路板PCB;
集成电路IC,其耦合到印刷电路板;
高速数据连接器,其耦合到印刷电路板,高速数据连接器被布置在距集成电路IC大于3英寸的距离处;以及
信号通路,其耦合在高速数据连接器和集成电路之间,信号通路提供从集成电路到高速数据连接器的高速数据通道,所述高速数据通道具有至少25吉比特每秒(Gb/s)的带宽,其中信号通路的一部分包括具有至少3英寸的长度的轴向电缆,
其中轴向电缆的两端经由相应的轴向端口耦合到相应的挠性电路。
2.如权利要求1所述的电路组件,其中高速数据连接器被布置在距IC至少10英寸处。
3.如权利要求1或2所述的电路组件,其中高速数据通道具有至少50 Gb/s的带宽。
4.如权利要求1或2所述的电路组件,其中高速数据通道采用具有至少100吉比特每秒的带宽的多通道链路。
5.如权利要求1或2所述的电路组件,其中高速数据连接器包括小型可插拔(SFP)连接器。
6.如权利要求1或2所述的电路组件,其中高速数据通道符合由IEEE标准802.3条款110即25GBASE-CR定义的发射机信号规范。
7.如权利要求1或2所述的电路组件,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列BGA焊盘的第一集合;布置在PCB的第一侧上的BGA焊盘的第二集合;以及布置在PCB的第一侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及第一布线层,其具有在多层PCB的第二侧上形成的多个电路路径,多层PCB进一步具有从第一侧到第二侧穿过的过孔的第一和第二集合,其中过孔的第一和第二集合之中的过孔经由第二布线层中的电路路径被电连接,其中BGA焊盘的第一集合的一部分被电耦合到过孔的第一集合,并且其中BGA焊盘的第三集合被耦合到去往安装到多层PCB的第一侧的高速数据连接器的布线层中的电路路径;并且
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到多层PCB的第一侧的第三BGA。
8.如权利要求7所述的电路组件,其中第一轴向端口通过第一挠性电路被可操作地耦合到第二BGA,并且其中第二轴向端口通过第二挠性电路被可操作地耦合到第三BGA。
9.如权利要求1或2所述的电路组件,其中所述多层PCB包括:布置在所述多层PCB的第一侧上的球栅阵列BGA焊盘的第一和第二集合;以及布线层,其具有在所述多层PCB的第一侧上形成的多个电路路径,所述多个电路路径在第一端处连接到BGA焊盘的第二集合中的BGA焊盘;
其中高速数据连接器被安装到多层PCB的第一侧,并耦合到布线层中的多个电路路径的第二端;并且
其中IC经由BGA焊盘的第一集合被安装到第一BGA,所述第一BGA安装到多层PCB,第一BGA包括具有在其顶表面上图案化的BGA焊盘的第三集合的衬底,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到BGA衬底的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第三BGA。
10.如权利要求9所述的电路组件,其中第一轴向端口通过第一挠性电路被可操作地耦合到第二BGA,并且其中第二轴向端口通过第二挠性电路被可操作地耦合到第三BGA。
11.如权利要求1或2所述的电路组件,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列BGA焊盘的第一集合;布置在PCB的第二侧上的BGA焊盘的第二集合;布置在PCB的第二侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及布线层,其具有在多层PCB的第一侧上形成的多个电路路径,其中BGA焊盘的第一集合的一部分通过穿过多层PCB的第一多个过孔被电耦合到BGA焊盘的第二集合,并且其中BGA焊盘的第三集合通过穿过多层PCB的第二多个过孔被耦合到布线层中的电路路径的第一端,并且布线层中的电路路径的第二端被耦合到安装到多层PCB的第一侧的高速数据连接器;
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括底部柔性双轴向附件,所述底部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第二侧的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到多层PCB的第二侧的第三BGA。
12.如权利要求11所述的电路组件,其中第一轴向端口通过第一挠性电路被可操作地耦合到第二BGA,并且其中第二轴向端口通过第二挠性电路被可操作地耦合到第三BGA。
13.一种在安装到多层印刷电路板PCB的集成电路IC和安装到多层PCB的高速数据连接器之间路由高速数据通道的信号的方法,所述方法包括:
通过支持至少25吉比特每秒(Gb/s)的带宽的信号通路将信号从IC路由到高速数据连接器,其中信号通路的一部分包括具有至少3英寸的长度的轴向电缆,
其中轴向电缆的两端经由相应的轴向端口耦合到相应的挠性电路。
14.如权利要求13所述的方法,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列BGA焊盘的第一集合;布置在PCB的第一侧上的BGA焊盘的第二集合;以及布置在PCB的第一侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及第一布线层,其具有在多层PCB的第二侧上形成的多个电路路径,多层PCB进一步具有从第一侧到第二侧穿过的过孔的第一和第二集合,其中过孔的第一和第二集合之中的过孔经由第二布线层中的电路路径被电连接,其中BGA焊盘的第一集合的一部分被电耦合到过孔的第一集合,并且其中BGA焊盘的第三集合被耦合到去往安装到多层PCB的第一侧的高速数据连接器的布线层中的电路路径;并且
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到多层PCB的第一侧的第三BGA,
其中高速数据通道从IC通过第一BGA、通过过孔的第一集合中的过孔、通过第二布线层、通过过孔的第二集合中的过孔、通过顶部柔性双轴向附件被路由到布线层到高速数据连接器。
15.如权利要求13所述的方法,其中所述多层PCB包括:布置在所述多层PCB的第一侧上的球栅阵列BGA焊盘的第一和第二集合;以及布线层,其具有在所述多层PCB的第一侧上形成的多个电路路径,所述多个电路路径在第一端处连接到BGA焊盘的第二集合中的BGA焊盘;
其中高速数据连接器被安装到多层PCB的第一侧,并耦合到布线层中的多个电路路径的第二端;并且
其中IC经由BGA焊盘的第一集合被安装到第一BGA,所述第一BGA安装到多层PCB,第一BGA包括具有在其顶表面上图案化的BGA焊盘的第三集合的衬底,
电路组件进一步包括顶部柔性双轴向附件,所述顶部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第三集合安装到BGA衬底的第二BGA,并且第二轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第一侧的第三BGA,
其中高速数据通道从IC通过第一BGA、通过顶部柔性双轴向附件、通过布线层被路由到高速数据连接器。
16.如权利要求13所述的方法,其中所述多层PCB包括:布置在PCB的第一侧上的球栅阵列BGA焊盘的第一集合;布置在PCB的第二侧上的BGA焊盘的第二集合;布置在PCB的第二侧上的BGA焊盘的第三集合,其距离BGA焊盘的第二集合至少3英寸;以及布线层,其具有在多层PCB的第一侧上形成的多个电路路径,其中BGA焊盘的第一集合的一部分通过穿过多层PCB的第一多个过孔被电耦合到BGA焊盘的第二集合,并且其中BGA焊盘的第三集合通过穿过多层PCB的第二多个过孔被耦合到布线层中的电路路径的第一端,并且布线层中的电路路径的第二端被耦合到安装到多层PCB的第一侧的高速数据连接器;
其中IC经由第一BGA被安装到多层PCB,所述第一BGA经由BGA焊盘的第一集合将集成电路耦合到多层PCB的第一侧,
电路组件进一步包括底部柔性双轴向附件,所述底部柔性双轴向附件包括双轴电缆,所述双轴电缆在第一端处耦合到第一轴向端口并且在第二端处耦合到第二轴向端口,第一轴向端口可操作地耦合到经由BGA焊盘的第二集合安装到多层PCB的第二侧的第二BGA,并且第二轴向端口可操作地经由BGA焊盘的第三集合耦合到安装到多层PCB的第二侧的第三BGA,
其中高速数据通道从IC通过第一BGA、通过过孔的第一集合中的过孔、通过底部柔性双轴向附件、通过过孔的第二集合中的过孔、通过布线层被路由到高速数据连接器。
17.如权利要求13-16中的任一项所述的方法,其中高速数据连接器被布置在距IC至少10英寸处。
18.如权利要求13-16中的任一项所述的方法,其中高速数据通道具有至少50 Gb/s的带宽。
19.权利要求13-16中的任一项所述的方法,其中高速数据通道符合由IEEE标准802.3条款110即25GBASE-CR定义的发射机信号规范。
CN201780050640.5A 2016-09-19 2017-09-19 用于长主机路由的替代电路装置和方法 Active CN109691244B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111204364.8A CN114158186A (zh) 2016-09-19 2017-09-19 用于长主机路由的替代电路装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201662396329P 2016-09-19 2016-09-19
US62/396329 2016-09-19
PCT/US2017/052210 WO2018053482A1 (en) 2016-09-19 2017-09-19 Alternative circuit apparatus for long host routing

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202111204364.8A Division CN114158186A (zh) 2016-09-19 2017-09-19 用于长主机路由的替代电路装置

Publications (2)

Publication Number Publication Date
CN109691244A CN109691244A (zh) 2019-04-26
CN109691244B true CN109691244B (zh) 2022-07-19

Family

ID=61619764

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201780050640.5A Active CN109691244B (zh) 2016-09-19 2017-09-19 用于长主机路由的替代电路装置和方法
CN202111204364.8A Pending CN114158186A (zh) 2016-09-19 2017-09-19 用于长主机路由的替代电路装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202111204364.8A Pending CN114158186A (zh) 2016-09-19 2017-09-19 用于长主机路由的替代电路装置

Country Status (6)

Country Link
US (2) US20190200450A1 (zh)
JP (2) JP2019535122A (zh)
KR (2) KR102583597B1 (zh)
CN (2) CN109691244B (zh)
DE (1) DE112017004686T5 (zh)
WO (1) WO2018053482A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114447646A (zh) 2017-11-14 2022-05-06 申泰公司 数据通信系统
TWI819598B (zh) * 2020-02-07 2023-10-21 美商莫仕有限公司 計算系統
TWI795644B (zh) * 2020-06-02 2023-03-11 大陸商上海兆芯集成電路有限公司 電子總成
JP7471165B2 (ja) 2020-07-13 2024-04-19 株式会社日立製作所 配線基板、及び情報処理装置
US20230050002A1 (en) * 2021-08-13 2023-02-16 Cisco Technology, Inc. Integrated circuit interconnect techniques
TWI818465B (zh) * 2022-03-14 2023-10-11 佳必琪國際股份有限公司 多層印刷電路板結構

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1658299A (zh) * 2004-02-20 2005-08-24 三洋电机株式会社 光学头装置的配线部件
CN1659810A (zh) * 2002-04-29 2005-08-24 西利康导管有限公司 直接连接信号传送系统
EP2996446A1 (en) * 2014-09-12 2016-03-16 Alcatel Lucent High speed routing module

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0730224A (ja) * 1991-12-02 1995-01-31 Nippon Telegr & Teleph Corp <Ntt> 電子装置の実装構造
US6797891B1 (en) * 2002-03-18 2004-09-28 Applied Micro Circuits Corporation Flexible interconnect cable with high frequency electrical transmission line
JP2003345481A (ja) * 2002-05-24 2003-12-05 Toshiba Corp 電子機器及び回路基板
US20040094328A1 (en) * 2002-11-16 2004-05-20 Fjelstad Joseph C. Cabled signaling system and components thereof
WO2005050708A2 (en) * 2003-11-13 2005-06-02 Silicon Pipe, Inc. Stair step printed circuit board structures for high speed signal transmissions
US7345359B2 (en) * 2004-03-05 2008-03-18 Intel Corporation Integrated circuit package with chip-side signal connections
US7505284B2 (en) * 2005-05-12 2009-03-17 International Business Machines Corporation System for assembling electronic components of an electronic system
US9011177B2 (en) * 2009-01-30 2015-04-21 Molex Incorporated High speed bypass cable assembly
US9356372B2 (en) * 2013-11-22 2016-05-31 Intel Corporation Techniques to convert signals routed through a fabric cable assembly

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1659810A (zh) * 2002-04-29 2005-08-24 西利康导管有限公司 直接连接信号传送系统
CN1658299A (zh) * 2004-02-20 2005-08-24 三洋电机株式会社 光学头装置的配线部件
EP2996446A1 (en) * 2014-09-12 2016-03-16 Alcatel Lucent High speed routing module

Also Published As

Publication number Publication date
JP2021184480A (ja) 2021-12-02
US20210289617A1 (en) 2021-09-16
KR20210097837A (ko) 2021-08-09
KR20190044622A (ko) 2019-04-30
WO2018053482A1 (en) 2018-03-22
KR102583597B1 (ko) 2023-09-26
US20190200450A1 (en) 2019-06-27
CN109691244A (zh) 2019-04-26
DE112017004686T5 (de) 2019-09-05
JP2019535122A (ja) 2019-12-05
CN114158186A (zh) 2022-03-08

Similar Documents

Publication Publication Date Title
CN109691244B (zh) 用于长主机路由的替代电路装置和方法
US20190051587A1 (en) Ic package
CN106549002B (zh) 传输线桥接互连
US20160218455A1 (en) Hybrid electrical connector for high-frequency signals
US9437912B2 (en) 3-D integrated package
US8823177B2 (en) Semiconductor device and package wiring substrate with matrix pattern external terminals for transmitting a differential signal
US10455691B1 (en) Grid array pattern for crosstalk reduction
US7978030B2 (en) High-speed interconnects
US10244629B1 (en) Printed circuit board including multi-diameter vias
US8410874B2 (en) Vertical quasi-CPWG transmission lines
US10716213B2 (en) Direct connection of high speed signals on PCB chip
US20220140514A1 (en) Flex Circuit And Electrical Communication Assemblies Related To Same
US11153971B2 (en) Printed circuit board configuration to facilitate a surface mount double density QSFP connector footprint in a belly-to-belly alignment
US20190164891A1 (en) Tunable differential via circuit
US20120063787A1 (en) Connector and optical transmission apparatus
JP2004235636A (ja) 可撓性を有する電気的接続を用いたasicモジュール上の集積化vcsel
US10076033B1 (en) Printed circuit board with connector header mounted to bottom surface
US6969265B2 (en) Electrically connecting integrated circuits and transducers
Kollipara et al. Evaluation of high density liquid crystal polymer based flex interconnect for supporting greater than 1 TB/s of memory bandwidth
WO2016060978A1 (en) Data transmission system with minimized crosstalk
CN113747676A (zh) 具有提高的阻抗连续性的封装接口

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant