CN109524291B - 一种用于功率电子单元的生产方法和工装 - Google Patents
一种用于功率电子单元的生产方法和工装 Download PDFInfo
- Publication number
- CN109524291B CN109524291B CN201710841002.7A CN201710841002A CN109524291B CN 109524291 B CN109524291 B CN 109524291B CN 201710841002 A CN201710841002 A CN 201710841002A CN 109524291 B CN109524291 B CN 109524291B
- Authority
- CN
- China
- Prior art keywords
- tool
- power electronic
- electronic unit
- material groove
- molybdenum sheet
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 20
- 239000000463 material Substances 0.000 claims abstract description 50
- 238000005245 sintering Methods 0.000 claims abstract description 43
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 claims description 36
- 238000000034 method Methods 0.000 claims description 17
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 claims description 16
- 229910052709 silver Inorganic materials 0.000 claims description 16
- 239000004332 silver Substances 0.000 claims description 16
- 238000010438 heat treatment Methods 0.000 claims description 11
- 239000011159 matrix material Substances 0.000 claims description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- 238000001179 sorption measurement Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 238000002788 crimping Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000009434 installation Methods 0.000 description 2
- 239000012528 membrane Substances 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- -1 polytetrafluoroethylene Polymers 0.000 description 1
- 229920001343 polytetrafluoroethylene Polymers 0.000 description 1
- 239000004810 polytetrafluoroethylene Substances 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Powder Metallurgy (AREA)
Abstract
本发明提出了一种用于功率电子单元的生产方法和工装,该生产方法包括:步骤一,将不同物料依次上下分层式设置在工装的物料槽内;步骤二,对装有不同物料的工装进行烧结以形成功率电子单元;步骤三,卸载工装内的功率电子单元,该生产方法能将物料分层式放入工装的物料槽内,一次便能完成双面烧结,能有效提高工作效率和生产成本,另外,由于通过一个工装便能完成,不需要其它工装,则所形成的功率电子单元质量稳定。
Description
技术领域
本发明涉及功率电子单元的生产技术领域,具体涉及一种用于功率电子单元的生产方法和工装。
背景技术
目前,IGBT压接模块等类型的压接型功率电子单元中常采用银烧结(silversintering)工艺生产,以提高模块可靠性。双面银烧结工艺通常需要在芯片的背面和正面各烧结一个钼片。
现有技术中,由于功率电子单元的芯片的背面和正面各需要烧结一个钼片,且两个钼片大小不同,常常进行两次加压烧结的方法进行生产。
具体地,银烧结工具为四层结构。底层为一块平整光滑的托盘,上面放置烧结工装,工装分为三层,分别为放置下钼片的一次烧结工装、放置芯片的芯片工装、放置上钼片的二次烧结工装,工装之间通过定位销来固定。每一层工装都均匀分布物料孔,用来放置钼片和芯片。
在生产工艺过程中,首先将一次烧结工装放到托盘上,往一次烧结工装中放入下钼片,然后将芯片工装安装到一次烧结工装上,放入芯片,进行第一次烧结。最后将二次烧结工装安装到芯片工装上,放入上钼片,进行第二次烧结。
由此,上述的生产过程需要两次烧结及多次人工装配,费时费力。
发明内容
针对现有技术中所存在的上述技术问题的部分或者全部,本发明提出了一种用于功率电子单元的生产方法和工装。该生产方法能将物料分层式放入工装的物料槽内,并一次完成双面烧结,能有效提高工作效率并降低生产成本。
根据本发明的一方面,提出了一种用于功率电子单元的生产方法,包括:
步骤一,将不同物料依次上下分层式设置在工装的物料槽内,
步骤二,对装有不同物料的工装进行烧结以形成功率电子单元,
步骤三,卸载工装内的功率电子单元。
在一个实施例中,在步骤一中,先放入第一钼片,再放入芯片,然后再放入第二钼片,并且在步骤一之前,还在物料槽内放置用于与第一钼片接触的以及用于与第二钼片接触的缓冲膜。
在一个实施例中,在步骤二中,在银烧结机的内腔中对工装进行加热,在银烧结机的上加热板设置到第一预设温度且下加热板设置到第二预设温度后,持续加热4-6分钟。
在一个实施例中,第一预设温度与第二预设温度相同。
在一个实施例中,在步骤三中,采用真空吸附功率电子单元的方式或者顶伸缓冲膜的方式卸载功率电子单元。
根据本发明的另一方面,提出了一种用于功率电子单元的工装,包括:
工装主体,
设置在工装主体上的物料槽,
其中,在物料槽内构造有台阶面,以使得物料槽的下部分截面面积小于上部分截面面积。
在一个实施例中,物料槽构造为盲孔状,并在物料槽的底面上和台阶面上均设置缓冲膜。
在一个实施例中,物料槽构造为通孔状,且在工装主体的下底面上设置用于封堵物料槽的下端的开口的缓冲膜。
在一个实施例中,在工装主体的上表面上设置定位件。
在一个实施例中,物料槽在工装主体上矩阵式分布。
与现有技术相比,本发明的优点在于,该生产方法能将物料分层式放入工装的物料槽内,一次便能完成双面烧结,能有效提高工作效率和生产成本。另外,由于通过一个工装便能完成,不需要其它工装,则所形成的功率电子单元质量稳定。
附图说明
下面将结合附图来对本发明的优选实施例进行详细地描述,在图中:
图1显示了根据本发明的一个实施例的工装的俯视图;
图2显示了根据本发明的一个实施例的工装的截面图;
图3显示了根据本发明的一个实施例的生产功率电子单元的示意图;
图4显示了根据本发明的另一个实施例的工装的截面图。
在附图中,相同的部件使用相同的附图标记。附图并未按照实际的比例绘制。
具体实施方式
下面将结合附图对本发明做进一步说明。
图1均显示了根据本发明的工装10。如图1所示,该工装10包括工装主体1和物料槽2。其中,工装主体1可以为具有一定厚度的板状。物料槽2开设在工装主体1上。如图2所示,在物料槽2内构造有台阶面3,以使得物料槽2的下部分截面面积小于上部分截面面积。
由此,在生产功率电子单元20的时候,可以先将第一钼片21放入到物料槽2的台阶面3的下部分空间内。然后,再在第一钼片21上放置芯片22。同时,芯片22设置在台阶面3的上面。台阶面3起到了支撑并定位芯片22的作用。最后,再将第二钼片23设置在芯片22上。之后,就可以将带有第一钼片21、芯片22和第二钼片23的工装10放入银烧结机的内腔中进行烧结。上述的工装10能使得双面银烧结工艺在一次工装设备内便能完成,相比现有技术简化了工装装配、物料搬移、工装组装定位等操作,从而提高了经济效益,降低了生产成本。并且,在上述的一次烧结工艺中,第一钼片21、芯片22和第二钼片23装入同一物料槽2内,能有效地保证安装到位,无需重复定位和多次安装,自动化程度高,所制造产品质量更好。另外,上述工装10和工艺保证功率电子单元20一次烧结制成,各部分受热均匀,提高了产品的厚度均匀性,避免了现有技术中的芯片需要多次烧结,从而提高了功率电子单元20的产品质量。
在一个实施例中,如图3所示,物料槽2构造为盲孔状。并在物料槽2的底面上和台阶面3上均设置缓冲膜4。优选地,该缓冲膜4可以为聚四氟乙烯膜。也就是,在放入第一钼片21之前,先在物料槽2内设置缓冲膜4,以与第一钼片21接触。在放入第二钼片23之前,在台阶面3上设置缓冲膜4,以与第二钼片23接触。例如,缓冲膜4可以通过真空吸附的方式设置在物料槽2的底面和台阶面3上。该缓冲膜4可吸收工装10与物料(包括第一钼片21、芯片22和第二钼片23)的高度差,从而保证功率电子单元20的产品质量。同时,在使用缓冲膜4后,利用了缓冲膜4的弹性,从而保证芯片22表面受力均匀,进一步提高功率电子单元20的产品质量。还有,缓冲膜4起到了保护膜的作用,以确保物料表面不被刮伤。
在另一个实施例中,物料槽2构造为通孔状,如图4所示。在这种设置中,在工装主体1的下底面上设置缓冲膜4,用于封堵物料槽2的下端的开口,同时接触第一钼片21,以起到消除高度差、保证芯片22表面受力均匀,以及保护物料表面不被刮伤的作用。其余设置方式与上一个实施例相同或类似,在此不再赘述。
优选地,如图1所示,在工装主体1的上表面上设置定位件5,以用于其他机器识别并定位该工装10。通过这种设置能增加工装10的自动化生产程度,提高工装效率。例如,定位件5可以构造为设置在工装主体1的上的圆形凹槽。当然,定位件5还可以构造为其它类型的凹槽,且定位件5还可以构造为凸起。
在一个优选地实施例中,如图1所示,该物料槽2在所述工装主体1上矩阵式分布。这种设置方式能保证在一次烧结过程中,生产多个功率电子单元20。
下面根据图1到4详细描述生产功率电子单元20的方法。
首先,利用真空吸附的方式,向工装10内设置缓冲膜4。缓冲膜4一部分设置在物料槽2的底面侧,另一部分设置在台阶面3上。再在物料槽2内设置第一钼片21,使其接触位于物料槽2的底面侧的缓冲膜4。再在第一钼片21上设置芯片22。再在芯片22上设置第二钼片23,使其接触位于台阶面3上的缓冲膜4。
然后,将上述工装10放置到银烧结机的内腔中进行烧结。烧结过程需要保证高温高压环境。例如,进行预热操作,在大约2分钟后,使得银烧结机的上加热板达到第一预设温度,下加热板达到第二预设温度。优选地,第一预设温度与第二预设温度相同。进一步优选地,第一预设温度与第二预设温度大约为235到245摄氏度,比如240摄氏度。由于第一预设温度与第二预设温度相同,则第一钼片21和第二钼片23受热相较比较均匀,从而所生产的功率电子单元20各处受力均匀,产品质量高。同时,上述设置使得银烧结机的内腔中温度比较均匀,降低了其内的空气扰动对功率电子单元20的质量的不利影响。在恒温状态下,进行加热。此恒温加热过程可以持续4到6分钟,以保证功率电子单元20的各处厚度均匀性。当然,在预热过程中,还对银烧结机的内腔进行了升压操作,在30秒内使得内腔中的压力达到10到20兆帕,例如15兆帕。在恒温加热完成后,对银烧结机的内腔进行泄压,并将工装10取出。再将工装10放到冷却台进行冷却。
最后,对工装10内的功率电子单元20进行取出操作。优选地,可以采用真空吸附功率电子单元20的方式或者顶伸所述缓冲膜4的方式卸载所述功率电子单元20。上述卸载方式自动化程度高,操作简单。
以上仅为本发明的优选实施方式,但本发明保护范围并不局限于此,任何本领域的技术人员在本发明公开的技术范围内,可容易地进行改变或变化,而这种改变或变化都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求书的保护范围为准。
Claims (6)
1.一种利用工装来生产功率电子单元的方法,其特征在于,所述工装包括工装主体和设置在所述工装主体上的盲孔状物料槽,其中,在所述物料槽内构造有一个台阶面,以使得物料槽的下部分截面面积小于上部分截面面积,
所述方法包括:
步骤一,在所述工装内设置缓冲膜,所述缓冲膜的一部分设置在所述物料槽的底面侧,另一部分设置在台阶面上;
步骤二,在所述物料槽内设置第一钼片并使其接触位于所述物料槽的底面侧的缓冲膜,之后在所述第一钼片上设置芯片,然后在所述芯片上设置第二钼片并使其接触位于所述台阶面上的缓冲膜;
步骤三,对装有不同物料的工装进行烧结以形成功率电子单元,
步骤四,卸载所述工装内的所述功率电子单元。
2.根据权利要求1所述的方法,其特征在于,在步骤三中,在银烧结机的内腔中对所述工装进行加热,在所述银烧结机的上加热板设置到第一预设温度且下加热板设置到第二预设温度后,持续加热4-6分钟。
3.根据权利要求2所述的方法,其特征在于,第一预设温度与第二预设温度相同。
4.根据权利要求1到3中的任一项所述的方法,其特征在于,在步骤四中,采用真空吸附所述功率电子单元的方式卸载所述功率电子单元。
5.根据权利要求1到3中的任一项所述的方法,其特征在于,在所述工装主体的上表面上设置定位件。
6.根据权利要求1到3中的任一项所述的方法,其特征在于,所述物料槽在所述工装主体上矩阵式分布。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710841002.7A CN109524291B (zh) | 2017-09-18 | 2017-09-18 | 一种用于功率电子单元的生产方法和工装 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710841002.7A CN109524291B (zh) | 2017-09-18 | 2017-09-18 | 一种用于功率电子单元的生产方法和工装 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109524291A CN109524291A (zh) | 2019-03-26 |
CN109524291B true CN109524291B (zh) | 2020-12-18 |
Family
ID=65768019
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710841002.7A Active CN109524291B (zh) | 2017-09-18 | 2017-09-18 | 一种用于功率电子单元的生产方法和工装 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109524291B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6624626B1 (ja) * | 2019-07-29 | 2019-12-25 | アサヒ・エンジニアリング株式会社 | 電子部品のシンタリング装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1342539A (zh) * | 2001-10-29 | 2002-04-03 | 深圳市科通国际电子有限公司 | 将金属电极片焊接至陶瓷片的方法及设备 |
CN102290353A (zh) * | 2011-07-05 | 2011-12-21 | 启东市捷捷微电子有限公司 | 一种可控硅芯片与钼片的烧结模具及其使用方法 |
CN105355614A (zh) * | 2015-11-26 | 2016-02-24 | 国网智能电网研究院 | 一种预封装单芯片及其制备工艺 |
CN205159298U (zh) * | 2015-06-04 | 2016-04-13 | 鞍山市联达电子有限公司 | 一种半导体器件芯片的烧结定位的工装模具 |
CN106927850A (zh) * | 2015-12-29 | 2017-07-07 | 上海申和热磁电子有限公司 | 一种双面覆铜陶瓷基板的制备方法 |
-
2017
- 2017-09-18 CN CN201710841002.7A patent/CN109524291B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1342539A (zh) * | 2001-10-29 | 2002-04-03 | 深圳市科通国际电子有限公司 | 将金属电极片焊接至陶瓷片的方法及设备 |
CN102290353A (zh) * | 2011-07-05 | 2011-12-21 | 启东市捷捷微电子有限公司 | 一种可控硅芯片与钼片的烧结模具及其使用方法 |
CN205159298U (zh) * | 2015-06-04 | 2016-04-13 | 鞍山市联达电子有限公司 | 一种半导体器件芯片的烧结定位的工装模具 |
CN105355614A (zh) * | 2015-11-26 | 2016-02-24 | 国网智能电网研究院 | 一种预封装单芯片及其制备工艺 |
CN106927850A (zh) * | 2015-12-29 | 2017-07-07 | 上海申和热磁电子有限公司 | 一种双面覆铜陶瓷基板的制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN109524291A (zh) | 2019-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102154538B1 (ko) | 수지 성형 장치 및 수지 성형품 제조 방법 | |
JP3041221B2 (ja) | インサートを用いずにキャビティを形成する装置および方法 | |
US9870947B1 (en) | Method for collective (wafer-scale) fabrication of electronic devices and electronic device | |
CN109524291B (zh) | 一种用于功率电子单元的生产方法和工装 | |
KR101697467B1 (ko) | 열성형 글라스용 금형 제조방법 | |
CN111152540B (zh) | 一种曲面贴合装置、贴合设备及曲面产品贴合方法 | |
TW201803732A (zh) | 積層裝置、積層方法及太陽電池模組之製造方法 | |
KR20100080765A (ko) | 라미네이트장치, 라미네이트장치용 열판 및 라미네이트장치용 열판의 제조방법 | |
JP2013071387A (ja) | ラミネート方法及びラミネート装置 | |
EP3138682A1 (en) | Thermoforming apparatus | |
KR101638579B1 (ko) | 유리기판 성형 장치 | |
US5788808A (en) | Apparatus for forming cavity substrates using compressive pads | |
CN109531985B (zh) | 贴合治具及贴合方法 | |
US5676788A (en) | Method for forming cavity structures using thermally decomposable surface layer | |
CN102336017B (zh) | 加压机构及接合装置 | |
JP2007290313A (ja) | 成形平板歪矯正装置及びその歪矯正方法 | |
KR20130033937A (ko) | 시일 구조 및 접합 장치 | |
US5759320A (en) | Method of forming cavity substrates using compressive pads | |
JP2001145911A (ja) | 加圧成形装置 | |
JP5798212B2 (ja) | 基板の反りを調整する方法および装置 | |
JP2017149614A (ja) | ガラス成形型および曲面ガラスの製造方法 | |
JP6845781B2 (ja) | 樹脂成形品の製造装置、樹脂成形システム、および樹脂成形品の製造方法 | |
JP2018113310A (ja) | 太陽電池モジュールの製造装置及び製造方法 | |
EP1705969A2 (en) | Electronic assembly having a substrate laminated within a backplate cavity | |
KR102534660B1 (ko) | 합지장치를 이용한 기판 합지방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20200907 Address after: Room 309, semiconductor third line office building, Tianxin high tech park, Shifeng District, Zhuzhou City, Hunan Province Applicant after: Zhuzhou CRRC times Semiconductor Co.,Ltd. Address before: The age of 412001 in Hunan Province, Zhuzhou Shifeng District Road No. 169 Applicant before: ZHUZHOU CRRC TIMES ELECTRIC Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |