CN109245752B - 一种调整电路和模拟开关 - Google Patents
一种调整电路和模拟开关 Download PDFInfo
- Publication number
- CN109245752B CN109245752B CN201811229668.8A CN201811229668A CN109245752B CN 109245752 B CN109245752 B CN 109245752B CN 201811229668 A CN201811229668 A CN 201811229668A CN 109245752 B CN109245752 B CN 109245752B
- Authority
- CN
- China
- Prior art keywords
- current
- tube
- output
- voltage
- pmos tube
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 38
- 238000010586 diagram Methods 0.000 description 7
- 230000005236 sound signal Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R3/00—Circuits for transducers, loudspeakers or microphones
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0081—Power supply means, e.g. to the switch driver
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Acoustics & Sound (AREA)
- Signal Processing (AREA)
- Electronic Switches (AREA)
Abstract
本申请提供一种调整电路以及模拟开关,该调整电路包括:转换模块与电流相减模块;转换模块与电流相减模块相连;转换模块用于采集模拟开关的输入电压、中间电压以及输出电压,并将输入电压和输出电压转换成第一输出电流,将输出电压和中间电压转换成第二输出电流;电流相减模块将所述第一输出电流和第二输出电流作差得到差值电流,并将差值电流输入到模拟开关的控制端;该模拟开关包括:开关模块、转换模块以及电流相减模块;开关模块分别与转换模块和所述电流相减模块相连,转换模块与电流相减模块相连。其中,该调整电路以及模拟开关可以根据模拟开关中电流的大小,调整模拟开关的导通阻抗,使模拟开关在不同的负载电流下维持一个恒定值。
Description
技术领域
本发明涉及模拟电子电路技术领域,具体涉及一种调整电路和模拟开关。
背景技术
随着科学技术的进步,人们对电子设备的各方面都有了更高的要求,在满足使用条件的同时会追求更舒适更真实的使用体验感,比如在手机等电子设备的使用过程中,对其扬声器的音质有较高的要求,要求所播放的音频能达到高保真的状态。
在手机和其他具有播放音频的电子设备中,均具有将音频信号进行隔离和导通的模拟开关。模拟开关的导通电阻是一个重要的指标,在音频中传输声音信号时模拟开关的导通电阻发生变化,会对输出信号的质量产生一定的影响,影响主要体现在总谐波失真方面。由于模拟开关的导通电阻的变化最终在输出信号的频谱中会出现多次谐波,并且一般情况下模拟开关电阻变化越大,谐波成分越大,这样所造成的直接后果就是导致整个信号质量无法满足高保真音质的需求。
现有的模拟开关的导通电阻会随着负载电流的不同而发生变化,由此影响了所输出的音频质量,达不到对音质高保真的要求。
发明内容
有鉴于此,本发明提供了一种调整电路以及模拟开关,解决了模拟开关导通电阻随着负载电流不同而发生变化的问题。
为了实现上述目的,本发明实施例提供了如下技术方案:
本发明第一方面公开了一种调整电路,该调整电路包括:转换模块与电流相减模块;所述转换模块与所述电流相减模块相连;所述转换模块用于采集模拟开关的输入电压、中间电压以及输出电压,并将所述输入电压和所述输出电压转换成第一输出电流,将所述输出电压和所述中间电压转换成第二输出电流;所述电流相减模块将所述第一输出电流和所述第二输出电流作差得到差值电流,并将所述差值电流输入到模拟开关的控制端。
其中,所述转换模块,包括:第一电压电流转换器和第二电压电流转换器。所述第一电压电流转换器的正输入端与所述模拟开关的第一输出端口相连;所述模拟开关的第一输出端口输出模拟开关的输入电压;负输入端与所述模拟开关的第三输出端口相连;所述模拟开关的第三输出端口输出模拟开关的输出电压;输出端输出所述第一输出电流;所述第二电压电流转换器的正输入端与所述模拟开关的第二输出端口相连;所述模拟开关的第二输出端口输出模拟开关的中间电压;负输入端与所述模拟开关的第三输出端口相连,输出端输出所述第二输出电流。
所述电流相减模块,包括:第四NMOS管、第五NMOS管、第六NMOS管、第七NMOS管、第五PMOS管、第六PMOS管、第七PMOS管以及第八PMOS管;所述第四NMOS管的控制端分别与其第一端和所述第五NMOS管的控制端相连,第一端与所述第一输出电流相连,第二端接地;所述第五NMOS管的第一端与所述第六PMOS管的第一端相连,第二端接地;所述第六PMOS管的控制端分别与其第一端和所述第五PMOS管的控制端相连,第二端与数字电源相连;所述第五PMOS管的第二端与所述数字电源相连,第一端输出所述第一输出电流与所述第二输出电流的差值到所述模拟开关的控制端;所述第七NMOS管的控制端分别与其第一端和所述第六NMOS管的控制端相连,第一端与所述第二输出电流相连,第二端接地;所述第六NMOS管的第一端与所述第八PMOS管的第一端相连,第二端接地;所述第八PMOS管的控制端分别与其第一端和所述第七PMOS管的控制端相连,第二端与所述数字电源相连;所述第七PMOS管的第一端与所述第五NMOS管的第一端相连,第二端与所述数字电源相连。
本发明第二方面公开了一种模拟开关,包括:开关模块、转换模块以及电流相减模块;其中,所述开关模块分别与所述转换模块和所述电流相减模块相连,所述转换模块与所述电流相减模块相连;所述转换模块采集所述开关模块的输入电压、中间电压以及输出电压,并将所述输入电压与所述输出电压转化成第一输出电流,将所述中间电压与所述输出电压转化成第二输出电流;所述电流相减模块将所述第一输出电流和所述第二输出电流作差得到差值电流,并将所述差值电流输入到所述开关模块。
其中,所述开关模块,包括:第一NMOS管、第二NMOS管、第三NMOS管、第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一电阻、第二电阻、第三电阻、第四电阻、第一运算放大器以及第二运算放大器;所述第一NMOS管的控制端分别与所述第三电阻和差值电流输出端口相连,所述第三电阻的另一端接地,第一端与所述输入电压相连,第二端与第一电阻相连;所述第一NMOS管的第一端作为所述开关模块的输入电压的输出端口,所述第一NMOS管的第二端作为所述开关模块的中间电压的输出端口,所述第一电阻远离第一NMOS管的一端为所述开关模块的输出电压的输出端口;所述第二NMOS管的控制端与所述第一运算放大器的输出端相连,第一端与所述第一PMOS管的第一端相连,第二端分别与所述第二电阻和所述第一运算放大器的反相输入端相连,所述第二电阻的另一端接地,所述第一运算放大器的同相输入端接入输入电压;所述第一PMOS管的控制端分别与其第一端和所述第二PMOS管的控制端相连,第二端与数字电源相连;所述第二PMOS管的第一端与所述第三电阻相连,所述第三电阻的另一端接地,第二端与所述数字电源相连;所述第三NMOS管的控制端与所述第二运算放大器的输出端相连,第一端与所述第四PMOS管的第一端相连,第二端分别与所述第四电阻和所述第二运算放大器的反相输入端相连,所述第四电阻的另一端接地,所述第二运算放大器的同相输入端接入参考电压;所述第四PMOS管的控制端分别与其第一端和所述第三PMOS管的控制端相连,第二端与所述数字电源相连;所述第三PMOS管的第二端与所述数字电源相连,第一端与所述第三电阻相连,所述第三电阻的另一端接地。
所述转换模块,包括:第一电压电流转换器和第二电压电流转换器;所述第一电压电流转换器的正输入端与所述开关模块的输入电压的输出端口相连,负输入端与所述开关模块的输出电压的输出端口相连,输出端输出第一输出电流;所述第二电压电流转换器的正输入端与所述开关模块的中间电压的输出端口相连,负输入端与所述开关模块的输出电压的输出端口相连,输出端输出第二输出电流。
所述电流相减模块,包括:第四NMOS管、第五NMOS管、第六NMOS管、第七NMOS管、第五PMOS管、第六PMOS管、第七PMOS管以及第八PMOS管;所述第四NMOS管的控制端分别与其第一端和所述第五NMOS管的控制端相连,第一端与所述第一输出电流相连,第二端接地;所述第五NMOS管的第一端与所述第六PMOS管的第一端相连,第二端接地;所述第六PMOS管的控制端分别与其第一端和所述第五PMOS管的控制端相连,第二端与数字电源相连;所述第五PMOS管的第二端与所述数字电源相连,第一端作为差值电流的输出端口,输出所述第一输出电流与所述第二输出电流的差值;所述第七NMOS管的控制端分别与其第一端和所述第六NMOS管的控制端相连,第一端与所述第二输出电流相连,第二端接地;所述第六NMOS管的第一端与所述第八PMOS管的第一端相连,第二端接地;所述第八PMOS管的控制端分别与其第一端和所述第七PMOS管的控制端相连,第二端与所述数字电源相连;所述第七PMOS管的第一端与所述第五NMOS管的第一端相连,第二端与所述数字电源相连。
可选地,所述模拟开关中电流相减模块的第四NMOS管和第五NMOS管的栅长、栅宽大小相同。
可选地,所述模拟开关中电流相减模块的第五PMOS管和第六PMOS管的栅长、栅宽大小可以调节。
基于上述本发明实施例提供的技术方案,本发明可以实现以下有益效果:在本发明公开的调整电路以及模拟开关中,可以根据转换模块所转换的第一输出电流和第二输出电流的大小,判断模拟开关中电流的大小,并通过电流相减模块,得到需要对模拟开关进行调整的差值电流,此时就可以根据所需要进行调整的差值电流,对模拟开关的导通阻抗进行调整,使模拟开关在不同的负载电流下维持一个恒定值。减小了在音频传输声音信号时所产生的多次谐波干扰,保证了音频信号的高保真音质的要求。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例公开的一种调整电路的结构框图;
图2为本发明实施例公开的一种调整电路的结构示意图;
图3为本发明实施例公开的一种模拟开关的电路结构框图;
图4为本发明实施例公开的一种模拟开关的电路结构示意图;
图5为本发明实施例公开的一种模拟开关的开关管电路的简化结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明为一种调整电路以及模拟开关,该调整电路以及模拟开关,可以根据模拟开关中电流的大小,调整模拟开关的导通阻抗,使模拟开关在不同负载电流下维持一个恒定值。
下面针对调整电路的电路结构示意图来描述本发明的具体实现。
参见图1,本发明实施例公开的调整电路,包括:转换模块101与电流相减模块102;其中:所述转换模块101用于采集模拟开关的输入电压、中间电压以及输出电压,并将所述输入电压和所述输出电压转换成第一输出电流,将所述输出电压和所述中间电压转换成第二输出电流;所述电流相减模块102将所述第一输出电流和所述第二输出电流作差得到差值电流,并将所述差值电流输入到模拟开关的控制端。
需要说明的是,在下面各个实施例的各晶体管中,其有箭头的一端为源极,没有箭头的一端为漏极,实施例中的第一端为漏极,第二端为源极。
可选地,另一实施例公开的调整电路中,如图2所示,所述转换模块101包括:第一电压电流转换器V-IA和第二电压电流转换器V-IB;第一电压电流转换器V-IA的正输入端与模拟开关的第一输出端口相连,模拟开关的第一输出端口输出模拟开关的输入电压vin,负输入端与模拟开关的第三输出端口相连,模拟开关的第三输出端口输出模拟开关的输出电压vout,输出端输出所述第一输出电流IC;第二电压电流转换器V-IB的正输入端与模拟开关的第二输出端口相连,模拟开关的第二输出端口输出模拟开关的中间电压vmid,负输入端与模拟开关的第三输出端口相连,输出端输出所述第二输出电流ID。
在转换模块101中,通过第一电流转换器V-IA可以把其正输入端采集到的模拟开关的输入电压与其负输入端采集到的模拟开关的输出电压,转换成第一输出电流IC。通过第二电流转换器V-IB可以把其正输入端采集到的模拟开关的中间电压与其负输入端采集到的模拟开关的输出电压,转换成第二输出电流ID。其中,第一输出电流IC表示通过模拟开关和第一负载电阻的电流,第二输出电流ID表示通过模拟开关的电流。
可选地,本发明的另一实施例中,同样参见图2,所述电流相减模块102包括:第四NMOS管N4、第五NMOS管N5、第六NMOS管N6、第七NMOS管N7、第五PMOS管P5、第六PMOS管P6、第七PMOS管P7以及第八PMOS管P8。
其中,第四NMOS管N4的控制端分别与其第一端和第五NMOS管N5的控制端相连,第一端与第一输出电流IC相连,第二端接地。第五NMOS管N5的第一端与第六PMOS管P6的第一端相连,第二端接地;第六PMOS管P6的控制端分别与其第一端和第五PMOS管P5的控制端相连,第二端与数字电源VDD相连。第五PMOS管P5的第二端与数字电源VDD相连,第一端输出第一输出电流IC与第二输出电流ID的差值IC-ID到模拟开关的控制端。第七NMOS管N7的控制端分别与其第一端和第六NMOS管N6的控制端相连,第一端与第二输出电流ID相连,第二端接地。第六NMOS管N6的第一端与第八PMOS管P8的第一端相连,第二端接地。第八PMOS管P8的控制端分别与其第一端和第七PMOS管P7的控制端相连,第二端与数字电源VDD相连。第七PMOS管P7的第一端与第五NMOS管N5的第一端相连,第二端与数字电源VDD相连。
在电流相减模块102中,预先设置第四NMOS管N4与第五NMOS管N5的栅长、栅宽大小相等。此时,由于第四NMOS管N4的控制端与第五NMOS管N5的控制端相连,当第一输出电流IC流经第四NMOS管N4时,第五NMOS管N5会从其漏极吸收大小相等的第一电流IC;假设第六NMOS管N6与第七NMOS管N7的栅长、栅宽大小相等,第七PMOS管P7与第八PMOS管P8的栅长、栅宽大小相等,则第二输出电流ID在流经第七NMOS管N7后在第六NMOS管N6的漏极输出大小相等的第二电流ID,当第二电流ID流经第七PMOS管P7、第八PMOS管P8后,最终第五NMOS管N5会从第六PMOS管N6的漏极下拉出第一输出电流IC与第二输出电流ID的差值IC-ID电流。此时,若是第五PMOS管P5与第六PMOS管P6的栅长、栅宽大小相等,则第五PMOS管P5漏极所输出的上拉电流就为第一输出电流IC与第二输出电流ID的差值IC-ID。
本实施例公开的调整电路,可以根据转换模块所转换的第一输出电流和第二电流的大小,判断模拟开关中电流的大小,并通过电流相减模块,得到需要对模拟开关进行调整的差值电流,此时就可以根据所需要进行调整的差值电流,对模拟开关的导通阻抗进行调整,使模拟开关在不同的负载电流下维持一个恒定值。减小了在音频传输声音信号时所产生的多次谐波干扰,保证了音频信号的高保真音质的要求。
下面针对模拟开关电路的结构示意图来描述本发明的具体实现。
参见图3,本发明另一实施例公开的模拟开关,包括:开关模块103、转换模块101以及电流相减模块102;其中,所述开关模块103分别与所述转换模块101和电流相减模块102相连,所述转换模块101与所述电流相减模块102相连;所述转换模块101采集所述开关模块103的输入电压、中间电压以及输出电压,并将所述输入电压与所述输出电压转化成第一输出电流,将所述中间电压与所述输出电压转化成第二输出电流;所述电流相减模块102将所述第一输出电流和所述第二输出电流作差得到差值电流,并将所述差值电流输入到所述开关模块103。
需要说明的是,在下面各个实施例的各晶体管中,其有箭头的一端为源极,没有箭头的一端为漏极,实施例中的第一端为漏极,第二端为源极。
如图4所示,本发明另一实施例公开的模拟开关电路中,所述开关模块103包括:第一NMOS管N1、第二NMOS管N2、第三NMOS管N3、第一PMOS管P1、第二PMOS管P2、第三PMOS管P3、第四PMOS管P4、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第一运算放大器OP1以及第二运算放大器OP2。
其中,第一NMOS管N1的控制端分别与第三电阻R3和差值电流输出端口相连,第三电阻R3的另一端接地,第一端与输入电压vin相连,第二端与第一电阻R1相连;第一NMOS管N1的第一端作为开关模块的输入电压vin的输出端口,第一NMOS管N1的第二端作为开关模块的中间电压vmid的输出端口,第一电阻R1远离第一NMOS管N1的一端为开关模块的输出电压vout的输出端口;第二NMOS管N2的控制端与第一运算放大器OP1的输出端相连,第一端与第一PMOS管P1的第一端相连,第二端分别与第二电阻R2和第一运算放大器OP1的反相输入端相连,第二电阻R2的另一端接地,第一运算放大器OP1的同相输入端接入输入电压vin;第一PMOS管P1的控制端分别与其第一端和第二PMOS管P2的控制端相连,第二端与数字电源VDD相连;第二PMOS管P2的第一端与第三电阻R3相连,第三电阻R3的另一端接地,第二端与数字电源VDD相连;第三NMOS管N3的控制端与第二运算放大器OP2的输出端相连,第一端与第四PMOS管N4的第一端相连,第二端分别与第四电阻R4和第二运算放大器OP2的反相输入端相连,第四电阻R4的另一端接地,第二运算放大器OP2的同相输入端接入参考电压vref;第四PMOS管P4的控制端分别与其第一端和第三PMOS管P3的控制端相连,第二端与数字电源VDD相连;第三PMOS管P3的第二端与数字电源VDD相连,第一端与第三电阻R3相连,第三电阻R3的另一端接地。
在开关模块103中,由第一NMOS管N1和第一电阻R1串联组成开关管,第一NMOS管N1所设计目标导通电阻为Ron,故开关管的设计目标导通电阻为Ron+R1。第一运算放大器OP1、第二NMOS管N2、第一PMOS管P1以及第二PMOS管P2生成与输入电压vin成正比的第三电流IA,第二运算放大器OP2、第三NMOS管N3、第三PMOS管P3以及第四PMOS管P4生成与参考电压vref成正比的第四电流IB,第三电流IA与第四电流IB最终汇合到第三电阻R3上产生第一NMOS管N1所需的栅极gate电压。
可选地,本发明的另一实施例中,同样参见图4,所述转换模块101包括:第一电压电流转换器V-IA和第二电压电流转换器V-IB;第一电压电流转换器V-IA的正输入端与开关模块的输入电压vin的输出端口相连,负输入端与开关模块的输出电压vout的输出端口相连,输出端输出第一输出电流IC;第二电压电流转换器V-IB的正输入端与开关模块的中间电压vmid的输出端口相连,负输入端与开关模块的输出电压的输出端口相连,输出端输出第二输出电流ID。
在转换模块101中,通过第一电压电流转换器V-IA可以把其正输入端所采集到的模拟开关的输入电压vin与其负输入端所采集到的模拟开关的输出电压vout,转换成第一输出电流IC。通过第二电压电流转换器V-IB可以把其正输入端所采集到的模拟开关的中间电压vmid与其负输入端所采集到的模拟开关的输出电压vout,转换成第二输出电流ID。其中,第一输出电流IC表示通过模拟开关N1和第一负载电阻R1的电流,第二输出电流ID表示通过模拟开关N1的电流。
可选地,本发明的另一实施例中,参见图4,所述电流相减模块102包括:第四NMOS管N4、第五NMOS管N5、第六NMOS管N6、第七NMOS管N7、第五PMOS管P5、第六PMOS管P6、第七PMOS管P7以及第八PMOS管P8;其中,第四NMOS管N4的控制端分别与其第一端和第五NMOS管N5的控制端相连,第一端与第一输出电流IC相连,第二端接地;第五NMOS管N5的第一端与第六PMOS管P6的第一端相连,第二端接地;第六PMOS管P6的控制端分别与其第一端和第五PMOS管P5的控制端相连,第二端与数字电源VDD相连;第五PMOS管P5的第二端与数字电源VDD相连,第一端作为差值电流的输出端口,输出所述第一输出电流IC与所述第二输出电流ID的差值IC-ID;第七NMOS管N7的控制端分别与其第一端和第六NMOS管N6的控制端相连,第一端与第二输出电流ID相连,第二端接地;第六NMOS管N6的第一端与第八PMOS管P8的第一端相连,第二端接地;第八PMOS管P8的控制端分别与其第一端和第七PMOS管P7的控制端相连,第二端与数字电源VDD相连;第七PMOS管P7的第一端与第五NMOS管N5的第一端相连,第二端与数字电源VDD相连。
在电流相减模块102中,预先设置第四NMOS管N4与第五NMOS管N5的栅长、栅宽大小相等,此时,由于第四NMOS管N4的控制端与第五NMOS管N5的控制端相连,当第一输出电流IC流经第四NMOS管N4时,第五NMOS管N5会从其漏极吸收大小相等的第一电流IC;假设第六NMOS管N6与第七NMOS管N7的栅长、栅宽大小相等,第七PMOS管P7与第八PMOS管P8的栅长、栅宽大小相等,则第二输出电流ID在流经第七NMOS管N7后在第六NMOS管N6的漏极输出大小相等的第二电流ID,当第二电流ID流经第七PMOS管P7、第八PMOS管P8后,最终第五NMOS管N5会从第六PMOS管N6的漏极下拉出第一输出电流IC与第二输出电流ID的差值IC-ID电流。此时,若是第五PMOS管P5与第六PMOS管P6的栅长、栅宽大小相等,则第五PMOS管P5漏极所输出的上拉电流就为第一输出电流IC与第二输出电流ID的差值IC-ID。
可选地,上述实施例的电流相减模块中的第四NMOS管N4和第五NMOS管N5的栅长、栅宽大小相同。
可选地,上述实施例的电流相减模块中的第五PMOS管P5和第六PMOS管P6的栅长、栅宽大小可以调节。
下面对模拟开关工作原理进行一定的描述,第一NMOS管N1作为模拟开关中的开关管,其设计目标导通电阻为Ron,假设信号vin经过开关管接到负载电阻RL上,则等效电路图如图5所示。
结合图5可知,通过负载电阻RL和模拟开关的电流为IL,假设经过第一电阻R1的压降为第一电压,则V1=R1*IL,也就是模拟开关的中间电压减去模拟开关的输出电压等于第一电压V1,即vmid-vout=V1。
此时经过模拟开关的电阻和第一电阻R1的总压降为第二电压V2,也就是vin-vout=V2。
转换模块分别将第一电压V1转换成第二电流ID,将第二电压V2转换成第一电流IC,并得到以下等式:
ID=K*V1,此处K表示电压电流转换器的转换系数。
IC=K*R1/(R1+Ron)
经过电流相减模块后,记录IT=IC-ID,如果开关管电阻等于设计目标电阻值Ron,则IT=0。
若开关管的电阻大于设计目标电阻值Ron,则相减后的电流IT大于0,将相减后的电流IT施加到电阻R3上。
此时开关管的栅极gate电压就会增加IT*R2,由于栅极gate电压的增加,会降低开关管的导通电阻,这时,通过设计第五PMOS管P5和第四PMOS管P4的比例可以使得开关管的实际导通电阻和目标电阻值Ron的差维持在所需要的范围内。
上述的模拟开关可以根据模拟开关中电流的大小,调整模拟开关的导通阻抗,使模拟开关在不同的负载电流下维持一个恒定值。减小了在音频传输声音信号时所产生的多次谐波干扰,保证了音频信号的高保真音质的要求。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (7)
1.一种调整电路,其特征在于,包括:转换模块与电流相减模块;
所述转换模块与所述电流相减模块相连;
所述转换模块用于采集模拟开关的输入电压、中间电压以及输出电压,并将所述输入电压和所述输出电压转换成第一输出电流,将所述输出电压和所述中间电压转换成第二输出电流;
所述电流相减模块将所述第一输出电流和所述第二输出电流作差得到差值电流,并将所述差值电流输入到模拟开关的控制端;
所述转换模块包括:第一电压电流转换器和第二电压电流转换器;
所述第一电压电流转换器的正输入端与所述模拟开关的第一输出端口相连;所述模拟开关的第一输出端口输出模拟开关的输入电压;负输入端与所述模拟开关的第三输出端口相连;所述模拟开关的第三输出端口输出模拟开关的输出电压;输出端输出所述第一输出电流;
所述第二电压电流转换器的正输入端与所述模拟开关的第二输出端口相连;所述模拟开关的第二输出端口输出模拟开关的中间电压;负输入端与所述模拟开关的第三输出端口相连,输出端输出所述第二输出电流。
2.根据权利要求1所述的调整电路,其特征在于,所述电流相减模块包括:第四NMOS管、第五NMOS管、第六NMOS管、第七NMOS管、第五PMOS管、第六PMOS管、第七PMOS管以及第八PMOS管;
其中,所述第四NMOS管的控制端分别与其第一端和所述第五NMOS管的控制端相连,第一端与所述第一输出电流相连,第二端接地;
所述第五NMOS管的第一端与所述第六PMOS管的第一端相连,第二端接地;
所述第六PMOS管的控制端分别与其第一端和所述第五PMOS管的控制端相连,第二端与数字电源相连;
所述第五PMOS管的第二端与所述数字电源相连,第一端输出所述第一输出电流与所述第二输出电流的差值到所述模拟开关的控制端;
所述第七NMOS管的控制端分别与其第一端和所述第六NMOS管的控制端相连,第一端与所述第二输出电流相连,第二端接地;
所述第六NMOS管的第一端与所述第八PMOS管的第一端相连,第二端接地;
所述第八PMOS管的控制端分别与其第一端和所述第七PMOS管的控制端相连,第二端与所述数字电源相连;
所述第七PMOS管的第一端与所述第五NMOS管的第一端相连,第二端与所述数字电源相连。
3.一种模拟开关,其特征在于,包括:开关模块、转换模块以及电流相减模块;
其中,所述开关模块分别与所述转换模块和所述电流相减模块相连,所述转换模块与所述电流相减模块相连;
所述转换模块采集所述开关模块的输入电压、中间电压以及输出电压,并将所述输入电压与所述输出电压转化成第一输出电流,将所述中间电压与所述输出电压转化成第二输出电流;
所述电流相减模块将所述第一输出电流和所述第二输出电流作差得到差值电流,并将所述差值电流输入到所述开关模块;
所述转换模块包括:第一电压电流转换器和第二电压电流转换器;
所述第一电压电流转换器的正输入端与所述开关模块的输入电压的输出端口相连,负输入端与所述开关模块的输出电压的输出端口相连,输出端输出第一输出电流;
所述第二电压电流转换器的正输入端与所述开关模块的中间电压的输出端口相连,负输入端与所述开关模块的输出电压的输出端口相连,输出端输出第二输出电流。
4.根据权利要求3所述的模拟开关,其特征在于,所述开关模块包括:第一NMOS管、第二NMOS管、第三NMOS管、第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一电阻、第二电阻、第三电阻、第四电阻、第一运算放大器以及第二运算放大器;
其中,所述第一NMOS管的控制端分别与所述第三电阻和差值电流输出端口相连,所述第三电阻的另一端接地,第一端与所述输入电压相连,第二端与第一电阻相连;所述第一NMOS管的第一端作为所述开关模块的输入电压的输出端口,所述第一NMOS管的第二端作为所述开关模块的中间电压的输出端口,所述第一电阻远离第一NMOS管的一端为所述开关模块的输出电压的输出端口;
所述第二NMOS管的控制端与所述第一运算放大器的输出端相连,第一端与所述第一PMOS管的第一端相连,第二端分别与所述第二电阻和所述第一运算放大器的反相输入端相连,所述第二电阻的另一端接地,所述第一运算放大器的同相输入端接入输入电压;
所述第一PMOS管的控制端分别与其第一端和所述第二PMOS管的控制端相连,第二端与数字电源相连;
所述第二PMOS管的第一端与所述第三电阻相连,所述第三电阻的另一端接地,第二端与所述数字电源相连;
所述第三NMOS管的控制端与所述第二运算放大器的输出端相连,第一端与所述第四PMOS管的第一端相连,第二端分别与所述第四电阻和所述第二运算放大器的反相输入端相连,所述第四电阻的另一端接地,所述第二运算放大器的同相输入端接入参考电压;
所述第四PMOS管的控制端分别与其第一端和所述第三PMOS管的控制端相连,第二端与所述数字电源相连;
所述第三PMOS管的第二端与所述数字电源相连,第一端与所述第三电阻相连,所述第三电阻的另一端接地。
5.根据权利要求3所述的模拟开关,其特征在于,所述电流相减模块包括:第四NMOS管、第五NMOS管、第六NMOS管、第七NMOS管、第五PMOS管、第六PMOS管、第七PMOS管以及第八PMOS管;
其中,所述第四NMOS管的控制端分别与其第一端和所述第五NMOS管的控制端相连,第一端与所述第一输出电流相连,第二端接地;
所述第五NMOS管的第一端与所述第六PMOS管的第一端相连,第二端接地;
所述第六PMOS管的控制端分别与其第一端和所述第五PMOS管的控制端相连,第二端与数字电源相连;
所述第五PMOS管的第二端与所述数字电源相连,第一端作为差值电流的输出端口,输出所述第一输出电流与所述第二输出电流的差值;
所述第七NMOS管的控制端分别与其第一端和所述第六NMOS管的控制端相连,第一端与所述第二输出电流相连,第二端接地;
所述第六NMOS管的第一端与所述第八PMOS管的第一端相连,第二端接地;
所述第八PMOS管的控制端分别与其第一端和所述第七PMOS管的控制端相连,第二端与所述数字电源相连;
所述第七PMOS管的第一端与所述第五NMOS管的第一端相连,第二端与所述数字电源相连。
6.根据权利要求5所述的模拟开关,其特征在于,所述电流相减模块中的第四NMOS管和第五NMOS管的栅长、栅宽大小相同。
7.根据权利要求5所述的模拟开关,其特征在于,所述电流相减模块中的第五PMOS管和第六PMOS管的栅长、栅宽大小可以调节。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811229668.8A CN109245752B (zh) | 2018-10-22 | 2018-10-22 | 一种调整电路和模拟开关 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811229668.8A CN109245752B (zh) | 2018-10-22 | 2018-10-22 | 一种调整电路和模拟开关 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109245752A CN109245752A (zh) | 2019-01-18 |
CN109245752B true CN109245752B (zh) | 2024-02-27 |
Family
ID=65081184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811229668.8A Active CN109245752B (zh) | 2018-10-22 | 2018-10-22 | 一种调整电路和模拟开关 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109245752B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109787603B (zh) * | 2019-03-05 | 2023-05-16 | 上海艾为电子技术股份有限公司 | 一种低导通平坦度模拟开关 |
CN110212901B (zh) * | 2019-06-12 | 2023-06-09 | 上海艾为电子技术股份有限公司 | 开关电路及电子设备 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0677799A (ja) * | 1992-08-25 | 1994-03-18 | Olympus Optical Co Ltd | アナログスイッチ回路 |
JP2005303347A (ja) * | 2004-04-06 | 2005-10-27 | Denso Corp | アナログスイッチ及びマルチプレクサ |
JP2007252144A (ja) * | 2006-03-17 | 2007-09-27 | Mitsubishi Electric Corp | 電圧変換装置 |
TW201003081A (en) * | 2008-05-09 | 2010-01-16 | Panasonic Elec Works Co Ltd | Sensor device |
CN101796708A (zh) * | 2007-07-06 | 2010-08-04 | 先进模拟科技公司 | 具有同步续流mosfet的增压和上下开关调节器 |
CN102291104A (zh) * | 2011-06-09 | 2011-12-21 | 电子科技大学 | 一种大功率脉冲电流/电压产生电路 |
JP2012124779A (ja) * | 2010-12-09 | 2012-06-28 | Panasonic Corp | 信号増幅回路 |
CN108512536A (zh) * | 2018-07-10 | 2018-09-07 | 上海艾为电子技术股份有限公司 | 一种具有恒定导通电阻的模拟开关 |
CN208836101U (zh) * | 2018-10-22 | 2019-05-07 | 上海艾为电子技术股份有限公司 | 一种调整电路和模拟开关 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4047824B2 (ja) * | 2004-03-16 | 2008-02-13 | 株式会社東芝 | 半導体集積回路 |
JP5018245B2 (ja) * | 2007-05-31 | 2012-09-05 | 株式会社日立製作所 | アナログスイッチ |
JP6707477B2 (ja) * | 2017-02-07 | 2020-06-10 | 株式会社東芝 | コンパレータ |
-
2018
- 2018-10-22 CN CN201811229668.8A patent/CN109245752B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0677799A (ja) * | 1992-08-25 | 1994-03-18 | Olympus Optical Co Ltd | アナログスイッチ回路 |
JP2005303347A (ja) * | 2004-04-06 | 2005-10-27 | Denso Corp | アナログスイッチ及びマルチプレクサ |
JP2007252144A (ja) * | 2006-03-17 | 2007-09-27 | Mitsubishi Electric Corp | 電圧変換装置 |
CN101796708A (zh) * | 2007-07-06 | 2010-08-04 | 先进模拟科技公司 | 具有同步续流mosfet的增压和上下开关调节器 |
TW201003081A (en) * | 2008-05-09 | 2010-01-16 | Panasonic Elec Works Co Ltd | Sensor device |
JP2012124779A (ja) * | 2010-12-09 | 2012-06-28 | Panasonic Corp | 信号増幅回路 |
CN102291104A (zh) * | 2011-06-09 | 2011-12-21 | 电子科技大学 | 一种大功率脉冲电流/电压产生电路 |
CN108512536A (zh) * | 2018-07-10 | 2018-09-07 | 上海艾为电子技术股份有限公司 | 一种具有恒定导通电阻的模拟开关 |
CN208836101U (zh) * | 2018-10-22 | 2019-05-07 | 上海艾为电子技术股份有限公司 | 一种调整电路和模拟开关 |
Non-Patent Citations (2)
Title |
---|
D. G. Holmes等.Dynamic Control of a 20kW Interleaved Boost Converter for Traction Applications.《2008 IEEE Industry Applications Society Annual Meeting》.2008,1-8. * |
张庆思等.消除模拟开关导通电阻影响电路增益的方法.《自动化与仪表》.2014,第29卷(第6期),58-60. * |
Also Published As
Publication number | Publication date |
---|---|
CN109245752A (zh) | 2019-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101725862B1 (ko) | 스위칭 레귤레이터, 이의 동작 방법, 및 이를 포함하는 전자 장치 | |
US8872589B2 (en) | System and method for a programmable gain amplifier | |
CN101540609B (zh) | 三角积分数模转换器以及数模转换方法 | |
CN109495078B (zh) | 一种基准电压生成电路及开关电源 | |
CN109245752B (zh) | 一种调整电路和模拟开关 | |
GB2603662A (en) | Class-d amplifier with multiple independent output stages | |
JP5715401B2 (ja) | ボルテージレギュレータ | |
CN109660917B (zh) | 一种高压数字音频功放系统 | |
CN207249522U (zh) | 稳压电路 | |
CN110632381B (zh) | 一种用于喇叭保护的电流检测电路、芯片及电流检测方法 | |
Esparza-Alfaro et al. | Highly linear micropower class AB current mirrors using Quasi-Floating Gate transistors | |
TW200822541A (en) | A circuit for biasing a transistor and related system and method | |
US8085092B2 (en) | Amplifier arrangement and method for amplification | |
KR101182036B1 (ko) | 전원공급장치 제어회로 및 전원공급장치 제어회로의 전압 검출 방법 | |
CN107612551A (zh) | 降噪电路和δ‑σ调制器 | |
CN208836101U (zh) | 一种调整电路和模拟开关 | |
CN109787603B (zh) | 一种低导通平坦度模拟开关 | |
CN104932596B (zh) | 一种用于调整充电装置的输出端电压的补偿电路 | |
CN112290898B (zh) | 一种应用于包络跟踪电源调制器的降频采样与控制电路 | |
CN209314030U (zh) | 一种高压数字音频功放系统 | |
JP2022553757A (ja) | 電圧調整装置、チップ及び電子機器 | |
CN110212901A (zh) | 开关电路及电子设备 | |
CN107844154B (zh) | 稳压电路 | |
US5493699A (en) | Low noise communication analog compressor and analog expander | |
TWI818350B (zh) | 類比開關電路及其控制電路與控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: Room 1201, No.2, Lane 908, Xiuwen Road, Minhang District, Shanghai, 201199 Patentee after: SHANGHAI AWINIC TECHNOLOGY Co.,Ltd. Country or region after: China Address before: Room 303-39, building 33, 680 Guiping Road, Xuhui District, Shanghai 200233 Patentee before: SHANGHAI AWINIC TECHNOLOGY Co.,Ltd. Country or region before: China |