CN1091332C - 波形显示信号发生设备 - Google Patents
波形显示信号发生设备 Download PDFInfo
- Publication number
- CN1091332C CN1091332C CN96104197A CN96104197A CN1091332C CN 1091332 C CN1091332 C CN 1091332C CN 96104197 A CN96104197 A CN 96104197A CN 96104197 A CN96104197 A CN 96104197A CN 1091332 C CN1091332 C CN 1091332C
- Authority
- CN
- China
- Prior art keywords
- signal
- output
- data
- converter
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N17/00—Diagnosis, testing or measuring for television systems or their details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N17/00—Diagnosis, testing or measuring for television systems or their details
- H04N17/04—Diagnosis, testing or measuring for television systems or their details for receivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
Landscapes
- Engineering & Computer Science (AREA)
- Health & Medical Sciences (AREA)
- Biomedical Technology (AREA)
- General Health & Medical Sciences (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
Abstract
一种波形显示信号发生设备,其中数据处理电路对经A/D转换器数字化的信号进行数字信号处理。CPU对处理中的数据计算转换成图像并以位映象数据的形式存储起来,然后D/A转换器将位映象数据转换成模拟信号,再用电视编码器转换成电视视频信号,最后从视频信号输出端提供给电视接收机的视频电路。从而将CPU计算得的图像显示在电视接收机的荧屏上,简化了检验系统。
Description
本发明涉及一种波形显示信号发生设备,它把一数字数据输入中央处理器(CPU),将计算得的结果转换成电视视频信号并作为波形显示在将制造成的电视接收机屏上。当正在生产用于接收图文电视多路信号或PCM(脉码调制pulse code modulation)音频多路信号的电视接收机时,可用该波形显示信号发生设备在电视荧屏上观察到文本信号或PCM音频信号,并很方便。
近年来,已在商用电子设备中引进了把CPU作为核心的数字信号处理电路。图1示出了已有技术中一例把基本CPU作为核心的数字信号处理电路,以下参照图1描述其性能。
在图1中,标号1是视频信号输入端,用于输入电视视频信号。方框2是A/D转换器,用于将从视频信号输入端1输入的视频信号转换成数字数据信号。方框4是数据处理器,它对已在A/D转换器2处数字化的视频信号进行数字信号处理。方框11是CPU(中央处理器),它通过软件计算进行处理工作。方框10是CPU接口电路,它在数据处理器4和CPU11之间建立接口。方框12是RAM(随机存取存储器),它具有用于CPU11计算的工作存储区和用于存储图像位映象数据的视频存储区。方框13是ROM(只读存储器),用于存储软件,方框6是D/A转换器,将来自数据处理器4的数字数据信号转换成模拟信号。标号15是视频信号输出端,将来自D/A转换器6的输出视频信号作为电视视频信号来输出。
当在生产电视接收机的过程中有必要在A/D转换器2之后检验数字化的数据时,可通过把被检验的数字数据输入计算机来检验数据,或者通过提供D/A转换器并把被检验的数字数据转换成模拟信号而在示波器上检验波形。
在上述检验方法中,尽管可以在依照上述数字数据检验方法准备好检验系统的地方进行检验,但当需要在没有检验系统的地方进行检验时,就很难响应。这是个问题。在把图1中的A/D转换器2、数据处理电路4、CPU接口电路10和D/A转换器6制成一大规模集成电路(LSI)的情况下,由于检验的是LSI内的信号,所以检验更加困难并且需要新的检验系统。这是另一个问题。本发明的目的是提供一种能解决上述问题的波形显示信号发生设备。
为了解决这些问题,本发明的波形显示信号发生设备包括:
A/D转换装置,用于将输入模拟视频信号转换成数字视频信号;
数据处理装置,对A/D转换装置输出的数字视频信号进行信号处理;
计算装置,它通过计算A/D转换装置的数字输出来进行处理并将处理好的信号作为位映象数据信号;
接口装置,它与A/D转换装置和数据处理装置相连,并通过数据总线与计算装置相连;
第一切换装置,用于切换数据处理装置的输出和计算装置的输出,并输出切换后的信号;
D/A转换装置,用于将第一切换装置的数字输出转换成模拟信号;
视频信号转换装置,它通过把一同步信号加在D/A转换装置的输出上而将D/A转换装置的输出转换成电视视频信号;
第二切换装置,如果第一切换装置的输出是计算装置的输出,则第二切换装置选择视频信号转换装置的输出,如果第一切换装置的输出是数据处理装置的输出,则第二切换装置选择D/A转换装置的输出,并且将选定的信号作为波形显示信号。
本发明第一实施例的波形显示信号发生设备是这样构造的,即在数字数据检验过程中,将被检验的数字数据提供给CPU,在CPU用一软件进行计算,然后将数据信号转换成显示用的图像信号,以位映象数据的形式将图像信号存储在RAM内的视频存储区中,在D/A转换器中将位映象信号转换成模拟信号,然后在电视编码器上加一同步信号以转换电视视频信号,并将它显示在生产中的电视接收机荧屏上。
因此,由于可将检验结果显示在电视荧屏上,所以数字数据检验时不需要特殊的检验系统。
本发明第二实施例的波形显示信号发生设备是这样构造的,即在数字数据检验过程中,将被检验的数字数据提供给CPU,在CPU用一软件进行计算,然后将数据信号转换成显示用的图像信号,以位映象数据的形式将图像信号存储在RAM内的视频存储区中,在LUT(颜色查询表)电路中对位映象数据信号进行着色,将着色后的数据转换成模拟信号并将它显示在生产中的电视接收机荧屏上。
因此,在数字数据检验中,由于可将检验结果显示在电视荧屏上,所以不需要任何特殊的检验系统,并且由于在LUT电路中对信号着色,所以很容易看清检验结果并且可把检验结果详细地显示出来。
本发明第三个实施例的波形显示信号发生设备是这样构造的,即在叠加在视频信号和音频信号上的数字数据信号的采样和译码电路中进行数字数据检验时,将检验结果转换成电视视频信号,以便显示在生产中的电视接收机荧屏上。
因此,当在叠加于视频信号和音频信号上的数字数据信号的采样和译码电路中进行数字数据检验时,由于可将检验结果显示在电视荧屏上,所以不需要任何特殊的检验系统,并且由于在LUT电路中对信号进行了着色,所以很容易看清检验结果并且可把检验结果详细地显示出来。
图1是已有技术中波形显示信号发生设备的方框图;
图2是本发明第一实施例的波形显示信号发生设备的方框图;
图3是本发明第二实施例的波形显示信号发生设备的方框图;
图4是本发明第三实施例的波形显示信号发生设备的方框图;
图5是本发明第三实施例波形显示信号发生设备中数据处理器22的方框图;
图6是在本发明的波形显示信号发生设备中产生波形显示数据的流程图。
图7示出了用本发明的波形显示信号发生设备将波形显示在正在生产的电视接收机荧屏上的方法。
图7(a)示出了RAM13上的存储区。
图7(b)示出一个只将波形显示在整个荧屏上的例子。
图7(c)示出一个将波形显示在子图像区而将图像显示在母图像区的例子,成为多图像显示的形式。
第一实施例
下面参照附图,说明本发明第一实施例的波形显示信号发生设备。图2是本发明第一实施例的波形显示信号发生设备的方框图。图6是在本发明波形显示信号发生设备中产生显示波形数据的流程图。图7示出了用本发明的波形显示信号发生设备将波形显示在正在生产的电视接收机荧屏上的方法。
在图2中,端1是视频信号输入端,用于输入电视视频信号。方框2是A/D转换器,用于将从视频信号输入端1输入的视频信号转换成数字数据信号。方框4是数据处理器,用于处理在A/D转换器中数字化的视频信号。方框10是CPU接口电路,它在数据处理器4、A/D转换器2和开关7三者与CPU11之间起一个接口的作用,并且例如该接口电路由一寄存器电路构成。
方框11是CPU(中央处理器),它通过软件计算进行处理工作。方框12是RAM(随机存取存储器),它具有用于CPU11计算处理的工作存储区和用于存储视频信号位映象数据的视频存储区。方框13是ROM(只读存储器),用于存储软件。方框7是一开关,它根据显示控制电路9的开关控制信号切换来自数据处理器4的数字数据信号和来自RAM12视频存储区的位映象数据信号。方框6是D/A转换器,将来自开关7的数字输出信号转换成模拟信号。方框3是同步分离器,用于从视频信号输入端1输入的视频信号中分离出同步信号,并输出H和V同步信号a以及复合同步信号b。方框5是电视编码器,用于将D/A转换器6的输出信号编码成电视视频信号。
标号14是显示模式控制信号输入端,用于输入显示模式控制信号,该信号为从视频信号输出端15输出的信号选择一显示模式,如只显示波形的模式、只显示图像的模式或显示波形和图像两者的模式。方框9是显示控制电路,它用开关7控制信号d和开关8控制信号e控制开关7和开关8,其中这两个控制信号分别依照从显示模式控制信号输入端14输入的显示模式控制信号产生。方框8是一开关,它根据开关8控制信号切换在电视编码器5编码的视频信号和D/A转换器6的输出信号。端15是视频信号输出端,将D/A转换器6的视频输出信号作为波形显示视频信号输出。
以下说明上述构造的波形显示信号发生设备的功能。从视频信号输入端1输入的视频信号在A/D转换器2中被转换成数字信号,经数据处理器4处理,然后输入至开关7。CPU接口电路10在CPU11与数据处理器4、A/D转换器2和开关7三者之间起一个接口的作用。
例如,在检验A/D转换器2的情况下,A/D转换器2的输出信号通过CPU接口电路10和数据总线30被输入CPU11,并且如图6中的流程图所示,在CPU11中进行信号处理。数据总线30传输地址信号、数据信号、写/读信号、片选信号、CPU时钟信号、RAM控制信号等等。
以下参照图6和7说明功能。如图7所示,RAM12具有一与电视图像相对应的视频存储区。为简便起见,用水平轴X-轴和垂直轴Y-轴表示视频存储区,并将坐标(X’,Y’)设在视频存储区中。让我们将原点定义为(XG,YG),X轴上的比例函数是fx,Y轴上的比例函数是fy。于是,在如图6中的流程图设置坐标后可获得产生图像的数据X(N)和Y(N)。
图7(c)和7(c)示出两种情况,一种情况是只在荧屏上显示波形,另一种情况是将波形显示在子图像区中而将原始图像显示在母图像区中,形成多图像显示。
将CPU11计算得的数据作为位映象数据存储在RAM12的视频存储区中。位映象数据通过CPU接口电路10输入开关7。开关7根据从显示模式控制信号输入端14输入的显示模式控制信号选择数据处理器4的输出信号和位映象数据信号。在D/A转换器6处将开关7的输出信号转换成模拟信号。根据显示控制电路9的开关控制信号,当开关7的输出信号为位映象信号时,开关8选择电视编码器5的输出信号,而当开关7的输出信号是从数据处理器4输出的数据信号时,开关8选择D/A转换器6的输出信号。被选定的信号作为波形显示视频信号从视频信号输出端15输出。
因此,在本发明的第一实施例中,由于通过CPU11的计算和处理而产生的图像数据信号是作为电视视频信号输出的,所以可在生产过程中,在电视接收机的荧屏上进行数字数据检验,不需要任何特殊的检验系统。(第二实施例)
图3是本发明第二实施例波形显示信号发生设备的方框图。在图3中,端1是视频信号输入端,用于输入电视视频信号。方框2是A/D转换器,用于将从视频信号输入端1输入的视频信号转换成数字信号。方框4是数据处理器,用于处理在A/D转换器2中数字化的视频信号。方框10是CPU接口电路,它在CPU11与数据处理器4、A/D转换器2和开关7三者之间起一个接口的作用,并且例如该接口电路由一寄存器电路构成。
方框11是CPU,它通过软件计算进行处理工作。方框12是RAM,它具有用于CPU11计算处理的工作存储区和用于存储视频信号位映象数据的视频存储区。方框13是ROM,用于存储软件。方框16是LUT(查询表)电路,对来自RAM12视频存储区的位映象数据进行颜色转换。方框7是一开关,它根据显示控制电路9的开关7控制信号切换在LUT电路16经颜色转换的位映象数据信号和经数据处理器4信号处理的数字视频数据信号。方框6是D/A转换器,将开关7的输出信号转换成模拟信号。方框3是同步分离器,用于从视频信号输入端1输入的视频信号中分离出同步信号,并输出H和V同步信号a以及复合同步信号b。
方框5是电视编码器,用于将D/A转换器6的输出信号编码成电视视频信号。标号14是显示模式控制信号输入端,用于从外界输入显示模式控制信号。方框9是显示控制电路,它用开关7控制信号d和开关8控制信号e控制开关7和开关8,其中这两个控制信号分别依照从显示模式控制信号输入端14输入的显示模式控制信号产生。方框8是一开关,它根据开关8控制信号切换经电视编码器5编码的视频信号和D/A转换器6的输出信号。端15是视频信号输出端,将D/A转换器6的视频输出信号作为波形显示视频信号输出。以下说明如上构造的波形显示信号发生设备的功能。
从视频信号输入端1输入的视频信号在A/D转换器2中被转换成数字信号,经数据处理器4处理,然后输入开关7。CPU接口电路10在CPU11与数据处理器4、A/D转换器2和开关7三者之间起一个接口的作用。
例如,在检验A/D转换器2的情况下,A/D转换器2的输出信号通过CPU接口电路10和数据总线30被输入CPU11,并且如图6中的流程图所示,在CPU11中进行信号处理。
步骤1:过程从N=0开始,其中N为图像显示的数据量。
步骤2:如图7所示,在RAM12中预备好显示图像用的视频存储区,并在该存储区中给(X,Y)坐标赋值。然后,在(X,Y)坐标系上确定能实际画出图像的坐标(X’,Y’)和原点(XG,YG)。
用确定图像显示比例的比例函数fx和fy控制图像的大小。
在(X’,Y’)坐标中,将表示被显示数据数量级的数值固定为X’,而将被显示的数据值固定为Y’。因此,(X,Y)坐标中的X和Y变成:
X(N)=fx(N)+XG
Y(N)=fy(被显示的数据)+YG
步骤3:在视频存储区上画出上述X(N)和Y(N)的值。
步骤4:与上一步骤相同,使N值不断增1直至达到预定值Nmax。图像绘制在N=Nmax处结束。
在第一和第二实施例中,被显示的数据是经过A/D转换的数据,而在第三实施例中,对于图文电视广播中的数据,被显示的数据是在数据处理器中经过横向滤波和纠错处理之前和之后的数据。
以位映象数据的形式,将CPU11计算得的数据存储在RAM12的视频存储区中。位映象数据信号通过CPU接口电路10输入LUT电路16并被着色,然后将其输入开关7。开关7根据从显示模式控制信号输入端14输入的显示模式控制信号切换两个输入信号:数据处理器4的输出信号和被着色的位映象数据信号,并且在D/A转换器6中将开关7的输出信号转换成模拟信号。开关8根据显示控制电路9的开关8控制信号进行选择,当开关7的输出信号是被着色的位映象数据信号时,开关8选择电视编码器5的输出信号,而当开关7的输出信号是数据处理器4的输出时,开关8选择D/A转换器6的输出信号。开关8的输出信号从视频信号输出端15输出。
因此,在本发明的第二实施例中,由于通过CPU11的计算和处理而产生的图像数据信号是作为电视视频信号输出的,所以可在生产过程中,在电视接收机的荧屏上进行数字数据检验,而不需要任何特殊的检验系统。另外,由于可用LUT电路作彩色显示,所以很容易看清检验结果,并能显示更详细的检验结果。(第三实施例)
图4是本发明第三实施例波形显示信号发生设备的方框图。在图4中,标号1是视频信号输入端,用于输入与数字数据信号叠加在一起的电视视频信号。标号17是一音频信号输入端,用于输入与数字数据信号叠加在一起的音频信号,例如在接收调频图文电视多路广播或用PCM音频信号进行数据传输的情况下。标号19是开关18/20控制信号输入端,用于控制开关18和20。方框18是一开关,它根据开关18/20控制信号切换从视频信号输入端1输入的视频信号和从音频信号输入端17输入的音频信号。方框2是A/D转换器,用于将开关18的输出信号转换成数字数据信号。方框22是数据处理器,它从在A/D转换器2数字化的信号中提取叠加在该信号上的数字数据并对其译码。
方框10是CPU接口电路,它在CPU11与数据处理器22、A/D转换器2和开关7三者之间起一个接口的作用,并且例如该接口电路由一寄存器电路构成。方框11是CPU,它通过软件计算进行处理工作。方框12是RAM,它具有用于CPU11计算处理的工作存储区和用于存储视频信号位映象数据的视频存储区。方框13是ROM,用于存储软件。
方框7是一开关,它根据显示控制电路9的开关7控制信号切换来自RAM12视频存储区的位映象数据信号和数据处理器22处从A/D转换器2的输出信号中提取并译码的数字数据信号。方框16是LUT电路,对来自RAM12视频存储区的位映象数据进行颜色转换。方框6是D/A转换器,将LUT电路16的输出信号转换成模拟信号。方框3是同步分离器,用于从视频信号输入端1输入的视频信号中分离出同步信号,并输出H和V同步信号a以及复合同步信号b。方框21是同步发生器,它通过对叠加在音频信号上的数字数据进行译码来产生用于作图像显示的H和V同步信号和复合同步信号。
方框20是一开关,它根据开关18/20控制信号切换来自同步分离器3的一对H和V同步信号及复合同步信号和来自同步发生器21的一对H和V同步信号及复合同步信号。方框5是电视编码器,用于将D/A转换器6的输出信号编码成电视视频信号。方框9是显示控制电路,它用开关7控制信号d和开关8控制信号e分别控制开关7和开关8,其中这两个控制信号依照从显示模式控制信号输入端14输入的显示模式控制信号在显示控制电路中产生。方框8是一开关,它根据显示控制电路9的开关8控制信号切换经电视编码器5编码的视频信号和从视频信号输入端1输入的视频信号。标号15是视频信号输出端,将开关8的输出信号作为波形显示视频信号输出。
以下说明如上构造的波形显示信号发生设备的功能。
开关18根据从开关18/20控制信号输入端19输入的开关18/20控制信号切换从视频信号输入端1输入的视频信号和从音频信号输入端17输入的音频信号。开关20它根据开关18/20控制信号切换在同步分离器3中分离出的一对H和V同步信号及复合同步信号和在同步发生器21产生的一对H和V同步信号及复合同步信号。
因此,即使对于诸如音频信号等无同步信号的输入信号,也可将对叠加在音频信号上的数字数据的检验结果作为电视视频信号从视频信号输出端15输出。
图5是一例用来提取叠加在视频信号上的图文电视多路信号并对之译码的数据处理电路22的方框图。以下参照图5说明它的功能。
在图5中,在A/D转换器2,把从开关18的输出端27输出的信号转换成数字信号,并将该数字信号输入数据处理器22。在数据处理器22中,在横向滤波器23中将虚假信号(ghost signal)从输入信号中除去,在相位检查和内插电路24中进行相位检查和内插处理,并且提取文本数据。在纠错电路25中对提取的文本数据进行纠错,然后对被提取的文本数据进行数据提取和译码处理,方法是在数据译码/显示控制电路26中对纠错后的文本数据进行译码处理并将其显示在电视图像上。
例如,当检验文本多路广播的数据译码时,输出在横向滤波器23进行信号处理前后的数据和纠错前后的数据,并通过CPU接口电路10和CPU总线30输入CPU11。在CPU11中执行图6所示的计算处理。以位映象数据的形式,将CPU11计算得的数据存储在RAM12的视频存储区中。把位映象数据输入LUT电路16并对数据着色,在D/A转换器6中将位映象数据转换成模拟信号,在电视编码器5将位映象数据编码成电视视频信号,然后作为波形显示视频信号从视频信号输出端15输出。可以通过以图像的形式在电视荧屏上显示横向滤波器进行信号处理前后的波形和纠错前后的波形对A/D转换器2、横向滤波器23、相位检查/内插电路24、纠错电路25和数据译码/显示控制电路26进行检验。
因此,在本发明的第三实施例中,当在提取叠加在视频信号和音频信号上的数字数据并对之译码的电路中检验数字数据时,由于可在生产中将检验结果显示在电视接收机的荧屏上,所以不需要任何特殊的检验系统。另外,由于可用LUT电路作彩色显示,所以很容易看清检验结果,并能显示更详细的检验。
在本发明第一实施例的波形显示信号发生设备中,由于可将检验结果显示在电视荧屏上,所以检验数字数据不需要任何特殊的检验系统。
在本发明第二实施例的波形显示信号发生设备中,由于可将经检验的结果显示在电视荧屏上,所以检验数字数据不需要任何特殊的检验系统。另外,由于可用LUT电路对图像进行着色,所以不仅很容易看清检验结果,而且可作详细显示。
在本发明第三实施例的波形显示信号发生设备中,在用叠加在视频信号上的数字数据信号的提取和译码电路在电视荧屏上进行数字数据检验的情况下,可通过用同步信号发生器产生视频信号和音频信号的同步信号来把检验结果转换成电视视频信号,并将结果显示在电视荧屏上。
通过将本发明所用的电路包含在一大规模集成电路(LSI)中,电路包括CPU接口电路、A/D转换器、存储器和逻辑电路等等,那么可以检验LSI中的A/D转换器、存储器和逻辑电路等等,并且无需任何特殊的检验系统便能检验生产中的LSI和电视接收机。
不脱离本发明的精神或本质特征可用其他具体的形式实施本发明。因此,从各个方面都应将本实施例视为说明而非限制,由后附权利要求而非上述描述所表示的本发明范围和所有权利要求的等效意义和范围内的变化都包含在内。
Claims (10)
1.一种波形显示信号发生设备,其特征在于,包括:
A/D转换器,用于将输入模拟视频信号转换成数字视频信号;
数据处理器,用于处理从所述A/D转换器输出的数字视频信号,并提供一数字输出信号;
计算装置,它通过计算所述A/D转换器的数字输出信号来进行处理并将处理过的信号作为位映象数据信号输出;
同步分离器,用于从输入模拟视频信号中分离出一同步信号;
显示控制装置,用于根据一显示模式控制信号和来自所述同步分离器的同步信号输出一切换控制信号;
接口装置,它与所述A/D转换器和所述数据处理器相连,并通过一数据总线与所述计算装置相连;
第一切换装置,用于切换所述数据处理器的数字输出信号和所述计算装置的经处理信号,并输出一经切换的信号;
D/A转换器,用于将经切换的信号转换成模拟信号;
电视编码器,它通过把一同步信号叠加在模拟信号上,来将所述D/A转换器提供的模拟信号转换成一电视视频信号;和
第二切换装置,用于切换所述电视编码器的电视视频信号与所述D/A转换器的模拟信号,
其中,所述第一切换装置与所述第二切换装置由切换控制信号来控制。
2.如权利要求1所述的波形显示信号发生设备,其特征在于,还包括:
存储装置,用于存储所述计算装置的位映象数据信号。
3.如权利要求2所述的波形显示信号发生设备,其特征在于,
所述存储装置具有用于存储位映象数据信号的视频存储区和所述计算装置作计算处理用的工作存储区。
4.如权利要求3所述的波形显示信号发生设备,其特征在于,还包括:
只读存储器(ROM),它通过另一数据总线与所述计算装置相连,并用于存储所述计算装置进行计算处理的软件。
5.如权利要求4所述的波形显示信号发生设备,其特征在于,
所述同步分离器输出H和V同步信号和一复合同步信号作为同步信号;并且
所述显示控制装置根据从显示模式控制信号输入端输入的显示模式控制信号和从所述同步分离器输出的H和V同步信号输出控制信号。
6.如权利要求5所述的波形显示信号发生设备,其特征在于,还包括:
颜色转换电路,用于对所述接口装置输出的位映象数据进行颜色转换,所述颜色转换电路连接在所述接口装置与所述第一切换装置之间;
并且,所述第一切换装置根据所述显示控制电路的控制信号切换所述颜色转换电路的输出与所述数据处理器的输出。
7.如权利要求5或6所述的波形显示信号发生设备,其特征在于,
所述电视编码器通过叠加所述同步分离器输出的复合同步信号,来将所述D/A转换器提供的模拟信号转换成电视视频信号。
8.如权利要求7所述的波形显示信号发生设备,其特征在于,
所述计算装置由一中央处理器组成;
所述存储装置由一随机存取存储器组成。
9.如权利要求1所述的波形显示信号发生设备,其特征在于,
如果所述第一切换装置的经切换信号是所述计算装置的经处理信号,那么所述第二切换装置输出所述电视编码器的电视视频信号,作为第二切换信号,如果所述第一切换装置的经切换信号是所述数据处理器的数字输出,那么所述第二切换装置输出所述D/A转换器的模拟信号,作为第二经切换信号。
10.一种波形显示信号发生设备,其特征在于,包括:
第一开关,它根据被输入的第一控制信号切换被输入的视频信号和被输入的音频信号;
A/D转换器,用于把从所述第一开关输出的模拟信号转换成数字视频信号;
数据处理器,用于从所述A/D转换器输出的信号中提取被叠加的数字数据并对之译码;
CPU,它通过一数据总线与CPU接口电路相连,并用于计算处理;
CPU接口电路,它与所述数据处理器和所述A/D转换器相连,并与所述CPU接口;
RAM,它通过所述数据总线与所述CPU相连,并具有用于在所述CPU进行计算的工作存储区和用于存储视频信号位映象数据的视频存储区;
ROM,它通过所述数据总线与所述CPU相连,并用于存储软件;
同步分离器,用于从所述输入视频信号中分离出同步信号,并输出H和V同步信号与第一复合同步信号;
同步发生器,它通过对叠加在输入音频信号上的数字数据信号进行译码,来产生图像显示用的另外的H和V同步信号与第二复合同步信号;
第二开关,它根据所述被输入的第一控制信号切换从所述同步发生器输出的另外的H和V同步信号与第二复合同步信号以及从所述同步分离器输出的H和V同步信号与第一复合同步信号;
显示控制电路,它根据从显示模式控制信号输入端输入的显示模式控制信号以及所述第二开关提供的H和V同步信号与另外的H和V同步信号之一,输出第二控制信号;
第三开关,它根据所述显示控制电路的第二控制信号切换来自所述CPU接口电路的输出信号与所述数据处理器的输出信号;
颜色转换电路,用于对所述第三开关的输出信号进行颜色转换;
D/A转换器,用于将所述颜色转换电路的数字输出转换成模拟信号;
电视编码器,用于输入从所述第二开关输出的第一复合同步信号与第二复合同步信号中的一个信号以及所述D/A转换器提供的模拟信号,并将所述D/A转换器提供的模拟信号转换成电视视频信号;
第四开关,用于响应来自所述显示控制电路的第二控制信号切换所述电视编码器的输出信号与被输入的视频信号,并输出一波形显示视频信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP083877/95 | 1995-04-10 | ||
JP08387795A JP3460368B2 (ja) | 1995-04-10 | 1995-04-10 | 波形表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1135139A CN1135139A (zh) | 1996-11-06 |
CN1091332C true CN1091332C (zh) | 2002-09-18 |
Family
ID=13814896
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN96104197A Expired - Fee Related CN1091332C (zh) | 1995-04-10 | 1996-03-29 | 波形显示信号发生设备 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5828358A (zh) |
EP (1) | EP0738090B1 (zh) |
JP (1) | JP3460368B2 (zh) |
KR (1) | KR100199515B1 (zh) |
CN (1) | CN1091332C (zh) |
DE (1) | DE69617516T2 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3436005B2 (ja) * | 1996-07-25 | 2003-08-11 | 松下電器産業株式会社 | 波形発生装置 |
JPH1155569A (ja) * | 1997-08-05 | 1999-02-26 | Sharp Corp | 表示制御回路 |
US6052600A (en) * | 1998-11-23 | 2000-04-18 | Motorola, Inc. | Software programmable radio and method for configuring |
US6518744B1 (en) * | 2000-03-23 | 2003-02-11 | Tektronix, Inc. | General purpose oscilloscope having digital television signal display capability |
WO2005029874A1 (en) * | 2003-09-22 | 2005-03-31 | Koninklijke Philips Electronics N.V. | Method and apparatus for generating a presentation image |
US9869988B2 (en) * | 2014-03-07 | 2018-01-16 | Mitsubishi Electric Corporation | Programmable controller system for performing analog-to-digital conversion based on an adjustable conversion characteristic table |
CN105763895A (zh) * | 2016-04-15 | 2016-07-13 | 无锡天脉聚源传媒科技有限公司 | 一种多频道监控界面的声音处理方法及装置、系统 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4394650A (en) * | 1981-02-19 | 1983-07-19 | Honeywell Information Systems Inc. | Graphic and data character video display system |
US4591897A (en) * | 1984-03-08 | 1986-05-27 | Edelson Steven D | System for generating a display of graphic objects over a video camera picture |
JPS6417579A (en) * | 1987-07-13 | 1989-01-20 | Pioneer Electronic Corp | Image memory device |
US5172216A (en) * | 1989-08-30 | 1992-12-15 | Matsushita Electric Industrial Co., Ltd. | Signal waveform display device |
US5027212A (en) * | 1989-12-06 | 1991-06-25 | Videologic Limited | Computer based video/graphics display system |
JPH04305161A (ja) * | 1990-12-28 | 1992-10-28 | Yokogawa Electric Corp | 波形観測装置 |
JPH0528230A (ja) * | 1991-07-23 | 1993-02-05 | Hitachi Denshi Ltd | 画像処理装置のリアルタイム診断方法及び装置 |
JPH05346953A (ja) * | 1992-06-15 | 1993-12-27 | Matsushita Electric Ind Co Ltd | 画像データ処理装置 |
JPH07128372A (ja) * | 1993-10-29 | 1995-05-19 | Sony Tektronix Corp | 信号測定方法 |
-
1995
- 1995-04-10 JP JP08387795A patent/JP3460368B2/ja not_active Expired - Fee Related
-
1996
- 1996-03-29 CN CN96104197A patent/CN1091332C/zh not_active Expired - Fee Related
- 1996-04-02 DE DE69617516T patent/DE69617516T2/de not_active Expired - Fee Related
- 1996-04-02 EP EP96302344A patent/EP0738090B1/en not_active Expired - Lifetime
- 1996-04-09 KR KR1019960010542A patent/KR100199515B1/ko not_active IP Right Cessation
- 1996-04-10 US US08/631,835 patent/US5828358A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR960039903A (ko) | 1996-11-25 |
CN1135139A (zh) | 1996-11-06 |
US5828358A (en) | 1998-10-27 |
EP0738090B1 (en) | 2001-12-05 |
KR100199515B1 (ko) | 1999-06-15 |
DE69617516T2 (de) | 2002-05-02 |
JPH08289332A (ja) | 1996-11-01 |
EP0738090A2 (en) | 1996-10-16 |
DE69617516D1 (de) | 2002-01-17 |
JP3460368B2 (ja) | 2003-10-27 |
EP0738090A3 (en) | 1998-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1093669C (zh) | 运动图像对比度增强的直方图均衡装置及其方法 | |
WO1994028680A1 (en) | Method and apparatus for vector quantization for real-time playback on low cost personal computers | |
CN1091332C (zh) | 波形显示信号发生设备 | |
US20040100661A1 (en) | Pixel block data generating device and pixel block data generating method | |
JPH0134496B2 (zh) | ||
JPH03227179A (ja) | 画像データ処理装置 | |
TW347640B (en) | Video display apparatus displaying plural images simultaneously on a screen | |
EP2081384A2 (en) | Video tiling using multiple digital signal processors | |
US20120249345A1 (en) | Data processing device and data processing method | |
US5943446A (en) | Method and apparatus for increasing the speed of a full code book search in a quantizer encoder | |
CN1113634A (zh) | 宽视角电视的视频信号处理装置 | |
CN101369417B (zh) | 一种异步显示图像的叠加装置 | |
GB2221127A (en) | Teletext decoder with multiple character sets | |
JPS62195979A (ja) | フアクシミリ符号変換装置 | |
JPH0564000A (ja) | 画像データの圧縮と伸長方法 | |
CN200969623Y (zh) | 高保真数字图像显示器 | |
KR20070097763A (ko) | 컬러 데이터의 압축 방법 | |
KR940000851Y1 (ko) | 이미지 데이타 변환장치 | |
JPH0752619Y2 (ja) | 波形表示装置 | |
CN1155214A (zh) | 图像组合装置及接收装置 | |
JP3048764B2 (ja) | 画像形成装置用中間調画像処理方法 | |
JPH05341742A (ja) | 表示信号発生装置および表示システム | |
EP0652670A1 (en) | Image encoding apparatus and method | |
SU1131043A1 (ru) | Формирователь сигнала гистограммы ркостей кадра телевизионного изображени | |
EP0367175A2 (en) | Method and system for halfreducing binary image |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |