CN109121043A - 一种音频处理电路及终端设备 - Google Patents
一种音频处理电路及终端设备 Download PDFInfo
- Publication number
- CN109121043A CN109121043A CN201710487751.4A CN201710487751A CN109121043A CN 109121043 A CN109121043 A CN 109121043A CN 201710487751 A CN201710487751 A CN 201710487751A CN 109121043 A CN109121043 A CN 109121043A
- Authority
- CN
- China
- Prior art keywords
- circuit
- operational amplifier
- voltage
- resistance
- slope
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012545 processing Methods 0.000 title claims abstract description 32
- 230000008859 change Effects 0.000 claims abstract description 163
- 230000005611 electricity Effects 0.000 claims description 33
- 230000005764 inhibitory process Effects 0.000 claims description 4
- 125000004122 cyclic group Chemical group 0.000 claims description 3
- 230000002441 reversible effect Effects 0.000 claims description 3
- 238000000034 method Methods 0.000 description 43
- 230000008569 process Effects 0.000 description 31
- 230000001276 controlling effect Effects 0.000 description 16
- 238000010586 diagram Methods 0.000 description 16
- 230000000670 limiting effect Effects 0.000 description 10
- 238000013461 design Methods 0.000 description 9
- 238000010168 coupling process Methods 0.000 description 8
- 238000005859 coupling reaction Methods 0.000 description 8
- 230000009466 transformation Effects 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 6
- 230000008878 coupling Effects 0.000 description 6
- 230000007246 mechanism Effects 0.000 description 6
- 230000035772 mutation Effects 0.000 description 6
- 230000000750 progressive effect Effects 0.000 description 6
- 230000009514 concussion Effects 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 230000036961 partial effect Effects 0.000 description 4
- 238000004891 communication Methods 0.000 description 3
- 238000004590 computer program Methods 0.000 description 3
- 230000002829 reductive effect Effects 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- 230000001629 suppression Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000002401 inhibitory effect Effects 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 206010044565 Tremor Diseases 0.000 description 1
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 210000001367 artery Anatomy 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000009194 climbing Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 235000013399 edible fruits Nutrition 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 210000003462 vein Anatomy 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3241—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
- H03F1/3264—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits in audio amplifiers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R3/00—Circuits for transducers, loudspeakers or microphones
- H04R3/02—Circuits for transducers, loudspeakers or microphones for preventing acoustic reaction, i.e. acoustic oscillatory feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/301—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in MOSFET amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/305—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in case of switching on or off of a power supply
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/181—Low-frequency amplifiers, e.g. audio preamplifiers
- H03F3/183—Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
- H03F3/187—Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/72—Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/03—Indexing scheme relating to amplifiers the amplifier being designed for audio applications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/231—Indexing scheme relating to amplifiers the input of an amplifier can be switched on or off by a switch to amplify or not an input signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/312—Indexing scheme relating to amplifiers the loading circuit of an amplifying stage comprising one or more switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/381—An active variable resistor, e.g. controlled transistor, being coupled in the output circuit of an amplifier to control the output
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/396—Indexing scheme relating to amplifiers the output of an amplifier can be switched on or off by a switch to couple the output signal to a load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/421—Multiple switches coupled in the output circuit of an amplifier are controlled by a circuit
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Multimedia (AREA)
- Health & Medical Sciences (AREA)
- General Health & Medical Sciences (AREA)
- Otolaryngology (AREA)
- Acoustics & Sound (AREA)
- Signal Processing (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Amplifiers (AREA)
Abstract
一种音频处理电路及终端设备,所述电路包括级联运放电路、输出节点和下拉电路,级联运放电路用于对输入电压进行放大,并将放大后的电压输出至输出节点。级联运放电路包括第一运放电路和第二运放电路,第一运放电路为第二运放电路的前级运放;第一运放电路包括并联的主运算放大器和辅运算放大器;下拉电路的一端耦合至输出节点,下拉电路的另一端接地或共模电压模块,下拉电路用于当第一运放电路开启后,下拉输出节点的电压;第二运放电路用于开启辅运算放大器后,控制辅运算放大器的电压增益从低至高渐变,从而控制输出节点的电压跟随输出电阻的渐变,从低至高渐变。通过采用本方案提供的电路,能够有效的抑制运放通路建立过程中的POP噪声。
Description
技术领域
本申请涉及电路技术领域,尤其涉及一种音频处理电路及终端设备。
背景技术
在音频电路上电后,运放通路建立过程会涉及到运放工作点的建立和运放通路的建立。由于音频电路中的各运放电路并非为理想器件,因此各级运放电路都可能存在失调电压。前级运放电路产生的电压偏置会传递到后级运放电路,前级运放电路的输出电压与理想电压之间就会存在电压差异,这样会导致运放工作点建立过程或者运放通路建立过程中输出节点产生失调电压,最后导致输出节点的瞬态电压波形异常,当该异常的电压从输出节点传输到音频负载后,音频负载则会产生POP噪声。由于运放工作点建立过程中产生的POP噪声的波形在音频范围内为较窄的尖脉冲,所以,该POP噪音会对人耳产生较强的电流冲击,容易造成人耳不适。
发明内容
本申请提供了一种音频处理电路及终端设备,能够解决现有技术中运放通路建立过程中产生的POP噪声的问题。
本申请第一方面提供一种音频处理电路,所述音频处理电路可以通过硬件实现,也可以通过硬件执行相应的软件实现。硬件或软件包括一个或多个与上述功能相对应的电路,所述电路可以是软件和/或硬件。在本申请中,所述电路可包括级联运放电路、下拉电路和输出节点,所述级联运放电路与音频负载电连接的节点为输出节点。
其中,所述级联运放电路包括第一运放电路和第二运放电路,所述第一运放电路为所述第二运放电路的前级运放,所述第一运放电路包括主运算放大器和辅运算放大器,所述主运算放大器和所述辅运算放大器并联。
所述级联运放电路用于对输入电压进行放大,并将放大后的电压输出至所述输出节点。
所述下拉电路耦合至所述输出节点,下拉电路的另一端接地或共模电压模块。所述下拉电路,用于当所述第一运放电路开启后,下拉所述输出节点的电压。
所述第二运放电路,用于开启所述辅运算放大器后,控制所述辅运算放大器的电压增益从低至高渐变,从而控制所述输出节点的电压跟随所述输出电阻的渐变,从低至高渐变;当所述辅运算放大器的电压增益达到预设增益后,开启所述主运算放大器。
相较于现有机制,本申请中,作为后级运放输出的第二运放电路在所述下拉电路下拉所述输出节点,且所述第一运放电路和所述第二运放电路均开启后,通过控制所述第二运放电路的输出电阻从高至低渐变,来控制所述输出节点的电压跟随所述输出电阻的渐变,从低至高渐变,使得运放通路建立过程中,输出节点的电压能够缓慢的递增,从而减少POP 噪声的产生,也能将作为前级运放的第一运放电路的失调电压传递到负载,由此可见,采用本申请的音频电路结构,能够有效的抑制运放通路建立过程中的POP噪声。
在一些可能的设计中,所述第二运放电路还包括可变电阻电路。所述主运算放大器与第一串联电路并联,所述第一串联电路包括:串联的所述辅运算放大器与所述可变电阻电路。
其中,所述可变电阻电路用于控制所述第一串联电路的输出电阻从高至低渐变,从而控制所述辅运算放大器的电压增益从低至高渐变,进而控制所述输出节点的电压从低至高渐变,或者从高至低渐变。通过控制第一串联电路的输出电阻的阻值的渐变,使得辅运算放大器所在的通路对输出节点的输出能力是逐步、缓慢的渐变,最终递增到驱动所述输出节点,达到缓慢建立运放通路的效果。
在一些可能的设计中,所述可变电阻电路包括斜坡信号控制器和可变电阻,由于音频电路中可能会存在正/负的失调电压,正/负的失调电压在运放通路建立过程中都会产生 POP噪声,都可由斜坡信号控制器消减产生的POP噪声。所以,所述可变电阻可包括第一斜坡电阻和第二斜坡电阻中的至少一个,分别针对正/负的失调电压导致的POP噪声进行抑制。所述第一斜坡电阻的输出电平为第一电平,所述第二斜坡电阻的输出电平为第二电平。所述斜坡信号控制器可通过控制所述第一电平的渐变值或者控制所述第二电平的渐变值,从而控制所述可变电阻的输出电阻的渐变值。此外,所述斜坡信号控制器还用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的输出电阻不小于所述第一阻值,以截断所述级联运放电路和所述输出节点之间的通路。
具体来说,在运放通路建立过程中,所述斜坡信号控制器具体用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的输出电阻不小于所述第一阻值,以截断所述级联运放电路和所述输出节点之间的通路。
以下分别进行说明。
一、抑制在运放通路建立过程中由正的失调电压产生的POP噪声
所述斜坡信号控制器用于:
在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的阻值从第一阻值渐变至第二阻值,使得所述输出节点的电压跟随所述可变电阻的阻值的渐变值升高,直至所述输出节点的电压趋于第一电压值。其中所述第一阻值大于所述第二阻值。
其中,所述第一电压值是指正极性电压值,所述可变电阻的阻值变化表征了所述第一串联电路的输出电阻的变化。
相应的,所述主运算放大器则用于在所述斜坡信号控制器控制所述输出节点的电压趋于所述第一电压值后开启,以使所述级联运放电路的输出电压驱动所述输出节点。
在失调电压为正,且所述可变电阻包括第一斜坡电阻时,所述斜坡信号控制器具体用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述第一斜坡电阻的阻值不小于所述第一阻值,以截断所述级联运放电路和所述输出节点之间的通路。例如控制所述第一斜坡电阻的阻值为高阻,这样就可以直接截断运放电路和输出节点,保证输出节点的电压不会发生突变,这样能够有效避免产生的POP噪声传递之音频负载对人耳的干扰。
可选的,在一些可能的设计中,当所述第一运放电路和所述第二运放电路均开启后,所述斜坡信号控制器用于提供第一斜坡信号。
其中,所述第一斜坡信号用于控制第一电平的电平值从第一电平值渐变至第二电平值,从而控制所述第一斜坡电阻的阻值从高至低渐变,所述输出节点的电压从低至高渐变,直至所述输出节点的电压趋于所述第一电压值,所述第一电平值大于所述第二电平值。其中,所述输出节点的电压可跟随第一斜坡电阻的阻值的渐变而渐变。
在第一电平的电平值的渐变过程中,当所述第一斜坡电阻的阻值低于第三阻值后,所述级联运放电路的输出电压输出所述输出节点,所述第三阻值大于或等于所述第二阻值。可见,通过第一电平的电平值的渐变,使得输出节点缓慢的达到失调电压,使得整个运放通路缓慢的建立,为后续开启主运算放大器做准备。
可见,在所述第一斜坡电阻的阻值在跟随所述第一斜坡信号的变化渐变的初始状态下,所述级联运放电路和所述输出节点之间的通路断开。这样,在第一斜坡信号渐变的初始状态下,运放电路的输出电压无法输出输出节点,保证输出节点的电压不会发生突变。因此,级联运放电路的失调电压在运放通路建立过程中不会传递到输出节点,所以,输出节点不会将失调电压传递到音频负载,这样在运放通路建立就不会产生POP噪声。
二、抑制在运放通路建立过程中由负的失调电压产生的POP噪声
所述斜坡信号控制器用于:
在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的输出电阻从第一阻值渐变至第二阻值,使得所述输出节点的电压跟随所述可变电阻的阻值的渐变值降低,直至所述输出节点的电压趋于第二电压值;其中所述第一阻值大于所述第二阻值,所述第二电压值是指负极性电压值,所述可变电阻的阻值变化表征了所述第一串联电路的输出电阻的变化。
所述主运算放大器则用于在所述斜坡信号控制器控制所述输出节点的电压趋于所述第二电压值后开启,使得所述级联运放电路的输出电压驱动所述输出节点。
在失调电压为负,且所述可变电阻包括第二斜坡电阻时,所述斜坡信号控制器具体用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述第二斜坡电阻的阻值不小于所述第一阻值,以截断所述级联运放电路和所述输出节点之间的通路。例如控制所述第二斜坡电阻的阻值为高阻。
在一些可能的设计中,当所述第一运放电路和所述辅运算放大器均开启时,所述斜坡信号控制器用于提供第二斜坡信号。
其中,所述第二斜坡信号用于控制第二电平的电平值从第三电平值渐变至第四电平值,从而控制所述第二斜坡电阻的阻值从高至低渐变,所述输出节点的电压从低至高渐变,直至所述输出节点的电压趋于所述第二电压值,所述第三电平值小于所述第四电平值。其中,所述输出节点的电压可跟随第二斜坡电阻的阻值的渐变而渐变。
可见,通过所述第二斜坡信号控制第二电平的电平值的渐变,使得第二电平能够缓慢的渐变,不会出现突变,由于所述第二斜坡电阻的阻值会跟随第二电平的渐变从高至低渐变,因此,最终会使得所述输出节点的电压跟随所述第二斜坡电阻的阻值的渐变从低至高渐变,这样就使得运放通路建立过程中,输出节点的电压缓慢的上升,最终趋于第二电压值,与现有机制相比,明显消减POP噪声的产生。
在所述第二电平的电平值的渐变过程中,当所述可变电阻路的输出电阻低于第三阻值后,所述级联运放电路和所述输出节点之间的通路导通,所述第三阻值大于或等于所述第二阻值。可见,通过第一电平的电平值的渐变,可以使得输出节点缓慢的达到驱动电压,使得整个运放通路缓慢的建立,为后续开启主运算放大器做准备。
在一些可能的设计中,所述斜坡信号控制器还包括脉冲信号生成电路和斜坡信号控制逻辑电路,所述斜坡信号控制器还包括第一斜坡电流源和第二斜坡电流源中的至少一个。
其中,所述脉冲信号生成电路与所述斜坡信号控制逻辑电路串联,所述第一斜坡电流源和所述第二斜坡电流源并联。
所述脉冲信号生成电路用于将输入的时钟信号生成脉冲信号,并将所述脉冲信号输入所述斜坡信号控制逻辑电路。
所述斜坡信号控制逻辑电路用于接收自所述脉冲信号生成电路输入的脉冲信号,根据输入的所述脉冲信号生成斜坡信号,并将生成的所述斜坡信号输入斜坡电流源,所述斜坡信号包括所述第一斜坡信号或所述第二斜坡信号,所述斜坡电流源包括所述第一斜坡电流源或所述第二斜坡电流源。
通过由第一斜坡电流源或第二斜坡电流源所提供的小电流进行间隙性充电的方法,用较小的电容即可产生斜率较缓的斜坡信号,可以节约成本,也不降低整个电路的集成度。
在一些实施方式中,还可通过调节时钟信号的频率、脉冲信号的宽度、斜坡电流源的输出电流以及电容大小,以灵活调节斜坡信号的步长和斜率,以平滑斜坡信号的渐变。
在一些可能的设计中,当所述斜坡信号控制器包括第一斜坡电流源和第二斜坡电流源时,所述斜坡信号控制器还包括单刀双掷开关,所述单刀双掷开关用于:
当所述斜坡信号控制逻辑电路生成的斜坡信号与所述第一斜坡信号的特性相同或相似时,连通所述第一斜坡电流源。
或者,当所述斜坡信号控制逻辑电路生成的斜坡信号与所述第二斜坡信号的特性相同或相似时,连通所述第二斜坡电流源。
通过该电路结构,实现了只需要一个音频电路就能够解决运放通路建立过程中,由于运放的正/负失调电压所导致POP噪声问题,并且可以灵活的切换。
在一些可能的设计中,由于运放通路建立过程中,会形成一个闭环的反馈网络,反馈网络中可能会出现震荡,震荡会产生突然尖锐的POP噪声。所以,为了进一步消除运放通路建立过程中由于震荡导致的POP噪声,本申请还可以增加一个补偿电路来避免反馈网络中的震荡信号引起POP噪声。具体来说,还可在上述音频处理电路中设置环路补偿电路,所述环路补偿电路用于:
通过灌电流循环抑制闭环回路中的震荡信号,一方面抑制由震荡信号产生的POP噪声,另一方面还能维持闭环系统增益的稳定性。
在一些可能的设计中,所述级联运放电路为级联运放,所述级联运放电路包括至少一个所述第二运放电路,至少一个所述第二运放电路包括所述辅运算放大器与所述斜坡信号控制器。本申请不限定是否分别为每个运放电路都配备一个辅运算放大器和可变电阻电路。可以为任意运放电路配备一个辅运算放大器和可变电阻电路,这样就都可以阻断失调电压传递到输出节点,本申请也不限定将辅运算放大器和可变电阻电路设置在哪一级运放电路,或者哪几级的运放电路。
还可仅限定仅在产生POP噪声影响大的非理想器件处配备辅运算放大器和可变电阻电路,若所述第二运放电路中的主运算放大器的失调电压高于预设阈值,那么,可以为失调电压高于预设阈值的主运算放大器配备辅运算放大器和可变电阻电路。在设计POP噪声抑制电路时,可以全部或部分的考虑为这些非理想器件配备辅运算放大器和可变电阻电路,本申请不作限定。
本申请第二方面提供一种终端设备,其包括音频负载和上述第一方面所述的音频处理电路。
本申请的又一方面提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述各方面中任意一项的所述的音频处理电路执行的操作。
本申请的又一方面提供了一种计算机程序产品,该计算机程序产品包括计算机软件指令,该计算机软件指令可通过处理电路进行加载来实现上述各方面中任意一项的所述的音频处理电路执行的操作。
相较于现有技术,本申请提供的方案中,音频电路中的运放电路包括第一运放电路和第二运放电路,所述第一运放电路为所述第二运放电路的运放输出前级,作为后级运放输出的第二运放电路在所述下拉电路下拉所述输出节点,且所述第一运放电路和所述第二运放电路均开启后,通过控制所述第二运放电路的输出电阻从高至低渐变,来控制所述输出节点的电压跟随所述输出电阻的渐变,从低至高渐变,使得运放通路建立过程中,输出节点的电压能够缓慢的递增,从而减少POP噪声的产生,也能将作为前级运放的第一运放电路的失调电压传递到负载,由此可见,采用本申请的音频电路结构,能够有效的抑制运放通路建立过程中的POP噪声。
附图说明
图1为现有机制中音频电路的一种结构示意图;
图2为本发明实施例中音频处理电路的一种结构示意图;
图3为本发明实施例中音频处理电路的另一种结构示意图;
图4为本发明实施例中第二运放电路的一种结构示意图;
图4-1为本发明实施例中第二斜坡信号的曲线示意图;
图5为本发明实施例中斜坡信号控制器的一种结构示意图;
图6为本发明实施例中音频处理电路的另一种结构示意图;
图7为本发明实施例中音频处理电路的另一种结构示意图;
图8为本发明实施例中失调电压为负时,音频处理电路中各节点电压时序变化的一种示意图;
图9为本发明实施例中失调电压为正时,音频处理电路中各节点电压时序变化的一种示意图;
图10为本发明实施例中通过RAMP控制DC输出结构的音频处理电路中各节点电压变化的一种示意图;
图11为本发明实施例中通过RAMP控制AC耦合结构的音频处理电路中各节点电压变化的一种示意图;
图12为本发明实施例中终端设备的一种结构示意图。
具体实施方式
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或电路的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或电路,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或电路,本申请中所出现的电路的划分,仅仅是一种逻辑上的划分,实际应用中实现时可以有另外的划分方式,例如多个电路可以结合成或集成在另一个系统中,或一些特征可以忽略,或不执行,另外,所显示的或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,电路之间的间接耦合或通信连接可以是电性或其他类似的形式,本申请中均不作限定。并且,作为分离部件说明的电路或子电路可以是也可以不是物理上的分离,可以是也可以不是物理电路,或者可以分布到多个电路电路中,可以根据实际的需要选择其中的部分或全部电路来实现本申请方案的目的。
本申请供了一种音频处理电路及终端设备,可用于音频电路,例如耳机、手机等音频配件或具备音频播放功能的终端设备。现有机制中,如图1所示,运放开启之前,其呈现高阻,由于共模电压(英文全称:Common Mode Voltage,英文简称:VCM)开关和负载的原因,输出(OUT)节点为VCM(AC耦合时)或GND(DC输出时)。运放开启之后,由于运放本身的非理想性,AC耦合时,运放会将OUT节点驱动到VCM+Vos(Vos为全通路失调电压,也可称为offset),或DC输出时,运放会将OUT节点驱动到GND+Vos。
由于该运放自身会有偏置Vos_op,以及该运放的前级运放也会传递一个前级偏置Vos _front给该运放,而该运放通路建立过程中,该运放的前级运放与OUT节点之间会存在电平差(AC耦合时为VACdif,DC输出时为VDCdif),同时,反馈系数(Rfb_p/Rin_p)与反馈系数(Rfb_n/Rin_n)也存在差异Δ,那么,最终OUT节点的输出电压offset约为VACdif*Δ或VDCdif*Δ。
由此可见,对于OUT节点的电压从VCM到VCM+Vos的变化过程中,或者从GND 到GND+Vos的变化过程中,产生的offset都会传递到音频负载,从而产生POP噪声。
为解决上述技术问题,本申请主要提供以下几种电路之一:
1、仅在级联运放最后一级的运放电路(即与OUT节点电连接的运放电路)两端并联一个辅助运放电路。
2、在级联运放的每一级的运放电路两端都并联一个辅助运放电路。
3、仅在运放失调电压超过预设阈值的运放电路两端并联一个辅助运放电路。
4、仅在级联运放中的前几级运放电路两端并联一个辅助运放电路。
上述4种电路中的辅助运放电路都包括可变电阻电路,在采用上述4种电路中的任一种后,在运放通路建立初期,仅开启并联了辅助运放电路的运放电路的前级运放电路,以及开启辅助运放电路,在运放通路建立的初始状态,辅助运放电路中的可变电阻的阻值对外体现为高阻,使得其所在的运放电路的失调电压不会传递到OUT节点,这样就不会驱动OUT节点为音频负载提供电压,从开始建立运放通路时,就将整个级联运放与OUT节点截断。
在运放通路建立过程中,各辅助运放电路中的可变电阻电路对外体现为电阻缓慢的升高或者降低,呈现斜坡式(包括上坡式或下坡式)的变化,使得整个辅助运放电路的输出电压也缓慢的升高,渐渐的达到失调电压,以驱动OUT节点。在辅助运放电路的输出电压达到失调电压后,可开启与辅助运放电路并联的运放电路,这样,最终整个运放通路建立完成。
请参照图2,以下对本申请提供一种音频处理电路进行举例说明,所述电路可用于交流(英文全称:Alternative current,英文简称:AC)耦合场景和直流(英文全称:Directcurrent,英文简称:DC)输出场景。所述电路可包括级联运放电路、输出节点和下拉电路。
其中,所述级联运放电路包括第一运放电路和第二运放电路,所述第一运放电路为所述第二运放电路的前级运放,所述第一运放电路包括主运算放大器和辅运算放大器,所述主运算放大器和所述辅运算放大器并联。级联运放电路用于对输入电压进行放大,并将放大后的电压输出至输出节点。其中,在所述第一运放电路对输入其的电压放大后,将放大后的电压输入第二运放电路,使得所述第二运放电路对输入其的电压进行处理后,再输出至所述输出节点。
所述下拉电路的一端耦合至所述输出节点,所述下拉电路的另一端可接地(DC输出时)或共模电压模块(AC耦合时)。所述下拉电路,用于当所述第一运放电路开启后,下拉(Pull down)所述输出节点的电压,其中,下拉是指将输出节点的电压由高(H)拉到低(L)。
所述第二运放电路,用于开启所述辅运算放大器后,控制所述辅运算放大器的电压增益从低至高渐变,从而控制所述输出节点的电压跟随所述输出电阻的渐变,从低至高渐变;当所述辅运算放大器的电压增益达到预设增益后,开启所述主运算放大器。需要说明的是,此处的从低至高渐变的输出节点的电压是指该输出节点的电压的绝对值,不限定正负。
本发明实施例中,作为后级运放输出的第二运放电路在所述下拉电路下拉所述输出节点,且所述第一运放电路和所述第二运放电路均开启后,通过控制所述第二运放电路的输出电阻从高至低渐变,来控制所述输出节点的电压跟随所述输出电阻的渐变,从低至高渐变,使得运放通路建立过程中,输出节点的电压能够缓慢的递增,从而减少POP 噪声的产生,也能将作为前级运放的第一运放电路的失调电压传递到负载,由此可见,采用本申请的音频电路结构,能够有效的抑制运放通路建立过程中的POP噪声。
可选的,在一些发明实施例中,所述级联运放电路可包括至少一个所述第二运放电路。在上述实施例中,通过控制辅运算放大器的电压增益从低至高渐变来控制输出节点的电压从低至高渐变时,可以通过控制第一运放电路的输出电阻从高至低的渐变来实现控制输出节点的电压的渐变。具体来说,至少一个所述第二运放电路还可包括:可变电阻电路,所述主运算放大器与第一串联电路并联,所述第一串联电路包括:串联的所述辅运算放大器与所述可变电阻电路。
其中,所述可变电阻电路可用于控制所述可变电阻的输出电阻从高至低渐变,从而控制所述辅运算放大器的电压增益从低至高渐变,进而控制所述输出节点的电压从低至高渐变,即使得所述级联运放电路的增益从低至高渐变。所述输出节点的电压可跟随所述可变电阻的输出电阻的渐变而渐变。
相应的,在所述可变电阻电路控制可变电阻的输出电阻渐变结束后,开启所述主运算放大器,使得第一运放电路、所述主运算放大器到输出节点的运放通路建立。
可见,主运算放大器和辅运算放大器共用相同的前级运放(即第一运放电路),并且共用相同的外部反馈网络,这样就能够保证经由主运算放大器和辅运算放大器所在的通路的失调电压offset值相同,也能保证主运算放大器和辅运算放大器的反馈系数也相同。采用该电路结构后,通过先开启辅运算放大器所在的通路,以此来等效主运算放大器的驱动所述输出节点的驱动能力,并且,辅运算放大器所在的通路对输出节点的驱动能力是逐步、缓慢的渐变,最终递增到驱动所述输出节点,也就是输出所述音频负载。然后再开启主运算放大器,这样就将运放通路切回到主运算放大器所在的通路了。最终可以大幅度降低运放通路建立过程中产生的POP噪声,进而消减POP噪声给人耳带来的不适。
所述级联运放电路为级联运放时,本申请不限定是否分别为每个运放电路都配备一个辅运算放大器和可变电阻电路。可以为任意运放电路配备一个辅运算放大器和可变电阻电路,这样就都可以阻断运放电路的失调电压传递到输出节点,本申请也不限定将辅运算放大器和可变电阻电路设置在哪一级运放电路,或者哪几级的运放电路。具体的电路电路图可参考图3所示的一种结构,可以基于图3进行电路电路的增加、修改等变形,具体本申请不作限定。
可选的,在一些实施方式中,可以通过输入一个信号控制所述可变电阻的输出电阻的渐变,所述可变电阻电路可包括可变电阻和斜坡信号控制器(如图4所示的电路结构图),该所述斜坡信号控制器可控制所述可变电阻的输出电阻,也可以认为所述斜坡信号控制器控制上述可变电阻的阻值变化。可选的,本申请中的胁迫信号控制器可以直接生成斜坡信号来控制可变电阻的阻值变化,也可以基于从其他电路传递的控制信号来控制可变电阻的阻值变化,具体结构本申请不作限定。
具体来说,上述音频处理电路上电后,由于运放通路建立过程中,可能会存在运放电路的失调电压为正/负两种情况。所以,所述斜坡信号控制器在所述第一运放电路和所述辅运算放大器均开启后,需要分别根据失调电压的正/负来控制所述可变电阻的输出电阻的渐变。以下对上电后的运放通路建立过程中的POP抑制流程分别进行说明:
一、失调电压为正时
所述斜坡信号控制器用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的阻值从第一阻值渐变至第二阻值,使得所述输出节点的电压跟随所述可变电阻的阻值的渐变值升高,直至所述输出节点的电压趋于第一电压值。
其中,可设所述第一阻值大于所述第二阻值,第一阻值可以设置为高阻,使得在运放通路建立初期直接截断运放电路和输出节点之间的通路;或者还可以仅仅设置为:使得运放电路的输出电压无法在运放通路建立过程中驱动所述输出节点。
所述第一电压值是指正极性电压值,所述可变电阻的阻值变化表征了所述第一串联电路的输出电阻的变化。
可以理解的是,当输出节点的电压达到第一电压值时,则表示所述输出节点的电压达到所述级联运放电路的失调电压,所述级联运放电路的失调电压是指所述级联运放电路的输出电压偏置offset。
其中,第一电压值可由第二运放电路之前的运放电路的失调电压决定,第二运放电路之前的运放电路的失调电压可包括:第一运放电路的失调电压、或者还可以包括第一运放电路之前的运放电路的失调电压,具体本申请不作限定。可选的,第一电压值可根据反馈系数等参数计算得到。
相应的,所述主运算放大器用于在所述斜坡信号控制器控制所述输出节点的电压趋于所述第一电压值后开启,以使所述级联运放电路的输出电压驱动所述输出节点。由于在开启主运算放大器之前,输出节点已经达到最终的失调电压(offset),故开启主运算放大器后就不会再导致输出节点的电压状态突变,因此,在输出节点的电压就可以爬坡式的慢慢达到预设的offset后,再开启主运算放大器,就可以有效的减少由于输出节点的电压突变产生的POP噪声。
二、失调电压为负时
所述可变电阻电路包括斜坡信号控制器,所述斜坡信号控制器用于:
在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的输出电阻从第一阻值渐变至第二阻值,使得所述输出节点的电压跟随所述可变电阻的输出电阻的渐变值降低,直至所述输出节点的电压趋于第二电压值。可以理解的是,当输出节点的电压达到第二电压值时,则表示所述输出节点的电压达到所述级联运放电路的失调电压。
其中,第二电压值可由第二运放电路之前的运放电路的失调电压决定,第二运放电路之前的运放电路的失调电压可包括:第一运放电路的失调电压、或者还可以包括第一运放电路之前的运放电路的失调电压,具体本申请不作限定。第二电压值也可根据反馈系数等参数计算得到。
相应的,所述主运算放大器则是用于在所述斜坡信号控制器控制所述输出节点的电压趋于所述第二电压值后开启,以使所述级联运放电路的输出电压驱动所述输出节点。
需要说明的是,本申请中,当运放电路的失调电压为正时,该输出节点的节点电压的渐变值为负向增长;当运放电路的失调电压为负时,该输出节点的电压的渐变值为正向增长。此外,本申请中的斜坡信号控制器还可以是单独设置的外挂电路,也可以集成于可变电阻电路中,驱动可变电阻的阻值渐变的斜坡信号可以是由斜坡信号控制器提供,也可以是由可变电阻电路之外的其他电路提供,具体本申请不作限定。
由此可见,可以通过辅运算放大器和可变电阻电路来缓慢建立运放反馈网络全通路的失调电压,以此来缓慢建立运放通路,直到完全建立运放通路,这样可以释放对通路其他电路的失调电压的约束。
可选的,在一些发明实施例中,所述可变电阻可包括第一斜坡电阻和第二斜坡电阻中的至少一个,由上述斜坡信号控制器控制第一斜坡电阻或第二斜坡电阻。其中第一斜坡电阻是指该斜坡电阻的阻值随着该斜坡电阻两端的电压降低而减小,随着该斜坡电阻两端的电压升高而增大;第二斜坡电阻是指该斜坡电阻的阻值随着该斜坡电阻两端的电压升高而降低,随着该斜坡电阻两端的电压降低而减小。
当电路同时设置了第一斜坡电阻和第二斜坡电阻时,斜坡信号控制器可在第一斜坡电阻和第二斜坡电阻之间切换,也可同时控制第一斜坡电阻和第二斜坡电阻的阻值变化,并提供相应的斜坡信号来控制可变电阻的渐变值,以适应电路的多样变化。为便于表述,可定义:所述第一斜坡电阻的输出电平为第一电平,所述第二斜坡电阻的输出电平为第二电平。在一个音频处理电路中,既可以仅针对负失调电压设置可变电阻电路,也可以仅针对正失调电压设置可变电阻电路,还可以同时设置针对负失调电压和正失调电压的可变电阻电路。
在电路中设置第一斜坡电阻和/或第二斜坡电阻,可分别针对负/正的失调电压导致的 POP噪声进行抑制。
当针对负失调电压设置可变电阻电路时,可以将可变电阻电路中的可变电阻设置为阻值正向渐变的第一斜坡电阻,且可由斜坡信号控制器来控制该第一斜坡电阻的阻值的渐变。具体来说,所述斜坡信号控制器具体用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述第二斜坡电阻的阻值不小于所述第一阻值,以截断所述级联运放电路和所述输出节点之间的通路。例如控制所述第二斜坡电阻的阻值为高阻。
当针对正失调电压设置可变电阻电路时,可以将可变电阻电路中的可变电阻设置为阻值负向渐变的第二斜坡电阻,且可由斜坡信号控制器来控制该第二斜坡电阻的阻值的渐变。具体来说,所述斜坡信号控制器具体用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述第一斜坡电阻的阻值不小于所述第一阻值,以截断所述级联运放电路和所述输出节点之间的通路。例如控制所述第一斜坡电阻的阻值为高阻,这样就可以直接截断运放电路和输出节点,保证输出节点的电压不会发生突变,这样能够有效避免产生的POP 噪声传递之音频负载对人耳的干扰。
当然,在电路中,可能阶段性的产生负失调电压或者正失调电压,为综合解决正/负失调电压的问题,本申请还可以同时设置针对负失调电压和正失调电压的可变电阻,也就是将可变电阻电路设置为阻值正向渐变的第一斜坡电阻,和将可变电阻设置为阻值负向渐变的第二斜坡电阻,然后在运放通路建立过程中选通其中一个斜坡电阻(选通第一斜坡电阻或者第二斜坡电阻)即可,并且由斜坡信号控制器来控制第一斜坡电阻/第二斜坡电阻的阻值的渐变;或者,同时选通第一斜坡电阻和第二斜坡电阻,由斜坡信号控制器来控制第一斜坡电阻/第二斜坡电阻的阻值的渐变。这样就可以应对多样化的电压偏置导致的POP噪声场景。
所述斜坡信号控制器具体用于通过控制所述第一电平的渐变值或者控制所述第二电平的渐变值,从而控制所述可变电阻的输出电阻的渐变值。
下面分别对通过控制第一斜坡电阻和第二斜坡电阻的阻值来控制输出节点的电压的方式进行说明:
一、所述斜坡信号控制器包括第一斜坡电阻时,可解决运放通路建立过程中,失调电压为正时产生的POP噪声。
所述斜坡信号控制器可被设置为:在所述第一运放电路和所述辅运算放大器均开启后,控制所述第一斜坡电阻的阻值不小于所述第一阻值,以使所述级联运放电路的输出电压无法驱动所述输出节点,甚至截断所述级联运放电路和所述输出节点之间的通路。
在运放通路建立过程中,当所述第一运放电路和所述第二运放电路均开启后,所述斜坡信号控制器可向可变电阻电路提供第一斜坡信号。其中,所述第一斜坡信号用于控制第一电平的电平值从第一电平值渐变至第二电平值,从而控制所述第一斜坡电阻的阻值从高至低渐变,所述输出节点的电压跟随所述第一斜坡电阻的阻值的渐变从低至高渐变,直至所述输出节点的电压趋于所述第一电压值。其中,所述第一电压值是指正极性电压值,所述可变电阻的阻值变化表征了所述第一串联电路的输出电阻的变化。其中所述第一电平值大于所述第二电平值,也就是第一斜坡信号可控制第一电平的电平值缓慢的下降,从而控制第一斜坡电阻的阻值缓慢的降低。在所述第一斜坡电阻的阻值在跟随所述第一斜坡信号的变化渐变的初始状态下,所述级联运放电路和所述输出节点之间的通路断开,这样运放通路建立初期的电压突变产生的POP噪声则不会传递到输出节点,更不会通过输出节点传递到音频负载。
可见,通过所述第一斜坡信号控制第一电平的电平值的渐变,使得第一电平能够缓慢的渐变,不会出现突变,由于所述第一斜坡电阻的阻值会跟随第一电平的渐变从高至低渐变,因此,最终会使得所述输出节点的电压跟随所述第一斜坡电阻的阻值的渐变从低至高渐变,这样就使得运放通路建立过程中,输出节点的电压缓慢的上升,最终趋于预设的偏置(例如第一电压值或者第二电压值),与现有机制相比,明显消减POP噪声的产生。
在所述输出节点的电压跟随所述第一斜坡电阻的阻值的渐变从低至高渐变过程中,当所述第一斜坡电阻的阻值低于第三阻值后,所述级联运放电路的输出电压可驱动所述输出节点,所述第三阻值大于或等于所述第二阻值。可见,通过第一电平的电平值的渐变,可以使得输出节点缓慢的达到输出电压,使得整个运放通路缓慢的建立,为后续开启主运算放大器做准备。这样随着所述级联运放电路的输出电压的升高,也渐渐使得所述输出节点的电压升高,当所述输出节点被驱动后,输出节点就可以将级联运放电路的输出传递至与其电连接的音频负载,运放反馈环路导通,进而驱动音频负载工作。随后,所述第一斜坡电阻的阻值继续从第三阻值开始渐变至第二阻值。
在一些实施方式中,在运放通路建立初期,如果运放电路的输出电压很低,若该输出电压低于输出节点的最低高电平,那么级联运放电路的输出电压是无法驱动输出节点工作的。这样,运放通路建立初期的各级运放电路的失调电压并不会瞬间传送到输出节点后面的音频负载,而是在输出节点处被截断或锐减。
若级联运放电路在运放通路建立初期呈现高阻状态,也就是在所述可变电阻的输出电阻在跟随所述第一斜坡信号的变化渐变的初始状态下,所述级联运放电路和所述输出节点之间的通路是断开的,级联运放电路的失调电压不会传送到输出节点,更不会传送到连接在输出节点的音频负载上,这样就能够有效的避免运放通路建立器件的POP噪音的产生。
二、所述斜坡信号控制器包括第二斜坡电阻时,可解决运放通路建立过程中,失调电压为负时产生的POP噪声。
所述斜坡信号控制器可被设置为:在所述第一运放电路和所述辅运算放大器均开启后,控制所述第二斜坡电阻不小于所述第一阻值,以使所述级联运放电路的输出电压无法驱动所述输出节点,甚至截断所述级联运放电路和所述输出节点之间的通路。
在运放通路建立过程中,当所述第一运放电路和所述辅运算放大器均开启时,所述斜坡信号控制器可向第二斜坡电阻提供第二斜坡信号。
其中,所述第二斜坡信号用于控制第二电平的电平值从第三电平值渐变至第四电平值,从而控制所述第二斜坡电阻的阻值从高至低渐变,所述输出节点的电压跟随所述第二斜坡电阻的阻值的渐变从低至高渐变,直至所述输出节点的电压趋于所述第二电压值。
其中,所述第三电平值小于所述第四电平值,也就是第二斜坡信号可控制第二电平的电平值缓慢的升高,从而控制第二斜坡电阻的阻值缓慢的降低。所述第一阻值大于所述第二阻值,所述第二电压值是指负极性电压值,所述可变电阻的阻值变化表征了所述第一串联电路的输出电阻的变化。
可选的,若在第二电平的电平值渐变初始状态时,控制所述第二斜坡电阻的阻值呈现为高阻,那么在所述第二斜坡电阻的阻值在跟随所述第二斜坡信号的变化渐变的初始状态下,所述级联运放电路和所述输出节点之间的通路断开,即可直接截断运放电路与输出节点,可以完全杜绝运放电路的失调电压传递到输出节点。
可见,通过所述第二斜坡信号控制第二电平的电平值的渐变,使得第二电平能够缓慢的渐变,不会出现突变,由于所述第二斜坡电阻的阻值会跟随第二电平的渐变从高至低渐变,因此,最终会使得所述输出节点的电压跟随所述第二斜坡电阻的阻值的渐变从低至高渐变,这样就使得运放通路建立过程中,输出节点的电压缓慢的上升,最终趋于第二电压值,与现有机制相比,明显消减POP噪声的产生。
在第二斜坡信号的控制过程中,当所述第二斜坡电阻的阻值低于第三阻值后,输出节点被驱动,所述级联运放电路和所述输出节点之间的通路导通。所述第三阻值大于或等于所述第二阻值,随后,所述第二斜坡电阻的阻值继续从第三阻值开始渐变至第二阻值。
可选的,在一些发明实施例中,所述斜坡信号控制器还包括脉冲信号生成电路和斜坡信号控制逻辑电路,所述斜坡信号控制器还包括第一斜坡电流源和第二斜坡电流源中的至少一个。
其中,所述脉冲信号生成电路与所述斜坡信号控制逻辑电路串联。
所述脉冲信号生成电路用于将输入的时钟信号生成脉冲信号,并将所述脉冲信号输入所述斜坡信号控制逻辑电路。
所述斜坡信号控制逻辑电路用于接收自所述脉冲信号生成电路输入的脉冲信号,根据输入的所述脉冲信号生成斜坡信号,并将生成的所述斜坡信号输入斜坡电流源,所述斜坡信号包括所述第一斜坡信号或所述第二斜坡信号,所述斜坡电流源包括所述第一斜坡电流源或所述第二斜坡电流源。
若所述斜坡信号控制器同时包括第一斜坡电流源和第二斜坡电流源,那么所述第一斜坡电流源可与所述第二斜坡电流源并联,当失调电压为正时,产生第一斜坡信号为第一斜坡电流源提供电流;当失调电压为负时,产生第一斜坡信号为第二斜坡电流源提供电流,具体在第一电流源和第二电流源之间进行切换的方式可采用单刀双掷开关、双向可控开关或者使能信号来控制选通等,具体切换的方式本申请不作限定。
可选的,在一些实施方式中,如图5所示的可变电阻电路的另一种电路结构示意图。当所述斜坡信号控制器包括第一斜坡电流源和第二斜坡电流源时,所述斜坡信号控制器可包括单刀双掷开关,所述单刀双掷开关用于:
当所述斜坡信号控制逻辑电路生成的斜坡信号与所述第一斜坡信号的特性相同或相似时,连通所述第一斜坡电流源。
或者,当所述斜坡信号控制逻辑电路生成的斜坡信号与所述第二斜坡信号的特性相同或相似时,连通所述第二斜坡电流源。
可见,通过该种电路结构,实现了只需要一个音频电路就能够解决运放通路建立过程中,由于运放的正/负失调电压所导致POP噪声问题,并且可以灵活的切换。
图5中,通过小电流间隙性充电的方法,用较小的电容即可产生斜率较缓的斜坡信号,可以节约成本,也不降低整个电路的集成度。
在一些实施方式中,还可通过调节时钟信号(英文全称:clock,英文简称:CLK)的频率、脉冲信号的宽度、斜坡电流源的输出电流Iramp以及电容大小,以灵活调节斜坡信号(RAMP)的步长和斜率,以平滑斜坡信号的渐变。
此外,由于在不同阶段RAMP_P或RAMP_N的渐变对级联运放电路最终的输出的失调电压(Vos)变化的影响的灵敏度也会不同,故可以通过分段调节斜坡信号斜率的方法来优化上电时间。具体来说,可以在影响Vos不灵敏的阶段加快斜坡信号速度,以及在影响Vos灵敏的阶段减缓斜坡信号速度。
在本申请实施例中,第一斜坡信号或第二斜坡信号都可由多个分段函数组成,微观里每段函数的斜率几乎相近,这样变化就比较平滑。可通过切换时间的长短来控制,例如本次斜坡信号为1pmA,可设较短的时间,下一跳设置1umA,可以设较长的时间,这样可以平滑斜坡信号的突变,以减少由于电压突变导致的POP噪声。例如第二斜坡信号可图 4-1所示的曲线表示。
由于斜坡信号需要足够的缓慢,并且不能增加较大的电容,故通过时钟产生窄脉冲周期信号来对可变电阻电路内的电容进行充电,从而可产生足够缓慢爬坡的斜坡信号(即 RAMP_P/RAMP_N)。此外,RAMP-N和RAMP-P分别接一个斜坡信号,在启动POP噪声抑制时,电连接其中一个即可。
可选的,在一些发明实施例中,由于运放通路建立过程中,会形成一个闭环的反馈网络,反馈网络中可能会出现震荡,震荡会产生突然尖锐的POP噪声。所以,为了进一步消除运放通路建立过程中由于震荡导致的POP噪声,本申请还可以增加一个补偿电路来避免反馈网络中的震荡信号引起POP噪声。具体来说,还可在上述音频处理电路中设置环路补偿电路(英文全称:(compensation module),其还可以用于维持闭环系统增益的稳定性。所述环路补偿电路用于:
在所述辅运算放大器所在的运放通路中用于输出所述输出节点的电压在输出电压从低至高渐变过程中,通过灌电流循环抑制闭环回路中的震荡信号,其中输出电压是指所述辅运算放大器所在的运放通路中用于驱动所述输出节点的电压,也就是整个第二运放电路的输出电压。采用环路补偿电路来抑制震荡信号后,一方面抑制由震荡信号产生的POP噪声,另一方面还能维持运放通路建立过程中闭环系统增益的稳定性。
可选的,在一些发明实施例中,还可仅限定仅在产生POP噪声影响大的非理想器件处配备辅运算放大器和可变电阻电路。若所述第二运放电路中的主运算放大器的失调电压高于预设阈值,那么,可以为失调电压高于预设阈值的主运算放大器配备辅运算放大器和可变电阻电路,在音频处理电路中,类似第二运放电路中的主运算放大器的运放电路还有很多,在设计POP噪声抑制电路时,可以全部或部分的考虑为这些非理想器件配备辅运算放大器和可变电阻电路,本申请不作限定。
可选的,在一些发明实施例中,如图6所示的一种音频电路结构,当整个运放电路为电流型数模转换电路(英文全称:digital-analog converter,英文简称:DAC)输入结构时,若要消除该音频电路在运放通路建立过程中产生的POP噪声,可参考上述图2-图5、下述图 7-图11中任意所述的实施例,相应增加本申请中所述的辅运算放大器和可变电阻电路等。在运放通路建立过程中,则只需要先开启逆变电路(英文全称:invert voltage,英文简称: INV),然后以上述图2-图5、下述图7-图11任意所述的POP噪声抑制流程去开启主运算放大器即可,最后驱动图6中的OUT节点,此处不再赘述。其中,电流型DAC可由输入数据控制电流开关对,将电流导向输出端或者互补输出端。
可选的,在一些发明实施例中,针对音频处理电路下电过程中也会产生POP噪声,对此POP噪声的抑制流程依旧可以通过上述各个实施例中所述的第一运放电路、主运算放大器、辅运算放大器和可变电阻电路来协作完成,其整个POP抑制流程为运放通路建立过程中的POP抑制流程的逆过程,例如控制可变电阻的输出电阻从低至高渐变,使得输出节点的电压从低至高渐变,或者从高至低渐变。具体的分析过程可参考本申请中的任意实施例,此处不作赘述。
下面以DC输出的音频电路结构为例,如图7所示,其中虚线框中的区域即为作为输出级的级联运放(英文全称:Operational amplifier,英文简称:OP),其包括三部分:
共用的运放前级(OP_MAIN),其由PD_HP控制。
工作时的主输出级(OUTSTAGE_M),其由PD_MAIN控制。
辅助输出级(OUTSTAGE_A),其由PD_AUX控制,用于抑制运放通路建立过程中的POP噪声,其与主输出级(OUTSTAGE_M)并联。
图7中,OUT节点为整个级联运放与音频负载的节点,也就是用于驱动所述音频负载工作的输出节点。图7中的音频处理电路包括两种输入电压(包括VIN_N和VIN_P),两对输入电阻(包括Rin_N和Rin_P)以及两对反馈电阻(包括Rfb_N和Rfb_P)。其中, Rin_N和Rfb_N,以及Rin_P和Rfb_P分别构成了运放的反馈网络。
该输出级级联运放还可包括环路补偿电路(compensation module)用来确保在POP噪声抑制流程的稳定性,环路传递函数不停变化的时候,环路不会因为震荡而发生不稳定的情况。环路传递函数是指Vos的关于反馈网络(包括由Rin_N和Rfb_N构成的反馈网络,以及由Rin_P和Rfb_P构成的反馈网络)的传递函数。
斜坡电压生成器(RAMP_GEN),其可产生缓慢变化的斜坡电压信号,从而使环路缓慢建立。本申请中的RAMP_GEN可以是在运放通路建立过程中外挂的电路,与辅助输出级(OUTSTAGE_A)为可拆卸电连接。其也可以是上述输出级级联运放中集成的电路模块,具体本申请不作限定。下面对基于图7的电路结构所实现的POP噪声抑制流程进行说明:
一、针对运放电路的失调电压(Vos)为正时,通过斜坡电阻(RAMP_P)的输出电压变化来抑制POP噪声,可参考图7所示的电路、图8所示的各节点的电压变化时序图、以及图10所示的各个器件的变化过程。
运放开启流程如下:
1、初始状态,下拉电路(PULL_EN)导通,OUT节点同时被负载与地(GND)开关下拉到GND。
2、配置RAMP_GEN的输出信号,由其内部时序电路产生控制RAMP_P的电平的RAMP信号,例如可由图7中的定向斜坡电路(英文全称:directional ramp,英文简称:RAMP_DIR)产生,RAMP_DIR可产生定向斜坡信号,可通过其改变信号的方向性。
然后,将OP_MAIN的掉电电压(PD_HP)从1置为0开启OP_MAIN,将OUTSTAGE_A 的掉电电压(PD_AUX)从1置为0开启OUTSTAGE_A。
由于OP_MAIN为非理想器件,所以OP_MAIN会产生POP噪声。由RAMP_GEN控制此时RAMP_P的输出电压为高电平H,则由RAMP_P控制的MOS管可变电阻为高阻,所以此时的运放不会驱动OUT节点。可见,由RAMP_GEN建立工作点过程中所产生的POP噪声会被RAMP_P控制的MOS管可变电阻阻断,所以不会将运放前级产生的POP噪声传递到OUT 节点,OUT节点的电压就不会出现跳变,进而与OUT节点连接的音频负载不会产生POP噪声。
此时由于运放反馈环路断开,整个OP可等效为一个比较器,故根据offset可知OUT_A 节点的电压VOUT_A为正电源,即VOUT_A=VDD。
3、RAMP_GEN中的RAMP_DIR变向,使得RAMP_P的电压缓慢下降,RAMP控制的可变电阻阻值跟随RAMP_P的电压缓慢下降而缓慢减小。
一开始VOUT_A保持为VDD,但在RAMP_DIR变向过程中,VOUT_A则跟随可变电阻、 PULL_EN开关及音频负载的分压关系从高至低渐变,最后VOUT_A=min。在这个渐变过程中,环路增益(Loop Gain)也相应的缓慢增大。
具体来说,OUT节点的电压VOUT=vos*(1+Rfb/Rin),由于RAMP_P的电压缓慢降低,所以VOUT会缓慢的从GND渐变至最终的输出电压offset,直到可变电阻减小到足够小,运放反馈环路导通,最终使得音频负载的分压缓慢上升,最终被驱动,相应的,OUT节点会达到最终的输出电压offset值。
此后随着可变电阻减小,运放反馈环路的环路增益则逐步增加。此过程中由于OUT节点变化速率极慢,故并不会产生POP噪声。
4、可变电阻逐步减小,OUTSTAGE_A增益逐步增大,最终OUTSTAGE_A建立到稳态,最终RAMP_P达到低电平L,RAMP-GEN的可变电阻阻值达到最小,此时的Loop Gain 达到最大,OUT节点达到最终的输出电压offset值。
5、开启OUTSTAGE_M(将PD_MAIN从1置为0),由于之前OUT节点已经达到最终的输出offset值,故此时开启OUTSTAGE_M并不会导致OUT节点状态突变,也不会产生POP噪声。
由于OUTSTAGE_A和OUTSTAGE_M具有共同的运放前级(OP_MAIN),所以 OUTSTAGE_A和OUTSTAGE_M二者所在的运放通路offset也相同,进而开启OUTSTAGE_M后,OUTSTAGE_M通路的开启也不会产生新的POP噪声。
二、针对输出电压offset为负时,通过RAMP_N的输出电压变化来抑制POP噪声,可参考图7所示的电路、图9所示的各节点的电压变化时序图、以及图10所示的各个器件的变化过程。
运放开启流程如下:
1、初始状态,PULL_EN导通,OUT节点同时被负载与GND开关下拉到GND。
2、配置RAMP_GEN的输出信号,由其内部时序电路产生控制RAMP_N的电平的RAMP信号,即由图7中的RAMP_DIR产生。
然后开启OP_MAIN和OUTSTAGE_A(PD_AUX从1置为0),由于OP_MAIN为非理想器件,所以OP_MAIN会产生POP噪声。由RAMP_GEN控制此时RAMP_N的输出电压为低电平L,则由RAMP_N控制的MOS管可变电阻为高阻。所以,由RAMP_GEN建立工作点过程中所产生的POP噪声会被RAMP_N控制的MOS管可变电阻阻断,所以不会将运放前级产生的POP噪声传递到OUT节点,OUT节点的电压就不会出现跳变,进而与OUT节点连接的音频负载不会产生POP噪声。
此时由于运放反馈环路断开,当前的OP可等效为一个比较器,故根据offset可知OUT_A 节点的电压VOUT_A为负电源,即VOUT_A=VSS。
3、RAMP_DIR变向,使得RAMP_N的电压缓慢上升,RAMP控制的可变电阻阻值跟随RAMP_N的电压缓慢上升而缓慢减小。
一开始VOUT_A保持为VSS,但在RAMP_DIR变向过程中,VOUT_A则跟随可变电阻、 PULL_EN开关及音频负载的分压关系从低至高渐变,最后VOUT_A=max。在这个渐变过程中,LoopGain也相应的缓慢增大。
而VOUT=vos*(1+Rfb/Rin),由于RAMP_N的电压缓慢上升,所以VOUT会缓慢的从GND渐变至最终的输出电压offset,直到可变电阻减小到足够小,运放反馈环路导通,最终使得音频负载的分压缓慢上升,最终被驱动,相应的,OUT节点达到最终的输出电压offset值。
此后随着可变电阻减小,运放反馈环路的环路增益则逐步增加。此过程中,由于OUT 节点变化速率极慢,故并不会产生POP噪声。
4、可变电阻逐步减小,OUTSTAGE_A增益逐步增大,最终OUTSTAGE_A建立到稳态,最终RAMP_N到达高电平H,RAMP-GEN的可变电阻阻值达到最小,此时的Loop Gain 达到最大,OUT节点达到最终的输出电压offset值。
5、开启OUTSTAGE_M(将PD_MAIN从1置为0),由于之前OUT节点已经达到最终的输出offset值,故此时开启OUTSTAGE_M并不会导致OUT节点状态突变,也不会产生POP噪声。
同理,由于OUTSTAGE_A和OUTSTAGE_M具有共同的运放前级(OP_MAIN),所以OUTSTAGE_A和OUTSTAGE_M二者所在的运放通路offset也相同,进而开启 OUTSTAGE_M后,OUTSTAGE_M通路的开启也不会产生新的POP噪声。
运放关闭流程:与开启流程相反,不作赘述。
同理,图11为AC耦合的音频电路结构的一种POP噪声抑制电路图,AC耦合的情况可参考图11所示的电路结构示意图,具体针对运放通路建立过程中的POP噪声抑制分析流程不作赘述。
图2-图11所对应的实施例中的第一运放电路、第二运放电路、主运算放大器、辅运算放大器、可变电阻电路、斜坡信号控制器、斜坡信号、失调电压等特征也同样适用于本 申请中的图12所对应的实施例,后续类似之处不再赘述。
本申请还提供一种终端设备,该终端设备可包括音频负载和上述图2-图11所对应的实施例中的音频处理电路,音频处理电路为音频负载提供驱动电压,具体的结构可参考图 12。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和电路的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述电路的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个电路或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或电路的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的电路可以是或者也可以不是物理上分开的,作为电路显示的部件可以是或者也可以不是物理电路,即可以位于一个地方,或者也可以分布到多个网络电路上。可以根据实际的需要选择其中的部分或者全部电路来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能电路可以集成在一个处理电路中,也可以是各个电路单独物理存在,也可以两个或两个以上电路集成在一个电路中。上述集成的电路既可以采用硬件的形式实现,也可以采用软件功能电路的形式实现。所述集成的电路如果以软件功能电路的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。
所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本发明实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务电路或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务电路或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存储的任何可用介质或者是包含一个或多个可用介质集成的服务电路、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘Solid State Disk(SSD)) 等。
以上对本申请所提供的技术方案进行了详细介绍,本申请中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (19)
1.一种音频处理电路,其特征在于,所述电路包括:级联运放电路、输出节点和下拉电路;
其中,所述级联运放电路包括第一运放电路和第二运放电路,所述第一运放电路为所述第二运放电路的前级运放,所述第一运放电路包括并联的主运算放大器和辅运算放大器;所述级联运放电路用于对输入电压进行放大,并将放大后的电压输出至所述输出节点;
所述下拉电路的一端耦合至所述输出节点,所述下拉电路的另一端接地或共模电压模块,所述下拉电路,用于当所述第一运放电路开启后,下拉所述输出节点的电压;
所述第二运放电路,用于开启所述辅运算放大器后,控制所述辅运算放大器的电压增益从低至高渐变,从而控制所述输出节点的电压跟随所述输出电阻的渐变,从低至高渐变;当所述辅运算放大器的电压增益达到预设增益后,开启所述主运算放大器。
2.根据权利要求1所述的电路,其特征在于,所述第二运放电路还包括可变电阻电路,所述主运算放大器与第一串联电路并联,所述第一串联电路包括:串联的所述辅运算放大器与所述可变电阻电路;
所述可变电阻电路用于控制所述第一串联电路的输出电阻从高至低渐变,从而控制所述辅运算放大器的电压增益从低至高渐变,控制所述输出节点的电压从低至高渐变。
3.根据权利要求2所述的电路,其特征在于,所述可变电阻电路包括斜坡信号控制器和可变电阻,当所述级联运放电路的失调电压为正时,所述斜坡信号控制器用于:
在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的阻值从第一阻值渐变至第二阻值,使得所述输出节点的电压跟随所述可变电阻的阻值的渐变值升高,直至所述输出节点的电压趋于第一电压值,其中所述第一阻值大于所述第二阻值,所述第一电压值是指正极性电压值,所述可变电阻的阻值变化表征了所述第一串联电路的输出电阻的变化;
所述主运算放大器,用于在所述斜坡信号控制器控制所述输出节点的电压趋于所述第一电压值后开启,以使所述级联运放电路的输出电压驱动所述输出节点。
4.根据权利要求2所述的电路,其特征在于,所述可变电阻电路包括斜坡信号控制器和可变电阻,当所述级联运放电路的失调电压为负时,所述斜坡信号控制器用于:
在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的阻值从第一阻值渐变至第二阻值,使得所述输出节点的电压跟随所述可变电阻的阻值的渐变值降低,直至所述输出节点的电压趋于第二电压值,其中所述第一阻值大于所述第二阻值,所述第二电压值是指负极性电压值,所述可变电阻的阻值变化表征了所述第一串联电路的输出电阻的变化;
所述主运算放大器,用于在所述斜坡信号控制器控制所述输出节点的电压趋于所述第二电压值后开启,使得所述级联运放电路的输出电压驱动所述输出节点。
5.根据权利要求3或4所述的电路,所述斜坡信号控制器具体用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的输出电阻不小于所述第一阻值,以截断所述级联运放电路和所述输出节点之间的通路。
6.根据权利要求3或4所述的电路,其特征在于,所述可变电阻包括第一斜坡电阻和第二斜坡电阻中的至少一个,所述第一斜坡电阻的输出电平为第一电平,所述第二斜坡电阻的输出电平为第二电平;
所述斜坡信号控制器具体用于通过控制所述第一电平的渐变值或者控制所述第二电平的渐变值,从而控制所述可变电阻的阻值的渐变值。
7.根据权利要求6所述的电路,当所述第一运放电路和所述第二运放电路均开启后,所述斜坡信号控制器用于提供第一斜坡信号;
其中,所述第一斜坡信号用于控制第一电平的电平值从第一电平值渐变至第二电平值,从而控制所述第一斜坡电阻的阻值从高至低渐变,所述输出节点的电压从低至高渐变,直至所述输出节点的电压趋于所述第一电压值,所述第一电平值大于所述第二电平值。
8.根据权利要求7所述的电路,其特征在于,当所述第一斜坡电阻的阻值低于第三阻值后,所述级联运放电路的输出电压驱动所述输出节点,所述第三阻值大于或等于所述第二阻值。
9.根据权利要求7或8所述的电路,其特征在于,在所述第一斜坡电阻在跟随所述第一斜坡信号的变化渐变的初始状态下,所述级联运放电路和所述输出节点之间的通路断开。
10.根据权利要求5-9任一所述的电路,所述斜坡信号控制器具体用于在所述第一运放电路和所述辅运算放大器均开启后,控制所述可变电阻的输出电阻不小于所述第一阻值,从而截断所述级联运放电路和所述输出节点之间的通路。
11.根据权利要求10所述的电路,其特征在于,当所述第一运放电路和所述辅运算放大器均开启时,所述斜坡信号控制器用于提供第二斜坡信号;
其中,所述第二斜坡信号用于控制第二电平的电平值从第三电平值渐变至第四电平值,从而控制所述第二斜坡电阻的阻值从高至低渐变,所述输出节点的电压从低至高渐变,直至所述输出节点的电压趋于所述第二电压值,所述第三电平值小于所述第四电平值。
12.根据权利要求11所述的电路,其特征在于,当所述第二斜坡电阻的阻值低于第三阻值后,所述级联运放电路和所述输出节点之间的通路导通,所述第三阻值大于或等于所述第二阻值。
13.根据权利要求11或12所述的电路,其特征在于,在所述第二斜坡电阻的阻值渐变的初始状态下,所述级联运放电路和所述输出节点之间的通路断开。
14.根据权利要求3-13任一所述的电路,其特征在于,所述斜坡信号控制器还包括脉冲信号生成电路和斜坡信号控制逻辑电路,所述斜坡信号控制器还包括第一斜坡电流源和第二斜坡电流源中的至少一个;
其中,所述脉冲信号生成电路与所述斜坡信号控制逻辑电路串联,所述第一斜坡电流源和所述第二斜坡电流源并联;
所述脉冲信号生成电路用于将输入的时钟信号生成脉冲信号,并将所述脉冲信号输入所述斜坡信号控制逻辑电路;
所述斜坡信号控制逻辑电路用于接收自所述脉冲信号生成电路输入的脉冲信号,根据输入的所述脉冲信号生成斜坡信号,并将生成的所述斜坡信号输入斜坡电流源,所述斜坡信号包括所述第一斜坡信号或所述第二斜坡信号,所述斜坡电流源包括所述第一斜坡电流源或所述第二斜坡电流源。
15.根据权利要求14所述的电路,其特征在于,当所述斜坡信号控制器包括第一斜坡电流源和第二斜坡电流源时,所述斜坡信号控制器还包括单刀双掷开关,所述单刀双掷开关用于:
当所述斜坡信号控制逻辑电路生成的斜坡信号与所述第一斜坡信号的特性相同或相似时,连通所述第一斜坡电流源;
或者,当所述斜坡信号控制逻辑电路生成的斜坡信号与所述第二斜坡信号的特性相同或相似时,连通所述第二斜坡电流源。
16.根据权利要求1-15任一所述的电路,其特征在于,所述电路还包括环路补偿电路,所述环路补偿电路用于:
通过灌电流循环抑制闭环回路中的震荡信号。
17.根据权利要求2所述的电路,其特征在于,所述级联运放电路为级联运放,所述级联运放电路包括至少一个所述第二运放电路,至少一个所述第二运放电路包括所述辅运算放大器与所述斜坡信号控制器。
18.根据权利要求2或17所述的电路,其特征在于,所述第二运放电路中的主运算放大器的失调电压高于预设阈值。
19.一种终端设备,其特征在于,所述终端设备包括音频负载,以及如权利要求1-18任一所述的音频负载电路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710487751.4A CN109121043B (zh) | 2017-06-23 | 2017-06-23 | 一种音频处理电路及终端设备 |
EP18820785.6A EP3641338B1 (en) | 2017-06-23 | 2018-04-18 | Audio processing circuit and terminal device |
PCT/CN2018/083521 WO2018233363A1 (zh) | 2017-06-23 | 2018-04-18 | 一种音频处理电路及终端设备 |
US16/720,771 US10903801B2 (en) | 2017-06-23 | 2019-12-19 | Audio processing circuit and terminal device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710487751.4A CN109121043B (zh) | 2017-06-23 | 2017-06-23 | 一种音频处理电路及终端设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109121043A true CN109121043A (zh) | 2019-01-01 |
CN109121043B CN109121043B (zh) | 2021-09-03 |
Family
ID=64733187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710487751.4A Active CN109121043B (zh) | 2017-06-23 | 2017-06-23 | 一种音频处理电路及终端设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10903801B2 (zh) |
EP (1) | EP3641338B1 (zh) |
CN (1) | CN109121043B (zh) |
WO (1) | WO2018233363A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114125658A (zh) * | 2020-08-25 | 2022-03-01 | 上海艾为电子技术股份有限公司 | 动态范围控制电路、音频处理芯片及其音频处理方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117714940B (zh) * | 2024-02-05 | 2024-04-19 | 江西斐耳科技有限公司 | 一种aux功放链路底噪优化方法及系统 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010087811A (ja) * | 2008-09-30 | 2010-04-15 | Sharp Corp | 音声出力装置 |
CN102065352A (zh) * | 2010-11-08 | 2011-05-18 | 中兴通讯股份有限公司 | 一种消除capless音频功放pop音的装置及方法 |
CN103716737A (zh) * | 2013-12-31 | 2014-04-09 | 杭州士兰微电子股份有限公司 | 音量调节电路及方法 |
CN104378715A (zh) * | 2014-11-25 | 2015-02-25 | 小米科技有限责任公司 | 降低耳机pop音的装置和方法 |
CN204697276U (zh) * | 2015-05-25 | 2015-10-07 | 深圳市战音科技有限公司 | 一种音响输出音调可调的控制电路 |
CN205195953U (zh) * | 2015-07-28 | 2016-04-27 | 东莞市东源音响灯光工程有限公司 | 抑制噪声干扰音频电路 |
US20170063309A1 (en) * | 2015-08-27 | 2017-03-02 | Qualcomm Incorporated | Methods and apparatus for reducing transient glitches in audio amplifiers |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2585249B2 (ja) | 1987-03-06 | 1997-02-26 | 株式会社東芝 | 音声増幅器のシヨツク音防止回路 |
US7092534B2 (en) | 2004-03-02 | 2006-08-15 | Via Telecom Co., Ltd. | Method and system for reducing pop noise of a sound broadcasting instrument |
EP1689075B1 (en) | 2005-02-03 | 2018-07-11 | Texas Instruments Inc. | Multi-stage amplifier to reduce pop noise |
EP1689076B1 (en) | 2005-02-03 | 2019-08-07 | Texas Instruments Inc. | Track and hold circuit to reduce pop noise |
US9014396B2 (en) * | 2008-01-31 | 2015-04-21 | Qualcomm Incorporated | System and method of reducing click and pop noise in audio playback devices |
EP2317644B1 (en) * | 2009-10-30 | 2015-10-28 | ST-Ericsson SA | Amplifier activation |
US8482347B2 (en) * | 2010-12-13 | 2013-07-09 | Broadcom Corporation | Amplifier with reduced on/off transient and multi-point offset compensation |
US9020165B2 (en) * | 2012-10-09 | 2015-04-28 | Silicon Laboratories Inc. | Pop/click noise reduction circuitry for power-up and power-down of audio output circuitry |
US9225294B2 (en) * | 2013-06-28 | 2015-12-29 | Qualcomm Incorporated | Amplifier with improved noise reduction |
FR3025373B1 (fr) * | 2014-08-26 | 2018-06-08 | Dolphin Integration Sa | Circuit de reduction de bruit de commutation |
EP3210300A4 (en) * | 2014-10-24 | 2018-04-11 | Cirrus Logic, Inc. | Amplifier with adjustable ramp up/down gain for minimizing or eliminating pop noise |
US9641128B2 (en) * | 2015-07-29 | 2017-05-02 | Qualcomm Incorporated | High linearity structure for amplifier |
CN105048980B (zh) | 2015-08-18 | 2018-09-18 | 矽力杰半导体技术(杭州)有限公司 | 一种d类音频放大器 |
CN107994873B (zh) * | 2016-10-26 | 2021-03-23 | 博通集成电路(上海)股份有限公司 | 在音频运算放大器中用于压制振荡噪音的方法和电路 |
-
2017
- 2017-06-23 CN CN201710487751.4A patent/CN109121043B/zh active Active
-
2018
- 2018-04-18 WO PCT/CN2018/083521 patent/WO2018233363A1/zh unknown
- 2018-04-18 EP EP18820785.6A patent/EP3641338B1/en active Active
-
2019
- 2019-12-19 US US16/720,771 patent/US10903801B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010087811A (ja) * | 2008-09-30 | 2010-04-15 | Sharp Corp | 音声出力装置 |
CN102065352A (zh) * | 2010-11-08 | 2011-05-18 | 中兴通讯股份有限公司 | 一种消除capless音频功放pop音的装置及方法 |
CN103716737A (zh) * | 2013-12-31 | 2014-04-09 | 杭州士兰微电子股份有限公司 | 音量调节电路及方法 |
CN104378715A (zh) * | 2014-11-25 | 2015-02-25 | 小米科技有限责任公司 | 降低耳机pop音的装置和方法 |
CN204697276U (zh) * | 2015-05-25 | 2015-10-07 | 深圳市战音科技有限公司 | 一种音响输出音调可调的控制电路 |
CN205195953U (zh) * | 2015-07-28 | 2016-04-27 | 东莞市东源音响灯光工程有限公司 | 抑制噪声干扰音频电路 |
US20170063309A1 (en) * | 2015-08-27 | 2017-03-02 | Qualcomm Incorporated | Methods and apparatus for reducing transient glitches in audio amplifiers |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114125658A (zh) * | 2020-08-25 | 2022-03-01 | 上海艾为电子技术股份有限公司 | 动态范围控制电路、音频处理芯片及其音频处理方法 |
CN114125658B (zh) * | 2020-08-25 | 2023-12-19 | 上海艾为电子技术股份有限公司 | 动态范围控制电路、音频处理芯片及其音频处理方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2018233363A1 (zh) | 2018-12-27 |
US20200127613A1 (en) | 2020-04-23 |
US10903801B2 (en) | 2021-01-26 |
EP3641338B1 (en) | 2024-02-21 |
CN109121043B (zh) | 2021-09-03 |
EP3641338A1 (en) | 2020-04-22 |
EP3641338A4 (en) | 2020-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN207518573U (zh) | 可重配置发射机 | |
JP6545707B2 (ja) | 切換可能な2次再生経路 | |
CN109121043A (zh) | 一种音频处理电路及终端设备 | |
CN106558983A (zh) | 频率调制和脉冲跳跃模式电压控制器 | |
CN100471071C (zh) | 三角积分数字转换器 | |
TW200305850A (en) | Digital communication system and method | |
CN109787469A (zh) | 包括外部飞跨电容器和内部飞跨电容器的开关电容dc-dc转换器 | |
CN103746671A (zh) | 一种高增益高补偿范围的均衡滤波器 | |
CN109983691A (zh) | 电荷泵输入电流限制器 | |
CN106788357A (zh) | 驱动电路 | |
US20170141603A1 (en) | Multiple input/multiple output switching converter | |
TW201318336A (zh) | 數位控制功率放大器以及數位控制功率放大器單元 | |
CN109729479A (zh) | 音频播放电路以及音频播放设备 | |
CN107408926A (zh) | 具有自适应开关频率的包络跟踪电路和方法 | |
CN102595279A (zh) | 一种用于音频系统的抑制爆裂音的三级电源供应顺序电路 | |
CN114039562B (zh) | 一种低成本的超频高速跨阻放大器 | |
CN102064825A (zh) | 时钟与数据恢复电路以及具有该电路的集成芯片 | |
CN107493525A (zh) | 蓝牙音箱及音频播放智能控制方法 | |
WO2019051815A1 (zh) | 蜂鸣器控制电路及蜂鸣器 | |
CN103716737A (zh) | 音量调节电路及方法 | |
CN106210975A (zh) | 包含于终端的电压供应电路 | |
CN203645819U (zh) | 音量调节电路 | |
WO2018196507A1 (zh) | 一种pop音的抑制方法、音频输出电路和终端 | |
TWI492523B (zh) | 多級數位控制功率放大器、發射器及相關方法 | |
Liu et al. | A 40Gb/s Linear Redriver with Multi-Band Equalization in 130nm SiGe BiCMOS |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |