CN109088618A - C2mos触发器 - Google Patents
C2mos触发器 Download PDFInfo
- Publication number
- CN109088618A CN109088618A CN201811144170.1A CN201811144170A CN109088618A CN 109088618 A CN109088618 A CN 109088618A CN 201811144170 A CN201811144170 A CN 201811144170A CN 109088618 A CN109088618 A CN 109088618A
- Authority
- CN
- China
- Prior art keywords
- nmos transistor
- grid
- node
- transistor
- phase inverter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/26—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
- H03K3/28—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开了一种C2MOS触发器,包括:五个PMOS晶体管、八个NMOS晶体管和三个反相器;当时钟信号CK为高电平时,将节点X的状态采集到节点Y,并通过第一反相器和第三反相器传输到输出端Q,此时反馈回路不工作;当时钟信号CK为低电平时,输入节点D的状态被采集到节点X,且由第一反相器、第二反相器、第七NMOS晶体管和第八NMOS晶体管组成的反馈回路保持住节点Y的状态,使输出端Q的输出状态保持不变。本发明能够使电路运行在高速数字电路中保持数据的完整性。
Description
技术领域
本发明涉及半导体集成电路领域,特别是涉及一种C2MOS(同步CMOS逻辑)触发器。
背景技术
D触发器是非常重要的电路结构,经常用于分频器、数据恢复等电路结构。
现有的传统D触发器如图1所示,其由7个反相器,4个MOS晶体管和两个与非门组成。
这种传统D触发器存在的缺点是:工作频率有限,不能实现高速运行并保持数据完整。
发明内容
本发明要解决的技术问题是提供一种C2MOS触发器,能够使电路运行在高速数字电路中保持数据的完整性。
为解决上述技术问题,本发明的C2MOS触发器,包括:五个PMOS晶体管、八个NMOS晶体管和三个反相器;
第一PMOS晶体管~第三PMOS晶体管的源极与电源电压VDD端相连接,第一PMOS晶体管的漏极与第五PMOS晶体管的源极相连接,第五PMOS晶体管的漏极、第三PMOS晶体管的漏极与第一NMOS晶体管的漏极、第二PMOS晶体管的栅极和第五NMOS晶体管的栅极相连接,其连接的节点记为X;第二NMOS晶体管与第三NMOS晶体管串联连接在第一NMOS晶体管NM1的源极与地之间;
第一PMOS晶体管的栅极和第二NMOS晶体管的栅极作为触发器的输入端D,第三PMOS晶体管的栅极和第三NMOS晶体管的栅极输入反相的复位信号RB,第五PMOS晶体管的栅极输入时钟信号CK,第一NMOS晶体管的栅极输入反相的时钟信号CKB;
第四PMOS晶体管与第四NMOS晶体管、第五NMOS晶体管依次串联连接在第二PMOS晶体管的漏极与地之间,其中,第四PMOS晶体管的漏极与第四NMOS晶体管的源极连接的节点记为Y,第四PMOS晶体管的的栅极输入反相的时钟信号CKB,第四NMOS晶体管的栅极输入时钟信号CK;
第七NMOS晶体管的漏极和第八NMOS晶体管的漏极与所述节点Y相连接,第七NMOS晶体管的源极和第八NMOS晶体管的源极与第二反相器的输出端相连接,第八NMOS晶体管的栅极输入时钟信号CK,第七NMOS晶体管的栅极输入反相的时钟信号CKB;第一反相器的输入端与所述节点Y相连接,其输出端与第二反相器的输入端、第三反相器的输入端相连接,其连接的节点记为Z,第三反相器的输出端作为触发器的输出端Q;
第六NMOS晶体管的漏极与所述节点Y相连接,其源极接地,其栅极输入复位信号R。
本发明的C2MOS触发器,是具有数据保持反馈回路的C2MOS触发器,使电路运行在高速数字电路中能够保持数据的完整性。
本发明的C2MOS触发器,采用的MOS晶体管数量少,漏电和功耗相对低;所占用的版图面积小,节约成本。
附图说明
下面结合附图与具体实施方式对本发明作进一步详细的说明:
图1是现有的传统D触发器原理图;
图2是所述C2MOS触发器一实施例原理图;
图3是图1所示触发器仿真结果图;
图4是图2所示触发器仿真结果图。
具体实施方式
参见图2所示,所述C2MOS触发器在下面的实施例中,包括:五个PMOS晶体管PM1~PM5、八个NMOS晶体管NM1~NM8和三个反相器FX1~FX3。
PMOS晶体管PM1~PM3的源极与电源电压端VDD相连接,PMOS晶体管PM1的漏极与PMOS晶体管PM5的源极相连接,PMOS晶体管PM5、PM3的漏极与NMOS晶体管NM1的漏极、PMOS晶体管PM2的栅极和NMOS晶体管NM5的栅极相连接,其连接的节点记为X。
NMOS晶体管NM2与NMOS晶体管NM3串联连接在NMOS晶体管NM1的源极与地之间。
PMOS晶体管PM1的栅极和NMOS晶体管NM2的栅极作为触发器的输入端D,PMOS晶体管PM3的栅极和NMOS晶体管NM3的栅极输入反相的复位信号RB(复位信号R经过一级反相器反相后得到信号RB),PMOS晶体管PM5的栅极输入时钟信号CK,NMOS晶体管NM1的栅极输入反相的时钟信号CKB(时钟信号CK经过一级反相器反相后得到信号CKB)。
PMOS晶体管PM4与NMOS晶体管NM4、NM5串联连接在PMOS晶体管PM2的漏极与地之间,其中,PMOS晶体管PM4的漏极与NMOS晶体管NM4的源极连接的节点记为Y。PMOS晶体管PM4的的栅极输入信号CKB,NMOS晶体管NM4的栅极输入信号CK。
NMOS晶体管NM7的漏极和NM8的漏极与所述节点Y相连接,NMOS晶体管NM7的源极和NM8的源极与反相器FX2的输出端相连接。NMOS晶体管NM8的栅极输入时钟信号CK,NMOS晶体管NM7的栅极输入时钟信号CKB。
反相器FX1的输入端与所述节点Y相连接,其输出端与反相器FX2的输入端、FX3的输入端相连接,其连接的节点记为Z。
NMOS晶体管NM6的漏极与所述节点Y相连接,其源极接地,其栅极输入复位信号R(高电平有效)。
反相器FX3的输出端作为触发器的输出端Q。
当时钟信号CK为高电平时,电路将节点X的状态采集到节点Y,并通过反相器FX1和反相器FX3传输到输出节点Q,此时反馈回路不工作,当时钟信号CK为低电平时,输入节点D的状态被采集到节点X,且由反相器FX1、反相器FX2、NMOS晶体管NM8和NMOS晶体管NM7组成的反馈回路保持住节点Y的状态,使Q的输出状态保持不变。因此,本发明使电路运行在高速数字电路中能够保持数据的完整性。
所述反馈回路,当存储单元不进行新的数据采样时,即时钟信号CK不进行翻转(为低电平时),反馈回路能保持住存储单元上次采样的结果,并输出。
当需要复位时,输入复位信号R为高电平,反相的复位信号RB低电平。则节点X被PMOS晶体管PM3置为高电平,节点Y被NMOS晶体管NM6置为低电平,则输出Q成功被复位为低电平。
仿真结果
参见图3,经过仿真,传统的触发器电路,工作频率有限,不能实现高速运行并保持数据完整。
参见图4,本发明的C2MOS触发器电路,能够使得电路运行在高速数字电路中保持数据的完整性。其中,标号A表示保持“0”,标号B表示保持“1”。
以上通过具体实施方式对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。
Claims (4)
1.一种C2MOS触发器,其特征在于,包括:五个PMOS晶体管、八个NMOS晶体管和三个反相器;
第一PMOS晶体管~第三PMOS晶体管的源极与电源电压VDD端相连接,第一PMOS晶体管的漏极与第五PMOS晶体管的源极相连接,第五PMOS晶体管的漏极、第三PMOS晶体管的漏极与第一NMOS晶体管的漏极、第二PMOS晶体管的栅极和第五NMOS晶体管的栅极相连接,其连接的节点记为X;第二NMOS晶体管与第三NMOS晶体管串联连接在第一NMOS晶体管NM1的源极与地之间;
第一PMOS晶体管的栅极和第二NMOS晶体管的栅极作为触发器的输入端D,第三PMOS晶体管的栅极和第三NMOS晶体管的栅极输入反相的复位信号RB,第五PMOS晶体管的栅极输入时钟信号CK,第一NMOS晶体管的栅极输入反相的时钟信号CKB;
第四PMOS晶体管与第四NMOS晶体管、第五NMOS晶体管依次串联连接在第二PMOS晶体管的漏极与地之间,其中,第四PMOS晶体管的漏极与第四NMOS晶体管的源极连接的节点记为Y,第四PMOS晶体管的的栅极输入反相的时钟信号CKB,第四NMOS晶体管的栅极输入时钟信号CK;
第七NMOS晶体管的漏极和第八NMOS晶体管的漏极与所述节点Y相连接,第七NMOS晶体管的源极和第八NMOS晶体管的源极与第二反相器的输出端相连接,第八NMOS晶体管的栅极输入时钟信号CK,第七NMOS晶体管的栅极输入反相的时钟信号CKB;第一反相器的输入端与所述节点Y相连接,其输出端与第二反相器的输入端、第三反相器的输入端相连接,其连接的节点记为Z,第三反相器的输出端作为触发器的输出端Q;
第六NMOS晶体管的漏极与所述节点Y相连接,其源极接地,其栅极输入复位信号R。
2.如权利要求1所述的触发器,其特征在于:当时钟信号CK为高电平时,将节点X的状态采集到节点Y,并通过第一反相器和第三反相器传输到输出端Q,此时反馈回路不工作;当时钟信号CK为低电平时,输入节点D的状态被采集到节点X,且由第一反相器、第二反相器、第七NMOS晶体管和第八NMOS晶体管组成的反馈回路保持住节点Y的状态,使输出端Q的输出状态保持不变。
3.如权利要求2所述的触发器,其特征在于:当存储单元不进行新的数据采样时,即时钟信号CK不进行翻转,反馈回路能保持住存储单元上次采样的结果,并输出。
4.如权利要求1所述的触发器,其特征在于:当需要复位时,输入复位信号R为高电平,反相的复位信号RB低电平;则节点X被第三PMOS晶体管置为高电平,节点Y被第六NMOS晶体管置为低电平,则输出端Q成功被复位为低电平。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811144170.1A CN109088618B (zh) | 2018-09-29 | 2018-09-29 | C2mos触发器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811144170.1A CN109088618B (zh) | 2018-09-29 | 2018-09-29 | C2mos触发器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109088618A true CN109088618A (zh) | 2018-12-25 |
CN109088618B CN109088618B (zh) | 2022-05-20 |
Family
ID=64842816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811144170.1A Active CN109088618B (zh) | 2018-09-29 | 2018-09-29 | C2mos触发器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109088618B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110690215A (zh) * | 2019-11-13 | 2020-01-14 | 上海华力微电子有限公司 | 基于FinFET小面积标准单元的版图结构 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1337781A (zh) * | 2000-06-06 | 2002-02-27 | 德克萨斯仪器股份有限公司 | 触发器设计的改进 |
KR20070034177A (ko) * | 2005-09-23 | 2007-03-28 | 한국과학기술원 | 셋/리셋 래치 회로, 시미트 트리거 회로 및 셋/리셋 래치회로를 이용한 모바일 기반의 d형 플립 플롭 회로와주파수 분배기 회로 |
US20070069789A1 (en) * | 2005-09-29 | 2007-03-29 | Hynix Semiconductor Inc. | Flip-flop circuit |
CN101079614A (zh) * | 2007-06-18 | 2007-11-28 | 清华大学 | 低功耗低时钟摆幅d触发器 |
CN102082561A (zh) * | 2011-03-03 | 2011-06-01 | 北京大学 | Soi时钟双边沿静态d触发器 |
KR20120121866A (ko) * | 2011-04-27 | 2012-11-06 | 엔비디아 코포레이션 | 단일 트리거 저 에너지 플립 플롭 회로 |
US20140266401A1 (en) * | 2013-03-15 | 2014-09-18 | Bong Il Park | Data-retained power-gating circuit and devices including the same |
CN107528568A (zh) * | 2017-08-28 | 2017-12-29 | 天津大学 | 具有数据保持反馈回路的tspc触发器 |
-
2018
- 2018-09-29 CN CN201811144170.1A patent/CN109088618B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1337781A (zh) * | 2000-06-06 | 2002-02-27 | 德克萨斯仪器股份有限公司 | 触发器设计的改进 |
KR20070034177A (ko) * | 2005-09-23 | 2007-03-28 | 한국과학기술원 | 셋/리셋 래치 회로, 시미트 트리거 회로 및 셋/리셋 래치회로를 이용한 모바일 기반의 d형 플립 플롭 회로와주파수 분배기 회로 |
US20070069789A1 (en) * | 2005-09-29 | 2007-03-29 | Hynix Semiconductor Inc. | Flip-flop circuit |
CN101079614A (zh) * | 2007-06-18 | 2007-11-28 | 清华大学 | 低功耗低时钟摆幅d触发器 |
CN102082561A (zh) * | 2011-03-03 | 2011-06-01 | 北京大学 | Soi时钟双边沿静态d触发器 |
KR20120121866A (ko) * | 2011-04-27 | 2012-11-06 | 엔비디아 코포레이션 | 단일 트리거 저 에너지 플립 플롭 회로 |
US20140266401A1 (en) * | 2013-03-15 | 2014-09-18 | Bong Il Park | Data-retained power-gating circuit and devices including the same |
CN107528568A (zh) * | 2017-08-28 | 2017-12-29 | 天津大学 | 具有数据保持反馈回路的tspc触发器 |
Non-Patent Citations (2)
Title |
---|
RYOSUKE NOGUCHI等: "A 25-Gb/s 13 mW clock and data recovery using C2MOS D-flip-flop in 65-nm CMOS", 《2018 INTERNATIONAL SYMPOSIUM ON VLSI DESIGN, AUTOMATION AND TEST (VLSI-DAT)》 * |
张立彬等: "高性能电流型CMOS显性脉冲触发器设计", 《浙江大学学报(理学版)》 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110690215A (zh) * | 2019-11-13 | 2020-01-14 | 上海华力微电子有限公司 | 基于FinFET小面积标准单元的版图结构 |
Also Published As
Publication number | Publication date |
---|---|
CN109088618B (zh) | 2022-05-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104050305B (zh) | 一种tc‑bc转换的电路单元 | |
CN109379061A (zh) | 带置位功能的tspc触发器 | |
CN104052434B (zh) | 一种时钟变换电路 | |
CN202550987U (zh) | 一种上电复位电路 | |
CN106796813A (zh) | 时钟选通触发器 | |
JP5284211B2 (ja) | 半導体集積回路 | |
CN102799211A (zh) | 内部时钟门控装置 | |
US3679913A (en) | Binary flip-flop employing insulated gate field effect transistors and suitable for cascaded frequency divider operation | |
CN105391444A (zh) | 一种分频电路和电子装置 | |
CN104933982A (zh) | 移位寄存单元、移位寄存器、栅极驱动电路和显示装置 | |
CN109088618A (zh) | C2mos触发器 | |
CN104205650B (zh) | 基于反相器和开关电容器的静噪检测器装置和方法 | |
CN103346780A (zh) | Mos管与单电子晶体管混合结构的可复用逻辑门 | |
Patel et al. | Comparative analysis of adiabatic logic techniques | |
CN109951175A (zh) | D触发器 | |
CN109525222A (zh) | 一种单相时钟双边沿d触发器 | |
CN111769826B (zh) | 一种带置位复位功能的tspc触发器 | |
CN105958975B (zh) | 一种基于FinFET器件的脉冲型D触发器 | |
CN109150138A (zh) | 锁存器 | |
CN105850043A (zh) | 半导体集成电路、锁存电路以及触发器 | |
CN108233920A (zh) | 3/4双模分频器 | |
Kumar et al. | Enabling concurrent clock and power gating in 32 bit ROM | |
CN104065372B (zh) | 具重置功能的电流型d型锁存器及其相关电路 | |
Sushma et al. | Low power high speed D flip flop design using improved SVL technique | |
CN202435358U (zh) | 基于set/mos混合结构的d触发器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |