CN109064908B - 阵列基板和显示面板 - Google Patents

阵列基板和显示面板 Download PDF

Info

Publication number
CN109064908B
CN109064908B CN201811288447.8A CN201811288447A CN109064908B CN 109064908 B CN109064908 B CN 109064908B CN 201811288447 A CN201811288447 A CN 201811288447A CN 109064908 B CN109064908 B CN 109064908B
Authority
CN
China
Prior art keywords
display area
array substrate
driving chip
data line
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811288447.8A
Other languages
English (en)
Other versions
CN109064908A (zh
Inventor
吴浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Microelectronics Co Ltd filed Critical Xiamen Tianma Microelectronics Co Ltd
Priority to CN201811288447.8A priority Critical patent/CN109064908B/zh
Priority to US16/227,471 priority patent/US11189644B2/en
Publication of CN109064908A publication Critical patent/CN109064908A/zh
Application granted granted Critical
Publication of CN109064908B publication Critical patent/CN109064908B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate

Abstract

本发明公开了一种阵列基板和显示面板,阵列基板包括显示区、非显示区以及至少一个开口区;显示区包括第一显示区和第二显示区,第二显示区包括沿第二方向延伸的第一边缘部,第一边缘部朝向第二显示区内部凹陷形成开口区;非显示区包括第一非显示区和第二非显示区,第一非显示区包括沿第一方向平行排布的第一子非显示区和第二子非显示区,第二非显示区位于开口区的周边;阵列基板包括第一数据线和第二数据线。显示面板包括上述阵列基板。本发明通过驱动芯片在非显示区内不同位置的设置,来平衡第一数据线和第二数据线之间的负载差异,避免分屏造成的显示不良现象,从而提升利用该阵列基板制作的显示面板的显示品质和显示效果。

Description

阵列基板和显示面板
技术领域
本发明涉及显示技术领域,更具体地,涉及一种阵列基板和显示面板。
背景技术
传统的显示装置中,例如显示器、电视机、手机、平板电脑等的屏幕通常为规则的矩形,但是,随着显示技术的不断发展以及用户对显示装置外形的多样化需求,单纯的矩形显示装置已经不能满足消费者的需求,因此,多种形状的显示装置应运而生。现有技术中,显示面板的形状经常被设计为规则矩形以外的形状,这类显示面板通常就被称为异形显示面板。异形显示面板可以使显示装置的屏幕形状呈现多样化设计,可以应用到例如广告展示屏、信息指示屏、车载显示屏、智能手表、智能手环、VR/AR眼镜等产品中,用途十分广泛。此外,异形显示面板的形状设计还可以避开显示装置前面板上的一些功能模块,例如摄像头模块、传感器模块或扬声器模块等,从而提高显示装置的屏占比,使显示效果更加突出,因此异形显示面板得到了越来越广泛的应用。
异形显示面板包括常规显示区和异形显示区,由于常规显示区和异形显示区的形状不同,因此,排布在常规显示区内的信号线和排布在异形显示区内的信号线的长度和负载也就不同,进而导致对常规显示区和异形显示区中子像素的充电程度不同,使异形显示面板所显示的画面出现分屏现象,影响显示效果。
因此,如何提供一种可以减小异形显示面板负载差异,避免产生分屏现象,从而提升显示效果和显示品质的显示面板,是本领域技术人员亟待解决的技术问题。
发明内容
有鉴于此,本发明提供了一种阵列基板,包括:显示区、非显示区以及至少一个开口区;显示区包括沿第一方向上平行排布的第一显示区和第二显示区,第二显示区包括沿第二方向延伸的第一边缘部,第一边缘部朝向第二显示区内部凹陷形成开口区;非显示区包括第一非显示区和第二非显示区,沿第二方向,第一非显示区位于显示区的一侧,第一非显示区包括沿第一方向平行排布的第一子非显示区和第二子非显示区,第一子非显示区与第一显示区对应设置,第二子非显示区与第二显示区对应设置,第二非显示区位于开口区的周边;阵列基板包括多条数据线,数据线包括第一数据线和第二数据线,第一数据线位于第一显示区且沿第二方向延伸,第二数据线包括第一分部、第二分部以及绕线部,第一分部和第二分部均位于第二显示区且沿第二方向延伸,绕线部位于第二非显示区;阵列基板包括至少一个驱动芯片,驱动芯片与数据线电连接,驱动芯片在阵列基板上的正投影至少部分位于第二子非显示区中,其中,第一方向与第二方向垂直。
基于同一发明思想,本发明还提供了一种阵列基板,包括:显示区、非显示区以及至少一个开口区;显示区包括沿第一方向上平行排布的第一显示区和第二显示区,第二显示区包括沿第二方向延伸的第一边缘部,第一边缘部朝向第二显示区内部凹陷形成开口区;非显示区包括第一非显示区、第二非显示区,沿第二方向,第一非显示区位于显示区的一侧,第二非显示区位于开口区的周边;非显示区还包括第三非显示区和第四非显示区,第三非显示区、开口区和第四非显示区沿第二方向排布;阵列基板包括第三驱动芯片和第四驱动芯片,第三驱动芯片在阵列基板上的正投影位于第一非显示区,第四驱动芯片在阵列基板上的正投影位于第三非显示区、第四非显示区二者之一;阵列基板包括多条数据线,数据线包括第一数据线和第二数据线,第一数据线位于第一显示区且沿第二方向延伸,第一数据线与第三驱动芯片电连接;第二数据线至少部分穿过第二非显示区,第二数据线包括第一部、第二部,第一部包括沿第二方向延伸的第一子部和沿第一方向延伸的第一弯折部,第一子部包括位于第二显示区的一部分和穿过第二非显示区的另一部分,第一弯折部位于第二显示区且与第四驱动芯片电连接;第二部包括沿第二方向延伸的第二子部和沿第一方向延伸的第二弯折部,第二子部和第二弯折部均位于第二显示区,且第二弯折部与第四驱动芯片电连接;其中,第一方向与第二方向垂直。
基于同一发明思想,本发明还提供了一种显示面板,包括上述阵列基板。
与现有技术相比,本发明提供的阵列基板和显示面板,至少实现了如下的有益效果:
通过在第一方向上,使驱动芯片在阵列基板上的位置更靠近开口区所在阵列基板的一侧,驱动芯片在第一非显示区内沿第一方向上的不对称设计,可以使第二数据线与驱动芯片电连接时,减少与驱动芯片之间连接线的长度,均衡因第二数据线长度增加导致的第一数据线和第二数据线之间的负载差异;或者,本发明还可以使与第二数据线电连接的驱动芯片位于开口区两侧的非显示区内,从而可以在减小开口区周边第二非显示区宽度的同时,还能减小第二数据线与驱动芯片之间连接线的长度。因此本发明的技术方案可以平衡第一数据线和第二数据线之间的负载差异,避免第一显示区和第二显示区之间分屏造成的显示不良现象,从而提升利用该阵列基板制作的显示面板的显示品质和显示效果。
当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1是本发明实施例提供的一种阵列基板的平面结构示意图;
图2是本发明实施例提供的另一种阵列基板的平面结构示意图;
图3是本发明实施例提供的另一种阵列基板的平面结构示意图;
图4是本发明实施例提供的另一种阵列基板的平面结构示意图;
图5是本发明实施例提供的另一种阵列基板的平面结构示意图;
图6是本发明实施例提供的另一种阵列基板的平面结构示意图;
图7是本发明实施例提供的另一种阵列基板的平面结构示意图;
图8是本发明实施例提供的另一种阵列基板的平面结构示意图;
图9是本发明实施例提供的另一种阵列基板的平面结构示意图;
图10是本发明实施例提供的另一种阵列基板的平面结构示意图;
图11是本发明实施例提供的另一种阵列基板的平面结构示意图;
图12是本发明实施例提供的另一种阵列基板的平面结构示意图;
图13是本发明实施例提供的另一种阵列基板的平面结构示意图;
图14是本发明实施例提供的另一种阵列基板的平面结构示意图;
图15是本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
请参考图1,图1是本发明实施例提供的一种阵列基板的平面结构示意图,本实施例提供的一种阵列基板,包括:显示区AA、非显示区NA以及至少一个开口区00,非显示区NA围绕显示区AA设置。
显示区AA包括沿第一方向X上平行排布的第一显示区AA1和第二显示区AA2,第二显示区AA2包括沿第二方向Y延伸的第一边缘部01,第一边缘部01朝向第二显示区12内部凹陷形成开口区00。
非显示区NA包括第一非显示区NA1和第二非显示区NA2,沿第二方向Y,第一非显示区NA1位于显示区AA的一侧,第一非显示区NA1包括沿第一方向X平行排布的第一子非显示区NA11和第二子非显示区NA12,第一子非显示区NA11与第一显示区AA1对应设置,第二子非显示区NA12与第二显示区AA2对应设置,第二非显示区NA2位于开口区00的周边。
阵列基板包括多条数据线S(附图1为清楚示意本实施例的技术方案,仅画出几条数据线示例说明),数据线S包括第一数据线S1和第二数据线S2,第一数据线S1位于第一显示区AA1且沿第二方向Y延伸,第二数据线S2包括第一分部S21、第二分部S22以及绕线部S23,第一分部S21和第二分部S22均位于第二显示区AA2且沿第二方向Y延伸,绕线部S23位于第二非显示区NA2。
阵列基板包括至少一个驱动芯片1,驱动芯片1与数据线S电连接,驱动芯片1在阵列基板上的正投影至少部分位于第二子非显示区NA12中,其中,第一方向X与第二方向Y垂直。
具体而言,本实施例提供的阵列基板包括至少一个开口区00,并且开口区00是通过沿第二方向Y延伸的第一边缘部01朝向第二显示区AA2内部凹陷形成的,而本实施例部分数据线S也是沿第二方向Y延伸,即本实施例的阵列基板为开口区00是在第二方向Y上侧边的异形阵列基板,这种异形阵列基板可以满足消费者所需的外形多样化的需求,用途十分广泛。
阵列基板的显示区AA包括沿第一方向X上平行排布的第一显示区AA1和第二显示区AA2,第一数据线S1位于第一显示区AA1且沿第二方向Y延伸,第二数据线S2包括第一分部S21、第二分部S22以及绕线部S23,第一分部S21和第二分部S22均位于第二显示区AA2且沿第二方向Y延伸,绕线部S23位于开口区00周边的第二非显示区NA2,即部分第二数据线S2在开口区00周边的第二非显示区NA2通过绕线排布,从而使同一条第二数据线S2的第一分部S21、绕线部S23、第二分部S22可以接收相同的控制信号,使信号不间断,提高显示效果和显示品质。
阵列基板包括至少一个驱动芯片1,驱动芯片1与数据线S电连接,从而为数据线S提供驱动控制信号,驱动芯片1在阵列基板上的正投影至少部分位于第二子非显示区NA12中;由于沿第二方向Y,第二子非显示区NA12位于显示区AA的一侧且第二子非显示区NA12与第二显示区AA2对应设置,即在第一方向X上,第二子非显示区NA12相比于第一子非显示区NA11而言,更靠近开口区00所在阵列基板的一侧,那么本实施例使驱动芯片1在阵列基板上的正投影至少部分位于第二子非显示区NA12中,即在第一方向X上,使驱动芯片1在阵列基板上的位置更靠近开口区00所在阵列基板的一侧。
由于第二数据线S2存在绕线部S23,因而第二数据线S2的长度大于第一数据线S1,相应的第二数据线S2和第一数据线S1之间存在负载差异。数据线S用于传输像素电压信号,当第二数据线S2和第一数据线S1存在负载差异时,会导致第二数据线S2和第一数据线S1所电连接的像素(图中未示意)的显示效果存在差异,从而导致第一显示区AA1和第二显示区AA2显示效果不均一,出现分屏现象。
为了改善分屏现象,本实施例中,沿第一方向X,设置驱动芯片1在阵列基板上的位置更靠近开口区00的一侧,增加第一数据线S1和驱动芯片1之间的第一连接线21的长度,并减小第二数据线S2与驱动芯片1之间的第二连接线22的长度,使第一数据线S1和第一连接线21的总长度、第二数据线S2和第二连接线22的总长度趋于一致,从而使第一数据线S1和第二数据线S2的负载均衡,缩小第二数据线S2和第一数据线S1所电连接的像素(图中未示意)之间显示效果的差异,从而使第一显示区AA1和第二显示区AA2显示效果趋于均一,尽量避免出现分屏现象。本实施例的驱动芯片1在第一非显示区NA1内沿第一方向X上的不对称设计,可以均衡第一数据线S1和第二数据线S2之间的长度差异,从而均衡第一数据线S1和第二数据线S2之间的负载差异,避免第一显示区AA1和第二显示区AA2之间显示不均一造成的分屏现象,从而提升利用该阵列基板制作的显示面板的显示品质和显示效果。
需要说明的是,本实施例的第一方向X与第二方向Y相互垂直,通常的,第一方向X即为阵列基板上扫描线(图中未示意)的延伸方向,即行方向,第二方向Y则为与行方向垂直的列方向。本实施例仅说明了在第一方向X上,驱动芯片1在阵列基板上的位置更靠近开口区00所在阵列基板的一侧,至于具体驱动芯片1靠近开口区00所在阵列基板的一侧的程度,本实施例在此不作具体限制,只需满足该驱动芯片1的设置位置可以达到平衡第一数据线S1和第二数据线S2之间的负载,避免第一显示区AA1和第二显示区AA2之间分屏造成的显示不良现象的效果即可。
在一些可选实施例中,请参考图2,图2是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例中,驱动芯片1为长条状结构,驱动芯片1沿其长度方向包括第一端A和第二端B,在第一方向X上,第一端A为驱动芯片1靠近第一边缘部01一侧,第二端B为驱动芯片1远离第一边缘部01一侧,第一端A到显示区AA侧边的垂直距离小于第二端B到显示区AA侧边的垂直距离,驱动芯片1沿其长度方向的轴心线所在的方向为第三方向Z,第三方向Z与第一方向X形成的锐角夹角为第一夹角。
本实施例进一步限定了驱动芯片1为长条状结构,为了进一步平衡第一数据线S1和第二数据线S2之间的负载,使驱动芯片1在第一非显示区内设置为倾斜结构,即沿驱动芯片1长度方向的第一端A到显示区AA侧边的垂直距离小于第二端B到显示区AA侧边的垂直距离,从而进一步减小了第二数据线S2与第一端A位置处的驱动芯片1之间第二连接线22的长度,加长了第一数据线S1与第二端B位置处的驱动芯片1之间第一连接线21的长度,以使该长条状结构的驱动芯片1的轴心线所在的第三方向Z与第一方向X形成如图2所示的第一夹角(并且此第一夹角为锐角结构),进一步避免第一显示区AA1和第二显示区AA2之间分屏造成的显示不良现象,以进一步提升利用该阵列基板制作的显示面板的显示品质和显示效果。
在一些可选实施例中,请继续参考图2,本实施例中,第一夹角为α,其中α≤15°。
本实施例进一步限定了驱动芯片1沿其长度方向的轴心线所在第三方向Z与第一方向X形成的锐角夹角,即第一夹角α的角度范围,使α≤15°,因为如果α越大,则轴心线第一端A位置处的驱动芯片1越靠近显示区AA的侧边,其倾斜角度越大,虽然能更进一步减小第二数据线S2与第一端A位置处的驱动芯片1之间第二连接线22的长度,更进一步加长第一数据线S1与第二端B位置处的驱动芯片1之间第一连接线21的长度,更加平衡第一数据线S1和第二数据线S2之间的负载差异,但是驱动芯片1倾斜角度过大,会造成第一非显示区NA1在第二方向Y上的宽度变宽,从而增大了阵列基板非显示区的边框宽度,不利于窄边框化显示面板的实现。因此将第一夹角α的角度范围,限定在α≤15°的范围内,既能很好的平衡第一数据线S1和第二数据线S2之间的负载差异,避免分屏现象的产生,还能有利于窄边框显示面板的实现,提高显示品质和显示效果。
在一些可选实施例中,请参考图3,图3是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例中,驱动芯片1包括第一驱动芯片11和第二驱动芯片12,第一驱动芯片11和第二驱动芯片12均位于第一非显示区NA1,第一驱动芯片11和第二驱动芯片12均为长条状结构。
本实施例进一步提供了驱动芯片1的数量为两个的实施例,即驱动芯片包括第一驱动芯片11和第二驱动芯片12,并且第一驱动芯片11和第二驱动芯片12均位于第一非显示区NA1,用于与数据线S电连接,为数据线S提供驱动信号。第一驱动芯片11和第二驱动芯片12均为长条状结构,使其在第一非显示区NA1内沿其长度方向排布时,至少第一驱动芯片11和第二驱动芯片12其中的一者相对于另一者而言,在第一方向X上更靠近阵列基板开口区00一侧,从而在第一驱动芯片11和第二驱动芯片12与数据线S电连接时,可以减少靠阵列基板开口区00一侧的第二数据线S2与驱动芯片1之间第二连接线22的长度,平衡第一数据线S1和第二数据线S2之间的负载差异,避免分屏。
在一些可选实施例中,请参考图3和图4,图4是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例中,第一驱动芯片11在阵列基板上的正投影至少部分位于第二子非显示区NA12,第二驱动芯片12在阵列基板上的正投影位于第二子非显示区NA12。
本实施例进一步限定了第二驱动芯片12在第一方向X上更靠近阵列基板开口区00一侧,且第二驱动芯片12在阵列基板上的正投影位于第二子非显示区NA12,而第一驱动芯片11在阵列基板上的正投影至少部分位于第二子非显示区NA12,即第一驱动芯片11在阵列基板上的正投影可以一部分位于第二子非显示区NA12、一部分位于第一子非显示区NA11(如图3所示),第一驱动芯片11在阵列基板上的正投影还可以全部位于第二子非显示区NA12(如图4所示),两种设计结构均能使第一驱动芯片11和第二驱动芯片12与数据线S电连接时,平衡第一数据线S1和第二数据线S2之间的负载差异,避免分屏现象的产生。
需要说明的是,本实施例仅是说明了第一驱动芯片11和第二驱动芯片12在第一非显示区NA1中的几种可以避免分屏的设置位置,对于第一数据线S1和第二数据线S2与第一驱动芯片11和第二驱动芯片12的具体连接方式,本实施例在此不作具体限制,只需满足可以减小第二数据线S2与驱动芯片1之间第二连接线22的长度即可。
在一些可选实施例中,请参考图5,图5是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例中,第一驱动芯片11在阵列基板上的正投影位于第一子非显示区NA11,第二驱动芯片12在阵列基板上的正投影位于第二子非显示区NA12。
本实施例进一步限定了第二驱动芯片12在第一方向X上更靠近阵列基板开口区00一侧,且第一驱动芯片11在阵列基板上的正投影位于第一子非显示区NA11,第二驱动芯片12在阵列基板上的正投影位于第二子非显示区NA12,从而可以使第一驱动芯片11和第二驱动芯片12与数据线S电连接时,位于第二子非显示区NA12的第二驱动芯片尽量只与包括绕线部S23的第二数据线S2电连接,从而减小第二数据线S2与第二驱动芯片12之间第二连接线22的长度,而位于第一子非显示区NA11的第一驱动芯片11可以根据实际设计需求,选择只与第一数据线S1电连接,也可以选择与第一数据线S1和部分第二数据线S2电连接,本实施例不作具体限制,只需可以平衡第一数据线S1和第二数据线S2之间的负载差异即可。
在一些可选实施例中,请参考图6-8,图6是本发明实施例提供的另一种阵列基板的平面结构示意图,图7是本发明实施例提供的另一种阵列基板的平面结构示意图,图8是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例中,沿第二方向Y上,设定第一驱动芯片11的几何中心到显示区AA侧边的垂直距离为M1,设定第二驱动芯片12的几何中心到显示区AA侧边的垂直距离为M2,其中,M1大于M2,且M1与M2的差值不大于3mm。
本实施例进一步限定了第一驱动芯片11和第二驱动芯片12的几何中心到显示区AA侧边的垂直距离是不同的,即第一驱动芯片11和第二驱动芯片12的轴心线在第一方向X上,不在同一直线上,由于M1大于M2,则第一驱动芯片11相对于第二驱动芯片12而言,第二驱动芯片12在第二方向Y上更靠近显示区AA,那么在两个驱动芯片1同时与数据线S电连接时,由于第二驱动芯片12在第二方向Y上更靠近显示区AA,从而可以减小第二驱动芯片12与数据线S之间连接线的长度,第一驱动芯片11在第二方向Y上更远离显示区AA,从而可以加长第一驱动芯片11与数据线S之间连接线的长度,以平衡因第一数据线S1和第二数据线S2之间长度不同带来的负载差异,避免分屏现象的产生。本实施例进一步限定了M1与M2的差值不大于3mm,即使第一驱动芯片11和第二驱动芯片12在第二方向Y上的间距不会相差太多,从而既能达到平衡第一数据线S1和第二数据线S2之间的负载,避免分屏现象的产生的效果,还能避免边框的加大,有利于窄边框显示面板的实现,提高显示品质和显示效果。
需要说明的是,本实施例的技术方案不仅适用于图6-图8所示的阵列基板包括两个驱动芯片1的情况,如图6所示,第一驱动芯片11在阵列基板上的正投影一部分位于第二子非显示区NA12、一部分位于第一子非显示区NA11,第二驱动芯片12位于第二子非显示区NA12;如图7所示,第一驱动芯片11和第二驱动芯片12在阵列基板上的正投影全部位于第二子非显示区NA12;如图8所示,第一驱动芯片11在阵列基板上的正投影位于第一子非显示区NA11,第二驱动芯片12在阵列基板上的正投影位于第二子非显示区NA12;还适用于其他多个驱动芯片1的情况,只需使在第一方向X上最靠近阵列基板开口区00一侧的驱动芯片在第二方向Y上最靠近显示区AA即可,本实施例在此不作赘述。
在一些可选实施例中,请参考图9-图11,图9是本发明实施例提供的另一种阵列基板的平面结构示意图,图10是本发明实施例提供的另一种阵列基板的平面结构示意图,图11是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例中,第一驱动芯片11沿其长度方向的轴心线L1与第一方向X平行,第二驱动芯片12沿其长度方向包括第三端C和第四端D,在第一方向X上,第三端A为第二驱动芯片12靠近第一边缘部01一侧,第四端D为第二驱动芯片12远离第一边缘部01一侧,第三端C到显示区AA侧边的垂直距离小于第四端D到显示区AA侧边的垂直距离,第二驱动芯片12沿其长度方向的轴心线L2所在的方向为第四方向W,第四方向W与第一方向X形成的锐角夹角为第二夹角。
本实施例的驱动芯片1包括为长条状结构第一驱动芯片11和第二驱动芯片12,其在第一非显示区NA1内的设置位置可以参考图3-图5所示,为了进一步平衡第一数据线S1和第二数据线S2之间的负载,可以使在第一方向X上靠近阵列基板开口区00一侧的第二驱动芯片12在第一非显示区内设置为倾斜结构,即沿第二驱动芯片12长度方向的第三端C到显示区AA侧边的垂直距离小于第四端D到显示区AA侧边的垂直距离,从而进一步减小了第二数据线S2与第三端C位置处的第二驱动芯片12之间第二连接线22的长度,加长了第一数据线S1与第四端D位置处的第二驱动芯片12之间第一连接线21的长度,以使轴心线L2所在的第四方向W与第一方向X形成如图9-11所示第二夹角的此锐角夹角结构,进一步避免第一显示区AA1和第二显示区AA2之间分屏造成的显示不良现象,以进一步提升利用该阵列基板制作的显示面板的显示品质和显示效果。
需要说明的是,本实施例的技术方案不仅适用于图9-图11所示的阵列基板包括两个驱动芯片1的情况,如图9所示,第一驱动芯片11在阵列基板上的正投影一部分位于第二子非显示区NA12、一部分位于第一子非显示区NA11,第二驱动芯片12位于第二子非显示区NA12;如图10所示,第一驱动芯片11和第二驱动芯片12在阵列基板上的正投影全部位于第二子非显示区NA12;如图11所示,第一驱动芯片11在阵列基板上的正投影位于第一子非显示区NA11,第二驱动芯片12在阵列基板上的正投影位于第二子非显示区NA12;还适用于其他多个驱动芯片1的情况,只需使在第一方向X上最靠近阵列基板开口区00一侧的驱动芯片设计为倾斜结构即可,本实施例在此不作赘述。
在一些可选实施例中,请继续参考图9-图11,本实施例中,第二夹角为β,其中β≤15°。
本实施例进一步限定了第二驱动芯片12沿其长度方向的轴心线L2所在第四方向W与第一方向X形成的锐角夹角,即第二夹角β的角度范围,使β≤15°,因为如果β越大,则轴心线L2第三端C位置处的第二驱动芯片12越靠近显示区AA的侧边,其倾斜角度越大,虽然能更进一步减小第二数据线S2与第三端C位置处的第二驱动芯片12之间第二连接线22的长度,更进一步加长第一数据线S1与第四端D位置处的第二驱动芯片12之间第一连接线21的长度,更加平衡第一数据线S1和第二数据线S2之间的负载差异,但是第二驱动芯片12倾斜角度过大,会造成第一非显示区NA1在第二方向Y上的宽度变宽,从而增大了阵列基板非显示区的边框宽度,不利于窄边框化显示面板的实现。因此将第二夹角β的角度范围,限定在β≤15°的范围内,既能很好的平衡第一数据线S1和第二数据线S2之间的负载差异,避免分屏现象的产生,还能有利于窄边框显示面板的实现,提高显示品质和显示效果。
在一些可选实施例中,请继续参考图3-图5,本实施例中,第一驱动芯片11沿其长度方向的轴心线与第一方向X平行,第二驱动芯片12沿其长度方向的轴心线与第一方向X平行,且在第一方向X上,第一驱动芯片11的长度L3大于第二驱动芯片12的长度L4。
本实施例针对第一非显示区NA1设置两个长条状结构驱动芯片1的技术方案,进一步限定了第一驱动芯片11和第二驱动芯片12沿其长度方向的轴心线均与第一方向X平行,且在第一方向X上,第一驱动芯片11的长度L3大于第二驱动芯片12的长度L4,即在第一方向X上,靠近阵列基板开口区00一侧的第二驱动芯片12的长度较小,由于阵列基板上第一显示区AA1的范围一般要比第二显示区AA2的范围大,那么第一数据线S1的数量相比于第二数据线S2的数量而言,第二数据线S2数量较少,将与第二数据线S2电连接的第二驱动芯片12的长度设计相对小一点,可以在达到平衡第一数据线S1和第二数据线S2之间负载效果的同时,还能充分利用第一非显示区NA1剩余的空间布设第一驱动芯片11,使第一数据线S1与第一驱动芯片11之间的第一连接线21尽可能的加长更进一步达到避免分屏的效果,提升显示品质。
在一些可选实施例中,请参考图12和图13,图12是本发明实施例提供的另一种阵列基板的平面结构示意图,图13是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例中,第一驱动芯片11与至少部分第一数据线S1电连接,第二驱动芯片12与第二数据线S2电连接。
本实施例进一步说明了第一驱动芯片11和第二驱动芯片12与第一数据线S1和第二数据线S2的连接关系,第一驱动芯片11与至少部分第一数据线S1电连接,第二驱动芯片12与第二数据线S2电连接,即第一驱动芯片11可以与部分第一数据线S1电连接,第二驱动芯片12与剩余的第一数据线S1和全部第二数据线S2电连接(如图12所示),还可以第一驱动芯片11与全部第一数据线S1电连接,第二驱动芯片12与全部第二数据线S2电连接(如图13所示),在生产制作过程中,可根据实际需求进行设计,均能使第二数据线S2与第二驱动芯片12之间的第二连接线22的长度变小,从而平衡第一数据线S1和第二数据线S2之间的负载差异,避免分屏现象的产生。
需要说明的是,本实施例的图12和图13仅是以第一驱动芯片11位于第一子非显示区NA11,第二驱动芯片12位于第二子非显示区NA12进行示例说明数据线S和驱动芯片1的连接结构,本领域技术人员可参考图12和图13、结合参考图3-图5了解,当第一驱动芯片11和第二驱动芯片12在第一非显示区NA1内的其他布设结构时,数据线S和驱动芯片1的连接结构,本实施例在此不作赘述。
请参考图14,图14是本发明实施例提供的另一种阵列基板的平面结构示意图,本实施例提供的一种阵列基板,包括:显示区AA’、非显示区NA’以及至少一个开口区000,非显示区NA’围绕显示区AA’设置;
显示区AA’包括沿第一方向X’上平行排布的第一显示区AA1’和第二显示区AA2’,第二显示区AA2’包括沿第二方向Y’延伸的第一边缘部001,第一边缘部001朝向第二显示区AA2’内部凹陷形成开口区000;
非显示区NA’包括第一非显示区NA1’、第二非显示区NA2’,沿第二方向Y’,第一非显示区NA1’位于显示区AA’的一侧,第二非显示区NA2’位于开口区000的周边;
非显示区NA’还包括第三非显示区NA3’和第四非显示区NA4’,第三非显示区NA3’、开口区000和第四非显示区NA4’沿第二方向Y’排布;
阵列基板包括第三驱动芯片13和第四驱动芯片14,第三驱动芯片13在阵列基板上的正投影位于第一非显示区NA1’,第四驱动芯片14在阵列基板上的正投影位于第三非显示区NA3’、第四非显示区NA4’二者之一;
阵列基板包括多条数据线S’,数据线S’包括第一数据线S1’和第二数据线S2’,第一数据线S1’位于第一显示区AA1’且沿第二方向Y’延伸,第一数据线S1’与第三驱动芯片13电连接;第二数据线S2’至少部分穿过第二非显示区NA2’,第二数据线S2’包括第一部S21’、第二部S22’,第一部S21’包括沿第二方向Y’延伸的第一子部S211’和沿第一方向X’延伸的第一弯折部S212’,第一子部S211’包括位于第二显示区AA2’的一部分和穿过第二非显示区NA2’的另一部分,第一弯折部S212’位于第二显示区AA2’且与第四驱动芯片14电连接;第二部S22’包括沿第二方向Y’延伸的第二子部S221’和沿第一方向X’延伸的第二弯折部S222’,第二子部S221’和第二弯折部S222’均位于第二显示区AA2’,且第二弯折部S222’与第四驱动芯片14’电连接;其中,第一方向X’与第二方向Y’垂直。
具体而言,本实施例提供的阵列基板包括至少一个开口区000,并且开口区000是通过沿第二方向Y’延伸的第一边缘部001朝向第二显示区AA2’内部凹陷形成的,而本实施例部分数据线S’也是沿第二方向Y’延伸,即本实施例的阵列基板为开口区000是在列方向Y’上侧边的异形阵列基板,这种异形阵列基板可以满足消费者所需的外形多样化的需求,用途十分广泛。
阵列基板的显示区AA’包括沿第一方向X’上平行排布的第一显示区AA1’和第二显示区AA2’,第一数据线S1’位于第一显示区AA1’且沿第二方向Y延伸,第一数据线S1’与第三驱动芯片13通过第三连接线23电连接,第三驱动芯片13用于为第一数据线S1’提供驱动控制信号。第二数据线S2’至少部分穿过第二非显示区NA2’,第二数据线S2’的第一部S21’包括沿第二方向Y’延伸的第一子部S211’和沿第一方向X’延伸的第一弯折部S212’;第二部S22’包括沿第二方向Y’延伸的第二子部S221’和沿第一方向X’延伸的第二弯折部S222’,即第一部S21’和第二部S22’均为L型结构,且均与第四驱动芯片14通过第四连接线24电连接,由于第四驱动芯片14在阵列基板上的正投影位于第三非显示区NA3’、第四非显示区NA4’二者之一,即第四驱动芯片14位于开口区000处两侧的非显示区内,从而可以在减小开口区000周边第二非显示区NA2’宽度的同时,还能减小第二数据线S2’与第四驱动芯片14之间第四连接线24的长度,以均衡第二数据线S2’和第一数据线S1’之间的长度差异,从而平衡第二数据线S2’和第一数据线S1’之间的负载差异,从而避免分屏现象的产生,从而提升利用该阵列基板制作的显示面板的显示品质和显示效果。
需要说明的是,本实施例的第一方向X’与第二方向Y’相互垂直,通常的,第一方向X’即为阵列基板上扫描线(图中未示意)的延伸方向,即行方向,第二方向Y’则为与行方向垂直的列方向。
在一些可选实施例中,请参考图15,图15是本发明实施例提供的一种显示面板1111的结构示意图,本实施例提供的显示面板1111,包括本发明上述实施例提供的阵列基板0000。图15实施例仅以手机为例,对显示面板1111进行说明,可以理解的是,本发明实施例提供的显示面板1111,可以是电脑、电视、车载显示面板等其他具有显示功能的显示面板1111,本发明对此不作具体限制。本发明实施例提供的显示面板1111,具有本发明实施例提供的阵列基板0000的有益效果,具体可以参考上述各实施例对于阵列基板0000的具体说明,本实施例在此不再赘述。
通过上述实施例可知,本发明提供的阵列基板和显示面板,至少实现了如下的有益效果:
通过在第一方向上,使驱动芯片在阵列基板上的位置更靠近开口区所在阵列基板的一侧,驱动芯片在第一非显示区内沿第一方向上的不对称设计,可以使第二数据线与驱动芯片电连接时,减少与驱动芯片之间连接线的长度,均衡因第二数据线长度增加导致的第一数据线和第二数据线之间的负载差异;或者,本发明还可以使与第二数据线电连接的驱动芯片位于开口区两侧的非显示区内,从而可以在减小开口区周边第二非显示区宽度的同时,还能减小第二数据线与驱动芯片之间连接线的长度。因此本发明的技术方案可以平衡第一数据线和第二数据线之间的负载差异,避免第一显示区和第二显示区之间分屏造成的显示不良现象,从而提升利用该阵列基板制作的显示面板的显示品质和显示效果。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (13)

1.一种阵列基板,其特征在于,包括:显示区、非显示区以及至少一个开口区;
所述显示区包括沿第一方向上平行排布的第一显示区和第二显示区,所述第二显示区包括沿第二方向延伸的第一边缘部,所述第一边缘部朝向所述第二显示区内部凹陷形成所述开口区;
所述非显示区包括第一非显示区和第二非显示区,沿第二方向,所述第一非显示区位于所述显示区的一侧,所述第一非显示区包括沿第一方向平行排布的第一子非显示区和第二子非显示区,所述第一子非显示区与所述第一显示区对应设置,所述第二子非显示区与所述第二显示区对应设置,所述第二非显示区位于所述开口区的周边;
所述阵列基板包括多条数据线,所述数据线包括第一数据线和第二数据线,所述第一数据线位于所述第一显示区且沿所述第二方向延伸,所述第二数据线包括第一分部、第二分部以及绕线部,所述第一分部和所述第二分部均位于所述第二显示区且沿所述第二方向延伸,所述绕线部位于所述第二非显示区;
所述阵列基板包括至少一个驱动芯片组,所述驱动芯片组与所述数据线电连接,所述驱动芯片组在所述阵列基板上的正投影至少部分位于所述第二子非显示区中,其中,所述第一方向与所述第二方向垂直;
所述驱动芯片组中每个驱动芯片均为长条状结构,至少部分所述驱动芯片沿所述第一方向包括第一端和第二端,在所述第一方向上,所述第一端为所述驱动芯片靠近所述第一边缘部一侧,所述第二端为所述驱动芯片远离所述第一边缘部一侧;在所述第二方向上,所述第一端到所述显示区侧边的垂直距离小于所述第二端到所述显示区侧边的垂直距离。
2.根据权利要求1所述的阵列基板,其特征在于,所述驱动芯片组包括一个驱动芯片,所述驱动芯片沿其长度方向的轴心线所在的方向为第三方向,所述第三方向与所述第一方向形成的锐角夹角为第一夹角。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一夹角为α,其中α≤15°。
4.根据权利要求1所述的阵列基板,其特征在于,所述驱动芯片组包括第一驱动芯片和第二驱动芯片,所述第一驱动芯片和所述第二驱动芯片均位于所述第一非显示区。
5.根据权利要求4所述的阵列基板,其特征在于,所述第一驱动芯片在所述阵列基板上的正投影至少部分位于所述第二子非显示区,所述第二驱动芯片在所述阵列基板上的正投影位于所述第二子非显示区。
6.根据权利要求4所述的阵列基板,其特征在于,所述第一驱动芯片在所述阵列基板上的正投影位于所述第一子非显示区,所述第二驱动芯片在所述阵列基板上的正投影位于所述第二子非显示区。
7.根据权利要求5或6所述的阵列基板,其特征在于,沿所述第二方向上,设定所述第一驱动芯片的几何中心到所述显示区侧边的垂直距离为M1,设定所述第二驱动芯片的几何中心到所述显示区侧边的垂直距离为M2,其中,M1大于M2,且M1与M2的差值不大于3mm。
8.根据权利要求5或6所述的阵列基板,其特征在于,所述第一驱动芯片沿其长度方向的轴心线与所述第一方向平行,所述第二驱动芯片沿其长度方向包括第三端和第四端,在所述第一方向上,所述第三端为所述第二驱动芯片靠近所述第一边缘部一侧,所述第四端为所述第二驱动芯片远离所述第一边缘部一侧,所述第三端到所述显示区侧边的垂直距离小于所述第四端到所述显示区侧边的垂直距离,所述第二驱动芯片沿其长度方向的轴心线所在的方向为第四方向,所述第四方向与所述第一方向形成的锐角夹角为第二夹角。
9.根据权利要求8所述的阵列基板,其特征在于,所述第二夹角为β,其中β≤15°。
10.根据权利要求5或6所述的阵列基板,其特征在于,所述第一驱动芯片沿其长度方向的轴心线与所述第一方向平行,所述第二驱动芯片沿其长度方向的轴心线与所述第一方向平行,且在所述第一方向上,所述第一驱动芯片的长度大于所述第二驱动芯片的长度。
11.根据权利要求10所述的阵列基板,其特征在于,所述第一驱动芯片与至少部分所述第一数据线电连接,所述第二驱动芯片与所述第二数据线电连接。
12.一种阵列基板,其特征在于,包括:显示区、非显示区以及至少一个开口区;
所述显示区包括沿第一方向上平行排布的第一显示区和第二显示区,所述第二显示区包括沿第二方向延伸的第一边缘部,所述第一边缘部朝向所述第二显示区内部凹陷形成所述开口区;
所述非显示区包括第一非显示区、第二非显示区,沿所述第二方向,所述第一非显示区位于所述显示区的一侧,所述第二非显示区位于所述开口区的周边;
所述非显示区还包括第三非显示区和第四非显示区,所述第三非显示区、所述开口区和所述第四非显示区沿所述第二方向排布;
所述阵列基板包括第三驱动芯片和第四驱动芯片,所述第三驱动芯片在所述阵列基板上的正投影位于所述第一非显示区,所述第四驱动芯片在所述阵列基板上的正投影位于所述第三非显示区、所述第四非显示区二者之一;
所述阵列基板包括多条数据线,所述数据线包括第一数据线和第二数据线,所述第一数据线位于所述第一显示区且沿所述第二方向延伸,所述第一数据线与所述第三驱动芯片电连接;所述第二数据线至少部分穿过所述第二非显示区,所述第二数据线包括第一部、第二部,所述第一部包括沿所述第二方向延伸的第一子部和沿所述第一方向延伸的第一弯折部,所述第一子部包括位于所述第二显示区的一部分和穿过所述第二非显示区的另一部分,所述第一弯折部位于所述第二显示区且与所述第四驱动芯片电连接;所述第二部包括沿所述第二方向延伸的第二子部和沿所述第一方向延伸的第二弯折部,所述第二子部和所述第二弯折部均位于所述第二显示区,且所述第二弯折部与所述第四驱动芯片电连接;
其中,所述第一方向与所述第二方向垂直。
13.一种显示面板,其特征在于,包括权利要求1-12任一项所述的阵列基板。
CN201811288447.8A 2018-10-31 2018-10-31 阵列基板和显示面板 Active CN109064908B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811288447.8A CN109064908B (zh) 2018-10-31 2018-10-31 阵列基板和显示面板
US16/227,471 US11189644B2 (en) 2018-10-31 2018-12-20 Array substrate and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811288447.8A CN109064908B (zh) 2018-10-31 2018-10-31 阵列基板和显示面板

Publications (2)

Publication Number Publication Date
CN109064908A CN109064908A (zh) 2018-12-21
CN109064908B true CN109064908B (zh) 2021-04-02

Family

ID=64789120

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811288447.8A Active CN109064908B (zh) 2018-10-31 2018-10-31 阵列基板和显示面板

Country Status (2)

Country Link
US (1) US11189644B2 (zh)
CN (1) CN109064908B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109581773B (zh) * 2018-12-29 2021-11-19 厦门天马微电子有限公司 显示面板和显示装置
CN109584776B (zh) * 2019-01-21 2021-12-24 武汉天马微电子有限公司 显示面板及显示装置
CN109637372B (zh) * 2019-01-28 2021-07-30 武汉天马微电子有限公司 显示面板及显示装置
CN110060575B (zh) * 2019-04-26 2021-04-06 上海天马有机发光显示技术有限公司 一种显示面板、包含其的显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010282216A (ja) * 1999-08-31 2010-12-16 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
CN106226963A (zh) * 2016-07-27 2016-12-14 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
CN206193731U (zh) * 2016-10-26 2017-05-24 上海天马微电子有限公司 一种触摸显示面板及显示装置
CN107919090A (zh) * 2017-11-30 2018-04-17 武汉天马微电子有限公司 显示面板及显示装置
CN107993581A (zh) * 2017-11-30 2018-05-04 武汉天马微电子有限公司 一种显示面板及显示装置
CN108646477A (zh) * 2018-03-27 2018-10-12 上海中航光电子有限公司 阵列基板、显示面板和显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100514130C (zh) 2006-02-06 2009-07-15 中华映管股份有限公司 液晶显示器
CN103728750A (zh) 2013-12-26 2014-04-16 京东方科技集团股份有限公司 一种显示面板及显示面板制备方法
KR102605283B1 (ko) * 2016-06-30 2023-11-27 삼성디스플레이 주식회사 표시 장치
CN109148474A (zh) * 2017-06-28 2019-01-04 北京小米移动软件有限公司 阵列基板及移动终端
CN109148473A (zh) * 2017-06-28 2019-01-04 北京小米移动软件有限公司 阵列基板及移动终端
US10831074B2 (en) * 2018-01-29 2020-11-10 Wuhan China Star Optoelectronics Technology Co., Ltd. Array substrate, display panel, and electronic apparatus
KR102587861B1 (ko) * 2018-03-27 2023-10-12 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
CN110828474B (zh) * 2018-08-14 2023-04-18 瀚宇彩晶股份有限公司 显示面板及改善显示面板的显示质量的方法
CN109300953B (zh) * 2018-09-30 2021-02-02 武汉天马微电子有限公司 显示面板及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010282216A (ja) * 1999-08-31 2010-12-16 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
CN106226963A (zh) * 2016-07-27 2016-12-14 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
CN206193731U (zh) * 2016-10-26 2017-05-24 上海天马微电子有限公司 一种触摸显示面板及显示装置
CN107919090A (zh) * 2017-11-30 2018-04-17 武汉天马微电子有限公司 显示面板及显示装置
CN107993581A (zh) * 2017-11-30 2018-05-04 武汉天马微电子有限公司 一种显示面板及显示装置
CN108646477A (zh) * 2018-03-27 2018-10-12 上海中航光电子有限公司 阵列基板、显示面板和显示装置

Also Published As

Publication number Publication date
US20200135763A1 (en) 2020-04-30
US11189644B2 (en) 2021-11-30
CN109064908A (zh) 2018-12-21

Similar Documents

Publication Publication Date Title
CN109064908B (zh) 阵列基板和显示面板
US10559604B2 (en) Array substrate, gate driving circuit and display panel
US10644038B2 (en) Array substrate, display panel, and display device thereof
CN109584776B (zh) 显示面板及显示装置
US20220320145A1 (en) Display device and electronic device
US9514694B2 (en) Array substrate, method for driving the same, flexible display device and electronic equipment
CN108376522B (zh) 一种异形显示面板及显示装置
US20230352391A1 (en) Array substrate, display module and display apparatus
CN109872636B (zh) 显示面板及显示装置
WO2019218544A1 (zh) 异形显示屏及显示装置
CN103454821A (zh) 一种阵列基板、柔性显示器件及电子设备
US10797085B2 (en) Display panels and display devices
US11217607B2 (en) Display panel and electronic device
CN108831365A (zh) 显示面板和显示装置
CN108563081A (zh) 显示面板
US10650491B2 (en) Image up-scale device and method
CN203519983U (zh) 一种阵列基板、柔性显示器件及电子设备
US20200319519A1 (en) Liquid crystal display panel
US20220026966A1 (en) Source-side fan-out structure, array substrate and display device
TWI407348B (zh) 接觸墊陣列
US11011091B2 (en) Array substrate for reducing coupling effect, display panel, display device, operating method, and manufacturing method
US10726758B2 (en) Display panel
US11915388B2 (en) Afterimage detection device that repeats downscaling of an inputimage using at least one of downscaling weight and luminance weight based on a time parameter and display device including the same
CN115202114A (zh) 阵列基板及显示面板
CN112086026B (zh) 一种显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant