CN109004922B - 复位电路 - Google Patents

复位电路 Download PDF

Info

Publication number
CN109004922B
CN109004922B CN201810667735.8A CN201810667735A CN109004922B CN 109004922 B CN109004922 B CN 109004922B CN 201810667735 A CN201810667735 A CN 201810667735A CN 109004922 B CN109004922 B CN 109004922B
Authority
CN
China
Prior art keywords
power
switch module
switch
module
triode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810667735.8A
Other languages
English (en)
Other versions
CN109004922A (zh
Inventor
梁志强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Jieli Technology Co Ltd
Original Assignee
Zhuhai Jieli Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Jieli Technology Co Ltd filed Critical Zhuhai Jieli Technology Co Ltd
Priority to CN201810667735.8A priority Critical patent/CN109004922B/zh
Publication of CN109004922A publication Critical patent/CN109004922A/zh
Application granted granted Critical
Publication of CN109004922B publication Critical patent/CN109004922B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/24Storing the actual state when the supply voltage fails
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors

Landscapes

  • Electronic Switches (AREA)

Abstract

本发明涉及一种复位电路,在处理器出现故障需要复位时,通过闭合一端接地的复位开关,为第一上电开关模块的受控端提供低电位信号,使其断开输入端与输出端的连接,以切断对第一电源模块的供电。在复位完成需要进行上电时,通过闭合第二端接供电电源的上电开关,为第一上电开关模块的受控端提供高电位信号,使其接通输入端与输出端的连接,以完成对第一电源模块的供电,完成处理器的上电。基于此,通过第一上电开关模块、复位开关和上电开关的配合,无需切断供电电源即可实现对处理器的断电重启,以完成对的处理器的复位,提高复位操作的便利性和效率。

Description

复位电路
技术领域
本发明涉及电子电路技术领域,特别是涉及一种复位电路。
背景技术
在实际实用中,当处理器运行出现异常等需求时,往往需要对其进行复位。一般地,各处理器都设置有复位引脚,通过将复位信号输入至复位引脚实现复位。
然而,在处理器出现异常失效时,处理器无法完成复位动作,通常需要对处理器进行断电重启以进行复位。而对处理器进行断电重启往往需要用户自行切断处理器供电电源,操作繁琐且复位操作效率低。
发明内容
基于此,有必要针对在处理器出现异常失效时,处理器无法完成复位动作,通常需要对处理器进行断电重启以进行复位的缺陷,提供一种复位电路。
一种复位电路,包括第一上电开关模块、复位开关和上电开关;
第一上电开关模块的输入端用于连接供电电源,第一上电开关模块的输出端用于连接第一电源模块;其中,第一电源模块用于根据供电电源的供电为处理器提供供电;
第一上电开关模块的受控端通过复位开关接地;
第一上电开关模块的受控端连接上电开关的第一端,上电开关的第二端用于连接供电电源;
第一上电开关模块用于在其受控端接收到高电位信号时,接通其输入端与输出端,否则断开其输入端与输出端的连接。
上述复位电路,在处理器出现故障需要复位时,通过闭合一端接地的复位开关,为第一上电开关模块的受控端提供低电位信号,使其断开输入端与输出端的连接,以切断对第一电源模块的供电。在复位完成需要进行上电时,通过闭合第二端接供电电源的上电开关,为第一上电开关模块的受控端提供高电位信号,使其接通输入端与输出端的连接,以完成对第一电源模块的供电,完成处理器的上电。基于此,通过第一上电开关模块、复位开关和上电开关的配合,无需切断供电电源即可实现对处理器的断电重启,以完成对的处理器的复位,提高复位操作的便利性和效率。
在其中一个实施例中,还包括第二上电开关模块和第一电阻;
第一上电开关模块的受控端依次通过第一电阻和上电开关连接供电电源;
第二上电开关模块的输入端用于连接供电电源,第二上电开关模块的输出端用于连接第二电源模块;
第二上电开关模块的第一受控端连接第一上电开关模块的受控端;
第二上电开关模块的第二受控端连接上电开关的第一端;
第二上电开关模块用于在其第一受控端接收到低电位信号且其第二受控端接收到高电位信号,断开其输入端与输出端的连接,否则接通其输入端与输出端;
第二电源模块用于根据供电电源的供电为处理器提供供电;其中,第二电源模块与第一电源模块分别为处理器中的不同模块供电。
在其中一个实施例中,还包括上电控制模块;
上电控制模块的信号检测端连接上电开关的第一端;
上电控制模块的信号输出端连接第一上电开关模块的受控端。
在其中一个实施例中,第一上电开关模块包括第一场效应管和第一三极管;
第一三极管的基极为第一上电开关模块的受控端;
第一场效应管的栅极连接第一三极管的集电极;
第一场效应管的源极为第一上电开关模块的输入端;
第一场效应管的漏极为第一上电开关模块的输出端。
在其中一个实施例中,第二上电开关模块包括第二场效应管和第二三极管;
第二三极管的基极为第二上电开关模块的第一受控端;
第二三极管的集电极为第二上电开关模块的第二受控端;
第二场效应管的栅极连接第二三极管的集电极;
第二场效应管的源极为第二上电开关模块的输入端;
第二场效应管的漏极为第二上电开关模块的输出端。
在其中一个实施例中,第一上电开关模块的场效应管为P沟道场效应管;
第一上电开关模块中的三极管为NPN型三极管;其中,各三极管的发射极用于接地。
在其中一个实施例中,第二上电开关模块中的场效应管为P沟道场效应管;
第二上电开关模块中的三极管均为NPN型三极管;其中,各三极管的发射极用于接地。
在其中一个实施例中,第二上电开关模块包括第三场效应管、第三三极管和第四三极管;
第三三极管的基极为第二上电开关模块的第一受控端;
第三三极管的集电极为第二上电开关模块的第二受控端;
第三三极管的集电极连接第四三极管的基极;
第四三极管的发射极连接第三场效应管的栅极;
第三场效应管的源极为第二上电开关模块的输入端;
第三场效应管的漏极为第二上电开关模块的输出端。
在其中一个实施例中,第三场效应管为P沟道场效应管;第三三极管为NPN型三极管,第四三极管为PNP型三极管;
其中,第三三极管的发射极用于接地,第四三极管的集电极用于接地。
在其中一个实施例中,还包括第三上电开关模块和第二电阻;
第三上电开关模块的输入端通过第二电阻连接供电电源,并用于连接第二电源模块;
第三上电开关模块的输出端用于接地;
第三上电开关模块的第一受控端连接第一上电开关模块的受控端;
第三上电开关模块的第二受控端连接上电开关的第一端;
第三上电开关模块用于在其第一受控端接收到低电位信号且其第二受控端接收到高电位信号,断开其输入端与输出端的连接,否则接通其输入端与输出端;
第二电源模块用于根据供电电源的供电为处理器提供供电;其中,第二电源模块与第一电源模块分别为处理器中的不同模块供电。
在其中一个实施例中,根据权利要求10的复位电路,其特征在于,第三上电开关模块包括第四场效应管和第五三极管;
第四场效应管的漏极为第三上电开关模块的输入端;
第四场效应管的源极为第三上电开关模块的输出端;
第五三极管的基极为第三上电开关模块的第一受控端;
第五三极管的集电极为第三上电开关模块的第二受控端,并连接第四场效应管的栅极。
在其中一个实施例中,第四场效应管为N沟道场效应管;
第五三极管为NPN型三极管;其中,第五三极管的发射极用于接地。
在其中一个实施例中,第二上电开关模块还包括第一电容;
第二上电开关模块的第二受控端通过第一电容接地。
在其中一个实施例中,第三上电开关模块还包括第二电容;
第三上电开关模块的第二受控端均通过第二电容接地。
附图说明
图1为第一种实施方式的复位电路模块结构图;
图2为第一种实施方式的复位电路图;
图3为第二种实施方式的复位电路模块结构图;
图4为第二种实施方式的复位电路图;
图5为第三种实施方式的复位电路图;
图6为第三种实施方式的复位电路模块结构图;
图7为上电控制模块电路图;
图8为第四种实施方式的复位电路模块结构图;
图9为第四种实施方式的复位电路模块结构图。
具体实施方式
为了更好地理解本发明的目的、技术方案以及技术效果,以下结合附图和实施例对本发明进行进一步的讲解说明。同时声明,以下所描述的实施例仅用于解释本发明,并不用于限定本发明
本发明实施例提供一种复位电路:
图1为第一种实施方式的复位电路模块结构图,如图1所示,复位电路包括第一上电开关模块100、复位开关K1和上电开关K2;
第一上电开关模块100的输入端用于连接供电电源,第一上电开关模块100的输出端用于连接第一电源模块;其中,第一电源模块用于根据供电电源的供电为处理器提供供电;
第一上电开关模块100的受控端通过复位开关K1接地;
第一上电开关模块100的受控端通过复位开关K1接地,在复位开关K1闭合时,第一上电开关模块100的受控端通过闭合的复位开关K1接地,使其受控端接收到低电位信号。在本实施例中,接地信号定义为低电位信号。
第一上电开关模块100的受控端连接上电开关K2的第一端,上电开关K2的第二端用于连接供电电源;
第一上电开关模块100的受控端通过上电开关K2接地,在上电开关K2闭合时,第一上电开关模块100的受控端通过闭合的上电开关K2连接供电电源,使其受控端接收到高电位信号。在本实施例中,供电电源的电源信号定义为高电位信号。
第一上电开关模块100用于在其受控端接收到高电位信号时,接通其输入端与输出端,否则断开其输入端与输出端的连接。
其中,第一上电开关模块100的受控端只有在接收到高电位信号时,其输入端与输出端处于接通状态,除此之外,其输入端与输出端处于断开状态。
其中,第一上电开关模块100包括电子开关或开关电路。以电子开关为例,第一上电开关模块100的受控端为电子开关的受控端,电子开关的受控端根据接收到的信号进行逻辑判断,判断是否接通其输入端与输出端。
在其中一个实施例中,第一上电开关模块100为开关电路。图2为第一种实施方式的复位电路图,如图2所示,第一上电开关模块100包括第一场效应管D1和第一三极管T1;
第一三极管T1的基极为第一上电开关模块100的受控端;
第一场效应管D1的栅极连接第一三极管T1的集电极;
第一场效应管D1的源极为第一上电开关模块100的输入端;
第一场效应管D1的漏极为第一上电开关模块100的输出端。
其中,为了便于理解第一种实施方式的复位电路,图2以第一场效应管D1为P沟道场效应管,以第一三极管T1为NPN型三极管为例进行举例;其中,第一三极管T1的发射极用于接地。如图2所示,在第一三极管T1的基极在接收到高电位信号时集电极与发射极导通,将第一场效应管D1的栅极拉到低电位,使得第一场效应管D1的源极和漏极导通,供电电源与第一电源模块接通。
应当说明的是,图2以第一场效应管D1为P沟道场效应管,以第一三极管T1为NPN型三极管为例,并不代表将第一场效应管D1和第一三极管T1限定为特定类型的元件,在实现第一上电开关模块100的功能的前提下,可对第一场效应管D1为P沟道场效应管,以第一三极管T1进行不同连接设计。
在其中一个实施例中,如图2所示,第一上电开关模块100还包括第一偏置电阻Rgs1,第一场效应管D1的源极通过第一偏置电阻Rgs1连接其栅极。通过连接的第一偏置电阻Rgs1,为第一场效应管D1提供偏置电压,并为第一场效应管D1的源极和栅极提供保护。
在其中一个实施例中,如图2所示,第一上电开关模块100还包括第一输入电阻Rin1,第一输入电阻Rin1一端连接第一三极管T1的基极,另一端为第一上电开关模块100的受控端。其中,第一输入电阻Rin1的电阻取值取尽可能小的电阻,以使在第一上电开关模块100的受控端接收到高电位信号时,不会因为第一输入电阻Rin1的阻值过大,而导致基极电位不足以满足第一三极管T1的导通条件。
上述复位电路,在处理器出现故障需要复位时,通过闭合一端接地的复位开关K1,为第一上电开关模块100的受控端提供低电位信号,使其断开输入端与输出端的连接,以切断对第一电源模块的供电。在复位完成需要进行上电时,通过闭合第二端接供电电源的上电开关K2,为第一上电开关模块100的受控端提供高电位信号,使其接通输入端与输出端的连接,以完成对第一电源模块的供电,完成处理器的上电。基于此,通过第一上电开关模块100、复位开关K1和上电开关K2的配合,无需切断供电电源即可实现对处理器的断电重启,以完成对的处理器的复位,提高复位操作的便利性和效率。
图3为第二种实施方式的复位电路模块结构图,如图3所示,复位电路还包括第二上电开关模块200和第一电阻R1;
第一上电开关模块100的受控端依次通过第一电阻R1和上电开关K2连接供电电源;
其中,在复位开关K1和上电开关K2均闭合的情况下,通过第一电阻R1,使第一上电开关模块100的受控端在接收到低电位信号时,保持第一电阻R1与上电开关K2连接的一端处于高电位,为第二上电开关模块200的第二受控端提供高电位信号。
第二上电开关模块200的输入端用于连接供电电源,第二上电开关模块200的输出端用于连接第二电源模块;
其中,在第二上电开关模块200的输入端与输出端导通时,供电电源为第二电源模块提供供电。
第二上电开关模块200的第一受控端连接第一上电开关模块100的受控端;
第二上电开关模块200的第二受控端连接上电开关K2的第一端;
第二上电开关模块200用于在其第一受控端接收到低电位信号且其第二受控端接收到高电位信号,断开其输入端与输出端的连接,否则接通其输入端与输出端;
第二电源模块用于根据供电电源的供电为处理器提供供电;其中,第二电源模块与第一电源模块分别为处理器中的不同模块供电。
在本实施例中,为了拓展复位电路的功能,其中,第二电源模块定义为:为处理器中复位时不断电的模块供电,包括时钟、计时或存储等模块。对应的,第一电源模块为除第二电源模块提供供电外的模块供电。基于此,在闭合复位开关K1时,实现对处理器的复位;在闭合上电开关K2时,实现对处理器的上电;在同时闭合复位开关K1与上电开关K2时,处理器完全断电,使处理器在上电重启后恢复出厂设置。
其中,第二上电开关模块200包括电子开关或开关电路。以电子开关为例,第二上电开关模块200的受控端为电子开关的受控端,电子开关的受控端根据接收到的信号进行逻辑判断,判断是否接通其输入端与输出端。
在其中一个实施例中,第二上电开关模块200为第一种开关电路。
图4为第二种实施方式的复位电路图,如图4所示,第二上电开关模块200包括第二场效应管D2和第二三极管T2;
第二三极管T2的基极为第二上电开关模块200的第一受控端;
第二三极管T2的集电极为第二上电开关模块200的第二受控端;
第二场效应管D2的栅极连接第二三极管T2的集电极;
第二场效应管D2的源极为第二上电开关模块200的输入端;
第二场效应管D2的漏极为第二上电开关模块200的输出端。
其中,为了便于理解第二种实施方式的复位电路,图4以第二场效应管D2为P沟道场效应管,以第二三极管T2为NPN型三极管为例进行举例;其中,第二三极管T2的发射极用于接地。如图2所示,在第二三极管T1的基极在接收到高电位信号时集电极与发射极导通,将第二场效应管D1的栅极拉到低电位,使得第二场效应管D2的源极和漏极导通,供电电源与第二电源模块接通。
如图4所示,在闭合复位开关K1时,第二三极管T2处于截止状态,而第二场效应管D2的源极处于高电位,第二场效应管D2处于导通状态,供电电源为第二电源模块供电。在其中一个实施例中,第二上电开关模块200还包括第二偏置电阻Rgs2,第二场效应管D2的源极通过第二偏置电阻Rgs2连接其栅极,通过第二偏置电阻Rgs2稳定第二场效应管D2的栅极的电位状态。
如图4所示,在同时闭合复位开关K1和上电开关K2时,第二三极管T2处于截止状态,而上电开关K2的闭合使第二场效应管D2的栅极处于高电位,使得第二场效应管D2处于截止状态,第一电源模块和第二电源模块均断电,处理器完全断电。在处理器完全断电后,闭合上电开关K2,第一上电开关模块100的受控端和第二三极管T2的基极均接收到高电位信号,第二三极管T2导通,使得第二场效应管D2的栅极接地,因此第二场效应管D2导通,第二电源模块和第一电源模块均恢复供电,处理器上电重启,恢复出厂设置。
在其中一个实施例中,如图4所示,第二上电开关模块200还包括第一电容C1;
第二上电开关模块200的第二受控端通过第一电容C1接地。
通过第一电容C1,在按下上电开关K2上电并断开上电开关K2后,稳定第二三极管T2的集电极电压,使其稳定在0V左右,保持第二场效应管D2的导通。
在其中一个实施例中,如图4所示,第二上电开关模块200还包括第二输入电阻Rin2,第二输入电阻Rin2一端连接第二三极管T2的基极,另一端为第一上电开关模块100的受控端。其中,第二输入电阻Rin2的电阻取值取尽可能小的电阻,以使在第二上电开关模块200的受控端接收到高电位信号时,不会因为第二输入电阻Rin2的阻值过大,而导致基极电位不足以满足第二三极管T2的导通条件。
在其中一个实施例中,如图4所示,第二上电开关模块200还包括第一调节电阻Rt1和第二调节电阻Rt2;
第二上电开关模块200的第一受控端通过第一调节电阻Rt1接地;
第二上电开关模块200的第二受控端通过第二调节电阻Rt2连接上电开关K2的第一端。
其中,通过第一调节电阻Rt1、第二调节电阻Rt2、第一电阻R1和第二偏置电阻Rgs2间的阻值比例,使处理器在断电状态下,上电开关K2的第一端的电位低于第一三极管T1和第二三极管T2的导通阈值电压,并使第二场效应管D2的源极和栅极保持一定的电压差,以使第二场效应管D2导通。
在其中一个实施例中,第二偏置电阻Rgs2为比第一调节电阻Rt1、第二调节电阻Rt2和第一电阻R1大一个阻值数量级的电阻。
应当说明的是,图4以第二场效应管D2为P沟道场效应管,以第二三极管T2为NPN型三极管为例,并不代表将第二场效应管D2和第二三极管T2限定为特定类型的元件,在实现第二上电开关模块200的功能的前提下,可对第二场效应管D2为P沟道场效应管,以第二三极管T2进行不同连接设计。
上述的第二上电开关模块200,通过为不同电源模块进行供电控制,为处理器提供复位、重启、上电或完全断电等功能,提高处理器在使用中进行复位等操作的便利性。
在其中一个实施例中,第二上电开关模块200为第二种开关电路,如下图5所示。
图5为第三种实施方式的复位电路图,如图5所示,第二上电开关模块200包括第三场效应管D3、第三三极管T3和第四三极管T4;
第三三极管T3的基极为第二上电开关模块200的第一受控端;
第三三极管T3的集电极为第二上电开关模块200的第二受控端;
第三三极管T3的集电极连接第四三极管T4的基极;
第四三极管T4的发射极连接第三场效应管D3的栅极;
第三场效应管D3的源极为第二上电开关模块200的输入端;
第三场效应管D3的漏极为第二上电开关模块200的输出端。
图5也以第三场效应管为P沟道场效应管,第三三极管为NPN型三极管,第四三极管为PNP型三极管为例进行解释。其中,第三三极管的发射极用于接地,第四三极管的集电极用于接地。
对应的,在第二种开关电路中,第二上电开关模块200也包括第一调节电阻Rt1和第二调节电阻Rt2,调节电阻连接关系与第一种开关电路一致。
对应的,在第二种开关电路中,第二上电开关模块200也包括第二输入电阻Rin2,第二输入电阻Rin2一端连接第三三极管T3的基极,另一端为第一上电开关模块100的受控端。
对应的,在第二种开关电路中,第二上电开关模块200也包括第二偏置电阻Rgs2,第三场效应管D3的源极通过第二偏置电阻Rgs2连接其栅极,通过第二偏置电阻Rgs2稳定第三场效应管D3的栅极的电位状态。
对应的,在第二种开关电路中,第二上电开关模块200也包括第一电容C1;
第二上电开关模块200的第二受控端通过第一电容C1接地。
如图5所示,第二上电开关模块200为第二种开关电路时,与上述第一种开关电路多出第四三极管T4,其中第三三极管T3与第二三极管T2对应,第三场效应管D3与第二场效应管D2对应。在上述第一种开关电路中,第二上电开关模块200的功能实现在第二种开关电路中均可实现。
其中,第二种开关电路中,第二上电开关模块200中的第四三极管T4,可使第三三极管T3的栅极电压在导通状态下保持恒定值,使得第三三极管T3在常态下也可保持较为恒定的导通内阻,以提高电路工作的稳定性和拓展性能。
图6为第三种实施方式的复位电路模块结构图,如图6所示,复位电路还包括上电控制模块300;
上电控制模块300的信号检测端连接上电开关K2的第一端;
上电控制模块300的信号输出端连接第一上电开关模块100的受控端。
其中,上电控制模块300可根据上电开关K2的第一端的电位信号,在信号输出端输出特定电位信号,给第一上电开关模块100的受控端提供控制信号,使复位电路的电路工作逻辑不受复位开关K1与上电开关K2的影响,例如:
在按下上电开关K2后,在正常的复位电路逻辑下,会使第一上电开关模块100导通,给第一电源模块供电。而上电控制模块300可改变正常的复位电路逻辑,在按下上电开关K2,信号检测端通过与上电开关K2第一端的连接,获取到高电位信号,上电控制模块300可根据该高电位信号在信号输出端输出低电位信号给到第一上电开关模块100的受控端,使第一上电开关模块100关断。
其中,上电控制模块300包括信号处理芯片或信号处理电路,如MCU或反相器电路等。
在其中一个实施例中,上电控制模块300为信号处理芯片,如图7所示。
图7为上电控制模块电路图,如图7所示,上电控制模块300为MCU;
上电开关K2的第一端通过MCU连接第一上电开关模块100的受控端。
在其中一个实施例中,如图7所示,上电控制模块300还包括第一分压电阻Rf1和第二分压电阻Rf2;
上电控制模块300的信号检测端通过第一分压电阻Rf1连接上电开关K2的第一端;
上电控制模块300的信号检测端通过第二分压电阻Rf2接地。
其中,可通过改变第一分压电阻Rf1和第二分压电阻Rf2的阻值,改变MCU的信号检测端接收到的电位信号,满足MCU的信号要求。
在其中一个实施例中,如图7所示,上电控制模块300还包括第一输出电阻Rout1;
上电控制模块300的信号输出端通过第一输出电阻Rout1连接第一上电开关模块100的受控端。
其中,第一输出电阻Rout1作为上拉电阻,保证第一上电开关模块100的受控端的信号满足要求。
图8为第四种实施方式的复位电路模块结构图,如图8所示,复位电路还包括第三上电开关模块400和第二电阻R2;
第三上电开关模块400的输入端通过第二电阻R2连接供电电源,并用于连接第二电源模块;
第三上电开关模块400的输出端用于接地;
第三上电开关模块400的第一受控端连接第一上电开关模块100的受控端;
第三上电开关模块400的第二受控端连接上电开关K2的第一端;
第三上电开关模块400用于在其第一受控端接收到低电位信号且其第二受控端接收到高电位信号,断开其输入端与输出端的连接,否则接通其输入端与输出端;
第二电源模块用于根据供电电源的供电为处理器提供供电;其中,第二电源模块与第一电源模块分别为处理器中的不同模块供电。
其中,在本实施例中,为了拓展复位电路的功能,其中,第二电源模块定义为:为处理器中复位时不断电的模块供电,包括时钟、计时或存储等模块。对应的,第一电源模块为除第二电源模块提供供电外的模块供电。基于此,在闭合复位开关K1时,实现对处理器的复位;在闭合上电开关K2时,实现对处理器的上电;在同时闭合复位开关K1与上电开关K2时,处理器完全断电,使处理器在上电重启后恢复出厂设置。
其中,第三上电开关模块400的工作逻辑与第二上电开关模块400一致,均为:用于在其第一受控端接收到低电位信号且其第二受控端接收到高电位信号,断开其输入端与输出端的连接,否则接通其输入端与输出端。不同的是,在第三上电开关模块400的输入端与输出端间处于关断状态时,供电电源通过第二电阻R2向第二电源模块供电。在第三上电开关模块400的输入端与输出端间处于导通状态时,第二电源模块被短路,供电电源无法向第二电源模块供电。
图9为第四种实施方式的复位电路模块结构图,如图9所示,第三上电开关模块400包括第四场效应管D4和第五三极管T5;
第四场效应管D4的漏极为第三上电开关模块400的输入端;
第四场效应管D4的源极为第三上电开关模块400的输出端;
第五三极管T5的基极为第三上电开关模块400的第一受控端;
第五三极管T5的集电极为第三上电开关模块400的第二受控端,并连接第四场效应管D4的栅极。
其中,如图9所示,以第四场效应管D4为N沟道场效应管,第五三极管T5为NPN型三极管为例进行解释;其中,第五三极管T5的发射极用于接地。在第三上电开关模块400的第一受控端接收到低电位信号且其第二受控端接收到高电位信号,第四场效应管D4的栅极为高电位,且第四场效应管D4的源极恒处于高电位状态,因此,第四场效应管D4关断。
对应的,如图9所示,第三上电开关模块400也包括第一调节电阻Rt1和第二调节电阻Rt2,调节电阻连接关系与第一种开关电路一致。
对应的,如图9所示,第二输入电阻Rin2,第二输入电阻Rin2一端连接第五三极管T5的基极,另一端为第一上电开关模块100的受控端。
在其中一个实施例中,如图9所示,第三上电开关模块400还包括第二电容C2;
第三上电开关模块400的第二受控端均通过第二电容C2接地。
通过第一电容C2,在按下上电开关K2上电并断开上电开关K2后,稳定第五三极管T5的集电极电压,使其稳定在0V左右,保持第四场效应管D4的导通。
第四种实施方式的复位电路提供的第三上电开关模块400,在实现与第二上电开关模块200相同的工作逻辑的条件下,可应用在第二电源模块工作电流比较小的情况,减小复位电路工作时的电流,以降低功耗。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (14)

1.一种复位电路,其特征在于,包括第一上电开关模块、复位开关和上电开关;
所述第一上电开关模块的输入端用于连接供电电源,所述第一上电开关模块的输出端用于连接第一电源模块;其中,所述第一电源模块用于根据所述供电电源的供电为处理器提供供电;
所述第一上电开关模块的受控端通过所述复位开关接地;
所述第一上电开关模块的受控端连接所述上电开关的第一端,所述上电开关的第二端用于连接所述供电电源;
所述第一上电开关模块用于在其受控端接收到高电位信号时,接通其输入端与输出端,否则断开其输入端与输出端的连接;
还包括第二上电开关模块和第一电阻;
所述第一上电开关模块的受控端依次通过所述第一电阻和所述上电开关连接所述供电电源;
所述第二上电开关模块的输入端用于连接供电电源,所述第二上电开关模块的输出端用于连接第二电源模块;
所述第二上电开关模块的第一受控端连接所述第一上电开关模块的受控端;
所述第二上电开关模块的第二受控端连接所述上电开关的第一端;
所述第二上电开关模块用于在其第一受控端接收到低电位信号且其第二受控端接收到高电位信号,断开其输入端与输出端的连接,否则接通其输入端与输出端;
所述第二电源模块用于根据所述供电电源的供电为处理器提供供电;其中,第二电源模块与第一电源模块分别为处理器中的不同模块供电。
2.根据权利要求1所述的复位电路,其特征在于,还包括上电控制模块;
所述上电控制模块的信号检测端连接所述上电开关的第一端;
所述上电控制模块的信号输出端连接所述第一上电开关模块的受控端。
3.根据权利要求1所述的复位电路,其特征在于,所述第一上电开关模块包括第一场效应管和第一三极管;
所述第一三极管的基极为所述第一上电开关模块的受控端;
所述第一场效应管的栅极连接所述第一三极管的集电极;
所述第一场效应管的源极为所述第一上电开关模块的输入端;
所述第一场效应管的漏极为所述第一上电开关模块的输出端。
4.根据权利要求3所述的复位电路,其特征在于,所述第一上电开关模块还包括第一偏置电阻;
所述第一偏置电阻分别连接所述第一场效应管的源极和栅极。
5.根据权利要求1所述的复位电路,其特征在于,所述第二上电开关模块包括第二场效应管和第二三极管;
所述第二三极管的基极为所述第二上电开关模块的第一受控端;
所述第二三极管的集电极为所述第二上电开关模块的第二受控端;
所述第二场效应管的栅极连接所述第二三极管的集电极;
所述第二场效应管的源极为所述第二上电开关模块的输入端;
所述第二场效应管的漏极为所述第二上电开关模块的输出端。
6.根据权利要求3所述的复位电路,其特征在于,所述第一场效应管为P沟道场效应管;
所述第一三极管为NPN型三极管;其中,所述第一三极管的发射极用于接地。
7.根据权利要求5所述的复位电路,其特征在于,所述第二场效应管为P沟道场效应管;
所述第二三极管均为NPN型三极管;其中,所述第二三极管的发射极用于接地。
8.根据权利要求1所述的复位电路,其特征在于,所述第二上电开关模块包括第三场效应管、第三三极管和第四三极管;
所述第三三极管的基极为所述第二上电开关模块的第一受控端;
所述第三三极管的集电极为所述第二上电开关模块的第二受控端;
所述第三三极管的集电极连接所述第四三极管的基极;
所述第四三极管的发射极连接所述第三场效应管的栅极;
所述第三场效应管的源极为所述第二上电开关模块的输入端;
所述第三场效应管的漏极为所述第二上电开关模块的输出端。
9.根据权利要求8所述的复位电路,其特征在于,所述第三场效应管为P沟道场效应管;所述第三三极管为NPN型三极管,所述第四三极管为PNP型三极管;
其中,所述第三三极管的发射极用于接地,所述第四三极管的集电极用于接地。
10.根据权利要求1所述的复位电路,其特征在于,还包括第三上电开关模块和第二电阻;
所述第三上电开关模块的输入端通过所述第二电阻连接供电电源,并用于连接第二电源模块;
所述第三上电开关模块的输出端用于接地;
所述第三上电开关模块的第一受控端连接所述第一上电开关模块的受控端;
所述第三上电开关模块的第二受控端连接所述上电开关的第一端;
所述第三上电开关模块用于在其第一受控端接收到低电位信号且其第二受控端接收到高电位信号,断开其输入端与输出端的连接,否则接通其输入端与输出端;
所述第二电源模块用于根据所述供电电源的供电为处理器提供供电;其中,第二电源模块与第一电源模块分别为处理器中的不同模块供电。
11.根据权利要求10所述的复位电路,其特征在于,所述第三上电开关模块包括第四场效应管和第五三极管;
所述第四场效应管的漏极为所述第三上电开关模块的输入端;
所述第四场效应管的源极为所述第三上电开关模块的输出端;
所述第五三极管的基极为所述第三上电开关模块的第一受控端;
所述第五三极管的集电极为所述第三上电开关模块的第二受控端,并连接所述第四场效应管的栅极。
12.根据权利要求11所述的复位电路,其特征在于,所述第四场效应管为N沟道场效应管;
所述第五三极管为NPN型三极管;其中,第五三极管的发射极用于接地。
13.根据权利要求1所述的复位电路,其特征在于,所述第二上电开关模块还包括第一电容;
所述第二上电开关模块的第二受控端通过所述第一电容接地。
14.根据权利要求10所述的复位电路,其特征在于,所述第三上电开关模块还包括第二电容;
所述第三上电开关模块的第二受控端均通过所述第二电容接地。
CN201810667735.8A 2018-06-26 2018-06-26 复位电路 Active CN109004922B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810667735.8A CN109004922B (zh) 2018-06-26 2018-06-26 复位电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810667735.8A CN109004922B (zh) 2018-06-26 2018-06-26 复位电路

Publications (2)

Publication Number Publication Date
CN109004922A CN109004922A (zh) 2018-12-14
CN109004922B true CN109004922B (zh) 2022-03-04

Family

ID=64601821

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810667735.8A Active CN109004922B (zh) 2018-06-26 2018-06-26 复位电路

Country Status (1)

Country Link
CN (1) CN109004922B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111823238B (zh) * 2020-06-10 2021-12-28 杭州凯尔达机器人科技股份有限公司 机器人时序控制方法、电源时序管理单元以及控制系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102545854A (zh) * 2010-12-31 2012-07-04 鸿富锦精密工业(深圳)有限公司 复位电路及电子装置
CN202455521U (zh) * 2012-02-23 2012-09-26 上海博泰悦臻电子设备制造有限公司 Mic输入电路及车载系统
CN104714618A (zh) * 2013-12-11 2015-06-17 鸿富锦精密电子(天津)有限公司 复位电路
WO2016119471A1 (zh) * 2015-01-28 2016-08-04 无锡华润上华半导体有限公司 上电复位电路
CN106330148A (zh) * 2016-08-23 2017-01-11 福建梭罗复合材料研究有限公司 一种复位电路
CN106788360A (zh) * 2017-01-24 2017-05-31 深圳市冠旭电子股份有限公司 一种复位电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3738245B2 (ja) * 2002-10-02 2006-01-25 株式会社リコー 低電圧動作モードを備える演算部の電源及び上記演算部への給電制御方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102545854A (zh) * 2010-12-31 2012-07-04 鸿富锦精密工业(深圳)有限公司 复位电路及电子装置
CN202455521U (zh) * 2012-02-23 2012-09-26 上海博泰悦臻电子设备制造有限公司 Mic输入电路及车载系统
CN104714618A (zh) * 2013-12-11 2015-06-17 鸿富锦精密电子(天津)有限公司 复位电路
WO2016119471A1 (zh) * 2015-01-28 2016-08-04 无锡华润上华半导体有限公司 上电复位电路
CN106330148A (zh) * 2016-08-23 2017-01-11 福建梭罗复合材料研究有限公司 一种复位电路
CN106788360A (zh) * 2017-01-24 2017-05-31 深圳市冠旭电子股份有限公司 一种复位电路

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
A power-on-reset circuit with precisely triggered threshold voltages;Ruibin Xie等;《2017 International Conference on Electron Devices and Solid-State Circuits (EDSSC)》;20171020;全文 *
A UVLO with zero static power consumption power-on reset circuit in HVIC;Kinam Song等;《2017 IEEE Applied Power Electronics Conference and Exposition (APEC)》;20170330;全文 *

Also Published As

Publication number Publication date
CN109004922A (zh) 2018-12-14

Similar Documents

Publication Publication Date Title
CN109494120B (zh) 继电器控制电路
CN110994774B (zh) 电源切换电路
EP2176729B1 (en) Integrated electronic device including circuitry for providing a system supply voltage from a primary power supply
US10284074B2 (en) Load switch and method of switching same
EP3573209A1 (en) Control circuit compatible with battery power supply and external power supply
CN110008069B (zh) 电源切换控制电路及控制方法
CN109004922B (zh) 复位电路
CN110942747B (zh) Oled显示装置及其控制方法
US9705323B2 (en) Power supply system and power control circuit thereof
CN114784927B (zh) 一种用于节约芯片版图面积的供电电路
CN110661412A (zh) 一种浪涌电路和天线电调控制器
CN210404824U (zh) 供电电路及电子设备
CN113765356A (zh) 电源重启电路
CN216649315U (zh) 一种供电电路
CN220043050U (zh) 一种供电切换电路及电子设备
CN217545853U (zh) 上电导通的电压输出开关电路及电子设备
CN221125108U (zh) 一种应用于带电池产品的开机控制电路
CN218783796U (zh) 基于延时复位芯片的上电电路
CN109873624B (zh) 重置电路
CN211790718U (zh) 一种usb过流保护电路
CN108052047A (zh) 单片机自动关机电路
CN213879276U (zh) 开机冲击电流抑制电路、电池供电电路及用电设备
CN110943527B (zh) 电源供应装置
CN219498950U (zh) 一种电池低电压保护电路及pcb板
CN215772911U (zh) 一种输入使能迟滞保护电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 519000 No. 333, Kexing Road, Xiangzhou District, Zhuhai City, Guangdong Province

Applicant after: ZHUHAI JIELI TECHNOLOGY Co.,Ltd.

Address before: Floor 1-107, building 904, ShiJiHua Road, Zhuhai City, Guangdong Province

Applicant before: ZHUHAI JIELI TECHNOLOGY Co.,Ltd.

GR01 Patent grant
GR01 Patent grant