CN109003906B - 一种基板双面塑封制程方法 - Google Patents
一种基板双面塑封制程方法 Download PDFInfo
- Publication number
- CN109003906B CN109003906B CN201810653713.6A CN201810653713A CN109003906B CN 109003906 B CN109003906 B CN 109003906B CN 201810653713 A CN201810653713 A CN 201810653713A CN 109003906 B CN109003906 B CN 109003906B
- Authority
- CN
- China
- Prior art keywords
- substrate
- lower module
- module
- telescopic
- upper module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 64
- 238000012858 packaging process Methods 0.000 title claims abstract description 8
- 238000000034 method Methods 0.000 title claims description 18
- 238000004806 packaging method and process Methods 0.000 claims abstract description 7
- 238000003672 processing method Methods 0.000 claims abstract description 7
- 239000003292 glue Substances 0.000 claims abstract description 6
- 238000001746 injection moulding Methods 0.000 claims abstract description 6
- 238000005538 encapsulation Methods 0.000 claims description 6
- 238000005520 cutting process Methods 0.000 claims description 4
- 230000006835 compression Effects 0.000 claims description 3
- 238000007906 compression Methods 0.000 claims description 3
- 230000008602 contraction Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910000679 solder Inorganic materials 0.000 description 2
- 230000007547 defect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Injection Moulding Of Plastics Or The Like (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
本发明涉及一种基板双面塑封制程方法,它包括以下步骤:步骤一、在基板背面植球;步骤二、在基板背面进行芯片装片、打线;步骤三、在基板正面进行芯片装片、打线;步骤四、上模组上设置有多个上模组伸缩凸块,下模组上设置有多个下模组伸缩凸块,将完成步骤三的基板放置在下模组上,上模组和下模组合模,基板位于上模组伸缩凸块和下模组伸缩凸块之间;步骤五、完成注塑后,上模组伸缩凸块和下模组伸缩凸块收缩,打开上模组,取出包封产品;步骤六、将包封产品周围残留的塑封胶去除,完成基板双面包封制程。本发明一种基板双面塑封制程方法,它能够通过控制伸缩凸块的长度实现基板的双面一次完成塑封,且可以保证基板正面与背面的塑封体的厚度不同,可以提高塑封效率,减少基板翘曲。
Description
技术领域
本发明涉及一种基板双面塑封制程方法,属于半导体封装技术领域。
背景技术
传统双面包封工艺基本制作方法如下(如图1所示):
先进行基板正面芯片装片、打线后,再根据基板正面塑封体2的厚度选择对应的模腔进行塑封,完成基板正面塑封,再进行基板背面植球工艺,通过回流固化锡球3后,此时进行基板背面芯片装片、打线后,再次根据背面塑封体1的厚度选择对应模腔进行背面塑封,完成基板双面包封工艺。
上述传统工艺方法的缺点:传统双面包封工艺由于基板正面塑封体与背面塑封体存在模腔的厚度不同,需要进行单独包封,影响基板包封效率。
发明内容
本发明所要解决的技术问题是针对上述现有技术提供一种基板双面塑封制程方法,它能够通过控制伸缩凸块的长度实现基板的双面一次完成塑封,且可以保证基板正面与背面的塑封体的厚度不同,可以提高塑封效率,减少基板翘曲。
本发明解决上述问题所采用的技术方案为:一种基板双面塑封制程方法,其特征在于所述方法包括以下步骤:
步骤一、在基板背面植球;
步骤二、在基板背面进行芯片装片、打线;
步骤三、在基板正面进行芯片装片、打线;
步骤四、上模组上设置有多个上模组伸缩凸块,下模组上设置有多个下模组伸缩凸块,将完成步骤三的基板放置在下模组上,上模组和下模组合模,基板位于上模组伸缩凸块和下模组伸缩凸块之间,通过气压调节上模组伸缩凸块和下模组伸缩凸块高度,然后进行注塑包封;
步骤五、完成注塑后,上模组伸缩凸块和下模组伸缩凸块收缩,打开上模组,取出产品;
步骤六、将包封产品周围残留的塑封胶去除,完成基板双面包封制程。
优选的,上模组和下模组上均设置有横向活动轨道和纵向活动轨道,上模组伸缩凸块和下模组伸缩凸块分别位于上模组和下模组上横向活动轨道和纵向活动轨道内。
优选的,上模组伸缩凸块和下模组伸缩凸块的位置对应于基板的切割道。
优选的,上模组伸缩凸块的高度和下模组伸缩凸块的高度可以自由调节。
优选的,上模组伸缩凸块和下模组伸缩凸块连接空气压缩装置,通过气压控制伸长和缩短。
优选的,下模组上设置有下模组挖槽。
与现有技术相比,本发明的优点在于:
本发明一种基板双面塑封制程方法,其上下模组都设有伸缩凸块,通过控制伸缩凸块高度,可以调节基板正面和背面的塑封体的高度,基板双面一次包封完成,另外由于每个基板的单颗产品的切割道上都分布伸缩凸块,可以减少塑封料的收缩率,减少基板包封中产生的翘曲问题。
附图说明
图1为传统双面包封工艺方法的示意图。
图2为本发明一种基板双面塑封制程方法的示意图。
图3为图2中下模组的剖视图。
图4为图2中上模组的剖视图。
其中:
背面塑封体1
正面塑封体2
锡球3
下模组伸缩凸块4
下模组塑封体5
上模组伸缩凸块6
上模组塑封体7
基板8
活塞9
下模组挖槽10
横向活动轨道11
纵向活动轨道12
单个产品13
活塞口14
流道口15。
具体实施方式
以下结合附图实施例对本发明作进一步详细描述。
本实施例中的一种基板双面塑封制程方法,它包括以下步骤:
步骤一、在基板8背面植球;
步骤二、在基板8背面进行芯片装片、打线;
步骤三、将完成步骤二的产品朝下放置在载具上,在基板8正面进行芯片装片、打线;
步骤四、参见图2~图4,上模组上设置有多个上模组伸缩凸块6,下模组上设置有多个下模组伸缩凸块4,将完成步骤三的基板8放置在下模组上,上模组和下模组合模,基板位于上模组伸缩凸块6和下模组伸缩凸块4之间,通过气压调节上模组伸缩凸块6 和下模组伸缩凸块4高度,从而调节基板8上下位置,控制产品的上模组塑封体7和下模组塑封体5的厚度,包封时向上挤压下模组上的活塞9至上模组的活塞口14,使塑封胶料从活塞9通过流道口15而进入上下模组内,待模流速度稳定后继续填充,当塑封胶填充模组后,活塞保持静止并持续一段时间直到塑封胶硬化;
上模组和下模组上均设置有横向活动轨道11和纵向活动轨道12,上模组伸缩凸块6和下模组伸缩凸块4分别位于上模组和下模组上横向活动轨道11和纵向活动轨道12 内,可以根据单颗产品13尺寸大小移动;
优选的,上模组伸缩凸块6和下模组伸缩凸块4的位置对应于基板的切割道。
优选的,上模组伸缩凸块6的高度和下模组伸缩凸块4的高度可以自由调节。
上模组伸缩凸块6和下模组伸缩凸块4连接空气压缩装置,通过气压控制伸长和缩短;
下模组上设置有下模组挖槽10,能够保护基板背面的芯片和焊线;
步骤五、完成注塑后,上模组伸缩凸块6和下模组伸缩凸块4收缩,拉动活塞9,打开上模组,取出包封产品;
步骤六、将包封产品周围残留的塑封胶去除,完成基板双面包封制程。
除上述实施例外,本发明还包括有其他实施方式,凡采用等同变换或者等效替换方式形成的技术方案,均应落入本发明权利要求的保护范围之内。
Claims (4)
1.一种基板双面塑封制程方法,其特征在于所述方法包括以下步骤:
步骤一、在基板背面植球;
步骤二、在基板背面进行芯片装片、打线;
步骤三、在基板正面进行芯片装片、打线;
步骤四、上模组上设置有多个上模组伸缩凸块,下模组上设置有多个下模组伸缩凸块,将完成步骤三的基板放置在下模组上,上模组和下模组合模,基板位于上模组伸缩凸块和下模组伸缩凸块之间,通过气压调节上模组伸缩凸块和下模组伸缩凸块高度,然后进行注塑包封;
上模组和下模组上均设置有横向活动轨道和纵向活动轨道,上模组伸缩凸块和下模组伸缩凸块分别位于上模组和下模组上横向活动轨道和纵向活动轨道内,上模组伸缩凸块和下模组伸缩凸块的位置对应于基板的切割道;
步骤五、完成注塑后,上模组伸缩凸块和下模组伸缩凸块收缩,打开上模组,取出包封产品;
步骤六、将包封产品周围残留的塑封胶去除,完成基板双面包封制程。
2.根据权利要求1所述的一种基板双面塑封制程方法,其特征在于:上模组伸缩凸块的高度和下模组伸缩凸块的高度可以自由调节。
3.根据权利要求1所述的一种基板双面塑封制程方法,其特征在于:上模组伸缩凸块和下模组伸缩凸块连接空气压缩装置,通过气压控制伸长和缩短。
4.根据权利要求1所述的一种基板双面塑封制程方法,其特征在于:下模组上设置有下模组挖槽。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810653713.6A CN109003906B (zh) | 2018-06-22 | 2018-06-22 | 一种基板双面塑封制程方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810653713.6A CN109003906B (zh) | 2018-06-22 | 2018-06-22 | 一种基板双面塑封制程方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109003906A CN109003906A (zh) | 2018-12-14 |
CN109003906B true CN109003906B (zh) | 2020-05-22 |
Family
ID=64601386
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810653713.6A Active CN109003906B (zh) | 2018-06-22 | 2018-06-22 | 一种基板双面塑封制程方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109003906B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114141636B (zh) * | 2021-11-03 | 2023-11-07 | 青岛歌尔微电子研究院有限公司 | 电路板的双面塑封方法和双面塑封的电路板 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11111746A (ja) * | 1997-10-07 | 1999-04-23 | Miyazaki Oki Electric Co Ltd | 半導体装置の製造方法及びその製造装置 |
CN104599982A (zh) * | 2014-12-11 | 2015-05-06 | 南通富士通微电子股份有限公司 | 全包封半导体晶圆级封装模具 |
-
2018
- 2018-06-22 CN CN201810653713.6A patent/CN109003906B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN109003906A (zh) | 2018-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103545224B (zh) | 树脂模塑装置和树脂模塑方法 | |
CN105984081A (zh) | 树脂密封装置以及树脂密封方法 | |
CN106486026A (zh) | 一种cob显示模块的封装方法及其显示模块 | |
CN109003906B (zh) | 一种基板双面塑封制程方法 | |
PH12017000208A1 (en) | Molding system for applying a uniform clamping pressure onto a substrate | |
CN210006719U (zh) | 一种密集型引线框架 | |
US20130140737A1 (en) | Stacked substrate molding | |
US20060043641A1 (en) | Method of manufacturing a semiconductor device | |
US20010018109A1 (en) | Molding apparatus and molding method for flexible substrate based package | |
CN109016330B (zh) | 一种包封模具及其包封方法 | |
CN204067330U (zh) | 一种基板片式载体csp封装件 | |
US20130071505A1 (en) | Molding device for semiconductor chip package | |
CN207503966U (zh) | 适用于连续充填技术的to251型八排引线框架 | |
CN106653655B (zh) | 实现多芯片引脚再布线的塑封模具和工艺方法 | |
CN104908190B (zh) | 塑封模具 | |
CN101261967B (zh) | 加强型封装载板及其制造方法 | |
US20050258552A1 (en) | Semiconductor molding method and structure | |
JP2834257B2 (ja) | 半導体装置の製造方法およびモールド装置 | |
KR20070035725A (ko) | 2단 게이트 구조를 갖는 몰딩용 다이 | |
CN221632564U (zh) | 引线框架 | |
TWI256113B (en) | Semiconductor package positionable in encapsulating process and method for fabricating the same | |
CN102049840B (zh) | 一种电子器件的塑封模具及塑封方法 | |
CN106449479A (zh) | 用于芯片区域裸露封装的单元封装体模具及精准成型模具 | |
JPH04196330A (ja) | 半導体樹脂封止装置 | |
JP2002231741A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: 214400 No. 78 Changshan Road, Jiangyin High-tech Zone, Jiangyin City, Wuxi City, Jiangsu Province Applicant after: Jiangsu Changjiang Electronics Technology Co., Ltd. Address before: 214400 No. 78 Changshan Road, Chengjiang Town, Jiangyin City, Wuxi City, Jiangsu Province Applicant before: Jiangsu Changjiang Electronics Technology Co., Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |