CN108875105A - Soi晶体管四端口网络射频模型参数提取方法 - Google Patents

Soi晶体管四端口网络射频模型参数提取方法 Download PDF

Info

Publication number
CN108875105A
CN108875105A CN201710338860.XA CN201710338860A CN108875105A CN 108875105 A CN108875105 A CN 108875105A CN 201710338860 A CN201710338860 A CN 201710338860A CN 108875105 A CN108875105 A CN 108875105A
Authority
CN
China
Prior art keywords
extract
substrate
extracting method
soi transistor
port network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710338860.XA
Other languages
English (en)
Other versions
CN108875105B (zh
Inventor
陈静
吕凯
罗杰馨
王曦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Institute of Microsystem and Information Technology of CAS
Original Assignee
Shanghai Institute of Microsystem and Information Technology of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Institute of Microsystem and Information Technology of CAS filed Critical Shanghai Institute of Microsystem and Information Technology of CAS
Priority to CN201710338860.XA priority Critical patent/CN108875105B/zh
Publication of CN108875105A publication Critical patent/CN108875105A/zh
Application granted granted Critical
Publication of CN108875105B publication Critical patent/CN108875105B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供一种SOI晶体管四端口网络射频模型参数提取方法,包括以下步骤:1)依据YGG提取栅电阻Rg及栅电容Cgg;2)依据YGS提取栅源电容Cgs,并依据YGD提取栅漏电容Cgd;3)依据YGS、Rg、Cgs及Cgd提取源电阻Rs,并依据YGD、Rg、Cgs及Cgd提取漏电阻Rd;4)依据YBS提取源体二极管结电容Csb,并依据YBD提取漏体二极管结电容Cdb;5)依据YBB提取体电阻Rb;6)依据漏区埋氧层与衬底的Y参数提取衬底电阻;7)依据漏区埋氧层与衬底的Y参数及ZBB提取衬底电容;8)依据ZCdbox提取漏区埋氧层电容;9)依据源区埋氧层与衬底的Y参数及YSS提取源区埋氧层电容。本发明通可以利用Y参数或Z参数直接对所述SOI晶体管四端口网络射频模型参数进行提取。

Description

SOI晶体管四端口网络射频模型参数提取方法
技术领域
本发明涉及半导体及半导体器件模型领域,特别是涉及一种SOI晶体管四端口网络射频模型参数提取方法。
背景技术
SOI(绝缘体上硅)技术由于低功耗高速度优势,以及可以采用高阻衬底的优势,在射频集成电路设计中开始获得应用。SOI技术中,衬底性能对射频大信号影响较大,在进行电路仿真时,衬底参数对大信号十分重要。然而由于衬底参数难以提取,过去一般采用计算机仿真或者采用很复杂的测试结果进行提取,但该提取方式操作过程非常复杂,是射频模型建模的一个难点。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种SOI晶体管四端口网络射频模型参数提取方法,用于解决现有技术中SOI衬底参数较难提取,提取过程非常复杂的问题。
为实现上述目的的他相关目的,本发明提供一种SOI晶体管四端口网络射频模型参数提取方法,所述参数提取方法包括以下步骤:
1)依据YGG提取栅电阻Rg及栅电容Cgg
2)依据YGS提取栅源电容Cgs,并依据YGD提取栅漏电容Cgd
3)依据YGS、Rg、Cgs及Cgd提取源电阻Rs,并依据YGD、Rg、Cgs及Cgd提取漏电阻Rd
4)依据YBS提取源体二极管结电容Csb,并依据YBD提取漏体二极管结电容Cdb
5)依据YBB提取体电阻Rb
6)依据漏区埋氧层与衬底的Y参数提取衬底电阻;
7)依据漏区埋氧层与衬底的Y参数及ZBB提取衬底电容;
8)依据ZCdbox提取漏区埋氧层电容;
9)依据源区埋氧层与衬底的Y参数及YSS提取源区埋氧层电容。
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤1)中,YGG与栅电阻Rg及栅电容Cgg的关系式为:
其中,ω=2πf;由于直接依据YGG的虚部即可提取所述栅电容Cgg
依据YGG的实部即可提取所述栅电阻Rg
其中,
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤2)中,依据的YGS的虚部提取Cgs,依据YGD的虚部提取Cgd
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤3)中,依据YGS的实部、Rg、Cgs及Cgd提取源电阻Rs,依据YGD的实部、Rg、Cgs及Cgd提取漏电阻Rd
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤4)中,依据YBS的虚部提取源体二极管结电容Csb,依据YBD的虚部漏体二极管结电容Cdb
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤5)中,依据YBB的实部体电阻Rb
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤6)中,漏区埋氧层与衬底的Y参数的表达式为:
Y3=YDD-Y1-Y2
其中,
由Y3可得:
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤7)中,ZBB的表达式为:
由Y3可得:
由上两式可得:
由Z1可得:
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤8)中,ZCdbox的表达式为:
由ZCsbox可得:
作为本发明的SOI晶体管四端口网络射频模型参数提取方法的一种优选方案,步骤9)中,源区埋氧层与衬底的Y参数的表达式为:
Y6=YSS-Y4-Y5
其中,
其中,
设定
如上所述,本发明的SOI晶体管四端口网络射频模型参数提取方法,具有以下有益效果:本发明通过建立四端口网络射频模型,在对不同参数进行提取时通过简化等效电路可以利用Y参数或Z参数直接对所述SOI晶体管四端口网络射频模型参数进行提取,整个提取过程简单方便,易于操作,在大信号模型中具有一定的应用价值。
附图说明
图1显示为本发明SOI晶体管四端口网络射频模型参数提取方法的流程图。
图2显示为本发明的SOI晶体管四端口网络射频模型参数提取方法适用的体接触结构的小信号等效电路图。
图3显示为本发明的SOI晶体管四端口网络射频模型的YGG的等效电路图。
图4显示为本发明的SOI晶体管四端口网络射频模型的YGS的等效电路图。
图5显示为本发明的SOI晶体管四端口网络射频模型的YBS的等效电路图。
图6显示为本发明的SOI晶体管四端口网络射频模型的YBB的等效电路图。
图7显示为本发明的SOI晶体管四端口网络射频模型的YDD的等效电路图。
图8显示为本发明的SOI晶体管四端口网络射频模型的ZBB的等效电路图。
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图1至图8需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,虽图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
请参阅图1,本发明还提供一种SOI晶体管四端口网络射频模型参数提取方法,所述参数提取方法包括以下步骤:
1)依据YGG提取栅电阻Rg及栅电容Cgg
2)依据YGS提取栅源电容Cgs,并依据YGD提取栅漏电容Cgd
3)依据YGS、Rg、Cgs及Cgd提取源电阻Rs,并依据YGD、Rg、Cgs及Cgd提取漏电阻Rd
4)依据YBS提取源体二极管结电容Csb,并依据YBD提取漏体二极管结电容Cdb
5)依据YBB提取体电阻Rb
6)依据漏区埋氧层与衬底的Y参数提取衬底电阻;
7)依据漏区埋氧层与衬底的Y参数及ZBB提取衬底电容;
8)依据ZCdbox提取漏区埋氧层电容;
9)依据源区埋氧层与衬底的Y参数及YSS提取源区埋氧层电容。
需要说明的是,本发明适用于SOI体接触结构,采用器件的栅极、源极、漏极以及体接触端作为四端口网络的四个信号端,图2为本发明的SOI晶体管四端口网络射频模型参数提取方法使用的体接触结构的小信号等效电路模型,其中,Rg、Rs、Rd、Rb分别为栅电阻、源电阻、漏电阻及体电阻,Cgs、Cgd、Csbox、Cdbox分别为栅源电容、栅漏电容、源区BOX层(埋氧层)电容、漏区BOX(埋氧层)电容,Rsub、Csub分别为衬底电阻、衬底电容,Csb、Cdb分别为源体二极管结电容、漏体二极管结电容。
在步骤1)中,请参阅图1中的S1步骤及图3,依据YGG(栅导纳)提取栅电阻Rg及栅电容Cgg
作为示例,由于体区网络及衬底参数网络对YGG几乎没有影响,可以简化YGG的等效电路,YGG的等效电路图如图3所示。YGG相当于栅电阻导纳与栅电容导纳之和,其中,Cgg=Cgs+Cgd
YGG与栅电阻Rg及栅电容Cgg的关系式为:
其中,ω=2πf,f为所述SOI晶体管的频率;由于直接依据YGG的虚部即可提取所述栅电容Cgg
得到栅电容Cgg之后,依据YGG的实部即可提取所述栅电阻Rg
其中,
在步骤2)中,请参阅图1中的S2步骤及图4,依据YGS(栅源导纳)提取栅源电容Cgs,并依据YGD(栅漏导纳)提取栅漏电容Cgd
步骤1)中提取的电容为总的栅电容值,为了分别提取栅源电容Cgs及Cgd,需要分别使用YGS及YGD,YGS的等效电路图如图4所示,依据的YGS的虚部即可以提取Cgs
由于拓补结构对称,YGD的等效电路图如图4相似,依据YGD的虚部即可提取Cgd
在步骤3)中,请参阅图2中的S3步骤及图4,依据YGS、Rg、Cgs及Cgd提取源电阻Rs,并依据YGD、Rg、Cgs及Cgd提取漏电阻Rd
源电阻Rs的表达式为:
漏电阻Rd的表达式为:
在步骤4)中,请参阅图2中的S4步骤及图5,依据YBS(源体导纳)提取源体二极管结电容Csb,并依据YBD(漏体导纳)提取漏体二极管结电容Cdb
当SOI晶体管处于零偏置状态下时,源体结与漏体结可以等效看做电容,YBS的等效电路图如图5所示,源体二极管结电容Csb的表达式为:
YBD的等效电路图如图5相似,漏体二极管结电容Cdb的表达式为:
在步骤5)中,请参阅图2中的S5步骤及图6,依据YBB(体导纳)提取体电阻Rb
由于衬底参数对YBB的影响很小,因此仅需考虑源端和漏端的影响即可,同时,通过仿真可知,源电阻Rs和漏电阻Rd对YBB的影响也可以忽略不计,因此,YBB的等效电路图可以如图6所示。
YBB的表达式为:
由YBB的表达式可知,根据YBB的实部即可提取体电阻Rb
同时,依据YBB的表达式还可以提取源体二极管结电容Csb和漏体二极管结电容Cdb之和。
在步骤6)中,请参阅图2中的S6步骤及图7,依据漏区埋氧层与衬底的Y参数提取衬底电阻Rsub
衬底电阻Rsub和衬底电容Csub主要影响源漏之间的耦合,因此可以利用源端和漏端的性质进行衬底电阻Rsub及衬底电容的提取Csub。当采用YDD(漏区埋氧层与衬底的Y参数)进行参数提取时,通过仿真可以发现,源端的支路(包含有漏端电阻Rs、栅源电容Cgs及源区BOX层电容Csbox)及漏电阻Rd对YDD的影响很小,为了简化提取算法,YDD的等效电路图可以如图7所示,由于Rg、Rb、Cgd、Cdb已经在前面步骤中获得,因此可以很方便的减掉包括Rg支路(Y1支路)与包括Rb支路(Y2支路),而得到衬底支路(Y3支路),其中Y1支路与Y2支路的导纳分别记为Y1和Y2,Y3支路的导纳(即漏区埋氧层与衬底的Y参数Y3)的表达式为:
Y3=YDD-Y1-Y2
其中,
由Y3可得:
在步骤7)中,请参阅图2中的S7步骤及图8,依据漏区埋氧层与衬底的Y参数及ZBB提取衬底电容Csub
对于衬底电容Csub的提取,可以采用Z参数(体阻抗ZBB)获得,ZBB的等效电路如图8所示。由图8中可知,该参数中包含有Csbox、Cdbox及Csub等未知参数,尽管在试验期间中,源极数目比漏极数目多一个,但是为了计算方便,且二者再多指结果中相差不多,因此可以将二者等效看待,对于栅指个数较少的器件,可以根据源漏个数比例进行计算。ZBB的表达式为:此外,由Y3可得:
由上两式可以将Cdbox项去掉:
由Z1可得:
在步骤8)中,请参阅图2中的S8步骤及图8,依据ZCdbox提取漏区埋氧层电容Cdbox
得到衬底电容Csub之后,根据公式可得到ZCdbox的表达式:
由ZCsbox可得:
在步骤9)中,请参阅图2中的S9步骤及图8,依据源区埋氧层与衬底的Y参数及YSS提取源区埋氧层电容Csbox
由步骤7)中我们可知,为了计算方便,我们可以将源极数目和漏极数目等效看待,
源区埋氧层与衬底的Y参数的表达式为:
Y6=YSS-Y4-Y5
其中,
其中,
设定
综上所述,本发明提供一种SOI晶体管四端口网络射频模型参数提取方法,所述参数提取方法包括以下步骤:1)依据YGG提取栅电阻Rg及栅电容Cgg;2)依据YGS提取栅源电容Cgs,并依据YGD提取栅漏电容Cgd;3)依据YGS、Rg、Cgs及Cgd提取源电阻Rs,并依据YGD、Rg、Cgs及Cgd提取漏电阻Rd;4)依据YBS提取源体二极管结电容Csb,并依据YBD提取漏体二极管结电容Cdb;5)依据YBB提取体电阻Rb;6)依据漏区埋氧层与衬底的Y参数提取衬底电阻;7)依据漏区埋氧层与衬底的Y参数及ZBB提取衬底电容;8)依据ZCdbox提取漏区埋氧层电容;9)依据源区埋氧层与衬底的Y参数及YSS提取源区埋氧层电容。本发明通过建立四端口网络射频模型,在对不同参数进行提取时通过简化等效电路可以利用Y参数或Z参数直接对所述SOI晶体管四端口网络射频模型参数进行提取,整个提取过程简单方便,易于操作,在大信号模型中具有一定的应用价值。
上述实施例仅例示性说明本发明的原理的功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

Claims (10)

1.一种SOI晶体管四端口网络射频模型参数提取方法,其特征在于,所述参数提取方法包括以下步骤:
1)依据YGG提取栅电阻Rg及栅电容Cgg
2)依据YGS提取栅源电容Cgs,并依据YGD提取栅漏电容Cgd
3)依据YGS、Rg、Cgs及Cgd提取源电阻Rs,并依据YGD、Rg、Cgs及Cgd提取漏电阻Rd
4)依据YBS提取源体二极管结电容Csb,并依据YBD提取漏体二极管结电容Cdb
5)依据YBB提取体电阻Rb
6)依据漏区埋氧层与衬底的Y参数提取衬底电阻;
7)依据漏区埋氧层与衬底的Y参数及ZBB提取衬底电容;
8)依据ZCdbox提取漏区埋氧层电容;
9)依据源区埋氧层与衬底的Y参数及YSS提取源区埋氧层电容。
2.根据权利要求1所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤1)中,YGG与栅电阻Rg及栅电容Cgg的关系式为:
其中,ω=2πf;由于直接依据YGG的虚部即可提取所述栅电容Cgg
依据YGG的实部即可提取所述栅电阻Rg
其中,
3.根据权利要求1所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤2)中,依据的YGS的虚部提取Cgs,依据YGD的虚部提取Cgd
4.根据权利要求1所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤3)中,依据YGS的实部、Rg、Cgs及Cgd提取源电阻Rs,依据YGD的实部、Rg、Cgs及Cgd提取漏电阻Rd
5.根据权利要求1所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤4)中,依据YBS的虚部提取源体二极管结电容Csb,依据YBD的虚部漏体二极管结电容Cdb
6.根据权利要求1所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤5)中,依据YBB的实部体电阻Rb
7.根据权利要求1所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤6)中,漏区埋氧层与衬底的Y参数的表达式为:
Y3=YDD-Y1-Y2
其中,
由Y3可得:
8.根据权利要求7所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤7)中,ZBB的表达式为:
由Y3可得:
由上两式可得:
由Z1可得:
9.根据权利要求8所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:步骤8)中,ZCdbox的表达式为:
由ZCsbox可得:
10.根据权利要求1所述的SOI晶体管四端口网络射频模型参数提取方法,其特征在于:
步骤9)中,源区埋氧层与衬底的Y参数的表达式为:
Y6=YSS-Y4-Y5
其中,
其中,
设定
CN201710338860.XA 2017-05-15 2017-05-15 Soi晶体管四端口网络射频模型参数提取方法 Active CN108875105B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710338860.XA CN108875105B (zh) 2017-05-15 2017-05-15 Soi晶体管四端口网络射频模型参数提取方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710338860.XA CN108875105B (zh) 2017-05-15 2017-05-15 Soi晶体管四端口网络射频模型参数提取方法

Publications (2)

Publication Number Publication Date
CN108875105A true CN108875105A (zh) 2018-11-23
CN108875105B CN108875105B (zh) 2022-02-22

Family

ID=64320237

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710338860.XA Active CN108875105B (zh) 2017-05-15 2017-05-15 Soi晶体管四端口网络射频模型参数提取方法

Country Status (1)

Country Link
CN (1) CN108875105B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112765922A (zh) * 2020-12-31 2021-05-07 中国科学院上海微系统与信息技术研究所 采用soi衬底的射频晶体管的仿真模型

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080191309A1 (en) * 2005-11-21 2008-08-14 Devries Kenneth L Methods and structure for charge dissipation in integrated circuits
CN102184879A (zh) * 2011-05-03 2011-09-14 中国科学院上海微系统与信息技术研究所 一种soi场效应晶体管的tcad仿真校准方法
CN104750922A (zh) * 2015-03-26 2015-07-01 中国科学院上海微系统与信息技术研究所 Soi四端口网络及其模型拓扑结构
CN105022878A (zh) * 2015-07-21 2015-11-04 中国科学院上海高等研究院 射频soi-mos变容管衬底模型及其参数提取方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080191309A1 (en) * 2005-11-21 2008-08-14 Devries Kenneth L Methods and structure for charge dissipation in integrated circuits
CN102184879A (zh) * 2011-05-03 2011-09-14 中国科学院上海微系统与信息技术研究所 一种soi场效应晶体管的tcad仿真校准方法
CN104750922A (zh) * 2015-03-26 2015-07-01 中国科学院上海微系统与信息技术研究所 Soi四端口网络及其模型拓扑结构
CN105022878A (zh) * 2015-07-21 2015-11-04 中国科学院上海高等研究院 射频soi-mos变容管衬底模型及其参数提取方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
JIEXIN LUO;JING CHEN;JIANHUA ZHUO;QINGQING WU;ZHAN CHAI;XI WANG: ""Temperature Dependence of Hysteresis Effect in Partially Depleted Silicon-on-Insulator MOSFETs"", 《IEEE TRANSACTIONS ON DEVICE AND MATERIALS RELIABILITY》 *
KAI LU;JING CHEN;JIEXIN LUO;JUN LIU;QINGQING WU;ZHAN CHAI;XI WAN: ""Improvement of RF Performance by Using Tunnel Diode Body Contact Structure in PD SOI nMOSFETs"", 《IEEE ELECTRON DEVICE LETTERS》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112765922A (zh) * 2020-12-31 2021-05-07 中国科学院上海微系统与信息技术研究所 采用soi衬底的射频晶体管的仿真模型
CN112765922B (zh) * 2020-12-31 2024-04-19 中国科学院上海微系统与信息技术研究所 采用soi衬底的射频晶体管的仿真模型

Also Published As

Publication number Publication date
CN108875105B (zh) 2022-02-22

Similar Documents

Publication Publication Date Title
CN105428271B (zh) 射频mos器件的建模方法及测试结构
CN103617319B (zh) 一种iii‑v族mosfet的小信号模型参数直接提取方法
CN105787210B (zh) 氮化镓高电子迁移率晶体管小信号电路模型参数提取方法
CN108062442A (zh) 一种AlGaN/GaN HEMT微波功率器件小信号本征参数提取方法
CN106202835A (zh) 包含沟道高级寄生元件的场效应晶体管小信号等效电路模型
CN105426570A (zh) 基于有源补偿子电路的GaN HEMT大信号模型改进方法
CN106372357A (zh) 一种GaN HEMT非线性噪声模型建立方法
CN105022878A (zh) 射频soi-mos变容管衬底模型及其参数提取方法
CN105138730A (zh) 氮化镓高电子迁移率晶体管小信号模型参数提取方法
CN105891628A (zh) 通用四端口在片高频去嵌入方法
CN102142057A (zh) 应用于mosfet电学仿真的bsim4应力模型
CN107636656A (zh) 基于大信号等效电路模型的GaN器件工艺参数统计分析方法
CN106777483B (zh) 用于集成电路的片上电感等效电路模型及参数提取方法
CN105184032A (zh) 一种改进的hbt小信号等效电路模型建立方法
CN103778297B (zh) Mos器件的sti应力效应建模方法及装置
CN108563801A (zh) 一种提取FinFET寄生电阻模型的测试结构和方法
CN109657305A (zh) 一种用于空气隙同轴硅通孔的宽频带建模方法
CN108875105A (zh) Soi晶体管四端口网络射频模型参数提取方法
CN102117352A (zh) 射频mos变容器的模拟方法
CN106886650A (zh) 一种超宽带氮化镓器件小信号模型及其参数提取方法
CN104657522B (zh) 一种对场效应晶体管进行建模的方法及电路仿真方法
CN102147828B (zh) 体引出结构soi场效应晶体管等效电学装置及建模方法
CN110287582A (zh) 一种新型场效应晶体管小信号等效电路模型参数提取方法
CN104750922B (zh) Soi四端口网络及其系统
Xu et al. Parasitics extraction, wideband modeling and sensitivity analysis of through-strata-via (TSV) in 3D integration/packaging

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant