CN108831385A - 扫描驱动电路、显示装置和驱动方法 - Google Patents
扫描驱动电路、显示装置和驱动方法 Download PDFInfo
- Publication number
- CN108831385A CN108831385A CN201810663155.1A CN201810663155A CN108831385A CN 108831385 A CN108831385 A CN 108831385A CN 201810663155 A CN201810663155 A CN 201810663155A CN 108831385 A CN108831385 A CN 108831385A
- Authority
- CN
- China
- Prior art keywords
- node
- transistor
- level
- clock signal
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Shift Register Type Memory (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明实施例提供一种扫描驱动电路、显示装置和驱动方法,涉及显示技术领域,能够避免由于移位寄存器输出端的电位影响移位寄存器的控制节点的电位,降低了由此对显示造成的不良影响。扫描驱动电路包括:移位寄存器;每级移位寄存器包括:第一节点控制单元,用于响应于第二节点的电平,使输入端和第一节点之间导通;第二节点控制单元,用于响应于第一节点的电平,使第二节点和第一时钟信号端之间导通,还用于响应于第一时钟信号端的电平,使第一电源电压端和第二节点之间导通;电第一输出单元,用于响应于第二节点的电平,使第二电源电压端和输出端之间导通;第二输出单元,用于响应于第三节点的电平,使第二时钟信号端和输出端之间导通。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种扫描驱动电路、显示装置和驱动方法。
背景技术
显示面板包括用于发光显示的子像素,扫描驱动电路通过扫描的方式控制对子像素进行充电,以实现画面的显示。扫描驱动电路通常包括多个级联的移位寄存器,每级移位寄存器用于实现对输入信号的移位功能。
现有技术中,移位寄存器内部的控制节点由移位寄存器输出端的反馈实现控制,而该控制节点又同时用于控制移位寄存器输出端的电位,因此,如果移位寄存器输出端的电位切换不及时,会影响控制节点的电位,从而进一步影响移位寄存器输出端的电位,导致移位寄存器输出错误,对显示造成不良影响。
发明内容
本发明实施例提供一种扫描驱动电路、显示装置和驱动方法,能够避免由于移位寄存器输出端的电位影响移位寄存器的控制节点的电位,降低了由此对显示造成的不良影响。
一方面,本发明实施例提供一种扫描驱动电路,包括:
级联的多级移位寄存器;
每级所述移位寄存器包括:
电连接于第一节点、第二节点和输入端的第一节点控制单元,用于响应于所述第二节点的电平,使所述输入端和所述第一节点之间导通;
电连接于所述第一节点、所述第二节点、第一时钟信号端和第一电源电压端的第二节点控制单元,用于响应于所述第一节点的电平,使所述第二节点和所述第一时钟信号端之间导通,还用于响应于所述第一时钟信号端的电平,使所述第一电源电压端和所述第二节点之间导通;
电连接于所述第二节点、第二电源电压端和输出端的第一输出单元,用于响应于所述第二节点的电平,使所述第二电源电压端和所述输出端之间导通;
电连接于第三节点、第二时钟信号端和所述输出端的第二输出单元,用于响应于所述第三节点的电平,使所述第二时钟信号端和所述输出端之间导通;
所述第三节点电连接于所述第一节点。
另一方面,本发明实施例还提供一种显示装置,包括上述的扫描驱动电路。
另一方面,本发明实施例还提供一种驱动方法,用于上述的移位寄存器,所述驱动方法包括对应每级所述移位寄存器的控制方法,所述控制方法包括:
在第一时段,所述第一时钟信号端提供导通电平,所述第二时钟信号端提供截止电平,所述输入端提供导通电平,所述第二节点控制单元响应于所述第一时钟信号端的导通电平,将所述第一电源电压端的导通电平传输至所述第二节点,所述第一输出单元响应于所述第二节点的导通电平,将所述第二电源电压端的截止电平传输至所述输出端,所述第一节点控制单元响应于所述第二节点的导通电平,将所述输入端的导通电平传输至所述第一节点,所述第一节点的导通电平传输至所述第三节点,所述第二输出单元响应于所述第三节点的导通电平,将所述第二时钟信号端的截止电平传输至所述输出端;
在第二时段,所述第一时钟信号端提供截止电平,所述第二时钟信号端提供导通电平,所述输入端提供截止电平,所述第二节点控制单元响应于所述第一节点的导通电平,将所述第一时钟信号端的截止电平传输至所述第二节点,所述第二输出单元响应于所述第三节点的导通电平,将所述第二时钟信号端的导通电平传输至所述输出端;
在第三时段,所述第一时钟信号端提供导通电平,所述第二时钟信号端提供截止电平,所述输入端提供截止电平,所述第二节点控制单元响应于所述第一时钟信号端的导通电平,将所述第一电源电压端的导通电平传输至所述第二节点,所述第一输出单元响应于所述第二节点的导通电平,将所述第二电源电压端的截止电平传输至所述输出端,所述第一节点控制单元响应于所述第二节点的导通电平,将所述输入端的截止电平传输至所述第一节点。
本发明实施例中的扫描驱动电路、显示装置和驱动方法,移位寄存器中各节点的电位均不受输出端的直接控制,并且能够正常实现移位寄存功能,因此,出现输出端的高低电平切换不及时的情况时,移位寄存器中各节点的电位不会受到影响,从而不会使输出端的电位进一步出现偏差,降低了由此对显示造成的不良影响。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中的一种移位寄存器的结构示意图;
图2为图1中移位寄存器的一种时序信号图;
图3为本发明实施例中一种移位寄存器的示意图;
图4为图3中移位寄存器各端的一种时序信号图;
图5为本发明实施例中一种驱动电路的示意图;
图6为图3中移位寄存器各端理论上的一种时序信号图;
图7为本实施例中一种显示装置的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
为更清楚地说明本发明实施例的效果,在介绍本发明实施例之前,先以现有技术中的一种移位寄存器为例具体本发明实施例所要解决的技术问题。如图1和图2所示,图1为现有技术中的一种移位寄存器的结构示意图,图2为图1中移位寄存器的时序信号图,该移位寄存器包括第一晶体管M1’、第二晶体管M2’、第三晶体管M3’、第四晶体管M4’和第五晶体管M5’,由于该移位寄存器的输出端OUT’与第三晶体管M3’的控制端相连,因此,在该移位寄存器正常工作的情况下,以处于阶段t为例,移位寄存器的输入端IN’提供高电平,第一时钟信号端CK’提供高电平,第二时钟信号端CKB’提供低电平,高电平信号端VGH’提供高电平,低电平信号端VGL’提供低电平,输出端OUT’输出低电平,通过输出端OUT’的反馈将使第三晶体管M3’在低电平控制下导通,高电平信号端VGH’输出的高电平通过第三晶体管M3’写入第一节点N1’,使第一节点N1’为高电平,进而控制第五晶体管M5’截止。这时,第二节点N2’处于低电平,控制第四晶体管M4’导通,将第二时钟信号端CKB’的低电平写入输出端OUT’,使移位寄存器的输出端OUT’输出低电平。
但是,基于该移位寄存器的内部电路结构,由于移位寄存器的输出端OUT’与第三晶体管M3’的控制端相连,因此,如果移位寄存器的输出端OUT’未及时写低,就会导致第三晶体管M3’不能及时导通,进而导致第一节点N1’的电位不能及时写高,这时可能就会出现第五晶体管M5’和第四晶体管M4’同时导通的情况,导致输出端OUT’的输出存在竞争风险,可能出现错误。
如图3、图4和图5所述,图3为本发明实施例中一种移位寄存器的示意图,图4为图3中移位寄存器各端的一种时序信号图,图5为本发明实施例中一种扫描驱动电路的示意图,本发明实施例提供了一种扫描驱动电路,包括:级联的多级移位寄存器100;每级移位寄存器100包括:电连接于第一节点N1、第二节点N2和输入端IN的第一节点控制单元1,用于响应于第二节点N2的电平,使输入端IN和第一节点N1之间导通;电连接于第一节点N1、第二节点N2、第一时钟信号端CK和第一电源电压端VGL的第二节点控制单元2,用于响应于第一节点N1的电平,使第二节点N2和第一时钟信号端CK之间导通,还用于响应于第一时钟信号端CK的电平,使第一电源电压端VGL和第二节点N2之间导通;电连接于第二节点N2、第二电源电压端VGH和输出端OUT的第一输出单元3,用于响应于第二节点N2的电平,使第二电源电压端VGH和输出端OUT之间导通;电连接于第三节点N3、第二时钟信号端XCK和输出端OUT的第二输出单元4,用于响应于第三节点N3的电平,使第二时钟信号端XCK和输出端OUT之间导通;第三节点N3电连接于所述第一节点。
如图5所示,其中,第一级移位寄存器100的输入端IN与起始信号端STV相连;除第一级移位寄存器100之外的其余各级移位寄存器100的输入端IN分别与上一级移位寄存器100的输出端OUT相连;并且,奇数级的移位寄存器100的第一时钟信号端CK连接于第一时钟信号线CK1,奇数级的移位寄存器的第二时钟信号端XCK连接于第二时钟信号线CK2;偶数级的移位寄存器的第一时钟信号端CK连接于第二时钟信号线CK2,偶数级的移位寄存器的第二时钟信号端XCK连接于第一时钟信号线CK1。
另外,如图5所示,在该驱动电路中,每一级移位寄存器100的第一电源电压端VGL可通过第一电压信号线CL1与驱动芯片(未图示)相连,第二电源电压端VGH可通过第二电压信号线CL2与驱动芯片相连。
如图4所示,图4为图3中移位寄存器各端的一种时序信号图,本发明实施例还提供一种驱动方法,用于上述的扫描驱动电路,该驱动方法包括对应每级移位寄存器100的控制方法,该控制方法包括:
在第一时段t1,第一时钟信号CK端提供导通电平,第二时钟信号端XCK提供截止电平,输入端IN提供导通电平,第二节点控制单元2响应于第一时钟信号端CK的导通电平,将第一电源电压端VGL的导通电平传输至第二节点N2,使第二节点N2的电位为导通电平,第一输出单元3响应于第二节点N2的导通电平,将第二电源电压端VGH的截止电平传输至输出端OUT,使输出端OUT的电位为截止电平,第一节点控制单元1响应于第二节点N2的导通电平,将输入端IN的导通电平传输至第一节点N1,使第一节点N1为导通电平,第一节点N1的导通电平传输至第三节点N3,使第三节点N3为导通电平,第二输出单元4响应于第三节点N3的导通电平,将第二时钟信号端XCK的截止电平传输至输出端OUT,使输出端OUT的电位为截止电平;
在第二时段t2,第一时钟信号端CK提供截止电平,第二时钟信号端XCK提供导通电平,输入端IN提供截止电平,第一节点N1保持导通电平,第二节点控制单元2响应于第一节点N1的导通电平,将第一时钟信号端CK的截止电平传输至第二节点N2,使第二节点N2的电位为截止电平,第三节点N3为导通电平,第二输出单元4响应于第三节点N3的导通电平,将第二时钟信号端XCK的导通电平传输至输出端OUT,使输出端OUT的电位为导通电平;
在第三时段t3,第一时钟信号端CK提供导通电平,第二时钟信号端XCK提供截止电平,输入端IN提供截止电平,第二节点控制单元2响应于第一时钟信号端CK的导通电平,将第一电源电压端VGL的导通电平传输至第二节点N2,使第二节点N2的电位为导通电平,第一输出单元3响应于第二节点N2的导通电平,将第二电源电压端VGH的截止电平传输至输出端OUT,使输出端OUT的电位为截止电平,第一节点控制单元1响应于第二节点N2的导通电平,将输入端IN的截止电平传输至第一节点N1,使第一节点N1的电位为截止电平。
需要说明的是,在本发明实施例中,导通电平为低电平,截止电平为高电平,但是本发明实施例对此并不限定,例如在其他可实现的实施方式中,也可以为导通电平为高电平,截止电平为低电平。
本发明实施例中的移位寄存器及其驱动方法,移位寄存器中各节点的电位均不受输出端的直接控制,并且能够正常实现移位寄存功能,因此,出现输出端的高低电平切换不及时的情况时,移位寄存器中各节点的电位不会受到影响,从而不会使输出端的电位进一步出现偏差,降低了由此对显示造成的不良影响。
可选地,第一节点控制单元1电连接于第一时钟信号端CK和第二时钟信号端XCK,第一节点控制单元1具体用于,响应于第二节点N2和第一时钟信号端CK的电平,或者响应于第二节点N2和第二时钟信号端XCK的电平,使输入端IN和第一节点N1之间导通。
可选地,第一节点控制单元1包括:第一晶体管M1,第一晶体管M1的第一端电连接于输入端IN,第一晶体管M1的控制端电连接于第二节点N2;第二晶体管M2,第二晶体管M2的第一端电连接于第一晶体管M1的第二端,第二晶体管M2的第二端电连接于第一节点N1,第二晶体管M2的控制端电连接于第二时钟信号端XCK;第三晶体管M3,第三晶体管M3的第一端电连接于第一晶体管M1的第二端,第三晶体管M3的第二端电连接于第一节点N1,第三晶体管M3的控制端电连接于第一时钟信号端CK。
具体地,在第一时段t1,第一节点N1为导通电平,第二节点N2为导通电平,输入端IN为导通电平,在第二时段t2,第一节点N1保持导通电平,第二节点N2为截止电平,输入端IN为截止电平,在第一时段t1和第二时段t2交替时,如果直接从第一时段t1切换至第二时段t2,在第一时段t1和第二时段t2的交界时刻,输入端IN的截止电平可能会传输至第一节点N1,如果这样的话,会导致由于第一节点N1处电位不稳定而导致的移位寄存器工作异常。第二晶体管M2和第三晶体管M3可以使得在第一时段t1和第二时段t2之间控制第一节点N1和第一晶体管M1的第二端之间截止,以降低第一时段t1和第二时段t2切换时第一节点N1具有不确定的电位的可能性,从而提高移位寄存器的稳定性。另一方面,在第一时段t1和第三时段t3这种第一晶体管M1导通,同时第二晶体管M2和第三晶体管M3中的一个导通时,由于第二晶体管M2或第三晶体管M3的作用,可以对输入端IN传输至第一节点的电压起到分压作用,从而对第二节点控制单元2中的器件起到保护作用,降低第二节点控制单元2中的器件被击穿损坏的概率。
可选地,第二节点控制单元2包括:第四晶体管M4,第四晶体管M4的第一端电连接于第二节点N2,第四晶体管M4的第二端电连接于第一时钟信号端CK,第四晶体管M4的控制端电连接于第一节点N1;第五晶体管M5,第五晶体管M5的第一端电连接于第二节点N2,第五晶体管M5的第二端电连接于第一电源电压端VGL,第五晶体管M5的控制端电连接于第一时钟信号端CK。
可选地,每级上述移位寄存器,还包括:第一电容C1,第一电容C1的第一端电连接于第二电源电压端VGH,第一电容C1的第二端电连接于第二节点N2。
可选地,每级上述移位寄存器,还包括:第二电容C2,第二电容C2的第一端电连接于输出端OUT,第二电容C2的第二端电连接于第三节点N3。
可选地,第三节点N3通过分压单元5电连接于第一节点N1。分压单元5用于对第一节点N1传输至第三节点N3的电压进行分压,从而对第二输出单元4中的器件起到保护作用,降低第二输出单元4中的器件被击穿损坏的概率。
可选地,分压单元5包括第六晶体管M6,第六晶体管M6的第一端电连接于第一节点N1,第六晶体管M6的第二端电连接于第三节点N3,第六晶体管M6的控制端电连接于第一电源电压端VGL,由于第一电源电压端VGL始终输出导通电平,即第六晶体管M6始终导通,因此仅仅起到分压的作用。
可选地,第一输出单元3包括第七晶体管M7,第七晶体管M7的第一端电连接于第二电源电压端VGH,第七晶体管M7的第二端电连接于输出端OUT,第七晶体管M7的控制端电连接于第二节点N2。
可选地,第二输出单元4包括第八晶体管M8,第八晶体管M8的第一端电连接于输出端OUT,第八晶体管M8的第二端连接于第二时钟信号端XCK,第八晶体管M8的控制端电连接于第三节点N3。
可选地,上述驱动方法,还包括:位于第一时段t1和第二时段t2之间的第一缓冲时段T1,在第一缓冲时段T1,第一时钟信号端CK和第二时钟信号端XCK提供截止电平,输入端IN提供导通电平;位于第一缓冲时段T1和第二时段t2之间的第二缓冲时段T2,在第二缓冲时段T2,第一时钟信号端CK和第二时钟信号端XCK提供截止电平,输入端IN提供截止电平;位于第二时段t2和第三时段t3之间的第三缓冲时段T3,在第三缓冲时段T3,第一时钟信号端CK、第二时钟信号端XCK和输入端IN提供截止电平。
具体地,在第一缓冲时段T1、第二缓冲时段T2和第三缓冲时段T3,第二晶体管M2和第三晶体管M3均截止,以降低第一时段t1和第二时段t2之间切换时,各信号节点之间的相互影响,以及降低第二时段t2和第三时段t3之间切换时,各信号节点之间的相互影响,使得移位寄存器更加稳定。
以下通过一种具体的移位寄存器工作流程对上述移位寄存器及其驱动方法进行说明,移位寄存器的工作过程包括:
准备时段t0,第一时钟信号CK端提供截止电平,第二时钟信号端XCK提供导通电平,输入端IN提供截止电平,第二晶体管M2导通,第三晶体管M3截止,第五晶体管M5截止,第一节点N1和第三节点N3由于第二电容C2的作用均保持截止电平,控制第八晶体管M8截止,第二节点N2由于第一电容C1的作用保持截止电平,控制第七晶体管M7截止,输出端OUT由于第二电容C2的作用保持截止电平;
第一时段t1,第一时钟信号端CK提供导通电平,第二时钟信号端XCK提供截止电平,输入端IN提供导通电平,第一时钟信号端CK的导通电平控制第五晶体管M5导通,将第一电源电压端VGL的导通电平传输至第二节点N2,使第二节点N2的电位为导通电平,控制第七晶体管M7导通,将第二电源电压端VGH的截止电平传输至输出端OUT,使输出端OUT的电位为截止电平,第二节点N2的导通电平还控制第一晶体管M1导通,第一时钟信号端CK的导通电平还控制第三晶体管M3导通,将输入端IN的导通电平通过第一晶体管M1和第三晶体管M3传输至第一节点N1,使第一节点N1为导通电平,第一节点N1的导通电平传输至第三节点N3,使第三节点N3为导通电平,控制第八晶体管M8导通,将第二时钟信号端XCK的截止电平传输至输出端OUT,使输出端OUT的电位为截止电平;
第一缓冲时段T1,第一时钟信号端CK和第二时钟信号端XCK提供截止电平,控制第二晶体管M2、第三晶体管M3截止和第五晶体管M5截止,输入端IN提供导通电平,第一节点N1和第三节点N3保持导通电平,控制第四晶体管M4和第八晶体管M8导通,第一时钟信号端CK的截至电平通过第四晶体管M4传输至第二节点N2,使第二节点N2为截止电平,控制第七晶体管M7截止,第二时钟信号端XCK的截止电平通过第八晶体管M8传输至输出端OUT,使输出端OUT的电位为截止电平;
第二缓冲时段T2,第一时钟信号端CK和第二时钟信号端XCK提供截止电平,控制第二晶体管M2、第三晶体管M3截止和第五晶体管M5截止,输入端IN提供截止电平,第一节点N1和第三节点N3保持导通电平,控制第四晶体管M4和第八晶体管M8导通,第一时钟信号端CK的截至电平通过第四晶体管M4传输至第二节点N2,使第二节点N2为截止电平,控制第七晶体管M7截止,第二时钟信号端XCK的截止电平通过第八晶体管M8传输至输出端OUT,使输出端OUT的电位为截止电平;
在第二时段t2,第一时钟信号端CK提供截止电平,控制第三晶体管M3和第五晶体管M5截止,第二时钟信号端XCK提供导通电平,控制第二晶体管M2导通,输入端IN提供截止电平,第一节点N1保持导通电平,控制第四晶体管M4导通,将第一时钟信号端CK的截止电平传输至第二节点N2,使第二节点N2的电位为截止电平,控制第一晶体管M1和第七晶体管M7截止,第六晶体管M6导通,第二节点N2的截止电平通过第六晶体管M6传输至第三节点N3,使第三节点N3为导通电平,第二时钟信号端XCK的导通电平通过第八晶体管M8传输至输出端OUT,使输出端OUT的电位为导通电平;
第三缓冲时段T3,第一时钟信号端CK和第二时钟信号端XCK提供截止电平,控制第二晶体管M2、第三晶体管M3截止和第五晶体管M5截止,输入端IN提供截止电平,第一节点N1和第三节点N3保持导通电平,控制第四晶体管M4和第八晶体管M8导通,第一时钟信号端CK的截至电平通过第四晶体管M4传输至第二节点N2,使第二节点N2为截止电平,控制第七晶体管M7截止,第二时钟信号端XCK的截止电平通过第八晶体管M8传输至输出端OUT,使输出端OUT的电位为截止电平;
在第三时段t3,第一时钟信号端CK提供导通电平,控制第三晶体管M3和第五晶体管M5导通,第二时钟信号端XCK提供截止电平,控制第二晶体管M2截止,输入端IN提供截止电平,将第一电源电压端VGL的导通电平通过第五晶体管M5传输至第二节点N2,使第二节点N2的电位为导通电平,控制第一晶体管M1和第七晶体管M7导通,第二电源电压端VGH的截止电平通过第七晶体管M7传输至输出端OUT,使输出端OUT的电位为截止电平,输入端IN的截止电平通过第一晶体管M1和第三晶体管M3传输至第一节点N1,使第一节点N1的电位为截止电平。
需要说明的是,上述的移位寄存器用于扫描驱动电路中,扫描驱动电路包括级联的多级移位寄存器,其中第一级移位寄存器的输入端连接于初始信号线,由驱动芯片提供初始信号,除第一级移位寄存器之外的其他移位寄存器的输入端均连接于上一级移位寄存器的输出端,因此,对于除第一级移位寄存器之外的其他移位寄存器,如图6所示,图6为图3中移位寄存器各端理论上的一种时序信号图,理论上输入端IN的脉冲与第一时钟信号端CK的脉冲完全重合,但是,如果输入端IN的脉冲与完全重合,在第一时段t1时,可能会出现在第一时钟信号端CK提供导通电平时使输入端IN提供的截止电平通过第一晶体管M1和第三晶体管M3传输至第一节点N1,从而导致移位寄存器工作异常,因此,如图4所示,本发明实施例中设置有第一缓冲时段T1,即保证输入端IN信号的上升沿位于第一时钟信号端CK信号的上升沿之后。
可选地,第八晶体管M8的宽长比大于第一至第七晶体管M1-M7中任意一个晶体管的宽长比。
具体地,宽长比越大则晶体管的驱动能力越强,因此为了增大移位寄存器的驱动能力,设置第八晶体管M8的宽长比大于第一至第七晶体管M1-M7中任意一个晶体管的宽长比,进一步地,由于输出端OUT需要连接扫描线,进而通过扫描线连接一行子像素,因此,本级移位寄存器输出端OUT的信号传输至下一级移位寄存器输入端IN时,会产生较大的延时,以保证输入端IN信号的上升沿位于第一时钟信号端CK信号的上升沿之后。
可选地,第三晶体管M3的宽长比大于第一晶体管M1的宽长比。
具体地,晶体管的宽长比越小,则晶体管输出信号的延时越高;晶体管的宽长比越大,则晶体管的开关速度越快,即晶体管输出信号的延时越低。因此,设置第三晶体管M3的宽长比大于第一晶体管M1的宽长比,可以保证在输入端IN信号的上升沿和第一时钟信号端CK信号的上升沿相同时,第三晶体管M3在输入端IN信号传输至第三晶体管M3之前截止,以避免由此产生的移位寄存器工作异常。
可选地,第三晶体管M3的宽长比大于1。
可选地,第一晶体管M1的宽长比小于1。
具体地,第三晶体管M3的宽长比大于1,第一晶体管M1的宽长比小于1时,可以兼容大部分不同尺寸要求的面板。
可选地,对于第一级移位寄存器100的控制方法,在第一时段t1和第二时段t2之间,输入端IN(即起始信号端STV)的电位由导通电平(低电平)跳变至截止电平(高电平)的时刻位于第一时钟信号端CK的电位由导通电平(低电平)跳变至截止电平(高电平)的时刻之后。
具体地,对于第一级移位寄存器100来说,由于其输入端IN并非通过扫描线连接一行子像素,而是直接连接驱动芯片,因此可以由驱动芯片直接控制起始信号端STV的电位变化时刻,以保证输入端IN信号的上升沿位于第一时钟信号端CK信号的上升沿之后,从而提高移位寄存器的工作稳定性。
需要说明的是,本实施例中的晶体管均以PMOS晶体管为例进行说明,PMOS晶体管的控制端为低电平时,其第一端和第二端之间导通,PMOS晶体管的控制端为高电平时,其第一端和第二端之间截止。即对于PMOS晶体管来说,低电平为导通电平,高电平为截止电平。在具体实施时,上述各个晶体管的栅极作为其控制端,并且,根据各晶体管的栅极的信号以及其类型,可以将其第一端作为源极,第二端作为漏极,或者将其第一端作为漏极,第二端作为源极,在此不做具体区分。另外,本发明实施例中“导通电平”和“截止电平”均为泛指,并不限定所有的导通电平或截止电平具有相同的电压值,导通电平是指任何能够使晶体管导通的电平,截止电平是指任何能够使晶体管截止的电平。
本实施例还提供了一种显示装置,如图7所示,图7为本实施例中一种显示装置的结构示意图,该显示装置包括上述扫描驱动电路。其中,驱动电路的具体结构已经在上述实施例中进行了详细说明,此处不再赘述。当然,图7所示的显示装置仅仅为示意说明,该显示装置可以是例如手机、平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。
本发明实施例中的显示装置,移位寄存器中各节点的电位均不受输出端的直接控制,并且能够正常实现移位寄存功能,因此,出现输出端的高低电平切换不及时的情况时,移位寄存器中各节点的电位不会受到影响,从而不会使输出端的电位进一步出现偏差,降低了由此对显示造成的不良影响。
可以理解的是,在具体实施时,本实施例提供的上述显示装置可以为有机发光显示装置,或者也可以作为液晶显示装置。
在有机发光显示装置中,一般设置有多个有机发光二极管以及与各有机发光二极管连接的像素补偿电路,一般像素补偿电路中设置有用于控制有机发光二极管发光的发光控制晶体管和用于控制数据信号输入的扫描控制晶体管,在具体实施时,在本发明实施例提供的上述显示显示装置为有机发光显示装置时,该有机发光显示装置可以包括一个本实施例提供的上述驱动电路,该驱动电路可以作为发光驱动电路,向发光控制晶体管提供发光控制信号;或者,该驱动电路也可以作为栅极驱动电路,向扫描控制晶体管的栅极提供扫描信号。当然,该有机发光显示装置也可以包括两个本实施例提供的上述驱动电路,其中一个驱动电路作为发光驱动电路,另一个驱动电路作为栅极驱动电路,在此不做限定。
在液晶显示装置中,一般设置有多个像素电极,以及与各像素电极连接的开关晶体管。在具体实施时,在本实施例提供的上述显示装置为液晶显示装置时,本实施例提供的上述驱动电路可以作为栅极驱动电路,以向开关晶体管的栅极提供扫描信号。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (18)
1.一种扫描驱动电路,其特征在于,包括:
级联的多级移位寄存器;
每级所述移位寄存器包括:
电连接于第一节点、第二节点和输入端的第一节点控制单元,用于响应于所述第二节点的电平,使所述输入端和所述第一节点之间导通;
电连接于所述第一节点、所述第二节点、第一时钟信号端和第一电源电压端的第二节点控制单元,用于响应于所述第一节点的电平,使所述第二节点和所述第一时钟信号端之间导通,还用于响应于所述第一时钟信号端的电平,使所述第一电源电压端和所述第二节点之间导通;
电连接于所述第二节点、第二电源电压端和输出端的第一输出单元,用于响应于所述第二节点的电平,使所述第二电源电压端和所述输出端之间导通;
电连接于第三节点、第二时钟信号端和所述输出端的第二输出单元,用于响应于所述第三节点的电平,使所述第二时钟信号端和所述输出端之间导通;
所述第三节点电连接于所述第一节点。
2.根据权利要求1所述的扫描驱动电路,其特征在于,
所述第一节点控制单元电连接于所述第一时钟信号端和所述第二时钟信号端,所述第一节点控制单元具体用于,响应于所述第二节点和所述第一时钟信号端的电平,或者响应于所述第二节点和所述第二时钟信号端的电平,使所述输入端和所述第一节点之间导通。
3.根据权利要求2所述的扫描驱动电路,其特征在于,
所述第一节点控制单元包括:
第一晶体管,所述第一晶体管的第一端电连接于所述输入端,所述第一晶体管的控制端电连接于所述第二节点;
第二晶体管,所述第二晶体管的第一端电连接于所述第一晶体管的第二端,所述第二晶体管的第二端电连接于所述第一节点,所述第二晶体管的控制端电连接于所述第二时钟信号端;
第三晶体管,所述第三晶体管的第一端电连接于所述第一晶体管的第二端,所述第三晶体管的第二端电连接于所述第一节点,所述第三晶体管的控制端电连接于所述第一时钟信号端。
4.根据权利要求3所述的扫描驱动电路,其特征在于,
所述第二节点控制单元包括:
第四晶体管,所述第四晶体管的第一端电连接于所述第二节点,所述第四晶体管的第二端电连接于所述第一时钟信号端,所述第四晶体管的控制端电连接于所述第一节点;
第五晶体管,所述第五晶体管的第一端电连接于所述第二节点,所述第五晶体管的第二端电连接于所述第一电源电压端,所述第五晶体管的控制端电连接于所述第一时钟信号端。
5.根据权利要求1所述的扫描驱动电路,其特征在于,每级所述移位寄存器还包括:
第一电容,所述第一电容的第一端电连接于所述第二电源电压端,所述第一电容的第二端电连接于所述第二节点。
6.根据权利要求1所述的扫描驱动电路,其特征在于,每级所述移位寄存器还包括:
第二电容,所述第二电容的第一端电连接于所述输出端,所述第二电容的第二端电连接于所述第三节点。
7.根据权利要求4所述的扫描驱动电路,其特征在于,
所述第三节点通过分压单元电连接于所述第一节点。
8.根据权利要求7所述的扫描驱动电路,其特征在于,
所述分压单元包括第六晶体管,所述第六晶体管的第一端电连接于所述第一节点,所述第六晶体管的第二端电连接于所述第三节点,所述第六晶体管的控制端电连接于所述第一电源电压端。
9.根据权利要求8所述的扫描驱动电路,其特征在于,
所述第一输出单元包括第七晶体管,所述第七晶体管的第一端电连接于所述第二电源电压端,所述第七晶体管的第二端电连接于所述输出端,所述第七晶体管的控制端电连接于所述第二节点。
10.根据权利要求9所述的扫描驱动电路,其特征在于,
所述第二输出单元包括第八晶体管,所述第八晶体管的第一端电连接于所述输出端,所述第八晶体管的第二端连接于所述第二时钟信号端,所述第八晶体管的控制端电连接于所述第三节点。
11.根据权利要求10所述的扫描驱动电路,其特征在于,
所述第八晶体管的宽长比大于所述第一至第七晶体管中任意一个晶体管的宽长比。
12.根据权利要求3所述的扫描驱动电路,其特征在于,
所述第三晶体管的宽长比大于所述第一晶体管的宽长比。
13.根据权利要求12所述的扫描驱动电路,其特征在于,
所述第三晶体管的宽长比大于1。
14.根据权利要求12所述的扫描驱动电路,其特征在于,
所述第一晶体管的宽长比小于1。
15.一种显示装置,其特征在于,包括如权利要求1至14中任意一项所述的扫描驱动电路。
16.一种驱动方法,其特征在于,用于如权利要求1至14中任意一项所述的扫描驱动电路,所述驱动方法包括对应每级所述移位寄存器的控制方法,所述控制方法包括:
在第一时段,所述第一时钟信号端提供导通电平,所述第二时钟信号端提供截止电平,所述输入端提供导通电平,所述第二节点控制单元响应于所述第一时钟信号端的导通电平,将所述第一电源电压端的导通电平传输至所述第二节点,所述第一输出单元响应于所述第二节点的导通电平,将所述第二电源电压端的截止电平传输至所述输出端,所述第一节点控制单元响应于所述第二节点的导通电平,将所述输入端的导通电平传输至所述第一节点,所述第一节点的导通电平传输至所述第三节点,所述第二输出单元响应于所述第三节点的导通电平,将所述第二时钟信号端的截止电平传输至所述输出端;
在第二时段,所述第一时钟信号端提供截止电平,所述第二时钟信号端提供导通电平,所述输入端提供截止电平,所述第二节点控制单元响应于所述第一节点的导通电平,将所述第一时钟信号端的截止电平传输至所述第二节点,所述第二输出单元响应于所述第三节点的导通电平,将所述第二时钟信号端的导通电平传输至所述输出端;
在第三时段,所述第一时钟信号端提供导通电平,所述第二时钟信号端提供截止电平,所述输入端提供截止电平,所述第二节点控制单元响应于所述第一时钟信号端的导通电平,将所述第一电源电压端的导通电平传输至所述第二节点,所述第一输出单元响应于所述第二节点的导通电平,将所述第二电源电压端的截止电平传输至所述输出端,所述第一节点控制单元响应于所述第二节点的导通电平,将所述输入端的截止电平传输至所述第一节点。
17.根据权利要求16所述的驱动方法,其特征在于,还包括:
位于所述第一时段和所述第二时段之间的第一缓冲时段,在所述第一缓冲时段,所述第一时钟信号端和所述第二时钟信号端提供截止电平,所述输入端提供导通电平;
位于所述第一缓冲时段和所述第二时段之间的第二缓冲时段,在所述第二缓冲时段,所述第一时钟信号端和所述第二时钟信号端提供截止电平,所述输入端提供截止电平;
位于所述第二时段和所述第三时段之间的第三缓冲时段,在所述第三缓冲时段,所述第一时钟信号端、所述第二时钟信号端和所述输入端提供截止电平。
18.根据权利要求16所述的驱动方法,其特征在于,
对于第一级移位寄存器的控制方法,在所述第一时段和所述第二时段之间,所述输入端的电位由导通电平跳变至截止电平的时刻位于所述第一时钟信号端的电位由导通电平跳变至截止电平的时刻之后。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810663155.1A CN108831385B (zh) | 2018-06-25 | 2018-06-25 | 扫描驱动电路、显示装置和驱动方法 |
US16/161,414 US10467938B1 (en) | 2018-06-25 | 2018-10-16 | Scan driving circuit, display device and driving method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810663155.1A CN108831385B (zh) | 2018-06-25 | 2018-06-25 | 扫描驱动电路、显示装置和驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108831385A true CN108831385A (zh) | 2018-11-16 |
CN108831385B CN108831385B (zh) | 2020-04-28 |
Family
ID=64138310
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810663155.1A Active CN108831385B (zh) | 2018-06-25 | 2018-06-25 | 扫描驱动电路、显示装置和驱动方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10467938B1 (zh) |
CN (1) | CN108831385B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110853571A (zh) * | 2019-01-14 | 2020-02-28 | 友达光电股份有限公司 | 发光控制电路 |
CN112331142A (zh) * | 2020-11-25 | 2021-02-05 | 厦门天马微电子有限公司 | 扫描驱动电路、显示面板和显示装置 |
CN112509513A (zh) * | 2020-12-15 | 2021-03-16 | 云谷(固安)科技有限公司 | 移位寄存器、显示面板及显示装置 |
CN115023756A (zh) * | 2021-07-30 | 2022-09-06 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108172195A (zh) * | 2018-03-28 | 2018-06-15 | 上海天马有机发光显示技术有限公司 | 一种移位寄存器、驱动电路及驱动方法、显示装置 |
WO2020191597A1 (zh) * | 2019-03-25 | 2020-10-01 | 京东方科技集团股份有限公司 | 移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
WO2021184159A1 (zh) | 2020-03-16 | 2021-09-23 | 京东方科技集团股份有限公司 | 显示基板、制作方法和显示装置 |
JP2023528096A (ja) * | 2020-03-16 | 2023-07-04 | 京東方科技集團股▲ふん▼有限公司 | 表示基板、製作方法及び表示装置 |
CN111933083B (zh) * | 2020-08-21 | 2023-04-07 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法和显示装置 |
CN112634805B (zh) * | 2020-12-15 | 2022-10-21 | 云谷(固安)科技有限公司 | 移位寄存器、显示面板及显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101674068A (zh) * | 2003-01-17 | 2010-03-17 | 株式会社半导体能源研究所 | 脉冲输出电路,移位寄存器,和电子设备 |
US8044916B2 (en) * | 2005-05-24 | 2011-10-25 | Samsung Mobile Display Co., Ltd. | Shift register and organic light emitting display having the same |
CN103000120A (zh) * | 2012-12-13 | 2013-03-27 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路及显示装置 |
CN105405383A (zh) * | 2015-12-25 | 2016-03-16 | 上海天马有机发光显示技术有限公司 | 移位寄存单元、移位寄存器及其驱动方法、显示装置 |
CN106023901A (zh) * | 2016-08-03 | 2016-10-12 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN106782334A (zh) * | 2016-12-19 | 2017-05-31 | 上海天马微电子有限公司 | 扫描单元、栅极驱动电路 |
EP3258464A1 (en) * | 2016-06-17 | 2017-12-20 | Samsung Display Co., Ltd. | Shift register stage and organic light emitting display device using the same |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5528084B2 (ja) * | 2009-12-11 | 2014-06-25 | 三菱電機株式会社 | シフトレジスタ回路 |
CN104157240A (zh) * | 2014-07-22 | 2014-11-19 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法、阵列基板及显示装置 |
CN106782313B (zh) * | 2016-12-15 | 2019-04-12 | 上海天马有机发光显示技术有限公司 | 有机发光像素驱动电路、驱动方法及有机发光显示面板 |
-
2018
- 2018-06-25 CN CN201810663155.1A patent/CN108831385B/zh active Active
- 2018-10-16 US US16/161,414 patent/US10467938B1/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101674068A (zh) * | 2003-01-17 | 2010-03-17 | 株式会社半导体能源研究所 | 脉冲输出电路,移位寄存器,和电子设备 |
US8044916B2 (en) * | 2005-05-24 | 2011-10-25 | Samsung Mobile Display Co., Ltd. | Shift register and organic light emitting display having the same |
CN103000120A (zh) * | 2012-12-13 | 2013-03-27 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路及显示装置 |
CN105405383A (zh) * | 2015-12-25 | 2016-03-16 | 上海天马有机发光显示技术有限公司 | 移位寄存单元、移位寄存器及其驱动方法、显示装置 |
EP3258464A1 (en) * | 2016-06-17 | 2017-12-20 | Samsung Display Co., Ltd. | Shift register stage and organic light emitting display device using the same |
CN106023901A (zh) * | 2016-08-03 | 2016-10-12 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN106782334A (zh) * | 2016-12-19 | 2017-05-31 | 上海天马微电子有限公司 | 扫描单元、栅极驱动电路 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110853571A (zh) * | 2019-01-14 | 2020-02-28 | 友达光电股份有限公司 | 发光控制电路 |
TWI695362B (zh) * | 2019-01-14 | 2020-06-01 | 友達光電股份有限公司 | 發光控制電路 |
CN110853571B (zh) * | 2019-01-14 | 2021-12-07 | 友达光电股份有限公司 | 发光控制电路 |
CN112331142A (zh) * | 2020-11-25 | 2021-02-05 | 厦门天马微电子有限公司 | 扫描驱动电路、显示面板和显示装置 |
CN112509513A (zh) * | 2020-12-15 | 2021-03-16 | 云谷(固安)科技有限公司 | 移位寄存器、显示面板及显示装置 |
CN115023756A (zh) * | 2021-07-30 | 2022-09-06 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN115023756B (zh) * | 2021-07-30 | 2023-10-20 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN108831385B (zh) | 2020-04-28 |
US10467938B1 (en) | 2019-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108831385A (zh) | 扫描驱动电路、显示装置和驱动方法 | |
US20210287628A1 (en) | Display device | |
CN104900192B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
KR102207142B1 (ko) | 표시 패널에 집적된 게이트 구동부 | |
US9607712B1 (en) | Shift register group | |
US10964268B2 (en) | Scan driving circuit, driving method, and display device | |
KR102386847B1 (ko) | 게이트 구동회로 및 이를 갖는 표시 장치 | |
US10657877B2 (en) | Driving circuit, driving method and display device | |
KR102313978B1 (ko) | 게이트 구동회로 | |
US9911503B2 (en) | Shift register unit, gate drive circuit, and display device | |
KR20140112290A (ko) | 표시 패널 | |
CN104900268A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
US11875748B2 (en) | Gate driving circuit, display substrate, display device and gate driving method for realizing frequency doubling output | |
US10762976B2 (en) | Scan driving circuit, driving method, and display device | |
CN106875917B (zh) | 扫描驱动电路与阵列基板 | |
US10769977B2 (en) | Shift register and driving method of the same, emission driving circuit, and display device | |
US10847237B2 (en) | Driving circuit, display device and driving method | |
CN105144301A (zh) | 移位寄存器 | |
US20170193949A1 (en) | Display device | |
CN111916016A (zh) | 扫描驱动电路、显示面板和显示装置 | |
US10726778B2 (en) | Emission driving circuit, driving method of the same, and display device | |
US10685597B2 (en) | Emission driving circuit, driving method of shift register, and display device | |
US11847973B2 (en) | Display device capable of displaying an image of uniform brightness | |
CN104616619A (zh) | 阵列基板、显示面板及显示装置 | |
KR20150087647A (ko) | 게이트 구동회로 및 이를 포함하는 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20211104 Address after: No.8, liufangyuan Henglu, Donghu New Technology Development Zone, Wuhan City, Hubei Province Patentee after: WUHAN TIANMA MICRO-ELECTRONICS Co.,Ltd. Patentee after: Wuhan Tianma Microelectronics Co.,Ltd. Shanghai Branch Address before: Room 509, building 1, No. 6111, Longdong Avenue, Pudong New Area, Shanghai, 201201 Patentee before: SHANGHAI TIANMA AM-OLED Co.,Ltd. |