CN108766495B - 数据写入方法、存储器控制器与存储器存储装置 - Google Patents

数据写入方法、存储器控制器与存储器存储装置 Download PDF

Info

Publication number
CN108766495B
CN108766495B CN201810562666.4A CN201810562666A CN108766495B CN 108766495 B CN108766495 B CN 108766495B CN 201810562666 A CN201810562666 A CN 201810562666A CN 108766495 B CN108766495 B CN 108766495B
Authority
CN
China
Prior art keywords
memory
memory cell
write voltage
threshold
wear
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810562666.4A
Other languages
English (en)
Other versions
CN108766495A (zh
Inventor
林纬
郑国义
张俊彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Phison Electronics Corp
Original Assignee
Phison Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Phison Electronics Corp filed Critical Phison Electronics Corp
Priority to CN201810562666.4A priority Critical patent/CN108766495B/zh
Publication of CN108766495A publication Critical patent/CN108766495A/zh
Application granted granted Critical
Publication of CN108766495B publication Critical patent/CN108766495B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Read Only Memory (AREA)

Abstract

本公开提出一种数据写入方法、存储器控制器与存储器存储装置。本数据写入方法包括记录此存储器单元的磨损程度值,并且根据此存储器单元的磨损程度值,调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一。本数据写入方法还包括使用对应此存储器单元的初始写入电压与写入电压脉冲时间编程此存储器单元,以将数据写入至此存储器单元中。基此,本发明可精确地将数据存储至可复写式非易失性存储器模块中。

Description

数据写入方法、存储器控制器与存储器存储装置
本发明是2012年08月21日所提出的申请号为201210298808.3、发明名称为《数据写入方法、存储器控制器与存储器存储装置》的发明专利申请的分案申请。
技术领域
本发明涉及一种用于可复写式非易失性存储器模块的数据写入方法及使用此方法的存储器控制器与存储器存储装置。
背景技术
数字相机、手机与MP3在这几年来的成长十分迅速,使得消费者对存储介质的需求也急速增加。由于可复写式非易失性存储器(rewritable non-volatile memory)具有数据非易失性、省电、体积小、无机械结构、读写速度快等特性,最适于可携式电子产品,例如笔记型计算机。固态硬盘就是一种以快闪存储器作为存储介质的存储装置。因此,近年快闪存储器产业成为电子产业中相当热门的一环。
图1是根据已知技术所绘示的快闪存储器元件的示意图。
请参照图1,快闪存储器元件1包含用于存储电子的电荷捕捉层(charge trapinglayer)2、用于施加偏压的控制栅极(Control Gate)3、穿遂氧化层(Tunnel Oxide)4与多晶硅间介电层(Interpoly Dielectric)5。当欲写入数据至快闪存储器元件1时,可通过将电子注入电荷补捉层2以改变快闪存储器元件1的临界电压,由此定义快闪存储器元件1的数字高低态,而实现存储数据的功能。在此,注入电子至电荷补捉层2的过程称为编程。反之,当欲将所存储的数据移除时,通过将所注入的电子从电荷补捉层2中移除,则可使快闪存储器元件1回复为未被编程前的状态。
在写入与擦除过程中,快闪存储器元件1会随着电子的多次的注入与移除而造成磨损,导致电子写入速度增加并造成临界电压分布变宽。因此,在快闪存储器元件1被编程后无法被正确地识别其存储状态,而产生错误位。
发明内容
本发明提供一种数据写入方法,其能够有效地防止过度编程并减少错误位的发生。
本发明提供一种存储器控制器,其能够有效地防止过度编程并减少错误位的发生。
本发明提供一种存储器存储装置,能够有效地防止过度编程并减少错误位的发生。
本发明范例实施例提出一种数据写入方法,用于将数据写入至可复写式非易失性存储器模块的存储器单元(memory cell,又称之为“记忆胞”)。本数据写入方法包括记录此存储器单元的磨损程度值。本数据写入方法还包括根据此存储器单元的磨损程度值调整对应此存储器单元的注入电子量,并且对此存储器单元的电荷补捉层注入此注入电子量,以将上述数据写入至存储器单元中。
在本发明的一实施例中,上述根据此存储器单元的磨损程度值调整对应此存储器单元的注入电子量,并且对此存储器单元的电荷补捉层注入此注入电子量,以将上述数据写入至存储器单元中的步骤包括:根据此存储器单元的磨损程度值,调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一,并且使用对应此存储器单元的初始写入电压与写入电压脉冲时间编程此存储器单元,以将数据写入至此存储器单元中。
在本发明的一实施例中,上述根据存储器单元的磨损程度值调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一的步骤包括:随着此存储器单元的磨损程度值增加,降低对应此存储器单元的初始写入电压。
在本发明的一实施例中,上述随着存储器单元的磨损程度值增加,降低对应此存储器单元的初始写入电压的步骤包括:判断此存储器单元的磨损程度值是否小于第一阈值;倘若此存储器单元的磨损程度值小于第一阈值时,使用第一写入电压作为所述初始写入电压;倘若此存储器单元的磨损程度值非小于第一阈值时,判断此存储器单元的磨损程度值是否小于第二阈值;倘若此存储器单元的磨损程度值小于第二阈值时,使用第二写入电压作为初始写入电压;倘若此存储器单元的磨损程度值非小于第二阈值时,使用第三写入电压作为所述初始写入电压,其中第一写入电压大于第二写入电压,并且第二写入电压大于第三写入电压。
在本发明的一实施例中,上述根据存储器单元的磨损程度值调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一的步骤包括:随着此存储器单元的磨损程度值增加,减少对应此存储器单元的写入电压脉冲时间。
在本发明的一实施例中,所述随着存储器单元的磨损程度值增加,减少对应此存储器单元的所述写入电压脉冲时间的步骤包括:判断此存储器单元的磨损程度值是否小于第一阈值;倘若此存储器单元的磨损程度值小于第一阈值时,使用第一时间作为写入电压脉冲时间;倘若此存储器单元的磨损程度值非小于第一阈值时,判断此存储器单元的磨损程度值是否小于第二阈值;倘若存储器单元的磨损程度值小于第二阈值时,使用第二时间作为写入电压脉冲时间;倘若存储器单元的磨损程度值非小于第二阈值时,使用第三时间作为写入电压脉冲时间,其中第一时间大于第二时间,并且第二时间大于第三时间。
在本发明的一实施例中,上述存储器单元的磨损程度值是依据此存储器单元的擦除次数、写入次数、错误位数、错误位比例及读取次数的至少其中之一来决定。
本发明一范例实施例提出一种存储器控制器,用于将数据写入至可复写式非易失性存储器模块的存储器单元。本存储器控制器包括主机接口、存储器接口与存储器管理电路。主机接口用以电性连接至主机系统。存储器接口用以电性连接至可复写式非易失性存储器模块。存储器管理电路电性连接至主机接口与存储器接口。存储器管理电路用以记录此存储器单元的磨损程度值,并且根据此存储器单元的磨损程度值调整对应此存储器单元的注入电子量,并且对此存储器单元的电荷补捉层注入此注入电子量,以将上述数据写入至存储器单元中。
在本发明的一实施例中,在上述根据此存储器单元的磨损程度值调整对应此存储器单元的注入电子量,并且对此存储器单元的电荷补捉层注入此注入电子量,以将上述数据写入至存储器单元中的操作中,存储器管理电路会根据此存储器单元的磨损程度值,调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一,并且使用对应此存储器单元的初始写入电压与写入电压脉冲时间编程此存储器单元,以将数据写入至此存储器单元中。
在本发明的一实施例中,在上述根据存储器单元的磨损程度值调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一的操作中,存储器管理电路用以随着此存储器单元的磨损程度值增加,降低对应此存储器单元的初始写入电压。
在本发明的一实施例中,在上述随着此存储器单元的磨损程度值增加而降低对应此存储器单元的所述初始写入电压的操作中,存储器管理电路判断此存储器单元的磨损程度值是否小于第一阈值。倘若此存储器单元的磨损程度值小于第一阈值时,存储器管理电路使用第一写入电压作为所述初始写入电压。倘若此存储器单元的磨损程度值非小于第一阈值时,存储器管理电路会判断此存储器单元的磨损程度值是否小于第二阈值。倘若此存储器单元的磨损程度值小于第二阈值时,存储器管理电路会使用第二写入电压作为初始写入电压。倘若存储器单元的磨损程度值非小于第二阈值时,存储器管理电路使用第三写入电压作为初始写入电压,其中第一写入电压大于第二写入电压,并且第二写入电压大于该第三写入电压。
在本发明的一实施例中,在上述根据存储器单元的磨损程度值调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一的操作中,存储器管理电路用以随着此存储器单元的磨损程度值增加,减少对应此存储器单元的所述写入电压脉冲时间。
在本发明的一实施例中,在随着存储器单元的磨损程度值增加而减少对应此存储器单元的写入电压脉冲时间的操作中,存储器管理电路会判断此存储器单元的磨损程度值是否小于第一阈值。倘若此存储器单元的磨损程度值小于第一阈值时,存储器管理电路会使用第一时间作为写入电压脉冲时间。倘若此存储器单元的磨损程度值非小于第一阈值时,存储器管理电路会判断此存储器单元的磨损程度值是否小于第二阈值。倘若此存储器单元的磨损程度值小于第二阈值时,存储器管理电路会使用第二时间作为写入电压脉冲时间。倘若此存储器单元的磨损程度值非小于第二阈值时,存储器管理电路会使用第三时间作为写入电压脉冲时间,其中第一时间大于第二时间,并且第二时间大于第三时间。
本发明一范例实施例提出一种存储器存储装置,其包括连接器、可复写式非易失性存储器模块与存储器控制器。连接器用以电性连接至主机系统。存储器控制器电性连接至连接器与可复写式非易失性存储器模块。存储器控制器用以记录此存储器单元的磨损程度值,并且根据此存储器单元的磨损程度值调整对应此存储器单元的注入电子量,并且对此存储器单元的电荷补捉层注入此注入电子量,以将上述数据写入至存储器单元中。
在本发明的一实施例中,在上述根据此存储器单元的磨损程度值调整对应此存储器单元的注入电子量,并且对此存储器单元的电荷补捉层注入此注入电子量,以将上述数据写入至存储器单元中的操作中,存储器控制器会根据此存储器单元的磨损程度值,调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一,并且使用对应此存储器单元的初始写入电压与写入电压脉冲时间编程此存储器单元,以将数据写入至此存储器单元中。
在本发明的一实施例中,在上述根据存储器单元的磨损程度值调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一的操作中,存储器控制器用以随着此存储器单元的磨损程度值增加,降低对应此存储器单元的初始写入电压。
在本发明的一实施例中,在上述随着此存储器单元的磨损程度值增加而降低对应此存储器单元的所述初始写入电压的操作中,存储器控制器判断此存储器单元的磨损程度值是否小于第一阈值。倘若此存储器单元的磨损程度值小于第一阈值时,存储器控制器使用第一写入电压作为所述初始写入电压。倘若此存储器单元的磨损程度值非小于第一阈值时,存储器控制器会判断此存储器单元的磨损程度值是否小于第二阈值。倘若此存储器单元的磨损程度值小于第二阈值时,存储器控制器会使用第二写入电压作为初始写入电压。倘若存储器单元的磨损程度值非小于第二阈值时,存储器控制器使用第三写入电压作为初始写入电压,其中第一写入电压大于第二写入电压,并且第二写入电压大于该第三写入电压。
在本发明的一实施例中,在上述根据存储器单元的磨损程度值调整对应此存储器单元的初始写入电压与写入电压脉冲时间的至少其中之一的操作中,存储器控制器用以随着此存储器单元的磨损程度值增加,减少对应此存储器单元的所述写入电压脉冲时间。
在本发明的一实施例中,在随着存储器单元的磨损程度值增加而减少对应此存储器单元的写入电压脉冲时间的操作中,存储器控制器会判断此存储器单元的磨损程度值是否小于第一阈值。倘若此存储器单元的磨损程度值小于第一阈值时,存储器控制器会使用第一时间作为写入电压脉冲时间。倘若此存储器单元的磨损程度值非小于第一阈值时,存储器控制器会判断此存储器单元的磨损程度值是否小于第二阈值。倘若此存储器单元的磨损程度值小于第二阈值时,存储器控制器会使用第二时间作为写入电压脉冲时间。倘若此存储器单元的磨损程度值非小于第二阈值时,存储器控制器会使用第三时间作为写入电压脉冲时间,其中第一时间大于第二时间,并且第二时间大于第三时间。
基于上述,本发明范例实施例的数据写入方法、存储器控制器与存储器存储装置能够根据存储器单元的磨损,调整注入至存储器单元的电子,由此正确地将数据写入至存储器单元中。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1是根据已知技术所绘示的快闪存储器元件的示意图。
图2是根据本发明范例实施例所绘示的数据写入方法的流程图。
图3是根据第一范例实施例所绘示的主机系统与存储器存储装置。
图4是根据一范例实施例所绘示的计算机、输入/输出装置与存储器存储装置的示意图。
图5是根据一范例实施例所绘示的主机系统与存储器存储装置的示意图。
图6是绘示根据第一范例实施例所绘示的存储器存储装置的概要方块图。
图7是根据第一范例实施例所绘示的可复写式非易失性存储器模块的概要方块图。
图8是根据第一范例实施例所绘示存储于存储器单元阵列中的写入数据所对应的栅极电压的统计分配图。
图9是根据第一范例实施例所绘示的编程存储器单元的示意图。
图10是根据第一范例实施例所绘示的验证存储器单元的存储状态的示意图。
图11是根据另一范例实施例所绘示的验证存储器单元的存储状态的示意图。
图12是根据第一范例实施例所绘示的存储器控制器的概要方块图。
图13是根据本发明第一范例实施例所绘示的数据写入方法的流程图。
图14是根据第一范例实施例所绘示的调整对应存储器单元的初始写入电压的流程图。
图15-图17是根据第二范例实施例所绘示的编程存储器单元的示意图。
图18是根据本发明第二范例实施例所绘示的数据写入方法的流程图。
图19是根据第二范例实施例所绘示的调整对应存储器单元的写入电压脉冲时间的流程图。
图20是根据本发明第三范例实施例所绘示的数据写入方法的流程图。
【主要元件符号说明】
1:快闪存储器元件
2:电荷补捉层
3:控制栅极
4:穿遂氧化层
5:多晶硅间介电层
S1001、S1003、S1005:数据写入方法的步骤
1000:主机系统
1100:计算机
1102:微处理器
1104:随机存取存储器
1106:输入/输出装置
1108:系统总线
1110:数据传输接口
1202:鼠标
1204:键盘
1206:显示器
1208:打印机
1212:随身碟
1214:存储卡
1216:固态硬盘
1310:数字相机
1312:SD卡
1314:MMC卡
1316:记忆棒
1318:CF卡
1320:嵌入式存储装置
100:存储器存储装置
102:连接器
104:存储器控制器
106:可复写式非易失性存储器模块
2202:存储器单元阵列
2204:字线控制电路
2206:位线控制电路
2208:列解码器
2210:数据输入/输出缓冲器
2212:控制电路
VA:第一阈值电压
VB:第二阈值电压
VC:第三阈值电压
VD:第四阈值电压
VE:第五阈值电压
VF:第六阈值电压
VG:第七阈值电压
202:存储器管理电路
206:存储器接口
252:缓冲存储器
254:电源管理电路
256:错误检查与校正电路
S1201、S1203、S1205:数据写入方法的步骤
S1301、S1303、S1305、S1307、S1309:调整初始写入电压的步骤
S1701、S1703、S1705:数据写入方法的步骤
S1801、S1803、S1805、S1807、S1809:调整写入电压脉冲时间的步骤
S1901、S1903、S1905:数据写入方法的步骤
具体实施方式
在写入与擦除过程中,快闪存储器元件会随着电子的多次的注入与移除而造成部分结构磨损,例如穿遂氧化层,导致电子写入速度增加并造成临界电压分布变宽。为了能够使数据被正确地存储,如图2所示,在本发明范例实施例中,存储器单元的磨损程度会被记录(S1001);对应此存储器单元的注入电子量会根据此存储器单元的磨损程度被调整(S1003)并且此注入电子量会被注入至此存储器单元的电荷捕捉层,以将数据写入至此存储器单元中(S1005)。为了能够使本发明能够更清楚地被理解,以下将以数个范例实施例来作详细说明。
[第一范例实施例]
一般而言,存储器存储装置(亦称,存储器存储系统)包括可复写式非易失性存储器模块与控制器(亦称,控制电路)。通常存储器存储装置是与主机系统一起使用,以使主机系统可将数据写入至存储器存储装置或从存储器存储装置中读取数据。
图3是根据第一范例实施例所绘示的主机系统与存储器存储装置。
请参照图3,主机系统1000一般包括计算机1100与输入/输出(input/output,I/O)装置1106。计算机1100包括微处理器1102、随机存取存储器(random access memory,RAM)1104、系统总线1108与数据传输接口1110。输入/输出装置1106包括如图4的鼠标1202、键盘1204、显示器1206与打印机1208。必须了解的是,图4所示的装置非限制输入/输出装置1106,输入/输出装置1106可还包括其他装置。
在本发明实施例中,存储器存储装置100是通过数据传输接口1110与主机系统1000的其他元件电性连接。通过微处理器1102、随机存取存储器1104与输入/输出装置1106的操作可将数据写入至存储器存储装置100或从存储器存储装置100中读取数据。例如,存储器存储装置100可以是如图4所示的随身碟1212、存储卡1214或固态硬盘(Solid StateDrive,SSD)1216等的可复写式非易失性存储器存储装置。
一般而言,主机系统1000为可实质地与存储器存储装置100配合以存储数据的任意系统。虽然在本范例实施例中,主机系统1000是以计算机系统来作说明,然而,在本发明另一范例实施例中主机系统1000可以是数字相机、摄像机、通信装置、音频播放器或视频播放器等系统。例如,在主机系统为数字相机(摄像机)1310时,可复写式非易失性存储器存储装置则为其所使用的SD卡1312、MMC卡1314、记忆棒(memory stick)1316、CF卡1318或嵌入式存储装置1320(如图5所示)。嵌入式存储装置1320包括嵌入式多媒体卡(Embedded MMC,eMMC)。值得一提的是,嵌入式多媒体卡是直接电性连接于主机系统的基板上。
图6是绘示根据第一范例实施例所绘示的存储器存储装置的概要方块图。
请参照图6,存储器存储装置100包括连接器102、存储器控制器104与可复写式非易失性存储器模块106。
在本范例实施例中,连接器102是相容于通用串行总线(Universal Serial Bus,USB)标准。然而,必须了解的是,本发明不限于此,连接器102也可以是符合并行先进附件(Parallel Advanced Technology Attachment,PATA)标准、电气和电子工程师协会(Institute of Electrical and Electronic Engineers,IEEE)1394标准、高速外围组件连接接口(Peripheral Component Interconnect Express,PCI Express)标准、安全数字(Secure Digital,SD)接口标准、串行先进附件(Serial Advanced TechnologyAttachment,SATA)标准、超高速一代(Ultra High Speed-I,UHS-I)接口标准、超高速二代(Ultra High Speed-II,UHS-II)接口标准、记忆棒(Memory Stick,MS)接口标准、多媒体存储卡(Multi Media Card,MMC)接口标准、嵌入式多媒体存储卡(Embedded MultimediaCard,eMMC)接口标准、通用快闪存储器(Universal Flash Storage,UFS)接口标准、小型快闪(Compact Flash,CF)接口标准、整合式驱动电子接口(Integrated DeviceElectronics,IDE)标准或其他适合的标准。
存储器控制器104用以执行以硬件型式或固件型式实作的多个逻辑门或控制指令,并且根据主机系统1000的指令在可复写式非易失性存储器模块106中进行数据的写入、读取与擦除等操作。
可复写式非易失性存储器模块106是电性连接至存储器控制器104,并且用以存储主机系统1000所写入的数据。在本范例实施例中,可复写式非易失性存储器模块106为多阶存储器单元(Multi Level Cell,MLC)NAND型快闪存储器模块(即,一个存储器单元中可存储2位数据的快闪存储器模块)。然而,本发明不限于此,可复写式非易失性存储器模块106也可是单阶存储器单元(Single Level Cell,SLC)NAND型快闪存储器模块(即,一个存储器单元中可存储1位数据的快闪存储器模块)、多阶存储器单元(Trinary Level Cell,TLC)NAND型快闪存储器模块(即,一个存储器单元中可存储3位数据的快闪存储器模块)、其他快闪存储器模块或其他具有相同特性的存储器模块。
图7是根据第一范例实施例所绘示的可复写式非易失性存储器模块的概要方块图。
请参照图7,可复写式非易失性存储器模块106包括存储器单元阵列2202、字线控制电路2204、位线控制电路2206、列解码器(column decoder)2208、数据输入/输出缓冲器2210与控制电路2212。
存储器单元阵列2202包括用以存储数据的多个存储器单元(如图1所示)、连接此些存储器单元的多条位线(图未示)、多条字线与共用源极线(图未示)。存储器单元是以阵列方式配置在位线与字线的交叉点上。当从存储器控制器104接收到写入指令或读取数据时,控制电路2212会控制字线控制电路2204、位线控制电路2206、列解码器2208、数据输入/输出缓冲器2210来写入数据至存储器单元阵列2202或从存储器单元阵列2202中读取数据,其中字线控制电路2204用以控制施予至字线的字线电压,位线控制电路2206用以控制位线,列解码器2208依据指令中的解码行地址以选择对应的位线,并且数据输入/输出缓冲器2210用以暂存数据。
在本范例实施例中,可复写式非易失性存储器模块106为MLC NAND型快闪存储器模块,其使用多种栅极电压来代表多位(bits)的数据。具体来说,存储器单元阵列2202的每一存储器单元具有多个存储状态,并且此些存储状态是以多个阈值电压来区分。
图8是根据第一范例实施例所绘示存储于存储器单元阵列中的写入数据所对应的栅极电压的统计分配图。
请参照图8,以MLC NAND型快闪存储器为例,每一存储器单元中的栅极电压可依据第一阈值电压VA、第二阈值电压VB与第三阈值电压VC而区分为4种存储状态,并且此些存储状态分别地代表"11"、"10"、"00"与"01"。换句话说,每一个存储状态包括最低有效位(Least Significant Bit,LSB)以及最高有效位(Most Significant Bit,MSB)。在本范例实施例中,存储状态(即,"11"、"10"、"00"与"01")中从左侧算起的第1位的值为LSB,而从左侧算起的第2位的值为MSB。因此,在第一范例实施例中,每一存储器单元可存储2位数据。必须了解的是,图8所绘示的栅极电压及其存储状态的对应仅为一个范例。在本发明另一范例实施例中,栅极电压与存储状态的对应也可是随着栅极电压越大而以"11"、"10"、"01"与"00"排列。或者,栅极电压所对应的存储状态也可为对实际存储值进行映射或反相后的值,此外,在另一范例时实例中,也可定义从左侧算起的第1位的值为MSB,而从左侧算起的第2位的值为LSB。
在本范例实施例中,每一存储器单元可存储2位数据,因此同一条字线上的存储器单元会构成2个实体页面(即,下实体页面与上实体页面)的存储空间。也就是说,每一存储器单元的LSB是对应下实体页面,并且每一存储器单元的MSB是对应上实体页面。此外,在存储器单元阵列2202中数个实体页面会构成一个实体区块,并且实体区块为执行擦除操作的最小单位。亦即,每一实体区块含有最小数目之一并被擦除的存储器单元。
存储器单元阵列2202的存储器单元的数据写入(或称为编程)是利用施予一特定端点的电压,例如是控制栅极电压来改变栅极中的一电荷补捉层的电子量,因而改变了存储器单元的栅极电压,以呈现不同的存储状态。例如,当下页面数据为1且上页面数据为1时,控制电路2212会控制字线控制电路2204不改变存储器单元中的栅极电压,而将存储器单元的存储状态保持为"11"。当下页面数据为1且上页面数据为0时,字线控制电路2204会在控制电路2212的控制下改变存储器单元中的栅极电压,而将存储器单元的存储状态改变为"10"。当下页面数据为0且上页面数据为0时,字线控制电路2204会在控制电路2212的控制下改变存储器单元中的栅极电压,而将存储器单元的存储状态改变为"00"。并且,当下页面数据为0且上页面数据为1时,字线控制电路2204会在控制电路2212的控制下改变存储器单元中的栅极电压,而将存储器单元的存储状态改变为"01"。
图9是根据第一范例实施例所绘示的编程存储器单元的示意图。
请参照图9,在本范例时实施例中,存储器单元的编程是通过脉冲写入/验证临界电压方法来完成。具体来说,欲将数据写入至存储器单元时,存储器控制器104会设定初始写入电压以及写入电压脉冲时间,并且指示可复写式非易失性存储器模块106的控制电路2212使用所设定的初始写入电压以及写入电压脉冲时间来编程存储器单元,以进行数据的写入。之后,存储器控制器104会使用验证电压来对存储器单元进行验证,以判断存储器单元是否已处于正确的存储状态。倘若存储器单元未被编程至正确的存储状态时,存储器控制器104指示控制电路2212以目前施予的写入电压加上一预设补偿值作为新的写入电压(亦称为重复写入电压)并且依据新的写入电压与写入电压脉冲时间再次来编程存储器单元。反之,倘若存储器单元以被编程至正确的存储状态时,则表示数据已被正确地写入至存储器单元。例如,初始写入电压会被设定为16伏特(Voltage,V),写入电压脉冲时间会被设定为18微秒(microseconds,μs)并且预设补偿值被设定为0.6V,但本发明不限于此。在另一范例实施例中,预设补偿值也可渐增或渐减。
图10是根据第一范例实施例所绘示的验证存储器单元的存储状态的示意图。
请参照图10,存储器单元阵列2202的存储器单元的数据读取是使用阈值电压来区分存储器单元的栅极电压。在读取下页数据的操作中,字线控制电路2204会施予第二阈值电压VB至存储器单元并且通过存储器单元的控制门(control gate)是否导通和对应的运算式(1)来判断下页数据的值:
LSB =(VB)Lower_pre1 (1)
其中(VB)Lower_pre1表示通过施予第二阈值电压VB而获得的第1下页验证值。
例如,当第二阈值电压VB小于存储器单元的栅极电压时,存储器单元的控制门(control gate)不会导通并输出值'0'的第1下页验证值,由此LSB会被识别为0。例如,当第二阈值电压VB大于存储器单元的栅极电压时,存储器单元的控制门会导通并输出值'1'的第1下页验证值,由此此LSB会被识别为1。也就是说,用以呈现LSB为1的栅极电压与用以呈现LSB为0的栅极电压可通过第二阈值电压VB而被区分。
在读取上页数据的操作中,字线控制电路2204会分别地施予第三阈值电压VC与第一阈值电压VA至存储器单元并且通过存储器单元的控制门是否导通和对应的运算式(2)来判断上页数据的值:
MSB=((VA)Upper_pre2) xor (~(VC)Upper_pre1) (2)
其中(VC)Upper_pre1表示通过施予第三阈值电压VC而获得的第1上页验证值,并且(VA)Upper_pre2表示通过施予第一阈值电压VA而获得的第2上页验证值,其中符号“~”代表反相。此外,在本范例实施例中,当第三阈值电压VC小于存储器单元的栅极电压时,存储器单元的控制门不会导通并输出值'0'的第1上页验证值((VC)Upper_pre1),当第一阈值电压VA小于存储器单元的栅极电压时,存储器单元的控制门不会导通并输出值'0'的第2上页验证值((VA)Upper_pre2)。
因此,在本范例实施例中,依照运算式(2),当第三阈值电压VC与第一阈值电压VA皆小于存储器单元的栅极电压时,在施予第三阈值电压VC下存储器单元的控制门不会导通并输出值'0'的第1上页验证值并且在施予第一阈值电压VA下存储器单元的控制门不会导通并输出值'0'的第2上页验证值。此时,MSB会被识别为1。
例如,当第三阈值电压VC大于存储器单元的栅极电压且第一阈值电压VA小于存储器单元的栅极电压小于存储器单元的栅极电压时,在施予第三阈值电压VC下存储器单元的控制门会导通并输出值'1'的第1上页验证值,并且在施予第一阈值电压VA下存储器单元的控制门不会导通并输出值'0'的第2上页验证值。此时,MSB会被识别为0。
例如,当第三阈值电压VC与第一阈值电压VA皆大于存储器单元的栅极电压时,在施予第三阈值电压VC下,存储器单元的控制门会导通并输出值'1'的第1上页验证值,并且在施予第一阈值电压VA下存储器单元的控制门会导通并输出值'1'的第2上页验证值。此时,MSB会被识别为1。
必须了解的是,尽管本发明是以MLC NAND型快闪存储器来作说明。然而,本发明不限于此,其他多层存储器单元NAND型快闪存储器也可依据上述原理进行数据的读取。
例如,以TLC NAND型快闪存储器为例(如图11所示),每一个存储状态包括左侧算起的第1位的最低有效位LSB、从左侧算起的第2位的中间有效位(Center SignificantBit,CSB)以及从左侧算起的第3位的最高有效位MSB,其中LSB对应下页面,CSB对应中页面,MSB对应上页面。在此范例中,每一存储器单元中的栅极电压可依据第一阈值电压VA、第二阈值电压VB、第三阈值电压VC、第四阈值电压VD、第五阈值电压VE、第六阈值电压VF与第七阈值电压VG而区分为8种存储状态(即,"111"、"110"、"100"、"101"、"001"、"000"、"010"与"011")。再例如,以SLC NAND型快闪存储器为例(未绘示),每一个存储状态仅能存储一位数据,因此,每一存储器单元中的栅极电压可依据一个阈值电压来识别存储器单元的存储状态(即,"1"、"0")。
图12是根据第一范例实施例所绘示的存储器控制器的概要方块图。必须了解的是,图12所示的存储器控制器的结构仅为一范例,本发明不以此为限。
请参照图12,存储器控制器104包括存储器管理电路202、主机接口204与存储器接口206。
存储器管理电路202用以控制存储器控制器104的整体操作。具体来说,存储器管理电路202具有多个控制指令,并且在存储器存储装置100操作时,此些控制指令会被执行以进行数据的写入、读取与擦除等操作。
在本范例实施例中,存储器管理电路202的控制指令是以固件型式来实作。例如,存储器管理电路202具有微处理器单元(未绘示)与只读存储器(未绘示),并且此些控制指令是被烧录至此只读存储器中。当存储器存储装置100操作时,此些控制指令会由微处理器单元来执行以进行数据的写入、读取与擦除等操作。
在本发明另一范例实施例中,存储器管理电路202的控制指令也可以程序代码型式存储于可复写式非易失性存储器模块106的特定区域(例如,存储器模块中专用于存放系统数据的系统区)中。此外,存储器管理电路202具有微处理器单元(未绘示)、只读存储器(未绘示)及随机存取存储器(未绘示)。特别是,此只读存储器具有驱动码,并且当存储器控制器104被致能时,微处理器单元会先执行此驱动码段来将存储于可复写式非易失性存储器模块106中的控制指令载入至存储器管理电路202的随机存取存储器中。之后,微处理器单元会运转此些控制指令以进行数据的写入、读取与擦除等操作。
此外,在本发明另一范例实施例中,存储器管理电路202的控制指令也可以一硬件型式来实作。例如,存储器管理电路202包括微控制器、存储器单元管理电路、存储器写入电路、存储器读取电路、存储器擦除电路与数据处理电路。存储器单元管理电路、存储器写入电路、存储器读取电路、存储器擦除电路与数据处理电路是电性连接至微控制器。其中,存储器单元管理电路用以管理可复写式非易失性存储器模块106的实体擦除单元;存储器写入电路用以对可复写式非易失性存储器模块106下达写入指令以将数据写入至可复写式非易失性存储器模块106中;存储器读取电路用以对可复写式非易失性存储器模块106下达读取指令以从可复写式非易失性存储器模块106中读取数据;存储器擦除电路用以对可复写式非易失性存储器模块106下达擦除指令以将数据从可复写式非易失性存储器模块106中擦除;而数据处理电路用以处理欲写入至可复写式非易失性存储器模块106的数据以及从可复写式非易失性存储器模块106中读取的数据。
主机接口204是电性连接至存储器管理电路202并且用以接收与识别主机系统1000所传送的指令与数据。也就是说,主机系统1000所传送的指令与数据会通过主机接口204来传送至存储器管理电路202。在本范例实施例中,主机接口204是相容于USB标准。然而,必须了解的是本发明不限于此,主机接口204也可以是相容于PATA标准、IEEE 1394标准、PCI Express标准、SD标准、SATA标准、UHS-I接口标准、UHS-II接口标准、MS标准、MMC标准、eMMC接口标准、UFS接口标准、CF标准、IDE标准或其他适合的数据传输标准。
存储器接口206是电性连接至存储器管理电路202并且用以存取可复写式非易失性存储器模块106。也就是说,欲写入至可复写式非易失性存储器模块106的数据会经由存储器接口206转换为可复写式非易失性存储器模块106所能接受的格式。
在本发明一范例实施例中,存储器控制器104还包括缓冲存储器252、电源管理电路254以及错误检查与校正电路256。
缓冲存储器252是电性连接至存储器管理电路202并且用以暂存来自于主机系统1000的数据与指令或来自于可复写式非易失性存储器模块106的数据。
电源管理电路254是电性连接至存储器管理电路202并且用以控制存储器存储装置100的电源。
错误检查与校正电路256是电性连接至存储器管理电路202并且用以执行错误检查与校正程序以确保数据的正确性。在本范例实施例中,当存储器管理电路202从主机系统1000中接收到写入指令时,错误检查与校正电路256会为对应此写入指令的数据产生对应的错误检查与校正码(Error Checking and Correcting Code,ECC Code),并且存储器管理电路202会将对应此写入指令的数据与对应的错误检查与校正码写入至可复写式非易失性存储器模块106中。之后,当存储器管理电路202从可复写式非易失性存储器模块106中读取数据时会同时读取此数据对应的错误检查与校正码,并且错误检查与校正电路256会依据此错误检查与校正码对所读取的数据执行错误检查与校正程序。具体来说,错误检查与校正电路256会被设计能够校正一数目的错误位(以下称为最大可校正错误位数)。例如,最大可校正错误位数为24。倘若发生在所读取的数据的错误位的数目非大于24个时,错误检查与校正电路256就能够依据错误校正码将错误位校正回正确的值。反之,错误检查与校正电路256就会回报错误校正失败且存储器管理电路202会将指示数据已遗失的讯息传送给主机系统1000。
在本范例实施例中,存储器控制器104(或存储器管理电路202)会记录可复写式非易失性存储器模块106中存储器单元的磨损程度值。例如,对于可复写式非易失性存储器模块106的擦除是以实体区块为单位来进行,因此,例如,存储器控制器104(或存储器管理电路202)会记录可复写式非易失性存储器模块106中每个实体区块的擦除次数,由此监控每个存储器单元的磨损程度。然而,必须了解的是,除了以擦除次数来作为磨损程度值之外,在本发明另一范例实施例中,存储器单元的写入次数、错误位数、错误位比例或读取次数,或依据上述部分或全部的参数组合而成也可被作为衡量存储器单元的磨损程度。
特别是,在本范例实施例中,存储器控制器104(或存储器管理电路202)会根据每个存储器单元的穿遂氧化层的磨损程度来调整编程时所使用的初始写入电压,用以调整电荷补捉层所含的电子量,以避免过度写入而产生错误位。具体来说,存储器控制器104(或存储器管理电路202)会随着存储器单元的磨损程度值增加,而降低对应此存储器单元的初始写入电压。
例如,当欲对一个存储器单元进行编程时,存储器控制器104(或存储器管理电路202)会判断此存储器单元的磨损程度值是否小于第一阈值。倘若此存储器单元的磨损程度值是否小于此第一阈值时,存储器控制器104(或存储器管理电路202)会使用第一写入电压作为初始写入电压。倘若此存储器单元的磨损程度值非小于第一阈值时,存储器控制器104(或存储器管理电路202)会判断此存储器单元的磨损程度值是否小于第二阈值。并且,倘若此存储器单元的磨损程度值小于第二阈值时,存储器控制器104(或存储器管理电路202)会使用第二写入电压作为初始写入电压。倘若此存储器单元的磨损程度值非小于第二阈值时,存储器控制器104(或存储器管理电路202)会使用第三写入电压作为初始写入电压。在此,第二阈值是大于第一阈值,第一写入电压大于第二写入电压且第二写入电压大于第三写入电压。例如,第一阈值为500;第二阈值为1000;第一写入电压为16V;第二写入电压为14V,并且第三写入电压为12V。也就是说,如表1所示,在本范例实施例中,存储器控制器104(或存储器管理电路202)使用脉冲写入/验证临界电压方法来编程存储器单元时,所使用的写入电压(即,初始写入电压(Vpro_0)、第一重复写入电压(Vpro_1)、第二重复写入电压(Vpro_2)…)会根据存储器单元的磨损程度值(WD)而有所不同。
Figure GDA0002786008920000181
Figure GDA0002786008920000191
表1
必须了解的是,尽管在上述范例中,是以两个阈值(第一阈值与第二阈值)来区分存储器单元的磨损程度并且以第一写入电压、第二写入电压与第三写入电压来设定对应不同磨损程度的存储器单元的初始写入电压,但本发明不限于此。在本发明范例另一范例实施例中,存储器单元的磨损程度可被分为更多个等级,并且每个存储器单元的写入电压可根据下述公式来计算:
Vpgm(i,n)=IVpgm-i×A+(n)×C
其中i表示存储器单元的磨损程度,n为重复写入次数,IVpgm预设初始写入电压,A预设补偿值且C为预设调整值。在此,Vpgm(0,0)表示在存储器单元的磨损为最小程度(例如,WD<500)时的初始写入电压,Vpgm(0,1)表示在存储器单元的磨损为最小程度(例如,WD<500)时的第一重复写入电压,以此类推。在另一范例实施例中,预设补偿值可因磨损程度的不同而进行相对应的改变,其中,此改变可是线性或非线性的增加或减少。在另一范例实施例中,预设调整值可因重复写入次数的变化而进行相对应的改变,其中,此改变可是线性或非线性的减少或增加。
图13是根据本发明第一范例实施例所绘示的数据写入方法的流程图。
请参照图13,在步骤S1201中,存储器单元的磨损程度值会被记录。
在步骤S1203中,对应存储器单元的初始写入电压会根据存储器单元的磨损程度值被调整。
在步骤S1205中,对应存储器单元的初始写入电压与写入电压脉冲时间会被用来开始编程存储器单元,以将数据写入至存储器单元中。
图14是根据第一范例实施例所绘示的调整对应存储器单元的初始写入电压的流程图。
请参照图14,在步骤S1301中此存储器单元的磨损程度值是否小于第一阈值会被判断。
倘若此存储器单元的磨损程度值小于第一阈值,在步骤S1303中,第一写入电压会被用作为初始写入电压。
倘若此存储器单元的磨损程度值非小于第一阈值时,则在步骤S1305中,存储器单元的磨损程度值是否小于第二阈值会被判断。
倘若此存储器单元的磨损程度值小于第二阈值时,在步骤S1307中,第二写入电压会被用作为初始写入电压。
倘若存储器单元的磨损程度值非小于第二阈值时,在步骤S1309中第三写入电压会被用作为初始写入电压。
[第二范例实施例]
第二范例实施例的存储器存储装置的结构与第一范例实施例的存储器存储装置是类似,其不同之处在于第二范例实施例的存储器控制器(或存储器管理电路)会根据每个存储器单元的磨损程度来调整编程时所使用的写入电压脉冲时间,用以调整电荷补捉层所含的电子量,以避免过度写入而产生错误位。以下将使用第一范例实施例的元件标号来说明第二范例实施例与第一范例实施例的差异之处。
一般来说,存储器控制器104(或存储器管理电路202)会将一预设时间(例如,16微秒)作为快闪存储器存储模块106的存储器单元的写入电压脉冲时间。并且,在进行存储器单元编程时,存储器控制器104(或存储器管理电路202)会使用此写入电压脉冲时间来配合初始写入电压将电子注入至存储器单元中。在本范例实施例中,存储器控制器104(或存储器管理电路202)会随着存储器单元的磨损程度值增加,而减少对应此存储器单元的写入电压脉冲时间。
图15-16是根据第二范例实施例所绘示的编程存储器单元的示意图。
请参照图15-16,例如,当欲对一个存储器单元进行编程时,存储器控制器104(或存储器管理电路202)会判断此存储器单元的磨损程度值是否小于第一阈值。倘若此存储器单元的磨损程度值是否小于此第一阈值时,存储器控制器104(或存储器管理电路202)会使用第一时间作为写入电压脉冲时间(如图15所示)。倘若此存储器单元的磨损程度值非小于第一阈值时,存储器控制器104(或存储器管理电路202)会判断此存储器单元的磨损程度值小于第二阈值。并且,倘若此存储器单元的磨损程度值小于第二阈值时,存储器控制器104(或存储器管理电路202)会使用第二时间作为写入电压脉冲时间(如图16所示)。倘若此存储器单元的磨损程度值非小于第二阈值时,存储器控制器104(或存储器管理电路202)会使用第三时间作为写入电压脉冲时间(如图17所示)。例如,第一时间为18微秒,第二时间为14.4微秒且第三时间为11.7微秒。也就是说,如表1所示,在本范例实施例中,存储器控制器104(或存储器管理电路202)使用脉冲写入/验证临界电压方法来编程存储器单元时,所使用的写入电压脉冲时间会根据存储器单元的磨损程度值(WD)而有所不同。
Figure GDA0002786008920000211
表2
在另一范例实施例中,初始的写入电压脉冲时间可因磨损程度的不同而进行相对应的改变,其中,此改变可是线性或非线性的增加或减少。在另一范例实施例中,写入电压脉冲时间的预设调整值可因重复写入次数的变化而进行相对应的改变,其中,此改变可是线性或非线性的减少或增加。
此外,值得一提的是,在本范例实施例中,在通过验证电压确认存储器单元未被编程至正确的存储状态时,存储器控制器104指示控制电路2212以目前施予的写入电压加上预设补偿值作为新的写入电压(亦称为重复写入电压)并且依据新的写入电压与相同的写入电压脉冲时间再次来编程存储器单元。然而,本发明不限于此,在本发明另一范例实施例中,写入电压脉冲时间也可随着重复编程的次数增加而增加。
图18是根据本发明第二范例实施例所绘示的数据写入方法的流程图。
请参照图18,在步骤S1701中,存储器单元的磨损程度值会被记录。
在步骤S1703中,对应存储器单元的写入电压脉冲时间会根据存储器单元的磨损程度值被调整。
在步骤S1705中,对应存储器单元的初始写入电压与写入电压脉冲时间会被用来开始编程存储器单元,以将数据写入至存储器单元中。
图19是根据第二范例实施例所绘示的调整对应存储器单元的写入电压脉冲时间的流程图。
请参照图19,在步骤S1801中此存储器单元的磨损程度值是否小于第一阈值会被判断。
倘若此存储器单元的磨损程度值小于第一阈值,在步骤S1803中,第一时间会被用作为写入电压脉冲时间。
倘若此存储器单元的磨损程度值非小于第一阈值时,则在步骤S1805中,存储器单元的磨损程度值是否小于第二阈值会被判断。
倘若此存储器单元的磨损程度值小于第二阈值时,在步骤S1807中,第二时间会被用作为写入电压脉冲时间。
倘若存储器单元的磨损程度值非小于第二阈值时,在步骤S1809中第三时间会被用作为写入电压脉冲时间。
值得一提的是,尽管根据每个存储器单元的磨损程度来调整编程时所使用的初始写入电压来减少注入存储器单元的电子量并且根据每个存储器单元的磨损程度来调整编程时所使用的写入电压脉冲时间来减少注入存储器单元的电子量分别地描述于第一范例实施例与第二范例实施例中。然而,在本发明另一范例实施例中,存储器控制器(或存储器管理电路)也可根据每个存储器单元的磨损程度来同时调整编程时所使用的初始写入电压与写入电压脉冲时间,以减少注入存储器单元的电子量,由此避免过度写入而产生错误位。例如,当存储器单元的磨损程度值非小于第一阈值且小于第二阈值时,初始写入电压调整为原始初始写入电压的90%并且写入电压脉冲时间会被调整为原写入电压脉冲时间的90%;当存储器单元的磨损程度值非小于第二阈值且小于第三阈值时,初始写入电压调整为原始初始写入电压的85%并且写入电压脉冲时间会被调整为原写入电压脉冲时间的80%;以及当存储器单元的磨损程度值非小于第三阈值时,初始写入电压调整为原始初始写入电压的80%并且写入电压脉冲时间会被调整为原写入电压脉冲时间的70%。
图20是根据本发明第三范例实施例所绘示的数据写入方法的流程图。
请参照图20,在步骤S1901中,存储器单元的磨损程度值会被记录。
在步骤S1903中,对应存储器单元的初始写入电压与写入电压脉冲时间会根据存储器单元的磨损程度值被调整。
在步骤S1905中,对应存储器单元的初始写入电压与写入电压脉冲时间会被用来开始编程存储器单元,以将数据写入至存储器单元中。
综上所述,本发明范例实施例的数据写入方法、存储器控制器与存储器存储装置是根据存储器单元的磨损程度来调整初始写入电压与写入电压脉冲时间的至少其中一。基此,每次编程所注入至存储器单元的电子会根据存储器单元的磨损状态而被调整,由此可有效地防止过度写入并减少错误位的发生。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,本领域技术人员在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视所附权利要求书所界定者为准。

Claims (15)

1.一种数据写入方法,用于将数据写入至一可复写式非易失性存储器模块的一存储器单元,该数据写入方法包括:
记录所述存储器单元的磨损程度值;以及
根据所述存储器单元的磨损程度值增加,减少每一写入电压的脉冲时间,并且使用对应所述存储器单元的一初始写入电压及减少后的写入电压脉冲时间对所述存储器单元的一电荷补捉层注入一注入电子量,以将所述数据写入至所述存储器单元中,
其中倘若所述存储器单元未被编程至一正确的存储状态时,将所述初始写入电压加上一预设补偿值作为一重复写入电压,并且依据所述重复写入电压及减少后的写入电压脉冲时间再次编程所述存储器单元。
2.如权利要求1所述的数据写入方法,还包括:
随着所述存储器单元的磨损程度值增加,降低对应所述存储器单元的所述初始写入电压。
3.如权利要求2所述的数据写入方法,其中上述随着所述存储器单元的磨损程度值增加,降低对应所述存储器单元的所述初始写入电压的步骤包括:
判断所述存储器单元的磨损程度值是否小于一第一阈值;
倘若所述存储器单元的磨损程度值小于所述第一阈值时,使用一第一写入电压作为所述初始写入电压;
倘若所述存储器单元的磨损程度值非小于所述第一阈值时,判断所述存储器单元的磨损程度值是否小于一第二阈值;
倘若所述存储器单元的磨损程度值小于所述第二阈值时,使用一第二写入电压作为所述初始写入电压;
倘若所述存储器单元的磨损程度值非小于所述第二阈值时,使用一第三写入电压作为所述初始写入电压,
其中所述第一写入电压大于所述第二写入电压,并且所述第二写入电压大于所述第三写入电压。
4.如权利要求1所述的数据写入方法,其中随着所述存储器单元的磨损程度值增加,减少对应所述存储器单元的每一所述写入电压的脉冲时间的步骤包括:
判断所述存储器单元的磨损程度值是否小于一第一阈值;
倘若所述存储器单元的磨损程度值小于所述第一阈值时,使用一第一时间作为所述写入电压脉冲时间;
倘若所述存储器单元的磨损程度值非小于所述第一阈值时,判断所述存储器单元的磨损程度值是否小于一第二阈值;
倘若所述存储器单元的磨损程度值小于所述第二阈值时,使用一第二时间作为所述写入电压脉冲时间;
倘若所述存储器单元的磨损程度值非小于所述第二阈值时,使用一第三时间作为所述写入电压脉冲时间,
其中所述第一时间大于所述第二时间,并且所述第二时间大于所述第三时间。
5.如权利要求1所述的数据写入方法,其中所述存储器单元的磨损程度值是依据所述存储器单元的一擦除次数、一写入次数、一错误位数、一错误位比例及一读取次数的至少其中之一来决定。
6.一种存储器控制器,用于将数据写入至一可复写式非易失性存储器模块的一存储器单元,该存储器控制器包括:
一主机接口,用以电性连接至一主机系统;
一存储器接口,用以电性连接至所述可复写式非易失性存储器模块;以及
一存储器管理电路,电性连接至所述主机接口与所述存储器接口,
其中所述存储器管理电路用以记录所述存储器单元的磨损程度值,
其中所述存储器管理电路还用以随着所述存储器单元的磨损程度值增加,减少对应所述存储器单元的每一写入电压的脉冲时间,并且使用对应所述存储器单元的一初始写入电压与减少后的写入电压脉冲时间对所述存储器单元的一电荷补捉层注入一注入电子量,以将所述数据写入至所述存储器单元中,其中倘若所述存储器单元未被编程至一正确的存储状态时,所述存储器管理电路还用以将所述初始写入电压加上一预设补偿值作为一重复写入电压,并且依据所述重复写入电压及减少后的写入电压脉冲时间再次编程所述存储器单元。
7.如权利要求6所述的存储器控制器,其中,所述存储器管理电路还用以随着所述存储器单元的磨损程度值增加,降低对应所述存储器单元的所述初始写入电压。
8.如权利要求7所述的存储器控制器,其中在上述随着所述存储器单元的磨损程度值增加而降低对应所述存储器单元的所述初始写入电压的操作中,所述存储器管理电路判断所述存储器单元的磨损程度值是否小于一第一阈值,
倘若所述存储器单元的磨损程度值小于所述第一阈值时,所述存储器管理电路使用一第一写入电压作为所述初始写入电压,
倘若所述存储器单元的磨损程度值非小于所述第一阈值时,所述存储器管理电路判断所述存储器单元的磨损程度值是否小于一第二阈值,
倘若所述存储器单元的磨损程度值小于所述第二阈值时,所述存储器管理电路使用一第二写入电压作为所述初始写入电压,
倘若所述存储器单元的磨损程度值非小于所述第二阈值时,所述存储器管理电路使用一第三写入电压作为所述初始写入电压,
其中所述第一写入电压大于所述第二写入电压,并且所述第二写入电压大于所述第三写入电压。
9.如权利要求6所述的存储器控制器,其中在所述随着所述存储器单元的磨损程度值增加而减少对应所述存储器单元的每一所述写入电压的脉冲时间的操作中,所述存储器管理电路会判断所述存储器单元的磨损程度值是否小于一第一阈值,
倘若所述存储器单元的磨损程度值小于所述第一阈值时,所述存储器管理电路会使用一第一时间作为所述写入电压脉冲时间,
倘若所述存储器单元的磨损程度值非小于所述第一阈值时,所述存储器管理电路会判断所述存储器单元的磨损程度值是否小于一第二阈值,
倘若所述存储器单元的磨损程度值小于所述第二阈值时,所述存储器管理电路会使用一第二时间作为所述写入电压脉冲时间,
倘若所述存储器单元的磨损程度值非小于所述第二阈值时,所述存储器管理电路会使用一第三时间作为所述写入电压脉冲时间,
其中所述第一时间大于所述第二时间,并且所述第二时间大于所述第三时间。
10.如权利要求6所述的存储器控制器,其中所述存储器单元的磨损程度值是依据所述存储器单元的一擦除次数、一写入次数、一错误位数、一错误位比例及一读取次数的至少其中之一来决定。
11.一种存储器存储装置,包括:
一连接器,用以电性连接至一主机系统;
一可复写式非易失性存储器模块;以及
一存储器控制器,电性连接至所述连接器与所述可复写式非易失性存储器模块,
其中所述存储器控制器用以将数据写入至所述可复写式非易失性存储器模块的一存储器单元,
其中所述存储器控制器用以记录所述存储器单元的磨损程度值,
其中所述存储器控制器还用以根据所述存储器单元的磨损程度值调整对应所述存储器单元的每一写入电压与对应每一所述写入电压的每一写入电压脉冲时间的至少其中之一,并且随着所述存储器单元的磨损程度值增加,减少对应所述存储器单元的所述写入电压脉冲时间并增加对应所述存储器单元的一写入电压脉冲次数,所述存储器控制器并依据所述写入电压脉冲次数,使用对应所述存储器单元的初始写入电压与所述写入电压脉冲时间对所述存储器单元的一电荷补捉层注入一注入电子量,以将所述数据写入至所述存储器单元中,其中倘若所述存储器单元未被编程至一正确的存储状态时,所述存储器控制器还用以将所述初始写入电压加上一预设补偿值作为一重复写入电压,并且依据所述重复写入电压再次编程所述存储器单元。
12.如权利要求11所述的存储器存储装置,其中在上述根据所述存储器单元的磨损程度值调整对应所述存储器单元的所述初始写入电压与对应所述初始写入电压的所述写入电压脉冲时间的至少其中之一的操作中,所述存储器控制器用以随着所述存储器单元的磨损程度值增加,降低对应所述存储器单元的所述初始写入电压。
13.如权利要求12所述的存储器存储装置,其中在上述随着所述存储器单元的磨损程度值增加而降低对应所述存储器单元的每一所述写入电压的操作中,所述存储器控制器判断所述存储器单元的磨损程度值是否小于一第一阈值,
倘若所述存储器单元的磨损程度值小于所述第一阈值时,所述存储器控制器使用一第一写入电压作为一初始写入电压,
倘若所述存储器单元的磨损程度值非小于所述第一阈值时,所述存储器控制器判断所述存储器单元的磨损程度值是否小于一第二阈值,
倘若所述存储器单元的磨损程度值小于所述第二阈值时,所述存储器控制器使用一第二写入电压作为所述初始写入电压,
倘若所述存储器单元的磨损程度值非小于所述第二阈值时,所述存储器控制器使用一第三写入电压作为所述初始写入电压,
其中所述第一写入电压大于所述第二写入电压,并且所述第二写入电压大于所述第三写入电压。
14.如权利要求11所述的存储器存储装置,其中在所述随着所述存储器单元的磨损程度值增加而减少对应所述存储器单元的每一所述写入电压的每一所述写入电压脉冲时间的操作中,所述存储器控制器会判断所述存储器单元的磨损程度值是否小于一第一阈值,
倘若所述存储器单元的磨损程度值小于所述第一阈值时,所述存储器控制器会使用一第一时间作为所述写入电压脉冲时间,
倘若所述存储器单元的磨损程度值非小于所述第一阈值时,所述存储器控制器会判断所述存储器单元的磨损程度值是否小于一第二阈值,
倘若所述存储器单元的磨损程度值小于所述第二阈值时,所述存储器控制器会使用一第二时间作为所述写入电压脉冲时间,
倘若所述存储器单元的磨损程度值非小于所述第二阈值时,所述存储器控制器会使用一第三时间作为所述写入电压脉冲时间,
其中所述第一时间大于所述第二时间,并且所述第二时间大于所述第三时间。
15.如权利要求11所述的存储器存储装置,其中所述存储器单元的磨损程度值是依据所述存储器单元的一擦除次数、一写入次数、一错误位数、一错误位比例及一读取次数的至少其中之一来决定。
CN201810562666.4A 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置 Active CN108766495B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810562666.4A CN108766495B (zh) 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201210298808.3A CN103631529A (zh) 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置
CN201810562666.4A CN108766495B (zh) 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201210298808.3A Division CN103631529A (zh) 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置

Publications (2)

Publication Number Publication Date
CN108766495A CN108766495A (zh) 2018-11-06
CN108766495B true CN108766495B (zh) 2021-10-01

Family

ID=50212642

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201810562666.4A Active CN108766495B (zh) 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置
CN201210298808.3A Pending CN103631529A (zh) 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201210298808.3A Pending CN103631529A (zh) 2012-08-21 2012-08-21 数据写入方法、存储器控制器与存储器存储装置

Country Status (1)

Country Link
CN (2) CN108766495B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106325764B (zh) * 2015-07-08 2021-02-26 群联电子股份有限公司 存储器管理方法、存储器控制电路单元与存储器存储装置
CN105405462B (zh) * 2015-12-01 2019-10-29 清华大学 NAND Flash存储系统高磨损区域数据预加重方法
CN105427886B (zh) * 2015-12-01 2019-10-29 清华大学 NAND Flash存储系统保存期间数据分步加重方法
CN105788637A (zh) * 2015-12-24 2016-07-20 北京兆易创新科技股份有限公司 Nand flash擦写衰退的补偿方法和补偿装置
CN107132989B (zh) * 2016-02-26 2020-05-12 群联电子股份有限公司 数据程序化方法、存储器控制电路单元及存储器存储装置
CN107391035B (zh) * 2017-07-11 2019-05-10 华中科技大学 一种通过编程错误感知降低固态盘磨损的方法
JP2019053794A (ja) * 2017-09-13 2019-04-04 東芝メモリ株式会社 半導体記憶装置
TWI668699B (zh) 2018-10-25 2019-08-11 群聯電子股份有限公司 資料儲存方法、記憶體控制電路單元以及記憶體儲存裝置
CN111143253A (zh) * 2018-11-02 2020-05-12 群联电子股份有限公司 数据储存方法、存储器控制电路单元以及存储器储存装置
CN109872758A (zh) * 2019-01-08 2019-06-11 上海华虹宏力半导体制造有限公司 Nvm的可靠性提升装置和方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7339834B2 (en) * 2005-06-03 2008-03-04 Sandisk Corporation Starting program voltage shift with cycling of non-volatile memory
ATE521972T1 (de) * 2005-08-01 2011-09-15 Sandisk Corp Programmierung eines nicht-flüchtigen speichers mit selbst-regulierender maximaler programmschleife
US7616495B2 (en) * 2007-02-20 2009-11-10 Sandisk Corporation Non-volatile storage apparatus with variable initial program voltage magnitude
JP5039079B2 (ja) * 2009-03-23 2012-10-03 株式会社東芝 不揮発性半導体記憶装置
CN102193747B (zh) * 2010-03-03 2015-06-10 群联电子股份有限公司 数据写入方法、可复写式非易失性存储器控制器及系统

Also Published As

Publication number Publication date
CN108766495A (zh) 2018-11-06
CN103631529A (zh) 2014-03-12

Similar Documents

Publication Publication Date Title
CN108766495B (zh) 数据写入方法、存储器控制器与存储器存储装置
TWI541810B (zh) 資料寫入方法、記憶體控制電路單元與記憶體儲存裝置
TWI479489B (zh) 資料寫入方法、記憶體控制器與記憶體儲存裝置
US10521353B2 (en) Data storage device and operating method thereof
TWI489469B (zh) 資料讀取方法、控制電路、記憶體模組與記憶體儲存裝置
US9286986B2 (en) Data writing method, and memory control circuit unit and memory storage apparatus using the same
US9257204B2 (en) Read voltage setting method, and control circuit, and memory storage apparatus using the same
US8364888B2 (en) Erase-suspend system and method
US9257187B2 (en) Data storing method, memory control circuit unit and memory storage apparatus
TWI498911B (zh) 記憶體管理方法、記憶體控制器與記憶體儲存裝置
US20100149881A1 (en) Adaptive erase and soft programming for memory
KR101716716B1 (ko) 플래그 셀들을 갖는 플래시 메모리 장치 및 그것의 프로그램 동작 방법
TWI545572B (zh) 記憶胞程式化方法、記憶體控制電路單元與記憶體儲存裝置
CN103870399B (zh) 存储器管理方法、存储器控制器与存储器储存装置
US12002521B2 (en) Memory device error detection with improved scanning
US9361221B1 (en) Write amplification reduction through reliable writes during garbage collection
US8830750B1 (en) Data reading method, and control circuit, memory module and memory storage apparatus using the same
US20150106667A1 (en) Solid state storage device and controlling method thereof
CN104102598B (zh) 数据读取方法、控制电路、存储器模块与存储器储存装置
US20140050024A1 (en) Data reading method, and circuit, rewritable non-volatile memory module and memory storage apparatus using the same
US10403379B1 (en) Erased block reverification method for solid state storage device
CN105761754B (zh) 存储单元编程方法、存储器控制电路单元与存储装置
Varsamou et al. Using flash memories as SIMO channels for extending the lifetime of solid-state drives

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant