CN108712165B - 一种用于异步交互接口监测的管脚复用电路 - Google Patents

一种用于异步交互接口监测的管脚复用电路 Download PDF

Info

Publication number
CN108712165B
CN108712165B CN201810551711.6A CN201810551711A CN108712165B CN 108712165 B CN108712165 B CN 108712165B CN 201810551711 A CN201810551711 A CN 201810551711A CN 108712165 B CN108712165 B CN 108712165B
Authority
CN
China
Prior art keywords
signal
pin
monitoring
output
multiplexing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810551711.6A
Other languages
English (en)
Other versions
CN108712165A (zh
Inventor
赵翠华
罗敏涛
娄冕
田超
刘蕾
刘思源
张嘉骏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Microelectronics Technology Institute
Original Assignee
Xian Microelectronics Technology Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Microelectronics Technology Institute filed Critical Xian Microelectronics Technology Institute
Priority to CN201810551711.6A priority Critical patent/CN108712165B/zh
Publication of CN108712165A publication Critical patent/CN108712165A/zh
Application granted granted Critical
Publication of CN108712165B publication Critical patent/CN108712165B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明通过一种用于异步交互接口监测的管脚复用电路,监测信号为异步时钟域1和时钟域2间交互的信号,寄存器配置模块对监测管脚和功能管脚复用进行寄存器配置;监测管脚控制模块根据寄存器配置模块输出的N个监测使能对异步时钟域1和时钟域2的N个监测信号进行选择,最终输出1个监测信号为监测输出信号;功能管脚控制模块根据寄存器配置模块输出的功能管脚配置对M个功能管脚的复用进行控制管理,最终获取1个功能信号;管脚选择复用模块根据寄存器配置模块输出的监测功能选择信号,对监测管脚控制模块输出的监测输出信号,以及功能管脚控制模块的功能输入信号、功能输出信号和功能方向选择信号进行管脚复用判定,完成最终的管脚复用功能。

Description

一种用于异步交互接口监测的管脚复用电路
技术领域
本发明涉及SoC片内异步交互接口监测用的管脚复用,具体为一种用于异步交互接口监测的管脚复用电路。
背景技术
随着工艺技术的不断发展,SoC复杂度不断增加,SoC片内异步模块的集成度也不断增加。SoC片内异步模块间的交互也随着功能需求而增加,而异步模块的交互出现问题很难排查,特别是对已流片电路,由于所有异步信号都为内部信号,外部无法监测,而出现问题情况多为特定模式,特定情况下才产生,依靠逻辑仿真不一定能够进行问题复现或需要很长的时间才能够进行问题复现,从而才能对问题进行定位分析和解决。
SoC片内异步模块出现问题的快速定位是必须要解决的问题,本发明提出将SoC片内异步交互接口信号进行管脚复用的方法,实现对异步交互接口的监测,从而使异步模块问题可以快速定位及解决。关于管脚复用的研究,如中国专利CN103246631,名称为一种用于提高管脚使用率的管脚复用方法及电路,以及中国专利CN104993815,名称为一种通用管脚复用电路,都是通过设计管脚复用单元,即修改IO单元库来实现的,该种方法针对不同的工艺库都需要重新进行设计。另外,对于中国专利CN105068950,名称为一种管脚复用的系统和方法,通过多个信号通道,选定模块、寄存器模块、判断模块和复用输出模块,最后能够输出多个复用管脚的有效信号和输入、输出、高阻状态,该系统的管脚复用需增加多个控制管理模块,控制逻辑复杂。
发明内容
针对现有技术中存在的问题,本发明提供一种用于异步交互接口监测的管脚复用电路,在现有IO单元库基础上,实现SoC片内异步交互接口的监测,通过对异步交互接口进行管脚复用结构设计,可在SoC设计过程中或电路应用过程中对出现的问题进行快速定位及解决。
本发明是通过以下技术方案来实现:
一种用于异步交互接口监测的管脚复用电路,包括寄存器配置模块、监测管脚控制模块、功能管脚控制模块和管脚选择复用模块;
监测信号为异步时钟域1和时钟域2间交互的信号,寄存器配置模块对监测管脚和功能管脚复用进行寄存器配置;
监测管脚控制模块根据寄存器配置模块输出的N个监测使能对异步时钟域1和时钟域2的N个监测信号进行选择,最终输出1个监测信号为监测输出信号;
功能管脚控制模块根据寄存器配置模块输出的功能管脚配置对M个功能管脚的复用进行控制管理,最终获取1个功能信号,该功能信号包含功能输入信号、功能输出信号和功能方向选择信号;
管脚选择复用模块根据寄存器配置模块输出的监测功能选择信号,对监测管脚控制模块输出的监测输出信号,以及功能管脚控制模块的功能输入信号、功能输出信号和功能方向选择信号进行管脚复用判定,完成最终的管脚复用功能。
优选的,监测管脚控制模块中,监测使能N作为二选一选择单元C_MUXN的选择端,当选择端为1时,选择监测信号N,否则选择管脚无效值;管脚无效值为所复用功能管脚的无效值;二选一选择单元的输出都连接至组合逻辑,当管脚无效值为1时,组合逻辑为与逻辑;当管脚无效值为0时,组合逻辑为或逻辑,经组合逻辑后输出监测输出信号。
优选的,功能管脚控制模块中,当复用功能仅为输入时,输入功能信号和功能方向选择信号有效,当复用功能仅为输出时,输出功能信号和功能方向选择信号有效,当复用功能为输入输出功能时,输出功能信号、输入功能信号和方向选择信号都有效。
优选的,管脚选择复用模块中,能够复用的PAD包括输出PAD和输入输出PAD;输出PAD将输出信号_IN输出到PAD;输入输出PAD的端口分别连接输入信号_OUT、输出信号_IN和方向选择信号_IN,根据方向选择信号_IN控制输入输出状态;当方向选择信号_IN表示输出,对输出信号_IN进行PAD输出,当方向选择信号_IN表示输入,输入信号_OUT为PAD输入值。
进一步,管脚选择复用模块中,复用输出PAD时,监测功能选择信号连接二选一选择单元SO_MUX1和SO_MUX2的选择端;SO_MUX1的0端连接功能输出信号,1端连接监测信号无效值,SO_MUX2的0端连接SO_MUX1端的输出,1端连接监测输出信号。
进一步,管脚选择复用模块中,复用输入输出PAD时,监测功能选择信号连接二选一选择单元SIO_MUX1、SIO_MUX2、SIO_MUX3、SIO_MUX4和SIO_MUX5的选择端,SIO_MUX1的0端连接功能输出信号,1端连接监测信号无效值,SIO_MUX2的0端连接SIO_MUX1的输出,1端连接监测输出信号,SIO_MUX3的0端连接功能方向选择信号,1端连接方向选择为输出的值,SIO_MUX4的0端连接SIO_MUX3的输出,1端连接方向选择为输出的值,SIO_MUX5的0端连接功能信号无效值,1端连接输入信号,其输出为功能输入信号。
优选的,对管脚复用进行调试功能扩展时;在异步时钟域1和时钟域2间交互接口的监测信号中设置二选一选择单元,选择输入端接入的监测信号和调试信号;监测信号连接管脚复用后的一个PAD,完成监测信号的输出,用于对异步交互接口的监测;调试信号连接管脚复用后的另一个PAD,完成调试信号的输入,用于对异步交互接口的调试。
进一步,在两个PAD之间设置外围调试电路用于调试异步交互接口。
与现有技术相比,本发明具有以下有益的技术效果:
本发明通过对监测管脚与功能管脚分别进行控制管理,从最大程度上减少检测设计对功能设计的影响。管脚复用采用多级管理控制设计,即保证管脚复用灵活,又确保监测设计和功能设计互不影响,即保证异步接口监测的正确性,又确保功能设计的正确性,可应用于高可靠电路设计。可根据已有IO单元库,实现SoC设计过程中或电路应用过程中对异步交互接口出现问题的快速定位及解决,无需修改IO单元库。该电路实现方法明确,逻辑控制简单,也可适用于片内同步信号的监测。
进一步的,可配合异步交互接口输入的管脚复用,实现对异步模块的调试,可扩展性强。
附图说明
图1为本发明实例中基于异步交互接口监测的管脚复用电路结构框图。
图2为本发明实例中监测管脚控制模块结构图。
图3a为本发明实例中输出PAD结构图。
图3b为本发明实例中输入输出PAD结构图。
图4a为本发明实例中复用输出PAD结构图。
图4b为本发明实例中复用输入输出PAD结构图。
图5为本发明实例中监测信号管脚复用扩展进行监测和调试的结构图。
具体实施方式
下面结合具体的实施例对本发明做进一步的详细说明,所述是对本发明的解释而不是限定。
本发明的技术解决方案如下。
首先,设计寄存器配置模块,对监测功能和功能管脚复用进行寄存器配置,输出监测使能、功能管脚配置和功能管脚选择信号。
其次,设计监测管脚控制模块,利用N个二选一选择单元和组合逻辑,以及寄存器配置模块输出的N个监测使能信号[N:1]对N个监测信号进行控制,当监测使能信号无效时,输出管脚为无效值,当监测使能信号有效时,输出相应位的监测信号,当无效值为’1’时,组合逻辑为“与”,当无效值为’0’时,组合逻辑为“或”,最终输出1个监测信号为监测输出信号。
第三,设计功能管脚控制模块,根据寄存器配置模块输出的功能管脚配置对M个功能管脚的复用进行控制管理,最终获取1个功能信号,该功能信号包含的信息为:功能输入信号、功能输出信号和功能方向选择信号,当复用功能仅为输入时,输入功能信号和方向选择信号有效,当复用功能仅为输出时,输出功能信号和方向选择信号有效,当复用功能为输入输出功能时,输出功能信号、输入功能信号和方向选择信号都有效;
第四,设计管脚选择复用模块,根据寄存器配置模块输出的监测功能选择信号,对监测管脚控制模块输出的监测输出信号,以及功能管脚控制模块的功能输入信号、功能输出信号、功能方向选择信号进行管脚复用判定,完成最终的管脚复用功能。可复用的PAD包括输出PAD和输入输出PAD;
另外,可对管脚复用进行扩展,成为具有监测和调试的功能。在异步时钟域1和时钟域2间的监测信号中增加二选一选择单元,选择监测信号或调试信号,其中,监测信号连接管脚复用后的一个PAD,调试信号来自于另一个管脚复用PAD的输出。在两个PAD之间可增加外围调试电路对异步交互接口进行调试。
具体的,如图1所示,本发明一种用于异步交互接口监测的管脚复用电路,由寄存器配置模块、监测管脚控制模块、功能管脚控制模块和管脚选择复用模块组成。其中,监测信号为异步时钟域1和时钟域2间交互的信号,寄存器配置模块对监测管脚和功能管脚复用进行寄存器配置;监测管脚控制模块根据寄存器配置模块输出的N个监测使能对异步时钟域1和时钟域2的N个监测信号进行选择,最终输出1个监测信号为监测输出信号;功能管脚控制模块根据寄存器配置模块输出的功能管脚配置对M个功能管脚的复用进行控制管理,最终获取1个功能信号,该功能信号包含的信息为:功能输入信号、功能输出信号和功能方向选择信号,当复用功能仅为输入时,输入功能信号和功能方向选择信号有效,当复用功能仅为输出时,输出功能信号和功能方向选择信号有效,当复用功能为输入输出功能时,输出功能信号、输入功能信号和方向选择信号都有效;管脚选择复用模块根据寄存器配置模块输出的监测功能选择信号,对监测管脚控制模块输出的监测输出信号,以及功能管脚控制模块的功能输入信号、功能输出信号、功能方向选择信号进行管脚复用判定,完成最终的管脚复用功能。
如图2所示,监测管脚控制模块中,监测使能1作为二选一选择单元C_MUX1的选择端,当选择端为1时,选择监测信号1,否则选择管脚无效值;监测使能2作为二选一选择单元C_MUX2的选择端,当选择端为1时,选择监测信号2,否则选择管脚无效值;同理,监测使能N作为二选一选择单元C_MUXN的选择端,当选择端为1时,选择监测信号N,否则选择管脚无效值;管脚无效值为所复用功能管脚的无效值;二选一选择单元的输出都连接至组合逻辑,当管脚无效值为’1’时,组合逻辑为“与”;当管脚无效值为’0’时,组合逻辑为“或”,经组合逻辑后输出监测输出信号。
如图3a所示,输出PAD将输出信号_IN输出到PAD,如图3b所示,输入输出PAD的端口分别连接输入信号_OUT、输出信号_IN和方向选择信号_IN,根据方向选择信号_IN控制输入输出状态,例如,当为’0’时,表示输出,对输出信号_IN进行PAD输出,当为’1’时,表示输入,输入信号_OUT为PAD输入值。
如图4a所示,复用输出PAD,监测功能选择信号连接二选一选择单元SO_MUX1和SO_MUX2的选择端,SO_MUX1的0端连接功能输出信号,1端连接监测信号无效值,SO_MUX2的0端连接SO_MUX1端的输出,1端连接监测输出信号。
如图4b所示,复用输入输出PAD,监测功能选择信号连接二选一选择单元SIO_MUX1、SIO_MUX2、SIO_MUX3、SIO_MUX4和SIO_MUX5的选择端,SIO_MUX1的0端连接功能输出信号,1端连接监测信号无效值,SIO_MUX2的0端连接SIO_MUX1的输出,1端连接监测输出信号,SIO_MUX3的0端连接功能方向选择信号,1端连接方向选择为输出的值,SIO_MUX4的0端连接SIO_MUX3的输出,1端连接方向选择为输出的值,SIO_MUX5的0端连接功能信号无效值,1端连接输入信号,其输出为功能输入信号。
本发明电路可进行管脚复用扩展,成为具有监测和调试的功能,如图5所示。在异步时钟域1和时钟域2间交互接口的监测信号中增加二选一选择单元MUX,MUX的选择端为寄存器配置模块增加的调试选择信号,0端连接监测信号,1端连接调试信号。监测信号连接管脚复用1模块,进行管脚复用后连接至PAD1,其中,管脚复用1模块即为本发明的管脚复用电路,完成监测信号与功能管脚PAD1的管脚复用。PAD2经管脚复用2模块输出调试信号,其中,管脚复用2模块实现调试信号输入与功能管脚PAD2的管脚复用,管脚复用2模块具体实现结构不做限定。通过PAD1完成监测信号的输出,实现对异步交互接口的监测功能,通过PAD2完成调试信号的输入,实现对异步交互接口的调试功能。在电路PAD1和PAD2之间可增加外围调试电路进一步实现异步交互接口的调试功能。
本发明已经应用于一款具有多个异步域模块的SoC中,该SoC在设计过程中,对异步交互接口问题进行了多次快速定位及解决,该SoC经流片后验证,该设计可对异步交互接口进行监测,监测功能和正常功能设计互不影响。

Claims (8)

1.一种用于异步交互接口监测的管脚复用电路,其特征在于,包括寄存器配置模块、监测管脚控制模块、功能管脚控制模块和管脚选择复用模块;
监测信号为异步时钟域1和时钟域2间交互的信号,寄存器配置模块对监测管脚控制模块、功能管脚控制模块和管脚选择复用模块进行寄存器配置;
监测管脚控制模块根据寄存器配置模块输出的N个监测使能对异步时钟域1和时钟域2的N个监测信号进行选择,最终输出1个监测信号为监测输出信号;
功能管脚控制模块根据寄存器配置模块输出的功能管脚配置对M个功能管脚的复用进行控制管理,最终获取1个功能管脚,该功能管脚包含:功能输入信号、功能输出信号和功能方向选择信号;
管脚选择复用模块根据寄存器配置模块输出的监测功能选择信号,对监测管脚控制模块输出的监测输出信号,以及功能管脚控制模块的功能输入信号、功能输出信号和功能方向选择信号进行管脚复用判定,完成最终的管脚复用功能。
2.根据权利要求1所述的一种用于异步交互接口监测的管脚复用电路,其特征在于,监测管脚控制模块中,第N个监测使能作为二选一选择单元C_MUXN的选择端,当选择端为1时,选择第N个监测信号,否则选择管脚无效值;管脚无效值为所复用功能管脚的无效值;二选一选择单元的输出都连接至组合逻辑,当管脚无效值为1时,组合逻辑为与逻辑;当管脚无效值为0时,组合逻辑为或逻辑,经组合逻辑后输出监测输出信号。
3.根据权利要求1所述的一种用于异步交互接口监测的管脚复用电路,其特征在于,功能管脚控制模块中,当复用功能仅为输入时,输入功能信号和功能方向选择信号有效,当复用功能仅为输出时,输出功能信号和功能方向选择信号有效,当复用功能为输入输出功能时,输出功能信号、输入功能信号和方向选择信号都有效。
4.根据权利要求1所述的一种用于异步交互接口监测的管脚复用电路,其特征在于,管脚选择复用模块中,能够复用的PAD包括输出PAD和输入输出PAD;输出PAD将输出信号_IN输出到PAD;输入输出PAD的端口分别连接输入信号_OUT、输出信号_IN和方向选择信号_IN,根据方向选择信号_IN控制输入输出状态;当方向选择信号_IN表示输出,对输出信号_IN进行PAD输出,当方向选择信号_IN表示输入,输入信号_OUT为PAD输入值。
5.根据权利要求4所述的一种用于异步交互接口监测的管脚复用电路,其特征在于,管脚选择复用模块中,复用输出PAD时,监测功能选择信号连接二选一选择单元SO_MUX1和SO_MUX2的选择端;SO_MUX1的0端连接功能输出信号,1端连接监测信号无效值,SO_MUX2的0端连接SO_MUX1端的输出,1端连接监测输出信号。
6.根据权利要求4所述的一种用于异步交互接口监测的管脚复用电路,其特征在于,管脚选择复用模块中,复用输入输出PAD时,监测功能选择信号连接二选一选择单元SIO_MUX1、SIO_MUX2、SIO_MUX3、SIO_MUX4和SIO_MUX5的选择端,SIO_MUX1的0端连接功能输出信号,1端连接监测信号无效值,SIO_MUX2的0端连接SIO_MUX1的输出,1端连接监测输出信号,SIO_MUX3的0端连接功能方向选择信号,1端连接方向选择为输出的值,SIO_MUX4的0端连接SIO_MUX3的输出,1端连接方向选择为输出的值,SIO_MUX5的0端连接功能信号无效值,1端连接输入信号,其输出为功能输入信号。
7.根据权利要求1所述的一种用于异步交互接口监测的管脚复用电路,其特征在于,对管脚复用进行调试功能扩展时;在异步时钟域1和时钟域2间交互接口的监测信号中设置二选一选择单元,选择输入端接入的监测信号和调试信号;监测信号连接管脚复用后的一个PAD,完成监测信号的输出,用于对异步交互接口的监测;调试信号连接管脚复用后的另一个PAD,完成调试信号的输入,用于对异步交互接口的调试。
8.根据权利要求7所述的一种用于异步交互接口监测的管脚复用电路,其特征在于,在两个PAD之间设置外围调试电路用于调试异步交互接口。
CN201810551711.6A 2018-05-31 2018-05-31 一种用于异步交互接口监测的管脚复用电路 Active CN108712165B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810551711.6A CN108712165B (zh) 2018-05-31 2018-05-31 一种用于异步交互接口监测的管脚复用电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810551711.6A CN108712165B (zh) 2018-05-31 2018-05-31 一种用于异步交互接口监测的管脚复用电路

Publications (2)

Publication Number Publication Date
CN108712165A CN108712165A (zh) 2018-10-26
CN108712165B true CN108712165B (zh) 2021-08-31

Family

ID=63871209

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810551711.6A Active CN108712165B (zh) 2018-05-31 2018-05-31 一种用于异步交互接口监测的管脚复用电路

Country Status (1)

Country Link
CN (1) CN108712165B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111289885B (zh) * 2020-03-06 2022-06-03 湖南国科微电子股份有限公司 一种芯片上电死机的调试系统及方法
CN111740743B (zh) * 2020-06-17 2023-07-14 西安微电子技术研究所 一种支持串行和并行模式的低开销ad控制器电路

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1553530A1 (en) * 2003-12-15 2005-07-13 Matsushita Electric Industrial Co., Ltd. A secure device and information processing apparatus
CN101136005A (zh) * 2007-09-29 2008-03-05 中兴通讯股份有限公司 终端芯片管脚复用装置
CN101329663A (zh) * 2008-07-31 2008-12-24 炬力集成电路设计有限公司 一种实现管脚分时复用的装置及方法
CN102855338A (zh) * 2011-06-28 2013-01-02 重庆重邮信科通信技术有限公司 现场可编程门阵列原型验证装置及验证方法
CN103376400A (zh) * 2012-04-27 2013-10-30 华为技术有限公司 芯片测试方法及芯片
CN104504187A (zh) * 2014-12-11 2015-04-08 安徽师范大学 一种基于串行通信接口的fpga在线验证结构和方法
CN106230431A (zh) * 2016-08-04 2016-12-14 浪潮电子信息产业股份有限公司 一种引脚复用方法及cpld芯片

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070290704A1 (en) * 2006-06-16 2007-12-20 Blessed Electronics Sdn. Bhd. (712261-V) Method and circuit for adjusting characteristics of packaged device without requiring dedicated pads/pins

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1553530A1 (en) * 2003-12-15 2005-07-13 Matsushita Electric Industrial Co., Ltd. A secure device and information processing apparatus
CN101136005A (zh) * 2007-09-29 2008-03-05 中兴通讯股份有限公司 终端芯片管脚复用装置
CN101329663A (zh) * 2008-07-31 2008-12-24 炬力集成电路设计有限公司 一种实现管脚分时复用的装置及方法
CN102855338A (zh) * 2011-06-28 2013-01-02 重庆重邮信科通信技术有限公司 现场可编程门阵列原型验证装置及验证方法
CN103376400A (zh) * 2012-04-27 2013-10-30 华为技术有限公司 芯片测试方法及芯片
CN104504187A (zh) * 2014-12-11 2015-04-08 安徽师范大学 一种基于串行通信接口的fpga在线验证结构和方法
CN106230431A (zh) * 2016-08-04 2016-12-14 浪潮电子信息产业股份有限公司 一种引脚复用方法及cpld芯片

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
"DfT for the Reuse of Networks-on-Chip as Test Access Mechanism";Alexandre M. Amory等;《25th IEEE VLSI Test Symmposium》;20070531;1-6 *
"复用存储控制接口的高性能SoC测试结构";娄冕等;《北京理工大学学报》;20150531;第35卷(第5期);500-505 *

Also Published As

Publication number Publication date
CN108712165A (zh) 2018-10-26

Similar Documents

Publication Publication Date Title
KR100502127B1 (ko) 애플리케이션 특정 이벤트형 반도체 테스트 시스템
US6363452B1 (en) Method and apparatus for adding and removing components without powering down computer system
CN103376400B (zh) 芯片测试方法及芯片
JP2002544577A (ja) 再プログラム可能テスタ、デバッガ、バスモニタ付の、チップ上の無線システムを、実行するための装置及び方法
CN108712165B (zh) 一种用于异步交互接口监测的管脚复用电路
WO2018089842A1 (en) Waveform based reconstruction for emulation
CN110824337A (zh) 一种soc芯片高温测试的方法和装置
US20150149842A1 (en) Test device and method using a separate control module for test
CN115496018A (zh) 一种SoC芯片多版本验证方法、装置及设备
US8020058B2 (en) Multi-chip digital system having a plurality of controllers with self-identifying signal
US20070198242A1 (en) Cross-bar switching in an emulation environment
CN112069106B (zh) 一种基于fpga的多路服务器peci链路控制系统
US6990621B2 (en) Enabling at speed application of test patterns associated with a wide tester interface on a low pin count tester
US6571106B1 (en) Method and apparatus for glitchless signal generation
CN112595967B (zh) 一种芯片测试模式的进入方法及系统
CN114490214A (zh) 一种老化测试接口扩展模块和老化测试系统
US20230184831A1 (en) Server jtag component adaptive interconnection system and method
CN114253184A (zh) 一种jtag控制装置
CN113297020A (zh) 芯片中硬件模块的测试方法、装置、设备及可读存储介质
CN106326172A (zh) 一种APB总线slave接口扩展电路及其使用方法
CN112445657A (zh) 一种支持排除故障的电路切换方法及系统
US7861197B2 (en) Method of verifying design of logic circuit
CN216771895U (zh) 一种电源管理系统
CN218768136U (zh) 利用可编程逻辑器件切换i2c总线的装置
CN210221334U (zh) 一种热电阻测量装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant