CN108710056A - 一种倒装焊工艺良率和寄生参数定量评估装置及方法 - Google Patents

一种倒装焊工艺良率和寄生参数定量评估装置及方法 Download PDF

Info

Publication number
CN108710056A
CN108710056A CN201810794210.0A CN201810794210A CN108710056A CN 108710056 A CN108710056 A CN 108710056A CN 201810794210 A CN201810794210 A CN 201810794210A CN 108710056 A CN108710056 A CN 108710056A
Authority
CN
China
Prior art keywords
capacitance
transistor
connect
flip chip
solder joint
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810794210.0A
Other languages
English (en)
Other versions
CN108710056B (zh
Inventor
魏微
张�杰
宁哲
江晓山
刘鹏
朱科军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of High Energy Physics of CAS
Original Assignee
Institute of High Energy Physics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of High Energy Physics of CAS filed Critical Institute of High Energy Physics of CAS
Priority to CN201810794210.0A priority Critical patent/CN108710056B/zh
Publication of CN108710056A publication Critical patent/CN108710056A/zh
Application granted granted Critical
Publication of CN108710056B publication Critical patent/CN108710056B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

本发明公开一种倒装焊工艺良率和寄生参数定量评估装置及方法所述装置包括:复位总线、刻度输入总线、第一电容C1、第二电容C2、第三电容C3、第一晶体管MR、第二晶体管MF、第三晶体管MS、第四晶体管ML、列总线、电源、电压发生器;所述第三电容C3的一端与所述刻度输入总线连接,所述第三电容C3的另一端与所述第一电容C1的一端连接,所述第三电容C3的另一端还与所述第一晶体管MR的发射极连接,所述第一电容C1的另一端接地。本发明中的装置可以对焊点的连通性精确检测。

Description

一种倒装焊工艺良率和寄生参数定量评估装置及方法
技术领域
本发明涉及倒装焊工艺评估领域,特别是涉及一种倒装焊工艺良率和寄生参数定量评估装置及方法。
背景技术
传统的倒装焊工艺评估方法大多都通过光学检测的办法完成倒装焊工艺评估。即,首先完成样片的倒装焊工艺试制,然后通过X光检测设备对倒装焊焊点阵列进行透视成像,逐一观察焊点的形态,形态异常的焊点标记为异常焊点。最后,进一步通过机械外力将已完成倒装焊的模组撬开,并在光学显微镜下观察焊点的断面和形态,断面异常或者没有断面的焊点确定为倒装失效焊点。可见,这一倒装焊工艺评估过程大量依赖人力观察,如要精确确定工艺的良点率时效率极低;同时,工艺评估效果严重依赖成像设备的精度,当倒装焊焊点直径减小至十几微米时,仅通过外形观察已经很难分辨焊点的连通与否。
另一类方法主要基于简单的电连通性测试,在即将进行倒装焊的底片和负载片上首先进行金属布线,保证上下两个样片的金属布线形成一定的对应模式。理想情况下,完成倒装焊工艺后,通过焊点连接的上下两个样片的金属布线可以形成通路;当倒装焊存在焊点连通性问题时,金属连通性就会存在问题,形成断路。这样将金属布线的两端引出到片外进行探针通断测试,就可以验证倒装焊点阵的整体连通性。然而,由于探针可探测的引脚只能分布在芯片四周,数量有限,这种方法只能对倒装焊点阵的整体连通性进行评估,并且无法实现对故障的精确定位。即使通过区域分割的方法,缩小对焊点点阵的测试范围,提高评估精度,在大规模点阵中也很难做到对每个焊点的连通性都进行精确评估。
发明内容
本发明的目的是提供一种倒装焊工艺良率和寄生参数定量评估装置及方法,以实现对焊点的连通性精确检测。
为实现上述目的,本发明提供了如下方案:
一种倒装焊工艺良率和寄生参数定量评估装置,所述装置包括:
复位总线、刻度输入总线、第一电容C1、第二电容C2、第三电容C3、第一晶体管MR、第二晶体管MF、第三晶体管MS、第四晶体管ML、列总线、电源、电压发生器;
所述第三电容C3的一端与所述刻度输入总线连接,所述第三电容C3的另一端与所述第一电容C1的一端连接,所述第三电容C3的另一端还与所述第一晶体管MR的发射极连接,所述第一电容C1的另一端接地;
所述第二电容C2的一端与所述被测焊点连接,所述第二电容C2的另一端接地,所述第一晶体管MR与所述列总线连接,所述第一晶体管MR的集电极与所述电源连接;所述第二晶体管MF基极与所述第一晶体管MR的发射极连接,所述第二晶体管MF的集电极与所述电源连接,所述第二晶体管MF的发射极与所述第三晶体管MS的集电极连接,所述第三晶体管MS的发射极与所述列总线连接;所述第四晶体管ML的基极与所述电压发生器连接,所述第四晶体管ML的发射极接地,所述第四晶体管ML的集电极与所述列总线连接。
可选的,所述第一电容C1为基准电容、第二电容C2为负载电容、第三电容C3为刻度电容。
本发明另外提供一种倒装焊工艺良率和寄生参数定量评估方法,所述方法应用于一种倒装焊工艺良率和寄生参数定量评估装置,所述方法包括:
对所述评估装置进行复位;
通过所述复位总线接入电压脉冲,所述电压脉冲的幅度为V;
获取A点电压,所述A点电压为第一电容C1一端与第二晶体管MF基极以及被测焊点连接的交叉点;若A点电压等于V*C3/(C1+C2+C3)时则表示焊点断开,若A点电压等于V*C3/(C1+C3)时,则表示焊点连通。
可选的,所述方法在获取A点电压之后还包括:
获取所述被测焊点的寄生电阻值;
根据所述寄生电阻值评估焊点的连通性,当所述寄生电阻的阻值小于等于0.05Ω时,则表示被测焊点连通性高。
可选的,所述获取所述被测焊点的寄生电阻值具体包括:
Rp=(C1+C2+C3)tr/[0.7π*C2(C1+C3)],其中Rp为寄生电阻值,C1为第一电容C1的容量,C2为第二电容C2的容量,C3为第三电容C3的容量,tr为10%-90%幅度上升时间。
可选的,所述脉冲幅度为2V或1V。
根据本发明提供的具体实施例,本发明公开了以下技术效果:
本发明中的上述装置和方法,通过设置复位总线、刻度输入总线、第一电容C1、第二电容C2、第三电容C3、第一晶体管MR、第二晶体管MF、第三晶体管MS、第四晶体管ML、列总线、电源、电压发生器,可以实现对被测倒装焊焊点连通性以及寄生参数的精确定量测试。相比传统评估方法仅观察焊点外形,或者仅评估阵列整体连通性,其测试精度大大提高。对于以像素探测和成像为代表的低噪声阵列应用来说,由于输入端寄生电容将直接导致电路噪声增加,因此定量衡量倒装焊工艺引入的寄生参数,对于电路和工艺优化也有很大帮助。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例倒装焊工艺良率和寄生参数定量评估装置电路结构图;
图2为本发明实施例负载电容电路原理图;
图3为本发明实施例倒装焊工艺良率和寄生参数定量评估方法流程图;
图4为本发明实施例倒装焊工艺评估阻容网络模型结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的目的是提供一种倒装焊工艺良率和寄生参数定量评估装置及方法,以实现对焊点的连通性精确检测。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
图1为本发明实施例倒装焊工艺良率和寄生参数定量评估装置电路结构图,如图1所示,所述装置包括:
复位总线、刻度输入总线、第一电容C1、第二电容C2、第三电容C3、第一晶体管MR、第二晶体管MF、第三晶体管MS、第四晶体管ML、列总线、电源、电压发生器;
所述第一电容C1为基准电容、第二电容C2为负载电容、第三电容C3为刻度电容。
所述第三电容C3的一端与所述刻度输入总线连接,所述第三电容C3的另一端与所述第一电容C1的一端连接,所述第三电容C3的另一端还与所述第一晶体管MR的发射极连接,所述第一电容C1的另一端接地;
所述第二电容C2的一端与所述被测焊点连接,所述第二电容C2的另一端接地,所述第一晶体管MR与所述列总线连接,所述第一晶体管MR的集电极与所述电源连接;所述第二晶体管MF基极与所述第一晶体管MR的发射极连接,所述第二晶体管MF的集电极与所述电源连接,所述第二晶体管MF的发射极与所述第三晶体管MS的集电极连接,所述第三晶体管MS的发射极与所述列总线连接;所述第四晶体管ML的基极与所述电压发生器连接,所述第四晶体管ML的发射极接地,所述第四晶体管ML的集电极与所述列总线连接。
图2为本发明实施例负载电容电路原理图,如图2所示,图2给出了电容负载片的原理图,只需在电路底片单元相同的尺寸内实现对地电容,且倒装焊焊点的位置与电路底片精确对应,为了以相对简单的工艺完成电容负载片的制作,各个对地电容的底板可以连接到公共地网络上,这样仅需两层金属的半导体工艺即可实现,电容负载片的公共地网络可以进一步通过倒装焊焊点的方式连接至电路底片。
图3为本发明实施例倒装焊工艺良率和寄生参数定量评估方法流程图,所述方法应用于一种倒装焊工艺良率和寄生参数定量评估装置,如图3所示,所述方法包括:
步骤101:对所述评估装置进行复位;
步骤102:通过所述复位总线接入电压脉冲,所述电压脉冲的幅度为V;所述幅度脉冲为2V或者1V,其中,对于幅度脉冲无特殊要求,只需一个已知幅度脉冲即可。
步骤103:获取A点电压,所述A点电压为第一电容C1一端与第二晶体管MF基极以及被测焊点连接的交叉点;若A点电压等于V*C3/(C1+C2+C3)时则表示焊点断开,若A点电压等于V*C3/(C1+C3)时,则表示焊点连通。
步骤104:获取所述被测焊点的寄生电阻值;根据所述寄生电阻值评估焊点的连通性,当所述寄生电阻的阻值小于等于0.05Ω时,则表示被测焊点连通性高。
具体的步骤104中,所述获取所述被测焊点的寄生电阻值具体包括:
Rp=(C1+C2+C3)tr/[0.7π*C2(C1+C3)],其中Rp为寄生电阻值,C1为第一电容C1的容量,C2为第二电容C2的容量,C3为第三电容C3的容量,tr为10%-90%幅度上升时间。
在实际应用中,倒装焊焊点不可避免的引入寄生电阻和寄生电容,对于低噪声的探测器件来说,由于寄生电容会增加电路噪声,因此倒装焊引入的寄生效应对电路性能评估十分重要。图4为本发明实施例倒装焊工艺评估阻容网络模型结构图,如图4所示,Rp和Cp分别表示倒装焊焊点引入的寄生电阻和寄生电容。其中Rp=(C1+C2+C3)tr/[0.7π*C2(C1+C3)],其中Rp为寄生电阻值,C1为第一电容C1的容量,C2为第二电容C2的容量,C3为第三电容C3的容量,tr为上升时间;其中C1为第一电容C1的容量,C2为第二电容C2的容量,C3为第三电容C3的容量,V为脉冲幅度,V”为A点分压后的电压。但是由于寄生电容Cp为对地电容,因此,寄生参数对阻容模型的影响等效为仅仅引入了一个寄生电阻。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本发明的限制。

Claims (6)

1.一种倒装焊工艺良率和寄生参数定量评估装置,其特征在于,所述装置包括:
复位总线、刻度输入总线、第一电容C1、第二电容C2、第三电容C3、第一晶体管MR、第二晶体管MF、第三晶体管MS、第四晶体管ML、列总线、电源、电压发生器;
所述第三电容C3的一端与所述刻度输入总线连接,所述第三电容C3的另一端与所述第一电容C1的一端连接,所述第三电容C3的另一端还与所述第一晶体管MR的发射极连接,所述第一电容C1的另一端接地;
所述第二电容C2的一端与所述被测焊点连接,所述第二电容C2的另一端接地,所述第一晶体管MR与所述列总线连接,所述第一晶体管MR的集电极与所述电源连接;所述第二晶体管MF基极与所述第一晶体管MR的发射极连接,所述第二晶体管MF的集电极与所述电源连接,所述第二晶体管MF的发射极与所述第三晶体管MS的集电极连接,所述第三晶体管MS的发射极与所述列总线连接;所述第四晶体管ML的基极与所述电压发生器连接,所述第四晶体管ML的发射极接地,所述第四晶体管ML的集电极与所述列总线连接。
2.根据权利要求1所述的一种倒装焊工艺良率和寄生参数定量评估装置,其特征在于,所述第一电容C1为基准电容、第二电容C2为负载电容、第三电容C3为刻度电容。
3.一种倒装焊工艺良率和寄生参数定量评估方法,其特征在于所述方法应用于如权利要求1所述的装置,所述方法包括:
对所述评估装置进行复位;
通过所述复位总线接入电压脉冲,所述电压脉冲的幅度为V;
获取A点电压,所述A点电压为第一电容C1一端与第二晶体管MF基极以及被测焊点连接的交叉点;若A点电压等于V*C3/(C1+C2+C3)时则表示焊点断开,若A点电压等于V*C3/(C1+C3)时,则表示焊点连通。
4.根据权利要求3所述的一种倒装焊工艺良率和寄生参数定量评估方法,其特征在于,所述方法在获取A点电压之后还包括:
获取所述被测焊点的寄生电阻值;
根据所述寄生电阻值评估焊点的连通性,当所述寄生电阻的阻值小于等于0.05Ω时,则表示被测焊点连通性高。
5.根据权利要求4所述的一种倒装焊工艺良率和寄生参数定量评估方法,其特征在于,所述获取所述被测焊点的寄生电阻值具体包括:
Rp=(C1+C2+C3)tr/[0.7π*C2(C1+C3)],其中Rp为寄生电阻值,C1为第一电容C1的容量,C2为第二电容C2的容量,C3为第三电容C3的容量,tr为10%-90%幅度上升时间。
6.根据权利要求4所述的一种倒装焊工艺良率和寄生参数定量评估方法,其特征在于,所述脉冲幅度为2V或者1V。
CN201810794210.0A 2018-07-19 2018-07-19 一种倒装焊工艺良率和寄生参数定量评估装置及方法 Active CN108710056B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810794210.0A CN108710056B (zh) 2018-07-19 2018-07-19 一种倒装焊工艺良率和寄生参数定量评估装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810794210.0A CN108710056B (zh) 2018-07-19 2018-07-19 一种倒装焊工艺良率和寄生参数定量评估装置及方法

Publications (2)

Publication Number Publication Date
CN108710056A true CN108710056A (zh) 2018-10-26
CN108710056B CN108710056B (zh) 2024-06-18

Family

ID=63875124

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810794210.0A Active CN108710056B (zh) 2018-07-19 2018-07-19 一种倒装焊工艺良率和寄生参数定量评估装置及方法

Country Status (1)

Country Link
CN (1) CN108710056B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114284390A (zh) * 2021-12-23 2022-04-05 中国电子科技集团公司第四十四研究所 垂直入射超宽带集成型光电探测器芯片及其制作方法

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02198173A (ja) * 1989-01-27 1990-08-06 Mitsubishi Electric Corp 半導体集積回路装置
DE4423409A1 (de) * 1994-07-04 1996-01-11 Precitec Gmbh Verfahren zur Bearbeitung eines Werkstücks mittels eines Laserstrahls
US6674295B1 (en) * 1999-08-05 2004-01-06 Murata Manufacturing Co., Ltd. Impedance measuring apparatus for electronic component
CN1517716A (zh) * 2003-01-21 2004-08-04 株式会社瑞萨科技 电容值测定用电路及布线特性的分析方法
US20060157452A1 (en) * 2003-06-26 2006-07-20 Erdogan Karakas Method and device to obtain information to evaluate the quality of a resistance welding connection and/or to control or regulate a resistance welding method
CN102033561A (zh) * 2010-11-11 2011-04-27 华为技术有限公司 电源电路
CN103954629A (zh) * 2014-05-12 2014-07-30 重庆大学 封装led焊点质量检测装置和方法
CN103995933A (zh) * 2014-06-18 2014-08-20 上海傲亚微电子有限公司 一种新型晶体管小信号等效电路模型
CN104298837A (zh) * 2014-11-12 2015-01-21 东南大学 器件等效电路模型参数提取方法及焊盘寄生参数提取方法
CN105510348A (zh) * 2015-12-31 2016-04-20 南京协辰电子科技有限公司 一种印制电路板的缺陷检测方法、装置及检测设备
JP2017003408A (ja) * 2015-06-10 2017-01-05 三菱電機株式会社 太陽電池モジュールのはんだ接合評価装置及び評価方法
CN107766609A (zh) * 2017-09-06 2018-03-06 全球能源互联网研究院有限公司 一种igbt模块的寄生电感提取方法和装置
CN208384043U (zh) * 2018-07-19 2019-01-15 中国科学院高能物理研究所 一种倒装焊工艺良率和寄生参数定量评估装置

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02198173A (ja) * 1989-01-27 1990-08-06 Mitsubishi Electric Corp 半導体集積回路装置
DE4423409A1 (de) * 1994-07-04 1996-01-11 Precitec Gmbh Verfahren zur Bearbeitung eines Werkstücks mittels eines Laserstrahls
US6674295B1 (en) * 1999-08-05 2004-01-06 Murata Manufacturing Co., Ltd. Impedance measuring apparatus for electronic component
CN1517716A (zh) * 2003-01-21 2004-08-04 株式会社瑞萨科技 电容值测定用电路及布线特性的分析方法
US20060157452A1 (en) * 2003-06-26 2006-07-20 Erdogan Karakas Method and device to obtain information to evaluate the quality of a resistance welding connection and/or to control or regulate a resistance welding method
CN102033561A (zh) * 2010-11-11 2011-04-27 华为技术有限公司 电源电路
CN103954629A (zh) * 2014-05-12 2014-07-30 重庆大学 封装led焊点质量检测装置和方法
CN103995933A (zh) * 2014-06-18 2014-08-20 上海傲亚微电子有限公司 一种新型晶体管小信号等效电路模型
CN104298837A (zh) * 2014-11-12 2015-01-21 东南大学 器件等效电路模型参数提取方法及焊盘寄生参数提取方法
JP2017003408A (ja) * 2015-06-10 2017-01-05 三菱電機株式会社 太陽電池モジュールのはんだ接合評価装置及び評価方法
CN105510348A (zh) * 2015-12-31 2016-04-20 南京协辰电子科技有限公司 一种印制电路板的缺陷检测方法、装置及检测设备
CN107766609A (zh) * 2017-09-06 2018-03-06 全球能源互联网研究院有限公司 一种igbt模块的寄生电感提取方法和装置
CN208384043U (zh) * 2018-07-19 2019-01-15 中国科学院高能物理研究所 一种倒装焊工艺良率和寄生参数定量评估装置

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Y.C. TAN;C.M. TAN;T.C. NG: "Addressing the challenges in solder resistance measurement for electromigration test", 《MICROELECTRONICS RELIABILITY》, vol. 50, no. 9, 15 June 2010 (2010-06-15), pages 1352 - 1354 *
刘祥如: "PCB走线寄生效应分析", 《中国科技期刊数据库 科研》, no. 07, 24 July 2016 (2016-07-24), pages 188 *
魏微 等: "电容阵列式逐次逼近模数变换器的误差分析及刻度", 《第十六届全国核电子学与核探测技术学术年会论文集》(上册), 28 August 2012 (2012-08-28), pages 30 - 37 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114284390A (zh) * 2021-12-23 2022-04-05 中国电子科技集团公司第四十四研究所 垂直入射超宽带集成型光电探测器芯片及其制作方法
CN114284390B (zh) * 2021-12-23 2024-04-16 中国电子科技集团公司第四十四研究所 垂直入射超宽带集成型光电探测器芯片及其制作方法

Also Published As

Publication number Publication date
CN108710056B (zh) 2024-06-18

Similar Documents

Publication Publication Date Title
CN101576565B (zh) 集成电路缺陷定位测试系统
TWI496227B (zh) 用於測試電晶體陣列的改良方法及系統
CN103487955B (zh) 一种短路测量方法
CN208384043U (zh) 一种倒装焊工艺良率和寄生参数定量评估装置
CN107967887B (zh) 栅极驱动电路、走线短路点的测定方法以及显示面板
US20110184694A1 (en) Depth measurements of narrow holes
CN107783069A (zh) 集成电路测试系统中直流测量单元的在线校准系统及方法
CN101915876B (zh) 一种高激励电压的压电晶片电阻抗测试系统
CN108710056A (zh) 一种倒装焊工艺良率和寄生参数定量评估装置及方法
CN105548713B (zh) 阻抗调节器校准系统及校准方法
CN112731241B (zh) 晶圆测试机台的校准工具和校准方法
TWI305841B (en) System and method for measuring digital multimeters automatically
CN201242582Y (zh) 一种集成电路缺陷定位测试系统
CN100511622C (zh) 修正半导体引脚测试电压来校正输出电流的方法
CN106526923B (zh) 阵列基板、其测试方法及显示装置
US7924030B2 (en) Test pattern for analyzing capacitance of interconnection line
CN209541864U (zh) 一种汽车液位诊断仪
JPH08327708A (ja) 被試験基板における電子回路動作試験方法及びその装置
CN106124865A (zh) 差分电容的电容值的测量方法及装置
CN106990343A (zh) 电子元器件的测试方法及系统
US6515282B1 (en) Testing of interconnection circuitry using two modulated charged particle beams
CN110441667A (zh) 芯片测试方法、装置及电子设备
Thomsen et al. Wafer level characterization of row-column addressed CMUT arrays
CN219935963U (zh) 一种数字电桥的电压电流测量通道和数字电桥
US6714023B2 (en) Method for high-accuracy non-contact capacitive displacement measurement of poorly connected targets

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant