CN108694918B - 编码方法及装置、解码方法及装置及显示装置 - Google Patents

编码方法及装置、解码方法及装置及显示装置 Download PDF

Info

Publication number
CN108694918B
CN108694918B CN201710434609.3A CN201710434609A CN108694918B CN 108694918 B CN108694918 B CN 108694918B CN 201710434609 A CN201710434609 A CN 201710434609A CN 108694918 B CN108694918 B CN 108694918B
Authority
CN
China
Prior art keywords
data
bit data
bit
code
identification code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710434609.3A
Other languages
English (en)
Other versions
CN108694918A (zh
Inventor
朱昊
王鑫
邵喜斌
陈明
王洁琼
栗首
褚怡芳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710434609.3A priority Critical patent/CN108694918B/zh
Priority to PCT/CN2018/089549 priority patent/WO2018223899A1/zh
Priority to EP18813570.1A priority patent/EP3637652B1/en
Priority to US16/620,168 priority patent/US11056070B2/en
Publication of CN108694918A publication Critical patent/CN108694918A/zh
Application granted granted Critical
Publication of CN108694918B publication Critical patent/CN108694918B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • H04L25/4908Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

本申请是关于一种编码方法及装置、解码方法及装置及信号传输系统,属于面板制造领域。包括:将待传输数据的待编码字节对应的8比特数据编码为9比特数据,待传输数据包括至少一个待编码字节;当待编码字节不是待传输数据的首个字节时,检测9比特数据的第一位数据,以及与第一位数据相邻的前一位数据;当第一位数据与前一位数据的数值相同时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,得到10比特数据;当第一位数据与前一位数据的数值不同时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,得到10比特数据。本申请实现了PLL和DLL的兼容。本申请用于信号传输系统的信道编码。

Description

编码方法及装置、解码方法及装置及显示装置
技术领域
本申请涉及面板制造领域,特别涉及编码方法及装置、解码方法及装置及信号传输系统。
背景技术
液晶显示面板驱动部分通常包含时序控制器(英文Timing Controller)、源极驱动器(英文Source Driver)和栅极驱动器(英文Gate Driver),其中,时序控制器的主要功能是对每一帧图像数据进行处理,生成每一帧图像数据对应的数据信号和控制信号,数据信号被传送到源极驱动器,源极驱动器将所接收的数据信号转换成数据电压,以写入液晶显示面板上相对应的像素。
随着液晶显示面板分辨率的提升,液晶显示面板中时序控制器和源极驱动器之间数据传输的速率越来越高,目前有一种8b/10b(即将8比特(bit)数据编码成10比特数据)的编码方法来进行数据的高速传输,具体的,将8比特的原始数据划分成两部分,其前5位进行5b/6b(即将5比特(bit)数据编码成6比特数据)编码,后3位则进行3b/4b(即将3比特(bit)数据编码成4比特数据)编码。
但是,随着编解码技术的发展,目前的时序控制领域,信号传输通常有锁相环(英文:Phase Locked Loop;简称:PLL)和延迟锁相环(英文:Delay—locked Loop;简称:DLL)两种方式,其中PLL较为常见,DLL要求传输过程中需要出现跳变沿,而上述编码方法,只支持PLL的传输方式,并不支持DLL的传输方式。
发明内容
为了解决现有的8b/10b编码方法无法兼容PLL和DLL的问题,本申请实施例提供了一种编码方法及装置、解码方法及装置及信号传输系统。所述技术方案如下:
第一方面,提供一种编码方法,包括:
将待传输数据的待编码字节对应的8比特数据编码为9比特数据,所述待传输数据包括至少一个待编码字节;
当所述待编码字节不是所述待传输数据的首个字节时,检测所述9比特数据的第一位数据,以及与所述第一位数据相邻的前一位数据;
当所述第一位数据与所述前一位数据的数值相同时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据;
其中,所述10比特数据为二进制数据。
可选的,所述9比特数据的任意连续5位中至少有一位与其他位不相同,所述将待传输数据的待编码字节对应的8比特数据编码为9比特数据,包括:
按照如下方式将所述8比特数据编码为所述9比特数据:
enc[0]=d[3];
enc[1]=(~d[2]&d[1])|(d[2]&d[1]&~d[3])|(~d[2]&~d[0]);
enc[2]=(d[2]&~d[1])|(d[2]&d[1]&~d[3])|(~d[2]&d[0]);
enc[3]=d[5];
enc[4]=d[6];
enc[5]=(~d[2]&~d[1]&~d[4])|(d[2]&~d[0])|(d[1]&~d[0]);
enc[6]=(~d[2]&~d[1]&~d[4])|(d[2]&d[0])|(d[1]&d[0]);
enc[7]=d[4];
enc[8]=d[7];
其中,enc[i]为所述9比特数据中的第i+1位,8≥i≥0,且i为整数;d[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;~表示执行取反操作、&表示执行与操作,|表示执行或操作。
可选的,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作,
所述当所述第一位数据与所述前一位数据的数值相同时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据,包括:
当所述第一位数据与所述前一位数据均为0,或者所述第一位数据与所述前一位数据均为1时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,且所述第十位数据为1,得到10比特数据;
所述当所述第一位数据与所述前一位数据的数值不同时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据,包括:
当所述第一位数据和所述前一位数据中的一个为0,另一个为1时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,且所述第十位数据为0,得到10比特数据。
可选的,在所述将待编码字节对应的8比特数据编码为9比特数据之后,所述方法还包括:
当所述待编码字节是待传输数据的首个字节时,检测所述9比特数据的第一位数据是否为0;
当所述第一位数据为0时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据不为0时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据。
可选的,所述方法还包括:
在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的10比特数据;
发送所述目标数据。
可选的,在编码后的所述待传输数据前添加第一标识码得到目标数据,包括:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
第二方面提供一种解码方法,所述方法包括:
检测待解码的10比特数据的第十位数据,所述第十位数据用于指示所述待解码的10比特数据中前9比特数据是否经过取反操作,所述10比特数据为二进制数据;
当所述第十位数据指示所述前9比特数据经过取反操作,将所述前9比特数据取反,得到预解码的9比特数据;
当所述第十位数据指示所述前9比特数据未经过取反操作,将所述前9比特数据作为预解码的9比特数据;
将所述预解码的9比特数据解码为8比特数据。
可选的,所述预解码的9比特数据的任意连续5位中至少有一位与其他位不相同,所述将所述预解码的9比特数据解码为8比特数据,包括:
按照如下方式所述预解码的9比特数据解码为8比特数据:
Dout[7]=d_code[8];
Dout[6]=d_code[4];
Dout[5]=d_code[3];
Dout[4]=d_code[7];
Dout[3]=d_code[0];
Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1]);
Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1]);
Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2]);
其中,d_code[i]为所述9比特数据中的第i+1位,8≥i≥0,且i为整数;Dout[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;^表示执行异或操作、~表示执行取反操作、&表示执行与操作,和|表示执行或操作。
可选的,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作。
可选的,在所述检测待解码的10比特数据的第十位数据之前,所述方法还包括:
接收目标数据;
当检测到所述目标数据中包括第一标识码时,根据所述第一标识码确定待解码数据,所述待解码数据包括至少一组待解码的10比特数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束。
可选的,在所述接收目标数据之后,所述方法还包括:
当检测到所述目标数据中包括组合码时,根据所述组合码确定第一标识码,并根据所述第一标识码确定待解码数据;
其中,所述组合码是所述第一标识码和所述第二标识码拼接得到的,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同。
第三方面,提供一种编码装置,包括:编码模块,用于:将待传输数据的待编码字节对应的8比特数据编码为9比特数据,所述待传输数据包括至少一个待编码字节;
检测模块,用于当所述待编码字节不是所述待传输数据的首个字节时,检测所述9比特数据的第一位数据,以及与所述第一位数据相邻的前一位数据;
所述编码模块,还用于:
当所述第一位数据与所述前一位数据的数值相同时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据;
其中,所述10比特数据为二进制数据。
可选的,所述9比特数据的任意连续5位中至少有一位与其他位不相同,所述编码模块,具体用于:
按照如下方式将所述8比特数据编码为所述9比特数据:
enc[0]=d[3];
enc[1]=(~d[2]&d[1])|(d[2]&d[1]&~d[3])|(~d[2]&~d[0]);
enc[2]=(d[2]&~d[1])|(d[2]&d[1]&~d[3])|(~d[2]&d[0]);
enc[3]=d[5];
enc[4]=d[6];
enc[5]=(~d[2]&~d[1]&~d[4])|(d[2]&~d[0])|(d[1]&~d[0]);
enc[6]=(~d[2]&~d[1]&~d[4])|(d[2]&d[0])|(d[1]&d[0]);
enc[7]=d[4];enc[8]=d[7];
其中,enc[i]为所述9比特数据中的第i+1位,8≥i≥0,且i为整数;d[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;~表示执行取反操作、&表示执行与操作,|表示执行或操作。
可选的,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作,
所述编码模块,具体用于::
当所述第一位数据与所述前一位数据均为0,或者所述第一位数据与所述前一位数据均为1时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,且所述第十位数据为1,得到10比特数据;
当所述第一位数据和所述前一位数据中的一个为0,另一个为1时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,且所述第十位数据为0,得到10比特数据。
可选的,所述编码模块还用于:
当所述待编码字节是待传输数据的首个字节时,检测所述9比特数据的第一位数据是否为0;
当所述第一位数据为0时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据不为0时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据。
可选的,所述装置还包括:
处理模块,用于在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的10比特数据;
发送模块,用于发送所述目标数据。
可选的,所述处理模块,具体用于:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
第四方面,提供一种解码装置,
检测模块,用于:检测待解码的10比特数据的第十位数据,所述第十位数据用于指示所述待解码的10比特数据中前9比特数据是否经过取反操作,所述10比特数据为二进制数据;
解码模块,用于:
当所述第十位数据指示所述前9比特数据经过取反操作,将所述前9比特数据取反,得到预解码的9比特数据;
当所述第十位数据指示所述前9比特数据未经过取反操作,将所述前9比特数据作为预解码的9比特数据;
将所述预解码的9比特数据解码为8比特数据。
可选的,所述预解码的9比特数据的任意连续5位中至少有一位与其他位不相同,所述解码模块,具体用于:
按照如下方式所述预解码的9比特数据解码为8比特数据:
Dout[7]=d_code[8];
Dout[6]=d_code[4];
Dout[5]=d_code[3];
Dout[4]=d_code[7];
Dout[3]=d_code[0];
Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1]);
Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1]);
Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2]);
其中,d_code[i]为所述预解码的9比特数据中的第i+1位,8≥i≥0,且i为整数;Dout[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;^表示执行异或操作、~表示执行取反操作、&表示执行与操作,|表示执行或操作。
可选的,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作。
可选的,所述装置还包括:
接收模块,用于接收目标数据;
处理模块,用于当检测到所述目标数据中包括第一标识码时,根据所述第一标识码确定待解码数据,所述待解码数据包括至少一组待解码的10比特数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束。
可选的,所述处理模块还用于:当检测到所述目标数据中包括组合码时,根据所述组合码确定第一标识码,并根据所述第一标识码确定待解码数据;
其中,所述组合码是所述第一标识码和所述第二标识码拼接得到的,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同。
第五方面,提供一种信号传输系统,
时序控制器和源极驱动芯片,所述时序控制器包括第三方面任一所述的编码装置,所述源极驱动芯片包括第四方面任一所述的解码装置;
或者,所述时序控制器包括第三方面任一所述的解码装置,所述源极驱动芯片包括第三方面任一所述的编码装置。
本申请的实施例提供的技术方案可以包括以下有益效果:
本发明实施例提供的编码方法及装置、解码方法及装置及信号传输系统,在数据编码时,先将8比特数据编码为9比特数据,然后添加第十位得到10比特数据;并且在每两个相邻的10比特数据间设置一个跳变沿,且第十位数据用于指示9比特数据是否经过取反操作,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。并且上述编码方式符合PLL和DLL的要求,使得接收端能够兼容PLL和DLL的信号传输方式。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性的,并不能限制本申请。
附图说明
为了更清楚地说明本申请的实施例,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是是本发明实施例提供的一种编码方法和解码方法的应用环境示意图。
图2是根据一示例性实施例示出的一种编码方法的流程示意图。
图3是根据一示例性实施例示出的一种解码方法的流程示意图。
图4-1是根据一示例性实施例示出的另一种编码方法的流程示意图。
图4-2是根据一示例性实施例示出的一种8b/9b的编码方式示意图。
图4-3是根据一示例性实施例示出的一种9b/10b的编码方式示意图。
图4-4是根据一示例性实施例示出的另一种9b/10b的编码方式示意图。
图4-5是根据一示例性实施例示出的添加第一标识码的方法流程图。
图5-1是根据一示例性实施例示出的另一种编码方法的流程示意图。
图5-2是根据一示例性实施例示出的一种9b/8b的解码方式示意图。
图6-1是根据一示例性实施例示出的一种编码装置的结构示意图。
图6-2是根据一示例性实施例示出的另一种编码装置的结构示意图。
图7-1是根据一示例性实施例示出的一种解码装置的结构示意图。
图7-2是根据一示例性实施例示出的另一种解码装置的结构示意图。
图8是根据一示例性实施例示出的一种信号传输系统的结构示意图。
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
具体实施方式
为了使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请作进一步地详细描述,显然,所描述的实施例仅仅是本申请一部份实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
请参考图1,图1是本发明实施例提供的一种编码方法和解码方法的应用环境示意图,如图1所示,该编、解码方法应用于显示装置中,该显示装置包括时序控制器01和多个源极驱动芯片02,该时序控制器01的多个第一信号线H与多个源极驱动芯片02一一对应连接,该时序控制器还连接有一第二信号线L,多个源极驱动芯片02并联,且与第二信号线L连接。第一信号线的信号传输速率小于第二信号线,该第一信号线可称为低速信号线,通常用于标识电平状态,第二信号线可称为高速信号线,通常用于传输高速差分信号。
在本发明实施例中,提供一种新的8b/10b(即将8比特(bit)数据编码成10比特数据)的编码方法,其中,编码前的8比特数据和编码后的10比特数据均为二进制数据,时序控制器01和源极驱动芯片02之间传输的数据可以采用该编码方法进行编码,该时序控制器01和源极驱动芯片02之间传输的数据可以是第一信号线中传输的数据,也可以是第二信号线中传输的数据。本发明实施例对此不做限定。
如图2所示,本发明实施例提供一种编码方法的流程示意图,可以应用于图1所示的环境,该方法包括:
步骤201、将待传输数据的待编码字节对应的8比特数据编码为9比特数据,待传输数据包括至少一个待编码字节;
步骤202、当待编码字节不是待传输数据的首个字节时,检测9比特数据的第一位数据,以及与第一位数据相邻的前一位数据;
步骤203、当第一位数据与前一位数据的数值相同时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,得到10比特数据;
步骤204、当第一位数据与前一位数据的数值不同时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,得到10比特数据;
其中,10比特数据为二进制数据,上述第十位数据用于指示9比特数据是否经过取反操作。
本发明实施例提供的编码方法,在数据编码时,先将8比特数据编码为9比特数据,然后添加第十位得到10比特数据;并且在每两个相邻的10比特数据间设置一个跳变沿,且第十位数据用于指示9比特数据是否经过取反操作,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
如图3所示,本发明实施例提供一种解码方法的流程示意图,可以应用于图1所示的环境,该方法包括:
步骤301、检测待解码的10比特数据的第十位数据,第十位数据用于指示待解码的10比特数据中前9比特数据是否经过取反操作,该10比特数据为二进制数据;
步骤302、当第十位数据指示前9比特数据经过取反操作,将前9比特数据取反,得到预解码的9比特数据;
步骤303、当第十位数据指示前9比特数据未经过取反操作,将前9比特数据作为预解码的9比特数据;
步骤304、将预解码的9比特数据解码为8比特数据。
本发明实施例提供的解码方法,在数据解码时,先根据第十位数据将10比特数据解码为9比特数据,然后将9比特数据解码为8比特数据,能有效保证传输的数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。并且上述编码方式符合PLL和DLL的要求,使得接收端能够兼容PLL和DLL的信号传输方式。
本发明实施例提供一种编码方法,如图4-1所示,该方法可以应用于图1所示的环境,该方法包括:
步骤401、将待传输数据的待编码字节对应的8比特数据编码为9比特数据,该待传输数据包括至少一个待编码字节;执行步骤402或步骤405。
在进行数据传输前,需要将待传输数据进行编码,待传输数据包括至少一个待编码字节,每个待编码字节为8比特数据。需要说明的是,本发明实施例中,在数据的发送端,数据的比特位是按照从低位到高位的顺序排列的,例如,数据10000010的排列顺序为从右到左,也即是其第一位数据为0,末位数据为1,“1000”为其高4位,“0010”为其低四位。
具体的,将待传输数据的待编码字节对应的8比特数据编码为9比特数据的过程包括:
按照如下方式将8比特数据编码为9比特数据:
enc[0]=d[3];
enc[1]=(~d[2]&d[1])|(d[2]&d[1]&~d[3])|(~d[2]&~d[0]);
enc[2]=(d[2]&~d[1])|(d[2]&d[1]&~d[3])|(~d[2]&d[0]);
enc[3]=d[5];
enc[4]=d[6];
enc[5]=(~d[2]&~d[1]&~d[4])|(d[2]&~d[0])|(d[1]&~d[0]);
enc[6]=(~d[2]&~d[1]&~d[4])|(d[2]&d[0])|(d[1]&d[0]);
enc[7]=d[4];
enc[8]=d[7];
其中,enc[i]为9比特数据中的第i+1位,8≥i≥0,且i为整数;d[j]为8比特数据中的第j+1位,7≥j≥0,且j为整数;~表示执行取反操作、&表示执行与操作,|表示执行或操作。取反操作表示:对二进制位取反,例如,1取反为0,0取反为1;与操作表示:两个二进制位相与,其规则为前后都为1的时候为真,其他都为假,其中真为1,假为0,则1&1=1,1&0=0,0&1=0,0&0=0;或操作表示两个二进制位相或,其规则为前后只要有一个为1的时候就为真,其中真为1,假为0,则1|1=1,1|0=1,0|1=1,0|0=0。
示例的,如图4-2所示,假设待编码的8比特数据为:10000010,其第一位数据到第八位数据依次为0、1、0、0、0、0、0、1,则根据上述编码方式可以编码得到9比特数据:101000010,其中,在该9比特数据中:
第一位数据enc[0]=d[3]=0;
第二位数据enc[1]=(~d[2]&d[1])|(d[2]&d[1]&~d[3])|(~d[2]&~d[0])=(~0&1)|(0&1&~0)|(~0&~0)=(1&1)|(0&1&1)|(1&1)=1|0|1=1;
第三位数据enc[2]=(d[2]&~d[1])|(d[2]&d[1]&~d[3])|(~d[2]&d[0])=(0&~1)|(0&1&~0)|(~0&0)=(0&0)|(0&1&1)|(1&0)=0|0|0=0;
第四位数据enc[3]=d[5]=0;
第五位数据enc[4]=d[6]=0;
第六位数据enc[5]=(~d[2]&~d[1]&~d[4])|(d[2]&~d[0])|(d[1]&~d[0])=(~0&~1&~0)|(0&~0)|(1&~0)=(1&0&1)|(0&1)|(1&1)=0|0|1=1;
第七位数据enc[6]=(~d[2]&~d[1]&~d[4])|(d[2]&d[0])|(d[1]&d[0])=(~0&~1&~0)|(0&0)|(1&0)=(1&0&1)|(0&0)|(1&0)=0|0|0=0;
第八位数据enc[7]=d[4]=0;
第九位数据enc[8]=d[7]=1。
通过上述编码方式可以保证9比特数据的任意连续5位中至少有一位与其他位不相同,也即是该9比特数据中不会出现连续的5个0,或者连续的5个1。
步骤402、当待编码字节不是待传输数据的首个字节时,检测9比特数据的第一位数据,以及与第一位数据相邻的前一位数据。
由于待传输数据可能包括多个字节,对于待编码的字节是首个字节和不是首个字节的情况,其编码方式可能不同,所以在编码时,可以先检测待编码字节是否为待传输数据的首个字节,如果不是的话,由于数据是按序编码的,说明在该待编码字节前至少存在一个已完成编码的字节,也即是已完成8b/10b编码的字节,一个已完成8b/10b编码的字节实际上是将原有的8比特位数据转换成10比特位数据,因此,一个已完成编码的字节对应10比特数据。针对待编码的9比特数据,可以检测该9比特数据的第一位数据,以及与该第一位数据相邻的前一位数据(也即是前10比特数据的末位),以便比较两者是否相同,以进行第十位数据的添加,该第十位数据用于指示该9比特数据是否经过取反操作。若两者相同可以执行步骤403,若两者不同,可以执行步骤404。
步骤403、当第一位数据与前一位数据的数值相同时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,得到10比特数据。
在本发明实施例中,采用第十位数据来指示该9比特数据是否经过取反操作,可以保证接收端能够对接收到的数据进行有效解码。
示例的,假设第十位数据为1时指示9比特数据经过取反操作,第十位数据为0时指示9比特数据未经过取反操作,则当第一位数据与前一位数据的数值相同时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,得到10比特数据的过程具体可以包括:
当第一位数据与前一位数据均为0,或者第一位数据与前一位数据均为1时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,该第十位数据为1,得到10比特数据。
示例的,如图4-3所示,假设待编码的9比特数据为101000010,位于该9比特数据之前且与该9比特数据相邻的10比特数据位0101000100,则由于该9比特数据的第一位数据为0,而其前10比特数据的末位为0(也即是该第一位数据的前一位数据为0),两者相同,则将该9比特数据取反得到010111101,然后再添加第十位数据1,则最后得到的10比特数据为1010111101。
步骤404、当第一位数据与前一位数据的数值不同时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,得到10比特数据。执行步骤406。
示例的,假设第十位数据为1时指示9比特数据经过取反操作,第十位数据为0时指示9比特数据未经过取反操作,则当第一位数据与前一位数据的数值不同时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,得到10比特数据的过程具体可以包括:
当第一位数据和前一位数据中的一个为0,另一个为1时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,该第十位数据为0,得到10比特数据。
示例的,如图4-4所示,假设待编码的9比特数据为101000010,位于该9比特数据之前且与该9比特数据相邻的10比特数据为1100100100,则由于该9比特数据的第一位数据为0,而其前10比特数据的末位为1(也即是该第一位数据的前一位数据为1),两者不同,则在该9比特数据后添加第十位数据0,则最后得到的10比特数据为0101000010。
上述步骤403和404可以保证每两个相邻的编码后的字节(也即是每两个10比特数据)之间存在跳变沿,这样便于接收端明确区分每两个相邻的编码后的字节,实现准确解码。
步骤405、当待编码字节是待传输数据的首个字节时,假设9比特数据的第一位数据的前一位数据为0,在9比特数据后添加第十位数据,得到10比特数据。执行步骤406。
在本发明实施例中,由于待编码字节是待传输数据的首个字节,因此该9比特数据的第一位数据的前一位数据是不存在的,本发明实施例可以假设该前一位数据为0,其他过程可以参考上述步骤402至404。具体过程如下:检测9比特数据的第一位数据是否为0;当第一位数据为0时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,得到10比特数据;当第一位数据不为0时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,得到10比特数据。
实际应用中,当待编码字节是待传输数据的首个字节时,还可以采用其他方式将9比特数据编码为10比特数据,只要保证接收端能够有效解码即可。
例如,当待编码字节是待传输数据的首个字节时,其第一位数据之前不存在前一位数据,可以假设9比特数据的第一位数据与前一位数据存在跳变沿,在9比特数据后添加指示9比特数据未经过取反操作的第十位数据,得到10比特数据,具体过程可以参考上述步骤404。
实际应用中,当待编码字节是待传输数据的首个字节时,也可以假设9比特数据的第一位数据与前一位数据不存在跳变沿,可以将9比特数据取反后在9比特数据后添加指示9比特数据经过取反操作的第十位数据,得到10比特数据。具体过程可以参考上述步骤403。
还需要说明的是,当待编码字节是待传输数据的首个字节时,还可以假设其第一位数据的前一位数据为1,然后再执行上述步骤402至404,也即是,检测9比特数据的第一位数据是否为1;当第一位数据为1时,将9比特数据取反后在9比特数据后添加用于指示9比特数据经过取反操作的第十位数据,得到10比特数据;当第一位数据不为1时,在9比特数据后添加用于指示9比特数据未经过取反操作的第十位数据,得到10比特数据。
步骤406、在编码后的待传输数据的预设位置添加第一标识码得到目标数据。
上述编码后的待传输数据包括由上述待编码字节对应的8比特数据编码得到的10比特数据。可选的,为了保证接收端以每10个比特为一个单位接收数据,发送端也需要以每10个比特位一个单位发送数据,因此第一标识码需要为10比特数据,且其可以为预设的数据,起到标识作用即可。
在本发明实施例中,步骤401所提供的8b/9b的编码算法可以保证9比特数据的任意连续5位中至少有一位与其他位不相同,在经过步骤403至405的9b/10b的编码算法之后,由于添加了第十位数据,则可以保证10比特数据的任意连续6位中至少有一位与其他位不相同,也即是编码得到的10比特数据中不会出现连续的6个0,或者连续的6个1。
因此,第一标识码可以包括至少连续6位相同的数据,以与正常传输的10比特数据区分开,示例的,该标识位可以包括连续6个0或者连续6个1,该第一标识码用于标识传输内容、传输开始或传输结束。
示例的,该第一标识码可以为K,其具体码值可以参考表1。
表1
K1 0b0111111010 0b1000000101
K2 0b0111111011 0b1000000100
K3 0b0111111001 0b1000000110
K4 0b0111111000 0b1000000111
其中,0b表示2进制,K1至K4中每个标识码分别对应两种表示方式,其第一位数据是根据前一位数据而确定的,保证与前一位数据形成翻转沿,例如,当K1码的第一位数据的前一位数据为0,则采用第一位数据为1的K1码,也即是1000000101,当K1码的第一位数据的前一位数据为1,则采用第一位数据为0的K1码,也即是0111111010,这样可以保证第一标识码的有效识别。示例的,表1中,K1用于指示传输开始,K2用于指示传输截止,K3用于指示行信号的截止位置,还可以用于指示线性反馈寄存器执行复位操作,K4用于指示传输结束。
例如,当第一标识码用于指示传输开始时,第一标识码可以直接添加在待传输数据之前,也可以以组合码的形式添加在待传输数据之前,示例的,如图4-5所示,当第一标识码以组合码的形式添加在待传输数据之前,在编码后的待传输数据前添加第一标识码得到目标数据的过程可以包括:
步骤4061、将第一标识码和第二标识码拼接得到组合码,第二标识码为预设的10比特数据,第二标识码包括至少连续6位相同的数据,第二标识码与第一标识码不同。
在本发明实施例中,组合码可以包括至少一个第一标识码和至少一个第二标识码,同一个组合码中不同位置的第一标识码的数值可以不同,不同位置的第二标识码的数值可以不同,发送端和接收端可以预先约定组合码的排列方式,并采用组合码表的方式进行记录,当组合码中存在至少一个标识码传输正确时,接收端可以通过查询组合码表来恢复出正确的组合码,例如,第一标识码为K1,第二标识码为G1,则组合码可以为K1G1G1K1,当K1传输错误时,接收端可以根据G1查表恢复出K1G1G1K1。
示例的,该第二标识码可以为G,该G可以有G1,G2,G3和G4共4种形式,其具体码值可以参考表2,其中,0b表示2进制。
表2
G1 0b0101010111 0b1010101000
G2 0b0100011111 0b1011100000
G3 0b0110001111 0b1001110000
G4 0b0111000111 0b1000111000
示例的,假设组合码由第一标识码K和第二标识码G按照KGKG的方式组合得到,则组合码表可以参考表3。假设接收到的组合码为依次排布的0111111010,1010101000,1000000101和1111111111,采用该组合码查询如表3所示的组合码表,可以发现该组合码的前3个10比特数据均与表3中的第一行组合码中的前3个10比特数据相同,因此可以确定正确的组合码为依次排布的0111111010,1010101000,1000000101和0101010111,相应可提取的第一标识码为K1。
表3
Figure BDA0001318285780000171
步骤4062、在编码后的待传输数据的预设位置添加组合码得到目标数据。
可选的,上述预设位置是根据第一标识码指示的内容来确定的,例如,当第一标识码指示传输开始时,该预设位置为待传输数据之前的位置,也即是第一组10比特数据的第一位数据之前;当第一标识码指示传输结束时,该预设位置为待传输数据之后的位置,也即是待传输数据的最后一组10比特数据的末位数据之后;当第一标识码用于标识传输内容时,该预设位置可以为待传输数据的指定的两组10比特数据之间。
步骤407、发送目标数据。
在本发明实施例中,数据的发送端是时序控制器时,数据的接收端可以是源极驱动芯片,数据的发送端是源极驱动芯片时,数据的接收端是可以时序控制器。示例的,时序控制器可以通过第一信号线(例如高速差分信号线)或第二信号线将该目标数据发送至相应的源极驱动芯片,本发明实施例对此不作限定。
需要说明的是,本发明实施例提供的编码方法步骤的先后顺序可以进行适当调整,步骤也可以根据情况进行相应增减,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本发明的保护范围之内,因此不再赘述。
本发明实施例提供的编码方法,在数据编码时,先将8比特数据编码为9比特数据,然后添加第十位得到10比特数据;并且在每两个相邻的10比特数据间设置一个跳变沿,且第十位数据用于指示9比特数据是否经过取反操作,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
值得说明的是,目前的时序控制领域,信号传输通常有PLL和DLL两种方式,其中PLL较为常见,DLL要求传输过程中需要出现跳变沿,而上述编码方法,由于能够保证前后两个相邻的编码后的字节(也即是相邻的两组10比特数据)之间出现一个跳变沿,可以有效降低错误传输的概率,符合PLL和DLL的要求,使得接收端能够兼容PLL和DLL的信号传输方式。
实际应用中,传输的数据中连续且相同的数据越少,抖动性能越好,由于步骤401所提供的8b/9b的编码算法可以保证9比特数据的任意连续5位中至少有一位与其他位不相同,在经过步骤403至405的9b/10b的编码算法之后,则可以保证10比特数据的任意连续6位中至少有一位与其他位不相同,因此,可以保证编码后的数据在后续传输过程中有较好的抖动性能。
本发明实施例提供一种解码方法,该解码方法和本发明实施例提供的编码方法对应,如图5-1所示,该方法可以应用于图1所示的环境,该方法包括:
步骤501、接收目标数据。
上述目标数据包括至少一组10比特数据,该10比特数据为二进制数据。可选的,该目标数据通常包括至少两组10比特数据,其中,可以包括第一标识码,第一标识码可以标识传输内容、传输开始或传输结束,便于更好地识别待解码数据。
在本发明实施例中,数据的发送端是时序控制器时,数据的接收端可以是源极驱动芯片,数据的发送端是源极驱动芯片时,数据的接收端是可以时序控制器。示例的,源极驱动芯片可以通过第一信号线(例如高速差分信号线)或第二信号线将该目标数据发送至相应的时序控制器,本发明实施例对此不作限定。
步骤502、当检测到目标数据中包括组合码时,根据组合码确定第一标识码,并根据第一标识码确定待解码数据。
在本发明实施例中,组合码是第一标识码和第二标识码拼接得到的,第一标识码为预设的10比特数据,第一标识码包括至少连续6位相同的数据。第二标识码为预设的10比特数据,第二标识码包括至少连续6位相同的数据,第二标识码与第一标识码不同。
组合码可以包括至少一个第一标识码和至少一个第二标识码,同一个组合码中不同位置的第一标识码的数值可以不同,不同位置的第二标识码的数值可以不同,发送端和接收端可以预先约定组合码的排列方式,并采用组合码表的方式进行记录,当组合码中存在至少一个标识码传输正确时,接收端可以根据通过查询组合码表来恢复出正确的组合码。
当检测到目标数据中包括组合码时,接收端可以根据组合码确定第一标识码,再根据第一标识码确定待解码数据。具体的,接收端可以根据组合码查询组合码表,当组合码中存在至少一个标识码在组合码表中可以查询到,则说明组合码中存在至少一个标识码传输正确时,通过查表即可恢复出正确的组合码,然后再从组合码的预设位置提取第一标识码,以确定待解码数据。
需要说明的是,当组合码中任意的一个标识码都无法在组合码表中查询到,说明组合码错误,相应的待解码数据也传输有误,可以不对待解码数据进行后续处理。
由于第一标识码用于标识传输内容、传输开始或传输结束,根据具体的第一标识码确定该第一标识码在目标数据中的位置,然后将第一标识码及其位置确定待解码数据。
在本发明实施例中,通过组合码的形式来携带第一标识码,可以提高第一标识码的解码的准确率。
步骤503、当检测到目标数据中包括第一标识码时,根据第一标识码确定待解码数据。
待解码数据包括至少一组待解码的10比特数据,第一标识码为预设的10比特数据,第一标识码包括至少连续6位相同的数据。
由于第一标识码用于标识传输内容、传输开始或传输结束,可以根据具体的第一标识码确定该第一标识码在目标数据中的位置,然后将第一标识码及其位置确定待解码数据。此处可以参考步骤502中的相关内容。
步骤504、检测待解码的10比特数据的第十位数据,第十位数据用于指示待解码的10比特数据中前9比特数据是否经过取反操作。
步骤505、当第十位数据指示前9比特数据经过取反操作,将前9比特数据取反,得到预解码的9比特数据。
示例的,假设第十位数据为1时可以指示9比特数据经过取反操作,第十位数据为0时可以指示9比特数据未经过取反操作。假设,待解码的10比特数据为1010111101,其第十位为1,说明前9比特数据:010111101经过取反操作,则对该9比特数据:010111101取反得到预解码的9比特数据:101000010。
步骤506、当第十位数据指示前9比特数据未经过取反操作,将前9比特数据作为预解码的9比特数据。
示例的,假设第十位数据为1时可以指示9比特数据经过取反操作,第十位数据为0时可以指示9比特数据未经过取反操作。假设,待解码的10比特数据为0010111101,其第十位为0,说明前9比特数据:010111101未经过取反操作,则将前9比特数据:010111101作为预解码的9比特数据:010111101。
步骤507、将预解码的9比特数据解码为8比特数据。
预解码的9比特数据的任意连续5位中至少有一位与其他位不相同,也即是该9比特数据中不会出现连续的5个0,或者连续的5个1。将预解码的9比特数据解码为8比特数据,包括:
按照如下方式预解码的9比特数据解码为8比特数据:
Dout[7]=d_code[8];
Dout[6]=d_code[4];
Dout[5]=d_code[3];
Dout[4]=d_code[7];
Dout[3]=d_code[0];
Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1]);
Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1]);
Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2]);
其中,d_code[i]为9比特数据中的第i+1位,8≥i≥0,且i为整数;Dout[j]为8比特数据中的第j+1位,7≥j≥0,且j为整数;^表示执行异或操作、~表示执行取反操作、&表示执行与操作,和|表示执行或操作。其中,取反操作、与操作和或操作的解释可以参考上述步骤401,异或操作表示两个二进制位异或,其规则为前后只要不相同就为真,其中真为1,假为0,则1^1=0,1^0=1,0^1=1,0^0=0。
示例的,如图5-2所示,假设预解码的9比特数据为:101000010,其第一位数据到第九位数据依次为0、1、0、0、0、0、1、0、1,则根据上述解码方式可以解码得到8比特数据:10000010,其中,在该8比特数据中:
第八位数据Dout[7]=d_code[8]=1;
第七位数据Dout[6]=d_code[4]=0;
第六位数据Dout[5]=d_code[3]=0;
第五位数据Dout[4]=d_code[7]=0;
第四位数据Dout[3]=d_code[0]=0;
第三位数据Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1])=(1^0)&~(~0&1)=1&~(1&1)=1&~1=1&0=0;
第二位数据Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1])=(1^0)&~(0&~1)=1&~(0&0)=1&~0=1&1=1;
第一位数据Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2])=(1&~0)|(1&0&0)|(~1&~0&0)=(1&1)|0|(0&1&0)=1|0|0=0。
需要说明的是,本发明实施例提供的解码方法步骤的先后顺序可以进行适当调整,步骤也可以根据情况进行相应增减,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本发明的保护范围之内,因此不再赘述。
本发明实施例提供的解码方法,在数据解码时,先根据第十位数据将10比特数据解码为9比特数据,然后将9比特数据解码为8比特数据,能有效保证传输的数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
值得说明的是,由于上述编码方法能够保证前后两个相邻的编码后的字节(也即是相邻的两组10比特数据)之间出现一个跳变沿,可以有效降低错误传输的概率,使得接收端能够通过上述解码方式兼容PLL和DLL的时钟传输方式。
本发明实施例提供一种编码装置,如图6-1所示,包括:
编码模块601,用于:将待传输数据的待编码字节对应的8比特数据编码为9比特数据,所述待传输数据包括至少一个待编码字节;
检测模块602,用于当所述待编码字节不是所述待传输数据的首个字节时,检测所述9比特数据的第一位数据,以及与所述第一位数据相邻的前一位数据;
所述编码模块601,还用于:
当所述第一位数据与所述前一位数据的数值相同时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据;
其中,所述10比特数据为二进制数据。
本发明实施例提供的编码装置,在编码模块进行数据编码时,先将8比特数据编码为9比特数据,然后添加第十位得到10比特数据;并且在每两个相邻的10比特数据间设置一个跳变沿,且第十位数据用于指示9比特数据是否经过取反操作,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
可选的,所述9比特数据的任意连续5位中至少有一位与其他位不相同,所述编码模块601,具体用于:
按照如下方式将所述8比特数据编码为所述9比特数据:
enc[0]=d[3];
enc[1]=(~d[2]&d[1])|(d[2]&d[1]&~d[3])|(~d[2]&~d[0]);
enc[2]=(d[2]&~d[1])|(d[2]&d[1]&~d[3])|(~d[2]&d[0]);
enc[3]=d[5];enc[4]=d[6];
enc[5]=(~d[2]&~d[1]&~d[4])|(d[2]&~d[0])|(d[1]&~d[0]);
enc[6]=(~d[2]&~d[1]&~d[4])|(d[2]&d[0])|(d[1]&d[0]);
enc[7]=d[4];enc[8]=d[7];
其中,enc[i]为所述9比特数据中的第i+1位,8≥i≥0,且i为整数;d[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;~表示执行取反操作、&表示执行与操作,|表示执行或操作。
可选的,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作,
所述编码模块601,具体用于::
当所述第一位数据与所述前一位数据均为0,或者所述第一位数据与所述前一位数据均为1时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,且所述第十位数据为1,得到10比特数据;
当所述第一位数据和所述前一位数据中的一个为0,另一个为1时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,且所述第十位数据为0,得到10比特数据。
可选的,所述编码模块601还用于:
当所述待编码字节是待传输数据的首个字节时,检测所述9比特数据的第一位数据是否为0;
当所述第一位数据为0时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据不为0时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据。
进一步的,如图6-2所示,所述装置还包括:
处理模块603,用于在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的10比特数据;
发送模块604,用于发送所述目标数据。
可选的,所述处理模块603,具体用于:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
本发明实施例提供的编码装置,在编码模块进行数据编码时,先将8比特数据编码为9比特数据,然后添加第十位得到10比特数据;并且在每两个相邻的10比特数据间设置一个跳变沿,且第十位数据用于指示9比特数据是否经过取反操作,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
本发明实施例提供一种解码装置,如图7-1所示,包括:
检测模块701,用于:检测待解码的10比特数据的第十位数据,所述第十位数据用于指示所述待解码的10比特数据中前9比特数据是否经过取反操作,所述10比特数据为二进制数据;
解码模块702,用于:
当所述第十位数据指示所述前9比特数据经过取反操作,将所述前9比特数据取反,得到预解码的9比特数据;
当所述第十位数据指示所述前9比特数据未经过取反操作,将所述前9比特数据作为预解码的9比特数据;
将所述预解码的9比特数据解码为8比特数据。
本发明实施例提供的解码装置,在解码模块进行数据解码时,先根据第十位数据将10比特数据解码为9比特数据,然后将9比特数据解码为8比特数据,能有效保证传输的数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
可选的,所述预解码的9比特数据的任意连续5位中至少有一位与其他位不相同,所述解码模块702,具体用于:
按照如下方式所述预解码的9比特数据解码为8比特数据:
Dout[7]=d_code[8];
Dout[6]=d_code[4];
Dout[5]=d_code[3];
Dout[4]=d_code[7];
Dout[3]=d_code[0];
Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1]);
Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1]);
Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2]);
其中,d_code[i]为所述预解码的9比特数据中的第i+1位,8≥i≥0,且i为整数;Dout[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;^表示执行异或操作、~表示执行取反操作、&表示执行与操作,|表示执行或操作。
可选的,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作。
进一步的,如图7-2所示,所述装置还包括:
接收模块703,用于接收目标数据;
处理模块704,用于当检测到所述目标数据中包括第一标识码时,根据所述第一标识码确定待解码数据,所述待解码数据包括至少一组待解码的10比特数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束。
可选的,所述处理模块704还用于:当检测到所述目标数据中包括组合码时,根据所述组合码确定第一标识码,并根据所述第一标识码确定待解码数据;
其中,所述组合码是所述第一标识码和所述第二标识码拼接得到的,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同。
本发明实施例提供的解码装置,在解码模块进行数据解码时,先根据第十位数据将10比特数据解码为9比特数据,然后将9比特数据解码为8比特数据,能有效保证传输的数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
如图8所示,本发明实施例提供一种信号传输系统80,包括:
时序控制器和源极驱动芯片,该信号传输系统的结构可以参考图1,其中,时序控制器可以包括编码装置801,该编码装置801可以为图6-1或6-2所示的编码装置,所述源极驱动芯片可以包括解码装置802,该解码装置802可以为图7-1或7-2所示的解码装置;
或者,所述时序控制器可以包括解码装置802,该解码装置802可以为图7-1或7-2所示的解码装置,所述源极驱动芯片可以包括编码装置801,该编码装置801可以为图6-1或6-2所示的编码装置。
请参考图8,编码装置801可以执行8b/10b编码,解码装置802可以执行8b/10b解码(10b/8b解码),例如,当向编码装置801输入8比特数据,则编码装置801先进行8b/9b的处理后输出9比特数据,然后添加第十比特位,用于指示在前的9比特数据是否经过取反处理,最终输出10比特数据;解码装置802接收第一标识码后,根据第一标识码确定待解码数据,然后在该待解码数据中确定第十位数据,根据第十位数据确定预解码的9比特数据,然后9b/8b的处理后输出8比特数据。上述编、解码过程可以参考上述方法实施例,本发明实施例不再赘述。
该信号传输系统应用于显示装置中,该显示装置可以为液晶面板、电子纸、有机发光二极管(英文:Organic Light-Emitting Diode;简称:OLED)面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本发明实施例提供的信号传输系统中,其使用的编解码方法,在数据编码时,先将8比特数据编码为9比特数据,然后添加第十位得到10比特数据;并且在每两个相邻的10比特数据间设置一个跳变沿,且第十位数据用于指示9比特数据是否经过取反操作,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。在数据解码时,先根据第十位数据将10比特数据解码为9比特数据,然后将9比特数据解码为8比特数据,能有效保证传输的数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。并且编解码的逻辑简单,占用资源少,可实现性高。
关于上述实施例中的装置、系统,其中各个模块执行操作的具体方式已经在有关该方法的实施例中进行了详细描述,此处将不做详细阐述说明。并且,本发明实施例中,“/”可以表示转化,例如,8b/10b表示将8比特数据转化为10比特数据。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。

Claims (23)

1.一种编码方法,其特征在于,包括:
将待传输数据的待编码字节对应的8比特数据编码为9比特数据,所述待传输数据包括至少一个待编码字节;
当所述待编码字节是所述待传输数据的首个字节时,将所述9比特数据编码为10比特数据;
当所述待编码字节不是所述待传输数据的首个字节时,检测所述9比特数据的第一位数据,以及与所述第一位数据相邻的前一位数据;
当所述第一位数据与所述前一位数据的数值相同时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据;
其中,所述10比特数据为二进制数据。
2.根据权利要求1所述的方法,其特征在于,
所述9比特数据的任意连续5位中至少有一位与其他位不相同,所述将待传输数据的待编码字节对应的8比特数据编码为9比特数据,包括:
按照如下方式将所述8比特数据编码为所述9比特数据:
enc[0]=d[3];
enc[1]=(~d[2]&d[1])|(d[2]&d[1]&~d[3])|(~d[2]&~d[0]);
enc[2]=(d[2]&~d[1])|(d[2]&d[1]&~d[3])|(~d[2]&d[0]);
enc[3]=d[5];
enc[4]=d[6];
enc[5]=(~d[2]&~d[1]&~d[4])|(d[2]&~d[0])|(d[1]&~d[0]);
enc[6]=(~d[2]&~d[1]&~d[4])|(d[2]&d[0])|(d[1]&d[0]);
enc[7]=d[4];
enc[8]=d[7];
其中,enc[i]为所述9比特数据中的第i+1位,8≥i≥0,且i为整数;d[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;~表示执行取反操作、&表示执行与操作,|表示执行或操作。
3.根据权利要求1或2所述的方法,其特征在于,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作,
所述当所述第一位数据与所述前一位数据的数值相同时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据,包括:
当所述第一位数据与所述前一位数据均为0,或者所述第一位数据与所述前一位数据均为1时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,且所述第十位数据为1,得到10比特数据;
所述当所述第一位数据与所述前一位数据的数值不同时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据,包括:
当所述第一位数据和所述前一位数据中的一个为0,另一个为1时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,且所述第十位数据为0,得到10比特数据。
4.根据权利要求1所述的方法,其特征在于,所述当所述待编码字节是所述待传输数据的首个字节时,将所述9比特数据编码为10比特数据,包括:
检测所述9比特数据的第一位数据是否为0;
当所述第一位数据为0时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据不为0时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据。
5.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的10比特数据;
发送所述目标数据。
6.根据权利要求5所述的方法,其特征在于,在编码后的所述待传输数据前添加第一标识码得到目标数据,包括:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
7.一种解码方法,其特征在于,包括:
检测待解码的10比特数据的第十位数据,所述第十位数据用于指示所述待解码的10比特数据中前9比特数据是否经过取反操作,所述10比特数据为二进制数据;
当所述第十位数据指示所述前9比特数据经过取反操作,将所述前9比特数据取反,得到预解码的9比特数据;
当所述第十位数据指示所述前9比特数据未经过取反操作,将所述前9比特数据作为预解码的9比特数据;
将所述预解码的9比特数据解码为8比特数据;
其中,若所述前9比特数据经过取反操作,则取反操作前的所述前9比特数据的第一位数据与相邻的前一位数据的数值相同;若所述前9比特数据未经过取反操作,则所述前9比特数据的第一位数据与相邻的前一位数据的数值不同。
8.根据权利要求7所述的方法,其特征在于,
所述预解码的9比特数据的任意连续5位中至少有一位与其他位不相同,所述将所述预解码的9比特数据解码为8比特数据,包括:
按照如下方式所述预解码的9比特数据解码为8比特数据:
Dout[7]=d_code[8];
Dout[6]=d_code[4];
Dout[5]=d_code[3];
Dout[4]=d_code[7];
Dout[3]=d_code[0];
Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1]);
Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1]);
Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2]);
其中,d_code[i]为所述9比特数据中的第i+1位,8≥i≥0,且i为整数;Dout[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;^表示执行异或操作、~表示执行取反操作、&表示执行与操作,和|表示执行或操作。
9.根据权利要求7所述的方法,其特征在于,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作。
10.根据权利要求7所述的方法,其特征在于,在所述检测待解码的10比特数据的第十位数据之前,所述方法还包括:
接收目标数据;
当检测到所述目标数据中包括第一标识码时,根据所述第一标识码确定待解码数据,所述待解码数据包括至少一组待解码的10比特数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束。
11.根据权利要求10所述的方法,其特征在于,在所述接收目标数据之后,所述方法还包括:
当检测到所述目标数据中包括组合码时,根据所述组合码确定第一标识码,并根据所述第一标识码确定待解码数据;
其中,所述组合码是所述第一标识码和第二标识码拼接得到的,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同。
12.一种编码装置,其特征在于,包括:
编码模块,用于:将待传输数据的待编码字节对应的8比特数据编码为9比特数据,所述待传输数据包括至少一个待编码字节,以及用于当所述待编码字节是所述待传输数据的首个字节时,将所述9比特数据编码为10比特数据;
检测模块,用于当所述待编码字节不是所述待传输数据的首个字节时,检测所述9比特数据的第一位数据,以及与所述第一位数据相邻的前一位数据;
所述编码模块,还用于:
当所述第一位数据与所述前一位数据的数值相同时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据;
其中,所述10比特数据为二进制数据。
13.根据权利要求12所述的装置,其特征在于,所述9比特数据的任意连续5位中至少有一位与其他位不相同,所述编码模块,具体用于:
按照如下方式将所述8比特数据编码为所述9比特数据:
enc[0]=d[3];
enc[1]=(~d[2]&d[1])|(d[2]&d[1]&~d[3])|(~d[2]&~d[0]);
enc[2]=(d[2]&~d[1])|(d[2]&d[1]&~d[3])|(~d[2]&d[0]);
enc[3]=d[5];
enc[4]=d[6];
enc[5]=(~d[2]&~d[1]&~d[4])|(d[2]&~d[0])|(d[1]&~d[0]);
enc[6]=(~d[2]&~d[1]&~d[4])|(d[2]&d[0])|(d[1]&d[0]);
enc[7]=d[4];enc[8]=d[7];
其中,enc[i]为所述9比特数据中的第i+1位,8≥i≥0,且i为整数;d[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;~表示执行取反操作、&表示执行与操作,|表示执行或操作。
14.根据权利要求12所述的装置,其特征在于,
所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作,
所述编码模块,具体用于:
当所述第一位数据与所述前一位数据均为0,或者所述第一位数据与所述前一位数据均为1时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,且所述第十位数据为1,得到10比特数据;
当所述第一位数据和所述前一位数据中的一个为0,另一个为1时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,且所述第十位数据为0,得到10比特数据。
15.根据权利要求12所述的装置,其特征在于,
所述编码模块还用于:
当所述待编码字节是待传输数据的首个字节时,检测所述9比特数据的第一位数据是否为0;
当所述第一位数据为0时,将所述9比特数据取反后在所述9比特数据后添加用于指示所述9比特数据经过取反操作的第十位数据,得到10比特数据;
当所述第一位数据不为0时,在所述9比特数据后添加用于指示所述9比特数据未经过取反操作的第十位数据,得到10比特数据。
16.根据权利要求12所述的装置,其特征在于,
所述装置还包括:
处理模块,用于在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的10比特数据;
发送模块,用于发送所述目标数据。
17.根据权利要求16所述的装置,其特征在于,
所述处理模块,具体用于:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
18.一种解码装置,其特征在于,包括:
检测模块,用于:检测待解码的10比特数据的第十位数据,所述第十位数据用于指示所述待解码的10比特数据中前9比特数据是否经过取反操作,所述10比特数据为二进制数据;
解码模块,用于:
当所述第十位数据指示所述前9比特数据经过取反操作,将所述前9比特数据取反,得到预解码的9比特数据;
当所述第十位数据指示所述前9比特数据未经过取反操作,将所述前9比特数据作为预解码的9比特数据;
将所述预解码的9比特数据解码为8比特数据;
其中,若所述前9比特数据经过取反操作,则取反操作前的所述前9比特数据的第一位数据与相邻的前一位数据的数值相同;若所述前9比特数据未经过取反操作,则所述前9比特数据的第一位数据与相邻的前一位数据的数值不同。
19.根据权利要求18所述的装置,其特征在于,所述预解码的9比特数据的任意连续5位中至少有一位与其他位不相同,所述解码模块,具体用于:
按照如下方式所述预解码的9比特数据解码为8比特数据:
Dout[7]=d_code[8];
Dout[6]=d_code[4];
Dout[5]=d_code[3];
Dout[4]=d_code[7];
Dout[3]=d_code[0];
Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1]);
Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1]);
Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2]);
其中,d_code[i]为所述预解码的9比特数据中的第i+1位,8≥i≥0,且i为整数;Dout[j]为所述8比特数据中的第j+1位,7≥j≥0,且j为整数;^表示执行异或操作、~表示执行取反操作、&表示执行与操作,|表示执行或操作。
20.根据权利要求18所述的装置,其特征在于,所述第十位数据为1时指示所述9比特数据经过取反操作,所述第十位数据为0时指示所述9比特数据未经过取反操作。
21.根据权利要求18所述的装置,其特征在于,所述装置还包括:
接收模块,用于接收目标数据;
处理模块,用于当检测到所述目标数据中包括第一标识码时,根据所述第一标识码确定待解码数据,所述待解码数据包括至少一组待解码的10比特数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束。
22.根据权利要求21所述的装置,其特征在于,
所述处理模块还用于:当检测到所述目标数据中包括组合码时,根据所述组合码确定第一标识码,并根据所述第一标识码确定待解码数据;
其中,所述组合码是所述第一标识码和第二标识码拼接得到的,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同。
23.一种信号传输系统,其特征在于,
时序控制器和源极驱动芯片,所述时序控制器包括权利要求12至17任一所述的编码装置,所述源极驱动芯片包括权利要求18至22任一所述的解码装置;
或者,所述时序控制器包括权利要求18至22任一所述的解码装置,所述源极驱动芯片包括权利要求12至17任一所述的编码装置。
CN201710434609.3A 2017-06-09 2017-06-09 编码方法及装置、解码方法及装置及显示装置 Active CN108694918B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201710434609.3A CN108694918B (zh) 2017-06-09 2017-06-09 编码方法及装置、解码方法及装置及显示装置
PCT/CN2018/089549 WO2018223899A1 (zh) 2017-06-09 2018-06-01 编码方法及装置、解码方法及装置以及显示装置
EP18813570.1A EP3637652B1 (en) 2017-06-09 2018-06-01 Encoding method and device
US16/620,168 US11056070B2 (en) 2017-06-09 2018-06-01 Encoding method and device, decoding method and device, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710434609.3A CN108694918B (zh) 2017-06-09 2017-06-09 编码方法及装置、解码方法及装置及显示装置

Publications (2)

Publication Number Publication Date
CN108694918A CN108694918A (zh) 2018-10-23
CN108694918B true CN108694918B (zh) 2021-09-28

Family

ID=63843707

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710434609.3A Active CN108694918B (zh) 2017-06-09 2017-06-09 编码方法及装置、解码方法及装置及显示装置

Country Status (4)

Country Link
US (1) US11056070B2 (zh)
EP (1) EP3637652B1 (zh)
CN (1) CN108694918B (zh)
WO (1) WO2018223899A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2575435B (en) * 2018-06-29 2022-02-09 Imagination Tech Ltd Guaranteed data compression
CN109165001B (zh) * 2018-08-24 2020-07-10 京东方科技集团股份有限公司 编码方法、装置及显示装置
CN109639608B (zh) * 2018-12-18 2020-08-11 深圳市华星光电技术有限公司 数据编码的方法
CN110086575B (zh) * 2019-05-06 2021-10-08 Tcl华星光电技术有限公司 编码方法、解码方法、相关装置及存储介质
CN111599300A (zh) * 2020-06-19 2020-08-28 京东方科技集团股份有限公司 信号处理方法、发送及接收信号装置、以及显示装置
CN113285924B (zh) * 2021-04-23 2022-02-22 暨南大学 一种基于灰度图像深度学习的车内网络报文异常检测方法
CN113473130B (zh) * 2021-06-21 2023-10-03 Tcl华星光电技术有限公司 编码方法、解码方法、编码装置、解码装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6606360B1 (en) * 1999-12-30 2003-08-12 Intel Corporation Method and apparatus for receiving data
US7295578B1 (en) * 2001-09-12 2007-11-13 Lyle James D Method and apparatus for synchronizing auxiliary data and video data transmitted over a TMDS-like link
CN101847997A (zh) * 2010-04-26 2010-09-29 瑞斯康达科技发展股份有限公司 一种9b/10b编解码器及其实现方法
CN102611951A (zh) * 2012-03-12 2012-07-25 东南大学 用于降低以太网无源光网络物理层集成电路系统功耗的方法
CN104052577A (zh) * 2014-06-23 2014-09-17 硅谷数模半导体(北京)有限公司 信号传输的处理方法和装置及视频数据的传输方法和系统

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5144304A (en) * 1989-07-17 1992-09-01 Digital Equipment Corporation Data and forward error control coding techniques for digital signals
US6198413B1 (en) * 1999-07-01 2001-03-06 International Business Machines Corporation Partitioned DC balanced (0,6) 16B/18B transmission code with error correction
US7257163B2 (en) * 2001-09-12 2007-08-14 Silicon Image, Inc. Method and system for reducing inter-symbol interference effects in transmission over a serial link with mapping of each word in a cluster of received words to a single transmitted word
US7088398B1 (en) * 2001-12-24 2006-08-08 Silicon Image, Inc. Method and apparatus for regenerating a clock for auxiliary data transmitted over a serial link with video data
US7190738B2 (en) * 2002-03-07 2007-03-13 Stmicroelectronics, Inc. Data assisted serial link decoder using oversampling
US6747580B1 (en) * 2003-06-12 2004-06-08 Silicon Image, Inc. Method and apparatus for encoding or decoding data in accordance with an NB/(N+1)B block code, and method for determining such a block code
US6897793B1 (en) * 2004-04-29 2005-05-24 Silicon Image, Inc. Method and apparatus for run length limited TMDS-like encoding of data
JP4902665B2 (ja) * 2006-11-17 2012-03-21 アラクサラネットワークス株式会社 データ伝送装置および伝送符号の生成方法
DE112014002450T5 (de) 2013-05-16 2016-02-25 Lattice Semiconductor Corporation Codieren von Schutzbanddaten für die Übertragung über eine Kommunikationsschnittstelle unter Verwendung von übergangsminimiertem Differentiellem-Signalisier-Codieren (TMDS-Codieren)
US10013944B2 (en) * 2015-11-27 2018-07-03 Panasonic Liquid Crystal Display Co., Ltd. Display device and source driver for bit conversion of image data

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6606360B1 (en) * 1999-12-30 2003-08-12 Intel Corporation Method and apparatus for receiving data
US7295578B1 (en) * 2001-09-12 2007-11-13 Lyle James D Method and apparatus for synchronizing auxiliary data and video data transmitted over a TMDS-like link
CN101847997A (zh) * 2010-04-26 2010-09-29 瑞斯康达科技发展股份有限公司 一种9b/10b编解码器及其实现方法
CN102611951A (zh) * 2012-03-12 2012-07-25 东南大学 用于降低以太网无源光网络物理层集成电路系统功耗的方法
CN104052577A (zh) * 2014-06-23 2014-09-17 硅谷数模半导体(北京)有限公司 信号传输的处理方法和装置及视频数据的传输方法和系统

Also Published As

Publication number Publication date
WO2018223899A1 (zh) 2018-12-13
EP3637652A4 (en) 2021-03-03
EP3637652A1 (en) 2020-04-15
CN108694918A (zh) 2018-10-23
US11056070B2 (en) 2021-07-06
US20200090615A1 (en) 2020-03-19
EP3637652B1 (en) 2023-05-10

Similar Documents

Publication Publication Date Title
CN108694918B (zh) 编码方法及装置、解码方法及装置及显示装置
US10089173B2 (en) Error detection constants of symbol transition clocking transcoding
JP2009048154A (ja) クロック及びデータの両方を伝送する高伝送速度インターフェース
US20180054216A1 (en) Flipped bits for error detection and correction for symbol transition clocking transcoding
TWI656746B (zh) 編碼器、解碼器、通訊系統及用於編碼資料之方法
TW201316718A (zh) 編碼方法、編碼裝置、解碼方法、解碼裝置、資料傳送裝置及資料接收裝置
EP3117527B1 (en) Method for using error correction codes with n factorial or cci extension
US5938773A (en) Sideband signaling with parity bit schemes
US5878061A (en) Providing serial data clock signal transitions with parity bits
KR100450320B1 (ko) 디지털 티브이용 영상변환과 오류자동보정 장치 및 방법
US6691275B1 (en) Encoder with vector-calculated disparity logic
US6357031B1 (en) Serial data transmission apparatus and method with a data checking feature
US7903004B2 (en) Decoding apparatus and method
CN114374883A (zh) 一种数据传输的校验方法、装置、系统及车辆
US11468864B2 (en) Method for data transmission between transmitting end and receiving end, and device, system, display device associated therewith
US20160050425A1 (en) System and Method for Transcoding Data
KR101777349B1 (ko) 비디오 스트림 송수신 방법 및 장치
US6895542B2 (en) Data recovery circuit and method and data receiving system using the same
KR100275605B1 (ko) 디코딩 방법 및 디코딩 장치(deconding method and decoding apparatus)
TW201924296A (zh) 簡化的三相映射及寫碼
US10157161B2 (en) Conditional embedding of dynamically shielded information on a bus
US20090282313A1 (en) Method and apparatus for hard decision bounded distance decoding of nordstrom robinson code
JP5143014B2 (ja) ビデオディスプレイデータを符号化する装置、ディスプレイ画像情報の使用方法及びシステム
CN111599300A (zh) 信号处理方法、发送及接收信号装置、以及显示装置
JPH03159421A (ja) データ伝送システムにおける最適誤り訂正符号化選択方式

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant