CN108616717A - 一种实时全景视频拼接显示装置及其方法 - Google Patents

一种实时全景视频拼接显示装置及其方法 Download PDF

Info

Publication number
CN108616717A
CN108616717A CN201611140894.XA CN201611140894A CN108616717A CN 108616717 A CN108616717 A CN 108616717A CN 201611140894 A CN201611140894 A CN 201611140894A CN 108616717 A CN108616717 A CN 108616717A
Authority
CN
China
Prior art keywords
video
fpga
real
core dsp
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611140894.XA
Other languages
English (en)
Other versions
CN108616717B (zh
Inventor
李博
樊超
杨立成
赵谦
杨敬宝
王卫东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Aeronautics Computing Technique Research Institute of AVIC
Original Assignee
Xian Aeronautics Computing Technique Research Institute of AVIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Aeronautics Computing Technique Research Institute of AVIC filed Critical Xian Aeronautics Computing Technique Research Institute of AVIC
Priority to CN201611140894.XA priority Critical patent/CN108616717B/zh
Publication of CN108616717A publication Critical patent/CN108616717A/zh
Application granted granted Critical
Publication of CN108616717B publication Critical patent/CN108616717B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/18Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast
    • H04N7/181Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast for receiving images from a plurality of remote sources
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/265Mixing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Image Processing (AREA)

Abstract

本发明属于嵌入式计算机视频处理技术领域,特别是涉及一种实时全景视频拼接显示装置及其方法。传统的全景视频拼接显示通常由多路相机采集视频数据后,在工作站或PC机等装置进行处理,且实时性差。本发明目的是克服传统全景视频拼接显示实时性上的不足,设计了一个专用的嵌入式装置及其相应方法。该装置可以接收六路不同角度的视频输入,经处理后实时显示任何视角的视频。本发明的技术方案是在多核DSP上实现实时视频拼接处理及全景漫游处理,由FPGA实现实时视频数据采集、缓冲和送显。

Description

一种实时全景视频拼接显示装置及其方法
技术领域
本发明属于嵌入式计算机视频处理技术领域,特别是涉及一种实时全景视频拼接显示装置及其方法。
背景技术
近年来,全景视频因其具有视场大、沉浸感强等特点在许多领域得到了广泛应用,基于多路相机的全景拼接分辨率高、图像畸变小,成为应用的热点内容,但由于多路视频拼接算法计算量大,通常无法实现实时处理,因此处理过程通常在工作站或PC机等设备完成。
发明内容
本发明目的是克服传统多路相机的全景视频拼接显示技术实时性上的不足,实现六路相机的全景视频的实时拼接,同时根据可变的视角信息,将指定视角的视频进行显示,实现全景视频的漫游显示。
本发明的技术方案是在多核DSP上实现视频实时处理算法,包括图像畸变矫正算法,全景图拼接算法和全景漫游算法;由FPGA实现全多路实时视频数据采集、缓冲和送显。
一种实时全景视频拼接显示装置,包含以下三个部分:
一个FPGA,接收六路相机发送的数字视频信号,将视频数据打包送交多核DSP进行处理,接收多核DSP返回的待显示数据,将其组织成包含视频同步信号的数字信号,FPGA连接DDR3 SDRAM,缓存视频数据;
一个多核DSP,接收打包好的视频数据,进行全景视频拼接及全景漫游;多核DSP连接DDR3 SDRAM,用于拼接算法中间处理过程的数据缓存及输入输出数据的缓存;
一个DVI视频编码器,用于把处理后的数字视频信号转为显示器可识别的DVI视频信号。
一种实时全景视频拼接显示方法,包括以下步骤:
第1步、六路外部相机将实时采集到的视频信号送入FPGA;
第2步、FPGA从视频信号中提取中有效视频信息,写入FPGA连接的DDR3SDRAM缓存;
第3步、FPGA连接的DDR3 SDRAM中根据地址划分了3个缓冲区,这3个缓冲区环形排列,对于输入的六路视频数据,FPGA将其在单个缓冲区中顺序排列存放;
第4步、FPGA根据多核DSP发送来的缓冲区切换指令,从FPGA连接的DDR3SDRAM中的3个缓冲区中的指定编号的缓冲区中读出缓存的一帧六路视频的数据,打包成SRIO数据包,通过SRIO总线写入多核DSP连接的DDR3 SDRAM中指定的接收缓冲区;
第5步、多核DSP在FPGA发送新数据包的同时,对当前已接受到的六路视频数据进行全景视频拼接,具体内容包括:图像畸变矫正、根据全景图像拼接矩阵进行拼接,将拼接得到的全景图像缓存在多核DSP连接的DDR3 SDRAM中;
第6步、多核DSP根据包括球面坐标系中的俯仰角和方位角两个角度信息的视角数据,结合拼接好的全景图像,计算待显示的视角的图像,将结果写入多核DSP连接的DDR3SDRAM中;
第7步、多核DSP通过SRIO总线从多核DSP连接的DDR3 SDRAM中的结果位置读取图像数据,经过本地同步后组成符合VESA格式的数字信号经过FPGA发送到视频编码芯片;
第8步、DVI视频编码器将FPGA送来的视频数据编码成为显示器可识别的DVI视频信号,最终在显示器上显示。
本发明具有如下优点:
1、满足了全景视频实时拼接漫游显示的需求,对于六路标清相机输入可以达到最高每秒30帧的输出,直接从装置连接的显示器中观看实时处理的结果。
2、可以显示的视角为整个球面坐标系中的任意俯仰角和方位角的组合,不限定显示的视角。
3、完全嵌入式系统实现,无需再将处理工作交给工作站或PC进行处理,功耗较低、可使用非固定电源设备进行供电,方便随时移动。
附图说明
图1:本发明装置整体结构图;
图2:本发明方法工作流图。
具体实施方式
下面结合附图对本发明做进一步的描述:
实施例
参照附图1,一种实时全景视频拼接显示装置包括三个核心部分:
一个FPGA,型号为Xilinx公司生产的ZC7020芯片,接收外部六路相机通过LVDS发送的数字视频信号,将有效视频数据打包后通过SRIO总线送交多核DSP进行处理,接收多核DSP返回的待显示数据,将其组织成包含视频同步信号的DVI数字信号,FPGA连接DDR3SDRAM,缓存视频数据;
一个多核DSP,多核DSP为TI公司生产的TMS320C6678 DSP,接收FPGA打包好的通过SRIO总线发送来的视频数据,进行全景视频拼接及全景漫游;多核DSP连接DDR3 SDRAM,用于拼接算法中间处理过程的数据缓存及输入输出数据的缓存;
一个DVI视频编码器,用于把处理后的数字视频信号转为显示器可识别的视频信号。
此外,一种实时全景视频拼接显示装置还括以上三个核心部分能够正常工作所需的时钟、电源、接口芯片等部分。
参照附图2,一种实时全景视频拼接显示方法工作过程可分为八个步骤,以下为详细说明:
第1步、六路按照前、后、上、下、左、右相对位置关系安装的外部相机将实时采集到的视频信号通过LVDS接口送入FPGA;
第2步、FPGA将六路外部相机传来的有效视频数据分离出来,通过DDR3SDRAM控制器写入到FPGA连接的DDR3 SDRAM缓冲区进行暂存;
第3步、FPGA连接的DDR3 SDRAM中根据地址划分了3个缓冲区,这3个缓冲区环形排列,分别为当前写入区、静态区、当前读出区,其中当前写入区为视频数据写入位置,当前读取区为视频数据读出位置,静态区为前一帧数据存储位置,对于输入的六路视频数据,FPGA将其按照相机安装关系的次序(前、后、上、下、左、右)在单个缓冲区中顺序排列存放;这三个区域根据多核DSP通过SPI总线发来的缓冲区切换指令进行切换;
第4步、FPGA根据多核DSP从SPI总线发送来的缓冲区切换指令,从FPGA连接的DDR3SDRAM中的3个缓冲区中的指定编号的缓冲区中读出缓存的一帧六路视频的数据,打包成SRIO的Stream Write数据包,通过SRIO总线写入多核DSP连接的DDR3 SDRAM中指定的接收缓冲区;
第5步、多核DSP中的六个DSP核心(核心1~核心6)读取图像矫正缓冲区中的原始数据,由六个DSP核心并行运行图像矫正畸变算法,图像畸变矫正算法根据相机先验的内部参数及外部参数信息将原始视频数据矫正为无光学畸变的图像数据,这些数据写入图像拼接缓冲区;
多核DSP中的一个DSP核心(核心0)读取图像拼接缓冲区中的矫正后图像,结合全景拼接映射矩阵,生成拼接后的全景图像,该全景图像为球面全景图,并将其写入全景图像缓冲区中的一个缓冲区,其中全景拼接映射矩阵是基于计算机视觉理论、计算出六路相机的标定信息后,根据标定信息中的空间信息将各路图像中的像素坐标映射至球面坐标系,并将球面坐标系离散化至二维矩阵得到的,其中无法映射的离散点的由临近插值法得到,全景拼接映射矩阵是预先计算完成后存储在本装置中的
第6步、多核DSP中的一个DSP核心(核心7)读取图像拼接缓冲区中的矫正后图像,结合全景拼接映射矩阵,生成拼接后的全景图像,该全景图像为球面全景图,并将其写入全景图像缓冲区中的一个缓冲区,其中全景拼接映射矩阵是基于计算机视觉理论、计算出六路相机的标定信息后,根据标定信息中的空间信息将各路图像中的像素坐标映射至球面坐标系,并将球面坐标系离散化至二维矩阵得到的,其中无法映射的离散点的由临近插值法得到,全景拼接映射矩阵是预先计算完成后存储在本装置中的;
第7步、多核DSP中的一个核心(核心7)读取显示图像缓冲区中的一幅待显示图像,将其数据组成SRIO的SWRITE数据包,通过SRIO总线发送给FPGA;FPGA将待显示的图像结合同步信号后组成符合VESA格式的数字信号发送到DVI视频编码器;
第8步、DVI视频编码器将FPGA送来的视频数据编码成为显示器可识别的DVI视频信号,最终在显示器上显示。
以上操作流程中,步骤1、步骤2、步骤3、步骤4、步骤9在FPGA中进行,步骤5、步骤6、步骤7,步骤8在多核DSP中进行,共计使用了多核DSP的8个核心进行处理。
本方法中多处使用多缓冲区及相关调度策略、可以有效避免图像数据发生读写操作同时访问同一地址导致的数据不一致性,也有利于提高多核DSP中的内存访问效率;通过将耗时长计算量大的计算过程抽象为矩阵映射的操作,极大的提高了处理速度,保证了视频显示的实时性。

Claims (2)

1.一种实时全景视频拼接显示装置,其特征是,包含以下三个部分:
一个FPGA,接收六路相机发送的数字视频信号,将视频数据打包送交多核DSP进行处理,接收多核DSP返回的待显示数据,将其组织成包含视频同步信号的数字信号,FPGA连接DDR3SDRAM,缓存视频数据;
一个多核DSP,接收打包好的视频数据,进行全景视频拼接及全景漫游;多核DSP连接DDR3SDRAM,用于拼接算法中间处理过程的数据缓存及输入输出数据的缓存;
一个DVI视频编码器,用于把处理后的数字视频信号转为显示器可识别的DVI视频信号。
2.一种实时全景视频拼接显示方法,其特征是,包括以下步骤:
第1步、六路外部相机将实时采集到的视频信号送入FPGA;
第2步、FPGA从视频信号中提取中有效视频信息,写入FPGA连接的DDR3SDRAM缓存;
第3步、FPGA连接的DDR3SDRAM中根据地址划分了3个缓冲区,这3个缓冲区环形排列,对于输入的六路视频数据,FPGA将其在单个缓冲区中顺序排列存放;
第4步、FPGA根据多核DSP发送来的缓冲区切换指令,从FPGA连接的DDR3SDRAM中的3个缓冲区中的指定编号的缓冲区中读出缓存的一帧六路视频的数据,打包成SRIO数据包,通过SRIO总线写入多核DSP连接的DDR3SDRAM中指定的接收缓冲区;
第5步、多核DSP在FPGA发送新数据包的同时,对当前已接受到的六路视频数据进行全景视频拼接,具体内容包括:图像畸变矫正、根据全景图像拼接矩阵进行拼接,将拼接得到的全景图像缓存在多核DSP连接的DDR3SDRAM中;
第6步、多核DSP根据包括球面坐标系中的俯仰角和方位角两个角度信息的视角数据,结合拼接好的全景图像,计算待显示的视角的图像,将结果写入多核DSP连接的DDR3SDRAM中;
第7步、多核DSP通过SRIO总线从多核DSP连接的DDR3SDRAM中的结果位置读取图像数据,经过本地同步后组成符合VESA格式的数字信号经过FPGA发送到视频编码芯片;
第8步、DVI视频编码器将FPGA送来的视频数据编码成为显示器可识别的DVI视频信号,最终在显示器上显示。
CN201611140894.XA 2016-12-12 2016-12-12 一种实时全景视频拼接显示装置及其方法 Active CN108616717B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611140894.XA CN108616717B (zh) 2016-12-12 2016-12-12 一种实时全景视频拼接显示装置及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611140894.XA CN108616717B (zh) 2016-12-12 2016-12-12 一种实时全景视频拼接显示装置及其方法

Publications (2)

Publication Number Publication Date
CN108616717A true CN108616717A (zh) 2018-10-02
CN108616717B CN108616717B (zh) 2020-09-22

Family

ID=63657584

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611140894.XA Active CN108616717B (zh) 2016-12-12 2016-12-12 一种实时全景视频拼接显示装置及其方法

Country Status (1)

Country Link
CN (1) CN108616717B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109413392A (zh) * 2018-11-23 2019-03-01 中国兵器装备集团自动化研究所 一种嵌入式多通道视频图像采集与并行处理的系统及方法
CN109640144A (zh) * 2018-12-12 2019-04-16 深圳市至高通信技术发展有限公司 全景视频处理方法及终端
CN110381260A (zh) * 2019-08-26 2019-10-25 山东浪潮人工智能研究院有限公司 一种基于硬件加速的全景图像生成方法及工具
CN111757061A (zh) * 2020-06-29 2020-10-09 深圳市达程科技开发有限公司 一种基于fpga实现单通道传输双路摄像头数据
CN113194269A (zh) * 2021-03-26 2021-07-30 深圳市广和通无线股份有限公司 图像输出系统和方法
CN114245129A (zh) * 2022-02-22 2022-03-25 湖北芯擎科技有限公司 图像处理方法、装置、计算机设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102724477A (zh) * 2012-05-25 2012-10-10 黑龙江大学 基于fpga的监控视频实时拼接装置及拼接方法
US20120288114A1 (en) * 2007-05-24 2012-11-15 University Of Maryland Audio camera using microphone arrays for real time capture of audio images and method for jointly processing the audio images with video images
CN103634527A (zh) * 2013-12-12 2014-03-12 南京华图信息技术有限公司 抗相机扰动的多相机实时景象拼接系统
CN106210535A (zh) * 2016-07-29 2016-12-07 北京疯景科技有限公司 全景视频实时拼接方法及装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120288114A1 (en) * 2007-05-24 2012-11-15 University Of Maryland Audio camera using microphone arrays for real time capture of audio images and method for jointly processing the audio images with video images
CN102724477A (zh) * 2012-05-25 2012-10-10 黑龙江大学 基于fpga的监控视频实时拼接装置及拼接方法
CN103634527A (zh) * 2013-12-12 2014-03-12 南京华图信息技术有限公司 抗相机扰动的多相机实时景象拼接系统
CN106210535A (zh) * 2016-07-29 2016-12-07 北京疯景科技有限公司 全景视频实时拼接方法及装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
张祥: "高帧率视频图像获取与实时处理系统硬件设计", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109413392A (zh) * 2018-11-23 2019-03-01 中国兵器装备集团自动化研究所 一种嵌入式多通道视频图像采集与并行处理的系统及方法
CN109413392B (zh) * 2018-11-23 2020-10-16 中国兵器装备集团自动化研究所 一种嵌入式多通道视频图像采集与并行处理的系统及方法
CN109640144A (zh) * 2018-12-12 2019-04-16 深圳市至高通信技术发展有限公司 全景视频处理方法及终端
CN110381260A (zh) * 2019-08-26 2019-10-25 山东浪潮人工智能研究院有限公司 一种基于硬件加速的全景图像生成方法及工具
CN111757061A (zh) * 2020-06-29 2020-10-09 深圳市达程科技开发有限公司 一种基于fpga实现单通道传输双路摄像头数据
CN113194269A (zh) * 2021-03-26 2021-07-30 深圳市广和通无线股份有限公司 图像输出系统和方法
CN113194269B (zh) * 2021-03-26 2022-11-15 深圳市广和通无线股份有限公司 图像输出系统和方法
CN114245129A (zh) * 2022-02-22 2022-03-25 湖北芯擎科技有限公司 图像处理方法、装置、计算机设备及存储介质

Also Published As

Publication number Publication date
CN108616717B (zh) 2020-09-22

Similar Documents

Publication Publication Date Title
CN108616717A (zh) 一种实时全景视频拼接显示装置及其方法
US10360832B2 (en) Post-rendering image transformation using parallel image transformation pipelines
CN103686314B (zh) 采用高清视频通道传输多路标清视频的解复用装置及方法
CN102376293A (zh) 一种基于fpga的图像拼接处理器及图像拼接方法
CN101516015B (zh) 多路视频数据采集处理和传输的方法
US11862128B2 (en) Systems and methods for foveated rendering
US11562701B2 (en) Data processing systems
CN111064906A (zh) 国产处理器和国产fpga多路4k高清视频综合显示方法
CN103618869B (zh) 多画面视频拼接方法及装置
CN201937742U (zh) 一种高速图像采集系统
CN107566793A (zh) 用于远程协助的方法、装置、系统及电子设备
CN101968890A (zh) 基于球面显示的360°全景仿真系统
CN103581505B (zh) 一种数字视频信号处理装置及方法
CN105357512A (zh) 一种单显卡三通道立体视景系统构建及其校正融合方法
CN103685977B (zh) 一种实时显示合成孔径雷达图像的装置
CN104717485A (zh) 一种基于fpga的vga接口裸眼3d显示系统
CN102137252A (zh) 一种车载虚拟全景显示装置
WO2019179342A1 (zh) 图像处理方法、图像处理装置、图像处理系统及介质
CN101814269A (zh) 全彩led点阵上同时显示实时多画面的方法及装置
CN103634527A (zh) 抗相机扰动的多相机实时景象拼接系统
CN112367537A (zh) 一种基于zynq的视频采集-拼接-显示系统
CN110691203A (zh) 基于纹理映射的多路全景视频拼接显示方法及其系统
CN114596383A (zh) 线条特效处理方法、装置、电子设备、存储介质及产品
CN101127847A (zh) 一种在屏显示的合成方法及合成装置
CN105430303A (zh) 一种军用机载座舱显示系统中基于fpga的图形加速器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant