CN108418773A - 一种基于滤波器组的fpga多载波通信系统 - Google Patents
一种基于滤波器组的fpga多载波通信系统 Download PDFInfo
- Publication number
- CN108418773A CN108418773A CN201711403992.2A CN201711403992A CN108418773A CN 108418773 A CN108418773 A CN 108418773A CN 201711403992 A CN201711403992 A CN 201711403992A CN 108418773 A CN108418773 A CN 108418773A
- Authority
- CN
- China
- Prior art keywords
- data
- module
- roads
- ifft
- group
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2626—Arrangements specific to the transmitter only
- H04L27/2627—Modulators
- H04L27/264—Pulse-shaped multi-carrier, i.e. not using rectangular window
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2626—Arrangements specific to the transmitter only
- H04L27/2627—Modulators
- H04L27/2628—Inverse Fourier transform modulators, e.g. inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
- H04L27/362—Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Discrete Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
本发明属于无线通信系统领域,公开了一种基于滤波器组的多载波通信系统,其主要思路为:所述系统包括ROM模块、正交振幅调制模块、IFFT模块、原型滤波器、加帧头模块和并串转换模块,ROM模块输出端电连接正交振幅调制模块输入端,正交振幅调制模块输出端电连接IFFT模块输入端,IFFT模块输出端电连接原型滤波器输入端,原型滤波器输出端电连接加帧头模块输入端,加帧头模块输出端电连接并串转换模块输入端;所述系统技术本身是基于频谱效率问题、多径衰落问题并能够进行有效完成FPGA硬件实现,能够有效解决频谱效率问题和多径衰落问题,具有较强的抗干扰能力,保障信号接收效果。
Description
技术领域
本发明属于无线通信系统技术领域,特别涉及一种基于滤波器组的多载波通信系统,其技术本身是基于频谱效率问题、多径衰落问题进行有效的解决并完成FPGA硬件实现。
背景技术
未来移动通信技术是面向2020年之后的新一代移动通信系统,其技术发展尚处于探索阶段,在未来移动通信系统中,由于支撑高数据速率的需要,将可能需要高达1GHz的带宽;但在某些较低的频段,难以获得连续的宽带频谱资源,而在这些较低的频段,某些无线传输系统(如电视系统)中存在一些未被使用的频谱资源(空白频谱);但是,这些空白频谱的位置可能是不连续的,并且可用的带宽也不一定相同,采用OFDM技术难以实现对未被使用的频谱资源使用。
灵活有效地利用这些空白的频谱,是未来移动通信系统设计的一个重要问题;为了解决这些问题,寻求其他多载波实现方案引起了研究人员的关注;其中,基于滤波器组的多载波(FBMC,Filter-bank based multicarrier)实现方法是被认为是解决以上问题的有效手段;FBMC属于频分复用技术,其中滤波器组技术起源于20世纪70年代,并在20世纪80年代开始受到关注,现已广泛应用于图像处理、雷达信号处理、通信信号处理等诸多领域。
在基于滤波器组的多载波技术中,发送端通过合成滤波器组来实现多载波调制,接收端通过分析滤波器组来实现多载波解调;合成滤波器组和分析滤波器组由一组并行的成员滤波器构成,其中每个成员滤波器都是由原型滤波器经载波调制而得到的调制滤波器。与OFDM技术不同,FBMC中,由于原型滤波器的冲击响应和频率响应可以根据需要进行设计,各载波之间不再必须是正交的,不需要插入循环前缀;并且能实现各子载波带宽设置、各子载波之间的交叠程度的灵活控制,从而可灵活控制相邻子载波之间的干扰,并且便于使用一些零散的频谱资源;各子载波之间不需要同步,同步、信道估计、检测等可在各子载波上单独进行处理,因此尤其适合于难以实现各用户之间严格同步的上行链路;另一方面,由于各载波相互之间不正交,子载波之间存在干扰;采用非矩形波形,导致符号之间存在时域干扰,需要通过采用一些技术来进行干扰的消除。
FBMC技术作为未来移动通信多载波系统设计的重要选择,吸引了越来越多人的研究兴趣;由于在FBMC技术中,多载波性能取决于原型滤波器的设计和调制滤波器的设计,而为了满足特定的频率响应特性的要求,要求原型滤波器的长度远远大于子信道的数量,实现复杂度高计算量大,不利于 FPGA实现;同时,由于数据在滤波之前经过K倍过采样,导致滤波速率是数据速率的K倍,这对FPGA的计算能力是非常大的考验。
综上所述,现有技术存在的问题是:发展符合未来移动通信系统要求的且易于在FPGA等硬件上实现的滤波器组方法。
发明内容
针对现有技术存在的问题,本发明提供了一种基于滤波器组的多载波通信系统,并给出它的FPGA设计过程,将各个子载波的混频过程用IFFT替代,在低速率下完成滤波过程,并能够设计利用FPGA封装好的IP核和并行运算特征来得到FBMC的输出信号。
为达到上述技术目的,本发明采用如下技术方案予以实现。
一种基于滤波器组的多载波通信系统,包括ROM模块、正交振幅调制模块、IFFT模块、原型滤波器、加帧头模块和并串转换模块;
ROM模块输出端电连接正交振幅调制模块输入端,正交振幅调制模块输出端电连接IFFT模块输入端,IFFT模块输出端电连接原型滤波器输入端,原型滤波器输出端电连接加帧头模块输入端,加帧头模块输出端电连接并串转换模块输入端;
ROM模块用于获取高速数据流,并输出设定位数的数据data_to_mod发送至正交振幅调制模块;
正交振幅调制模块用于实现正交振幅调制,将接收到的数据data_to_mod 进行正交振幅调制后输出设定位数的I路数据data_to_ifft_I和设定位数的 Q路数据data_to_ifft_Q发送至IFFT模块;
IFFT模块用于将接收到的所述I路数据data_to_ifft_I和所述Q路数据 data_to_ifft_Q进行IFFT运算后,输出设定位数的I路转换数据 data_to_conv_I和设定位数的Q路转换数据data_to_conv_Q后发送至原型滤波器;
原型滤波器用于接收所述I路转换数据data_to_conv_I和所述Q路转换数据data_to_conv_Q后进行原型滤波,输出设定位数的I路滤波数据 data_to_tx_form_I和设定位数的Q路滤波数据data_to_tx_form_Q后发送至加帧头模块;
加帧头模块用于接收所述I路滤波数据data_to_tx_form_I和所述Q路滤波数据data_to_tx_form_Q后在所述I路滤波数据data_to_tx_form_I和所述Q路滤波数据data_to_tx_form_Q前分别加入帧头,进而设定位数的I 路帧数据data_Tx_I和设定位数的Q路帧数据data_Tx_Q后发送至并串转换模块;
并串转换模块用于接收所述I路帧数据data_Tx_I和所述Q路帧数据 data_Tx_Q后进行合并,最终输出数据为基于滤波器组的多载波通信数据。
本发明的有益效果:本发明具有较强的抗干扰能力,对于一些高速率通信需求能够有效满足,并且保障信号的接收效果,通过一组滤波器对信道频谱进行分割以实现信道的频率复用,能够有效解决频谱效率问题和多径衰落问题,并完成FPGA硬件实现。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细说明。
图1是典型的FBMC基带传输模型;
图2是FBMC调制的硬件实现原理图;
图3为基于滤波器组的多载波通信系统框图;
图4为IFFT的FPGA实现框图;
图5a为数据和滤波系数的分组框图;
图5b为卷积的FPGA实现框图。
具体实施方式
本发明是这样实现的,一种基于滤波器组的多载波通信方法,将高速数据流分割成M个并行的子数据流,从而使每个子数据流具有较低的传输速率,并用M个子数据流分别与原型滤波器系数进行QAM调制,得到QAM调制后的发射信号x(k):
其中,m∈[0,M],M表示高速数据流分割成子数据流的个数,M表示子载波的个数;n∈[-∞,+∞],am(n)表示第m个子数据流中第n个采样拍数处需要滤波的符号数据;K表示设定的过采样倍数;j表示复数单位;h(k-n*K)表示原型滤波器的第n个系数;e表示指数幂,k表示离散采样点变量。
本发明的另一目的在于提供一种基于上述滤波器组的多载波通信的调制解调方法的低复杂度的FPGA实现,如图1所示,其基本思路是:
a.将各个子载波的混频过程用IFFT模块替代,从而降低多载波调制的复杂度;
b.在符号速率下实现滤波过程,降低FPGA实现时的滤波速率。
为了进行IFFT运算,将QAM调制后的发射信号x(k)的下标k分解为M的整数倍lM部分和小数部分i,即k=lM+i,i=0,1,…,M-1,则得到QAM调制后的发射信号x(k)的化简结果x(lM+i):
其中,h(lM+i-nK)表示原型滤波器的第n个系数化简结果,ai(n)表示第m 子数据流中第n个采样拍数处需要滤波的符号数据am(n)逆快速傅立叶变换结果,即ai(n)=IFFT(am(n)),可以通过IFFT实现QAM调制。
同时,将原型滤波器的第n个系数h(k-n*K)中的k分解为K的整数倍lK 部分和小数部分i,即k=lM+i,i=0,1,…,M-1;n∈[-∞,+∞],从而分解每一个原型滤波器系数。
令μ=mod K(lM+i),θ=divK(lM+i),则k=θK+μ,μ=0,1,…,K-1,则将原型滤波器的第n个系数化简结果h(lM+i-nK)中的lM+i-nK化简为:
lM+i-nK=θK-nK+μ。
令q=θ-n,则得到QAM调制后的发射信号x(k)的优化结果x(θK+μ):
其中,h(qK+μ)表示原型滤波器的第n个系数优化结果,将原型滤波器每一个系数以K为间隔抽取,使得原型滤波器每一个系数相对于第1个系数平移μ,即h(qK+μ)=hμ(qK)。
如果原型滤波器为有限长滤波器,q取值是有限长的,其中每一个系数设定成长度为2DK的有限长序列,n=-DK,…,DK-1,D表示每个原型滤波器的长度,K表示设定的过采样率。
为了使h(θK+μ)在有限长序列内取值,且μ=0,1,…,K-1,因此q的取值范围是[-D,…,D-1],则得到有限长滤波器QAM调制后的发射信号x(k)的优化结果:
上式中的滤波器是非因果的,不可实现,因此需要移位,令h1(n)=h(n-DK);另外设q1=q+D,-q1=[-2D+1,0],则得到有限长滤波器QAM调制后的发射信号x(k)的待移位结果
其中,k=[-DK(L+D)K-1]。
如果需要保证输出从k=0时开始,可定义此时分别令θ1=modK(k-DK)=θ-D,令μ1=divK(k-DK)=μ,则
由于-q1=[-2D+1,0],所以第m个子数据流中第n个采样拍数处需要滤波的符号数据am(n)逆快速傅立叶变换结果ai(n)的下标i从-2D+1开始;为了让下标 i从0开始,定义:
则:
其中,h1(n)、xi1(k)、ai1(n)的最小下标以及下标q1都是从0开始的,i1≥0,非常便于计算和硬件实现;可以认为输出x1(k)是一个在IFFT(am(n))的M路中轮询的多路选择器,当轮询到第i路时,将若干时域上延迟的结果与滤波器相应的组中的对应系数相乘,得到x1(k),当K=M时,滤波器组的角标与输出角标一一对应;如图2所示。
c.利用FPGA的并行处理能力实现滤波。
按照上面给出的思路设计如下的FBMC调制的FPGA实现过程:
如图3所示为基于滤波器组的多载波通信系统框图,FPGA实现系统一共分为六个部分,包括ROM1模块、正交振幅调制模块、IFFT模块、原型滤波器、加帧头模块和并串转换模块,ROM1模块输出端电连接正交振幅调制模块输入端,正交振幅调制模块输出端电连接IFFT模块输入端,IFFT模块输出端电连接原型滤波器输入端,原型滤波器输出端电连接加帧头模块输入端,加帧头模块输出端电连接并串转换模块输入端。
其中用来保存发送数据的ROM1模块、QAM调制模块、IFFT模块、原型滤波器、加帧头模块和并串转换模块;ROM1模块用于获取高速数据流,并将高速数据流分割成M个并行的子数据流,从而使每个子数据流具有较低的传输速率。
ROM1模块用于保存等待发送的数据,时钟是51.2MHz,输出1位的数据 data_to_mod并传给QAM模块;QAM模块用于实现QAM调制,时钟是51.2MHZ, 输入数据是1位的data_to_mod,输出数据是3位的data_to_ifft_I和3位的 data_to_ifft_Q;IFFT模块实现IFFT运算,时钟是51.2MHz,将输入数据 data_to_ifft_1和data_to_ifft_Q通过补0变成8位,输出是15位的 data_to_conv_I和15位的data_to_conv_Q;原型滤波器完成原型滤波过程,输入时钟是51.2MHz,输出时钟是200kHz,输入数据是15位的data_to_conv_I 和15位的data_to_conv_Q,输出数据是18位的data_to_tx_form_I和18位的data_to_tx_form_Q;加帧头模块在调制信号前加入帧头,时钟是200kHz, 输入信号是18位的data_to_tx_form_I和18位的data_to_tx_form_Q前分别加入帧头,输出信号是18位的data_Tx_I和18位的data_Tx_Q;并串转换模块将18位的data_Tx_I和18位的data_Tx_Q两路数据合并,时钟是400kHz,最终输出18位的p_data,记为基于滤波器组的多载波通信数据。
调制过程分成IFFT和原型滤波器两部分:
如图4所示为IFFT的FPGA实现框图,利用FPGA的IFFT IP核可以实现该功能,IP核是ISE软件提供的封装好的模块可以实现特定的功能,通过模块接口来调用;设置IFFT模块时钟为51.2MHz,QAM调制之后的符号数据,即3位的data_to_ifft_I和3位的data_to_ifft_Q;首先所述I路数据 data_to_ifft_I和所述Q路数据data_to_ifft_Q之后通过原型滤波器。
获取使能信号并发送至IFFT IP核,所述使能信号的作用是协调IFFT过程和卷积过程的运行同时对QAM调制后的复数数据处理时,将相应IQ两路分开且同时进行复数数据的IFFT运算处理。
使用上面的论述中提出的轮询思想来实现滤波过程。因此第一步将数据和原型滤波器系数分别分为K组,之后做卷积操作。
模块解释:图5a所示为数据和滤波系数的分组框图,在图5a中,输入RAM 模块用来分别存储IFFT之后相应I、Q两路数据以及使能信号,时钟51.2MHz, 输入RAM模块收到控制模块发送的读信号指令后,取出控制模块发送的10位读地址相应的15位数据,所述15位数据为15位的data_to_conv_I和15位的data_to_conv_Q,简记为需要滤波的数据;移位模块时钟51.2MHz,对输入 RAM模块输出的15位数据移位之后,输出15位移位数据;控制模块时钟 51.2MHz,将输入RAM模块的10位读地址指令和读信号指令,输出至滤波器ROM 控制模块的读信号;滤波器ROM控制模块时钟51.2MHz,输入来自控制模块的读信号指令,输出7位读地址指令后发送至滤波器ROM模块,ROM模块时钟 51.2MHz,接收7位读地址指令后并行输出N路13位数据,N为原型滤波器系数分成K组数据后每组数据的长度。
图5b为卷积的FPGA实现框图,在图5b中,乘法器时钟51.2MHz,输入N路并行等待滤波15位数据和N路并行13位原型滤波器系数,输出并行N路28 位相乘结果;加法器时钟51.2MHz,输入并行N路28位相乘结果,输出1路 18位卷积结果后发送至输出RAM模块;时钟转换模块输入51.2MHz和200kHz 两种时钟,输出14位写地址和写使能信号后发送至输出RAM模块;输出RAM 模块有两种时钟,分别是51.2MHz写入时钟和200kHz读出时钟,并接收1路 18位卷积结果、14位写地址和写使能信号后,输出18位QAM调制数据。
轮询工作过程:
(1)将需要滤波的数据分为K组存储在输入RAM模块中,控制模块控制该输入RAM模块的数据存取操作;将需要滤波的数据发送至移位模块;滤波器ROM控制模块控制滤波器系数ROM模块存储原型滤波器系数,并对所存储的原型滤波器系数进行划分,得到K组长度为N的原型滤波器系数,N为原型滤波器系数分成K组数据后每组数据的长度;然后从滤波器系数ROM模块中取出第d'组长度为N的滤波器系数,d'=1,2,…,K;输入RAM模块接收到使能信号后获取需要滤波的数据,将所述需要滤波的数据分为K组后进行存储,每组数据长度为N。
(2)从输入RAM模块中取出第d组长度为N的数据后发送至移位模块进行移位处理,将移位处理后的结果记为第d段等待滤波的数据,所述第d段等待滤波的数据等待K组长度为N的滤波器系数卷积;d的初始值为1;移位模块时钟51.2MHz,对第d组长度为N的数据进行移位之后,输出第d组15位移位数据,所述第d组15位移位数据为等待滤波数据。
(3)将第d组15位移位数据与第d'组长度为N的原型滤波器系数发送至乘法器进行相乘,得到第dd'组并行N路相乘结果,d'=1,2,…,K;然后将第dd'组并行N路相乘结果发送至加法器进行相加,并将相加后的结果记为第dd'组卷积结果。
(4)令d'的值加1,重复执行步骤(3),直到d'等于K,此时得到第d1组卷积结果至第dK组卷积结果,记为第d组卷积结果,将所述第d组卷积结果发送至输出RAM模块中进行存储,输出RAM模块接收输入RAM模块存储的使能信号后控制RAM模块存储第d组卷积结果;将d'的值初始化为1。
(5)得到第d组卷积结果后令d的值加1,控制模块通知输入RAM模块进行取数据操作,并返回步骤(2);以此实现轮询,直到得到第1组卷积结果至第K组卷积结果,记为18位的data_to_tx_form_I和18位的 data_to_tx_form_Q;加帧头模块在调制信号前加入帧头,时钟是200kHz,输入信号是18位的data_to_tx_form_I和18位的data_to_tx_form_Q前分别加入帧头,输出信号是18位的data_Tx_I和18位的data_Tx_Q;并串转换模块将18位的data_Tx_I和18位的data_Tx_Q两路数据合并,时钟是400kHz,最终输出18位的p_data,记为基于滤波器组的多载波通信数据,实现本发明目的。
图5b中,乘法器时钟51.2MHz,输入N路并行等待滤波15位数据和N路并行13位原型滤波器系数,输出并行N路28位相乘结果;加法器时钟51.2MHz, 输入并行N路28位相乘结果,输出1路18位卷积结果后发送至输出RAM模块;时钟转换模块输入51.2MHz和200kHz两种时钟,输出14位写地址和写使能信号后发送至输出RAM模块;输出RAM模块有两种时钟,分别是51.2MHz 写入时钟和200kHz读出时钟,并接收1路18位卷积结果、14位写地址和写使能信号后
将需要滤波的数据分为K组存储在输入RAM模块中,控制模块控制该输入 RAM模块的存取操作;控制模块用于产生输入RAM模块、滤波器ROM控制模块和移位模块的使能信号,以分别协调输入RAM模块、滤波器ROM控制模块和移位模块的工作;滤波器系数存储在滤波器系数ROM模块中,并通过滤波器 ROM控制模块控制存取。
Claims (3)
1.一种基于滤波器组的多载波通信系统,其特征在于,包括ROM模块、正交振幅调制模块、IFFT模块、原型滤波器、加帧头模块和并串转换模块;
ROM模块输出端电连接正交振幅调制模块输入端,正交振幅调制模块输出端电连接IFFT模块输入端,IFFT模块输出端电连接原型滤波器输入端,原型滤波器输出端电连接加帧头模块输入端,加帧头模块输出端电连接并串转换模块输入端;
ROM模块用于获取高速数据流,并输出设定位数的数据data_to_mod发送至正交振幅调制模块;
正交振幅调制模块用于实现正交振幅调制,将接收到的数据data_to_mod进行正交振幅调制后输出设定位数的I路数据data_to_ifft_I和设定位数的Q路数据data_to_ifft_Q发送至IFFT模块;
IFFT模块用于将接收到的所述I路数据data_to_ifft_I和所述Q路数据data_to_ifft_Q进行IFFT运算后,输出设定位数的I路转换数据data_to_conv_I和设定位数的Q路转换数据data_to_conv_Q后发送至原型滤波器;
原型滤波器用于接收所述I路转换数据data_to_conv_I和所述Q路转换数据data_to_conv_Q后进行原型滤波,输出设定位数的I路滤波数据data_to_tx_form_I和设定位数的Q路滤波数据data_to_tx_form_Q后发送至加帧头模块;
加帧头模块用于接收所述I路滤波数据data_to_tx_form_I和所述Q路滤波数据data_to_tx_form_Q后在所述I路滤波数据data_to_tx_form_I和所述Q路滤波数据data_to_tx_form_Q前分别加入帧头,进而设定位数的I路帧数据data_Tx_I和设定位数的Q路帧数据data_Tx_Q后发送至并串转换模块;
并串转换模块用于接收所述I路帧数据data_Tx_I和所述Q路帧数据data_Tx_Q后进行合并,最终输出数据为基于滤波器组的多载波通信数据。
2.如权利要求1所述的一种基于滤波器组的多载波通信系统,其特征在于,所述IFFT模块用于将接收到的所述I路数据data_to_ifft_I和所述Q路数据data_to_ifft_Q进行IFFT运算,并且对所述I路数据data_to_ifft_I和所述Q路数据data_to_ifft_Q分开且同时进行复数数据的IFFT运算处理。
3.如权利要求1所述的一种基于滤波器组的多载波通信系统,其特征在于,所述原型滤波器用于接收所述I路转换数据data_to_conv_I和所述Q路转换数据data_to_conv_Q后进行原型滤波,其过程为:
(1)将所述I路转换数据data_to_conv_I和所述Q路转换数据data_to_conv_Q记为需要滤波的数据,原型滤波器存储原型滤波器系数,并对所存储的原型滤波器系数进行划分,得到K组长度为N的原型滤波器系数,N为原型滤波器系数分成K组数据后每组数据的长度;然后从滤波器系数ROM模块中取出第d'组长度为N的滤波器系数,d'=1,2,…,K;将所述需要滤波的数据分为K组后进行存储,每组数据长度为N;
(2)获取第d组长度为N的数据后进行移位处理,将移位处理后的结果记为第d段等待滤波的数据,所述第d段等待滤波的数据等待K组长度为N的滤波器系数卷积;d的初始值为1;
(3)将第d组等待滤波的数据与第d'组长度为N的原型滤波器系数进行相乘,得到第dd'组并行N路相乘结果,d'=1,2,…,K;然后将第dd'组并行N路相乘结果发送至加法器进行相加,并将相加后的结果记为第dd'组卷积结果;
(4)令d'的值加1,重复执行步骤(3),直到d'等于K,此时得到第d1组卷积结果至第dK组卷积结果,记为第d组卷积结果,将所述第d组卷积结果发送至输出RAM模块中进行存储,输出RAM模块接收输入RAM模块存储的使能信号后控制RAM模块存储第d组卷积结果;将d'的值初始化为1;
(5)得到第d组卷积结果后令d的值加1,控制模块通知输入RAM模块进行取数据操作,并返回步骤(2);直到得到第1组卷积结果至第K组卷积结果,记为设定位数的I路滤波数据data_to_tx_form_I和设定位数的Q路滤波数据data_to_tx_form_Q。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711403992.2A CN108418773B (zh) | 2017-12-22 | 2017-12-22 | 一种基于滤波器组的fpga多载波通信系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711403992.2A CN108418773B (zh) | 2017-12-22 | 2017-12-22 | 一种基于滤波器组的fpga多载波通信系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108418773A true CN108418773A (zh) | 2018-08-17 |
CN108418773B CN108418773B (zh) | 2021-06-29 |
Family
ID=63125599
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711403992.2A Active CN108418773B (zh) | 2017-12-22 | 2017-12-22 | 一种基于滤波器组的fpga多载波通信系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108418773B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109547181A (zh) * | 2018-10-08 | 2019-03-29 | 华中科技大学 | 一种短滤波器、单载波系统及多载波系统 |
CN112083674A (zh) * | 2020-09-09 | 2020-12-15 | 中国航空工业集团公司雷华电子技术研究所 | Fpga芯片数据处理方法、芯片、计算机设备和存储介质 |
CN113778940A (zh) * | 2021-09-06 | 2021-12-10 | 电子科技大学 | 基于fpga的高精度可重构相位调整ip核 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101083639A (zh) * | 2006-06-01 | 2007-12-05 | 上海无线通信研究中心 | 基于分数倍采样的滤波器组及其滤波方法 |
WO2013045134A1 (en) * | 2011-09-26 | 2013-04-04 | Alcatel Lucent | Apparatus and method for transmitting a multicarrier signal |
WO2014175711A1 (en) * | 2013-04-26 | 2014-10-30 | Samsung Electronics Co., Ltd. | Method and apparatus for transmitting and receiving data in multicarrier communication system |
WO2016039594A1 (en) * | 2014-09-12 | 2016-03-17 | Samsung Electronics Co., Ltd. | Filter bank-based channel state report and resource allocation method and apparatus for use in wireless communication system |
CN105635022A (zh) * | 2015-12-29 | 2016-06-01 | 中国科学院上海微系统与信息技术研究所 | 一种偏移正交多载波基带系统 |
CN106101049A (zh) * | 2016-05-30 | 2016-11-09 | 中天科技海缆有限公司 | 基于oqam‑fbmc系统的原型滤波器定点化实现方法 |
CN107241107A (zh) * | 2017-06-28 | 2017-10-10 | 电子科技大学 | 一种数字信道化滤波器组实现方法 |
CN107294893A (zh) * | 2016-03-31 | 2017-10-24 | 富士通株式会社 | 信号检测装置、方法以及滤波器组多载波系统 |
-
2017
- 2017-12-22 CN CN201711403992.2A patent/CN108418773B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101083639A (zh) * | 2006-06-01 | 2007-12-05 | 上海无线通信研究中心 | 基于分数倍采样的滤波器组及其滤波方法 |
WO2013045134A1 (en) * | 2011-09-26 | 2013-04-04 | Alcatel Lucent | Apparatus and method for transmitting a multicarrier signal |
WO2014175711A1 (en) * | 2013-04-26 | 2014-10-30 | Samsung Electronics Co., Ltd. | Method and apparatus for transmitting and receiving data in multicarrier communication system |
WO2016039594A1 (en) * | 2014-09-12 | 2016-03-17 | Samsung Electronics Co., Ltd. | Filter bank-based channel state report and resource allocation method and apparatus for use in wireless communication system |
CN105635022A (zh) * | 2015-12-29 | 2016-06-01 | 中国科学院上海微系统与信息技术研究所 | 一种偏移正交多载波基带系统 |
CN107294893A (zh) * | 2016-03-31 | 2017-10-24 | 富士通株式会社 | 信号检测装置、方法以及滤波器组多载波系统 |
CN106101049A (zh) * | 2016-05-30 | 2016-11-09 | 中天科技海缆有限公司 | 基于oqam‑fbmc系统的原型滤波器定点化实现方法 |
CN107241107A (zh) * | 2017-06-28 | 2017-10-10 | 电子科技大学 | 一种数字信道化滤波器组实现方法 |
Non-Patent Citations (3)
Title |
---|
CHUANXUE JIN等: "On Design of Conjugated Transmission Scheme for FBMC/OQAM Systems with Interference Cancellation", 《中国通信》 * |
M. MADHESWARAN等: "Power reduction in OQAM transmitter architecture using modified IFFT", 《2017 CONFERENCE ON EMERGING DEVICES AND SMART SYSTEMS (ICEDSS)》 * |
庄陵等: "面向载波聚合的FBMC系统多频偏联合估计", 《计算机应用研究》 * |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109547181A (zh) * | 2018-10-08 | 2019-03-29 | 华中科技大学 | 一种短滤波器、单载波系统及多载波系统 |
CN109547181B (zh) * | 2018-10-08 | 2020-02-14 | 华中科技大学 | 一种短滤波器、单载波系统及多载波系统 |
CN112083674A (zh) * | 2020-09-09 | 2020-12-15 | 中国航空工业集团公司雷华电子技术研究所 | Fpga芯片数据处理方法、芯片、计算机设备和存储介质 |
CN113778940A (zh) * | 2021-09-06 | 2021-12-10 | 电子科技大学 | 基于fpga的高精度可重构相位调整ip核 |
CN113778940B (zh) * | 2021-09-06 | 2023-03-07 | 电子科技大学 | 基于fpga的高精度可重构相位调整ip核 |
Also Published As
Publication number | Publication date |
---|---|
CN108418773B (zh) | 2021-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105635022B (zh) | 一种偏移正交多载波基带系统 | |
CN106685887B (zh) | 一种用于fpga的ufmc发射机的频域实现方法 | |
CN107786484A (zh) | 接收机、发射机以及用于数字多子频带处理的方法 | |
CN108418773A (zh) | 一种基于滤波器组的fpga多载波通信系统 | |
Khan et al. | Multicarrier waveform candidates for beyond 5G | |
CN109688082A (zh) | 一种基于ofdm载波联合优化的通信雷达一体化系统 | |
EP2987291B1 (en) | System and method for communicating with shaped cyclic time-domain waveforms | |
CN106789809A (zh) | 一种非正交多载波传输方法 | |
CN108809880B (zh) | 一种低复杂度的mimo-fbmc系统数据收发方法及装置 | |
Ravindran et al. | Performance evaluation of 5G waveforms: UFMC and FBMC-OQAM with Cyclic Prefix-OFDM System | |
CN108123909A (zh) | 一种fbmc-oqam系统中的原型滤波器实现方法 | |
CN110212927A (zh) | 信号发射方法、信号发射机、存储介质 | |
CN106487731A (zh) | 一种基于小波变换的混合载波调制方法和系统 | |
Garcia et al. | On the design of an FPGA-based OFDM modulator for IEEE 802.16-2004 | |
CN105791197B (zh) | 一种偏移正交多载波系统的脉冲成形滤波器 | |
KR100974533B1 (ko) | 다중 변조 전송 방법 | |
US20170272293A1 (en) | Method for transmitting and receiving qam signal in filter bank-based multicarrier communication system, and apparatus therefor | |
CN101729466B (zh) | 对有尖峰干扰的空白频谱进行检测和使用的装置及方法 | |
Rohmah et al. | Performance comparison of Orthogonal Wavelet Division Multiplexing (OWDM) system using discrete wavelet transform and wavelet packet transform on Rayleigh channel | |
JP3582707B2 (ja) | 直交マルチキャリア信号伝送装置、直交マルチキャリア信号の伝送方法 | |
Yang et al. | Subcarrier multiplexing OFDM-based radar communication integration | |
Mohammadi et al. | Performance Evaluation of OTFS and OFDM for 6G Waveform | |
Keerthana et al. | FPGA implementation of FBMC baseband modular for 5G wireless communication | |
Pechetty et al. | An implementation of OFDM transmitter and receiver on reconfigurable platforms | |
Kadhum et al. | Digital chunk processing with orthogonal GFDM doubles wireless channel capacity |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |