CN108388535A - 一种集成电路总线多端信号线等长检视方法及系统 - Google Patents
一种集成电路总线多端信号线等长检视方法及系统 Download PDFInfo
- Publication number
- CN108388535A CN108388535A CN201810072607.9A CN201810072607A CN108388535A CN 108388535 A CN108388535 A CN 108388535A CN 201810072607 A CN201810072607 A CN 201810072607A CN 108388535 A CN108388535 A CN 108388535A
- Authority
- CN
- China
- Prior art keywords
- multiterminal
- bus
- signal wire
- isometric
- track lengths
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
- G06F11/3027—Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Quality & Reliability (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
本发明公开了一种集成电路总线多端信号线等长检视方法及系统,属于集成电路总线技术领域。本发明的集成电路总线多端信号线等长检视方法,针对每组集成电路总线多端信号线创建对应的表格,针对所有的表格内容各自定义多端信号线的连接位置,表格找寻对应的字符并导入正确的走线长度;通过布局系统获取各节点长度并填入表格中对应的位置,通过表格对应的计算式计算走线长度。该发明的集成电路总线多端信号线等长检视方法能够有效的减少集成电路总线等长检视时间,减少检视人为失误,增加检视的准确性,具有很好的推广应用价值。
Description
技术领域
本发明涉及集成电路总线技术领域,具体提供一种集成电路总线多端信号线等长检视方法及系统。
背景技术
集成电路总线(IIC,Inter-Integrated Circuit)是一种两线式串行总线,用于连接微控制器及其外围设备,是同步通信的一种特殊形式,具有接口少,控制方式简单,设备封装形式小,通信速率较高等优点。集成电路总线是由SDA(串行数据线)和SCL(串行时钟线)构成的双向串行总线,可发送和接收数据,最高传送速率为100kbps。连接到集成电路总线上的设备分为主机和从机两种,主机是用于初始化传输、产生允许传输的时钟信号和终止传输的设备,从机是用于被主机寻址的设备。集成电路总线可以连接多个作为主设备的CPU,同时连接多个作为从设备的其他外部设备。在现今印刷电路板布局设计中,常常遇到在评审走线布局时需要花费过多时间,去检视每段线距的差异,也必须严格要求差分对走线必须有对应组别的等长的需求。目前集成电路总线多端讯号线最常见的检视方式是需要透过人工方式分段做检查。而集成电路总线设计中,通常都是一条讯号信道下,挂载许多I2C设备,并且I2C中的Data和clock讯号之间有链接等长的要求,主要是为了避免讯号传送间的延迟效应造成数据错乱或误判,因此检查这部分的等长就相对困难,而现有技术中也没有较好的检查这部分等长的方法。
发明内容
本发明的技术任务是针对上述存在的问题,提供一种能够有效的减少集成电路总线等长检视时间,减少检视人为失误,增加检视的准确性的集成电路总线多端信号线等长检视方法。
本发明进一步的技术任务是提供一种集成电路总线多端信号线等长检视系统。
为实现上述目的,本发明提供了如下技术方案:
一种集成电路总线多端信号线等长检视方法,所述方法针对每组集成电路总线多端信号线创建对应的表格,针对所有的表格内容各自定义多端信号线的连接位置,表格找寻对应的字符并导入正确的走线长度,表格完成设定;走线布局完成时,通过布局系统获取各节点长度并填入表格中对应的位置,通过表格对应的计算式判断走线长度。
本发明的集成电路总线多端信号线等长检视方法中,首先完成表格设定,表格创建完成后,后续等走线布局完成时,硬件工程师可快速通过布局系统将各节点长度通过系统中提取出来,填入表格中对应的位置,直接通过表格中的计算式判断走线长度是否符合设计需求。通过该方法可以使硬件开发者在走线布局评审上,有效减少检视时间,从而增加更多时间去处理其余设计视图。
作为优选,所述表格中包括:走线名称、走线长度和两走线长度差值。
所述两走线长度差异值须小于5mil。
作为优选,所述创建的表格为Excel表格。
作为优选,所述表格自动找寻多端信号线对应的字符,导入正确的走线长度。
作为优选,所述表格对应的计算式为:|X–Y|<5mil,其中,X为串行数据线点对点长度,Y为串行时钟线点对点长度。
一种集成电路总线多端信号线等长检视系统,该系统主要包括以下模块:
表格模块:针对每组集成电路总线多端信号线来创建表格;
自定义模块:用于针对所有的表格内容各自定义多端信号线的连接位置;
计算模块:用于根据表格中的节点长度计算走线长度。
作为优选,所述创建的表格中包括:走线名称、走线长度和两走线长度差异值。
作为优选,所述表格为Excel表格,表格自动找寻多端信号线对应的字符,导入正确的走线长度。
作为优选,所述计算模块对应的计算式为:|X–Y|<5mil,其中,X为串行数据线点对点长度,Y为串行时钟线点对点长度。
与现有技术相比,本发明的集成电路总线多端信号线等长检视方法具有以下突出的有益效果:所述集成电路总线多端信号线等长检视方法可快速通过布局系统将各节点长度通过系统中提取出来,填入表格中对应的位置,直接通过表格中的计算式判断走线长度是否符合设计需求,可以使硬件开发者在走线布局评审上,有效减少检视时间,从而增加更多时间去处理其余设计视图,具有良好的推广应用价值。
具体实施方式
下面将结合实施例,对本发明的集成电路总线多端信号线等长检视方法及系统作进一步详细说明。
实施例
本发明的集成电路总线多端信号线等长检视方法,针对每组集成电路总线多端信号线创建对应的Excel表格,Excel表格中包括:走线名称、走线长度和两走线长度差值。针对所有的Excel表格内容各自定义多端信号线的连接位置,Excel表格自动找寻对应的字符并导入正确的走线长度。通过布局系统获取各节点长度并填入Excel表格中对应的位置,如表1所示:
表1
通过Excel表格对应的计算式判断走线长度,对应的计算式为:|X–Y|<5mil,其中,X为串行数据线点对点长度,Y为串行时钟线点对点长度,如表2所示:
表2
其中,表2中Net为走线名称,Length为走线长度,Length Matching为两走线长度差值。
本发明的集成电路总线多端信号线等长检视系统主要包括以下模块:
表格模块:针对每组集成电路总线多端信号线来创建Excel表格,Excel表格中包括:走线名称、走线长度和两走线长度差值。表格自动找寻多端信号线对应的字符,导入正确的走线长度。
自定义模块:用于针对所有的表格内容各自定义多端信号线的连接位置。
计算模块:用于根据表格中的节点长度判断走线长度。
以上所述的实施例,只是本发明较优选的具体实施方式,本领域的技术人员在本发明技术方案范围内进行的通常变化和替换都应包含在本发明的保护范围内。
Claims (9)
1.一种集成电路总线多端信号线等长检视方法,其特征在于:所述方法针对每组集成电路总线多端信号线创建对应的表格,针对所有的表格内容各自定义多端信号线的连接位置,表格找寻对应的字符并导入正确的走线长度,表格完成设定;走线布局完成时,通过布局系统获取各节点长度并填入表格中对应的位置,通过表格对应的计算式判断走线长度。
2.根据权利要求1所述的集成电路总线多端信号线等长检视方法,其特征在于:所述表格中包括:走线名称、走线长度和两走线长度差值。
3.根据权利要求1或2所述的集成电路总线多端信号线等长检视方法,其特征在于:所述创建的表格为Excel表格。
4.根据权利要求3所述的集成电路总线多端信号线等长检视方法,其特征在于:所述表格自动找寻多端信号线对应的字符,导入正确的走线长度。
5.根据权利要求4所述的集成电路总线多端信号线等长检视方法,其特征在于:所述表格中对应的计算式为:|X–Y| < 5 mil,其中,X为串行数据线点对点长度,Y为串行时钟线点对点长度。
6.一种集成电路总线多端信号线等长检视系统,其特征在于:该系统主要包括以下模块:
表格模块:针对每组集成电路总线多端信号线来创建表格;
自定义模块:用于针对所有的表格内容各自定义多端信号线的连接位置;
计算模块:用于根据表格中的节点长度判断走线长度。
7.根据权利要求6所述的集成电路总线多端信号线等长检视系统,其特征在于:所述创建的表格中包括:走线名称、走线长度和两走线长度差异值。
8.根据权利要求6或7所述的集成电路总线多端信号线等长检视系统,其特征在于:所述表格为Excel表格,表格自动找寻多端信号线对应的字符,导入正确的走线长度。
9.根据权利要求8所述的集成电路总线多端信号线等长检视系统,其特征在于:所述计算模块对应的计算式为:|X–Y| < 5 mil,其中,X为串行数据线点对点长度,Y为串行时钟线点对点长度。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810072607.9A CN108388535A (zh) | 2018-01-25 | 2018-01-25 | 一种集成电路总线多端信号线等长检视方法及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810072607.9A CN108388535A (zh) | 2018-01-25 | 2018-01-25 | 一种集成电路总线多端信号线等长检视方法及系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108388535A true CN108388535A (zh) | 2018-08-10 |
Family
ID=63077162
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810072607.9A Pending CN108388535A (zh) | 2018-01-25 | 2018-01-25 | 一种集成电路总线多端信号线等长检视方法及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108388535A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114137388A (zh) * | 2021-11-25 | 2022-03-04 | 深圳市征阳电路科技有限公司 | 线路板信号寻迹检测系统 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101346036A (zh) * | 2007-07-10 | 2009-01-14 | 英业达股份有限公司 | 电路板上线路的绕线检查模块与其绕线方法 |
CN107194058A (zh) * | 2017-05-19 | 2017-09-22 | 郑州云海信息技术有限公司 | 一种基于pcb上差分对分段等长自动化检查方法及系统 |
CN107330203A (zh) * | 2017-07-05 | 2017-11-07 | 深圳市博科技有限公司 | 一种自动导出pcb线长并产生关系报表的方法 |
-
2018
- 2018-01-25 CN CN201810072607.9A patent/CN108388535A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101346036A (zh) * | 2007-07-10 | 2009-01-14 | 英业达股份有限公司 | 电路板上线路的绕线检查模块与其绕线方法 |
CN107194058A (zh) * | 2017-05-19 | 2017-09-22 | 郑州云海信息技术有限公司 | 一种基于pcb上差分对分段等长自动化检查方法及系统 |
CN107330203A (zh) * | 2017-07-05 | 2017-11-07 | 深圳市博科技有限公司 | 一种自动导出pcb线长并产生关系报表的方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114137388A (zh) * | 2021-11-25 | 2022-03-04 | 深圳市征阳电路科技有限公司 | 线路板信号寻迹检测系统 |
CN114137388B (zh) * | 2021-11-25 | 2024-05-28 | 深圳市三田技术科技有限公司 | 线路板信号寻迹检测系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103366023B (zh) | 差分信号走线布线系统及方法 | |
CN108009114B (zh) | 一种优化ncsi时钟信号线等长的结构 | |
US20160196232A1 (en) | Commissioning Method, Master Control Board, and Service Board | |
JP2013168164A5 (zh) | ||
CN107766213A (zh) | 一种实现nvme硬盘点灯的方法及系统 | |
CN206773693U (zh) | 一种符合OCP Mezzanine card标准的PCIe Riser卡 | |
CN104881382A (zh) | 一种主从设备连接装置及其地址识别方法 | |
Mutnury et al. | QuickPath Interconnect (QPI) design and analysis in high speed servers | |
CN103729333A (zh) | 多路时隙共享的背板总线结构及其实现方法 | |
CN109547314A (zh) | 一种基于长线级联的m-lvds总线系统及方法 | |
CN105243044A (zh) | 基于串口的管理系统及管理方法 | |
CN108933712A (zh) | 一种网络连接状态的获取方法及装置 | |
CN113849436A (zh) | 一种兼容多种串行协议的can数据转换芯片和方法 | |
CN105512070A (zh) | 一种基于串行总线的控制系统 | |
CN103997448A (zh) | 基于物理层芯片进行传输模式的自动配置方法和系统 | |
CN108388535A (zh) | 一种集成电路总线多端信号线等长检视方法及系统 | |
CN102650979B (zh) | 一种用于PCI Express X4至CPCI Express X4的转接卡 | |
CN209462396U (zh) | 基于长线级联的m-lvds总线系统 | |
CN105812216B (zh) | PBUS无变压器EtherCAT通信电路及应用方法 | |
CN109510750A (zh) | 一种电路板、服务器以及服务器网络 | |
CN207503207U (zh) | 用于多接口的综合测试系统 | |
US20100229041A1 (en) | Device and method for expediting feedback on changes of connection status of monitioring equipments | |
CN205068372U (zh) | 一种主从设备连接装置 | |
CN105354165A (zh) | 一种pcie网卡和服务器系统 | |
CN210807520U (zh) | 一种双系统联网一体机 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180810 |
|
RJ01 | Rejection of invention patent application after publication |